Home
last modified time | relevance | path

Searched full:tegra_car (Results 1 – 25 of 95) sorted by relevance

1234

/linux-5.10/arch/arm64/boot/dts/nvidia/
Dtegra210.dtsi43 clocks = <&tegra_car TEGRA210_CLK_PCIE>,
44 <&tegra_car TEGRA210_CLK_AFI>,
45 <&tegra_car TEGRA210_CLK_PLL_E>,
46 <&tegra_car TEGRA210_CLK_CML0>;
48 resets = <&tegra_car 70>,
49 <&tegra_car 72>,
50 <&tegra_car 74>;
94 clocks = <&tegra_car TEGRA210_CLK_HOST1X>;
96 resets = <&tegra_car 28>;
110 clocks = <&tegra_car TEGRA210_CLK_DPAUX1>,
[all …]
Dtegra132.dtsi42 clocks = <&tegra_car TEGRA124_CLK_PCIE>,
43 <&tegra_car TEGRA124_CLK_AFI>,
44 <&tegra_car TEGRA124_CLK_PLL_E>,
45 <&tegra_car TEGRA124_CLK_CML0>;
47 resets = <&tegra_car 70>,
48 <&tegra_car 72>,
49 <&tegra_car 74>;
89 clocks = <&tegra_car TEGRA124_CLK_HOST1X>;
91 resets = <&tegra_car 28>;
103 clocks = <&tegra_car TEGRA124_CLK_DISP1>;
[all …]
/linux-5.10/arch/arm/boot/dts/
Dtegra30.dtsi46 clocks = <&tegra_car TEGRA30_CLK_PCIE>,
47 <&tegra_car TEGRA30_CLK_AFI>,
48 <&tegra_car TEGRA30_CLK_PLL_E>,
49 <&tegra_car TEGRA30_CLK_CML0>;
51 resets = <&tegra_car 70>,
52 <&tegra_car 72>,
53 <&tegra_car 74>;
119 clocks = <&tegra_car TEGRA30_CLK_HOST1X>;
121 resets = <&tegra_car 28>;
134 clocks = <&tegra_car TEGRA30_CLK_MPE>;
[all …]
Dtegra124.dtsi47 clocks = <&tegra_car TEGRA124_CLK_PCIE>,
48 <&tegra_car TEGRA124_CLK_AFI>,
49 <&tegra_car TEGRA124_CLK_PLL_E>,
50 <&tegra_car TEGRA124_CLK_CML0>;
52 resets = <&tegra_car 70>,
53 <&tegra_car 72>,
54 <&tegra_car 74>;
93 clocks = <&tegra_car TEGRA124_CLK_HOST1X>;
95 resets = <&tegra_car 28>;
108 clocks = <&tegra_car TEGRA124_CLK_DISP1>;
[all …]
Dtegra20.dtsi39 clocks = <&tegra_car TEGRA20_CLK_HOST1X>;
41 resets = <&tegra_car 28>;
53 clocks = <&tegra_car TEGRA20_CLK_MPE>;
54 resets = <&tegra_car 60>;
62 clocks = <&tegra_car TEGRA20_CLK_VI>;
63 resets = <&tegra_car 20>;
71 clocks = <&tegra_car TEGRA20_CLK_EPP>;
72 resets = <&tegra_car 19>;
80 clocks = <&tegra_car TEGRA20_CLK_ISP>;
81 resets = <&tegra_car 23>;
[all …]
Dtegra114.dtsi26 clocks = <&tegra_car TEGRA114_CLK_HOST1X>;
28 resets = <&tegra_car 28>;
41 clocks = <&tegra_car TEGRA114_CLK_GR2D>;
42 resets = <&tegra_car 21>;
51 clocks = <&tegra_car TEGRA114_CLK_GR3D>;
52 resets = <&tegra_car 24>;
62 clocks = <&tegra_car TEGRA114_CLK_DISP1>,
63 <&tegra_car TEGRA114_CLK_PLL_P>;
65 resets = <&tegra_car 27>;
81 clocks = <&tegra_car TEGRA114_CLK_DISP2>,
[all …]
/linux-5.10/Documentation/devicetree/bindings/sound/
Dnvidia,tegra30-ahub.txt71 clocks = <&tegra_car 106>, <&tegra_car 107>;
73 resets = <&tegra_car 106>, <&tegra_car 107>, <&tegra_car 30>,
74 <&tegra_car 11>, <&tegra_car 18>, <&tegra_car 101>,
75 <&tegra_car 102>, <&tegra_car 108>, <&tegra_car 109>,
76 <&tegra_car 110>, <&tegra_car 10>;
Dnvidia,tegra210-ahub.yaml80 clocks = <&tegra_car TEGRA210_CLK_D_AUDIO>;
82 assigned-clocks = <&tegra_car TEGRA210_CLK_D_AUDIO>;
83 assigned-clock-parents = <&tegra_car TEGRA210_CLK_PLL_A_OUT0>;
117 clocks = <&tegra_car TEGRA210_CLK_I2S0>;
119 assigned-clocks = <&tegra_car TEGRA210_CLK_I2S0>;
120 assigned-clock-parents = <&tegra_car TEGRA210_CLK_PLL_A_OUT0>;
128 clocks = <&tegra_car TEGRA210_CLK_DMIC1>;
130 assigned-clocks = <&tegra_car TEGRA210_CLK_DMIC1>;
131 assigned-clock-parents = <&tegra_car TEGRA210_CLK_PLL_A_OUT0>;
Dnvidia,tegra30-hda.txt26 clocks = <&tegra_car TEGRA124_CLK_HDA>,
27 <&tegra_car TEGRA124_CLK_HDA2HDMI>,
28 <&tegra_car TEGRA124_CLK_HDA2CODEC_2X>;
30 resets = <&tegra_car 125>, /* hda */
31 <&tegra_car 128>, /* hda2hdmi */
32 <&tegra_car 111>; /* hda2codec_2x */
Dnvidia,tegra-audio-trimslice.txt19 clocks = <&tegra_car 112>, <&tegra_car 113>, <&tegra_car 93>;
Dnvidia,tegra-audio-wm8753.txt37 clocks = <&tegra_car 112>, <&tegra_car 113>, <&tegra_car 93>;
Dnvidia,tegra-audio-wm9712.txt58 clocks = <&tegra_car 112>, <&tegra_car 113>, <&tegra_car 93>;
Dnvidia,tegra-audio-alc5632.txt46 clocks = <&tegra_car 112>, <&tegra_car 113>, <&tegra_car 93>;
Dnvidia,tegra-audio-sgtl5000.txt38 clocks = <&tegra_car TEGRA30_CLK_PLL_A>,
39 <&tegra_car TEGRA30_CLK_PLL_A_OUT0>,
40 <&tegra_car TEGRA30_CLK_EXTERN1>;
/linux-5.10/Documentation/devicetree/bindings/display/tegra/
Dnvidia,tegra20-host1x.txt358 clocks = <&tegra_car TEGRA20_CLK_HOST1X>;
359 resets = <&tegra_car 28>;
371 clocks = <&tegra_car TEGRA20_CLK_MPE>;
372 resets = <&tegra_car 60>;
380 assigned-clocks = <&tegra_car TEGRA210_CLK_VI>;
381 assigned-clock-parents = <&tegra_car TEGRA210_CLK_PLL_C4_OUT0>;
383 clocks = <&tegra_car TEGRA210_CLK_VI>;
406 assigned-clocks = <&tegra_car TEGRA210_CLK_CILAB>,
407 <&tegra_car TEGRA210_CLK_CILCD>,
408 <&tegra_car TEGRA210_CLK_CILE>,
[all …]
/linux-5.10/Documentation/devicetree/bindings/usb/
Dnvidia,tegra124-xusb.txt99 clocks = <&tegra_car TEGRA124_CLK_XUSB_HOST>,
100 <&tegra_car TEGRA124_CLK_XUSB_HOST_SRC>,
101 <&tegra_car TEGRA124_CLK_XUSB_FALCON_SRC>,
102 <&tegra_car TEGRA124_CLK_XUSB_SS>,
103 <&tegra_car TEGRA124_CLK_XUSB_SS_DIV2>,
104 <&tegra_car TEGRA124_CLK_XUSB_SS_SRC>,
105 <&tegra_car TEGRA124_CLK_XUSB_HS_SRC>,
106 <&tegra_car TEGRA124_CLK_XUSB_FS_SRC>,
107 <&tegra_car TEGRA124_CLK_PLL_U_480M>,
108 <&tegra_car TEGRA124_CLK_CLK_M>,
[all …]
Dnvidia,tegra-xudc.yaml175 clocks = <&tegra_car TEGRA210_CLK_XUSB_DEV>,
176 <&tegra_car TEGRA210_CLK_XUSB_SS>,
177 <&tegra_car TEGRA210_CLK_XUSB_SSP_SRC>,
178 <&tegra_car TEGRA210_CLK_XUSB_FS_SRC>,
179 <&tegra_car TEGRA210_CLK_XUSB_HS_SRC>;
/linux-5.10/Documentation/devicetree/bindings/pci/
Dnvidia,tegra20-pcie.txt193 clocks = <&tegra_car 70>, <&tegra_car 72>, <&tegra_car 118>;
195 resets = <&tegra_car 70>, <&tegra_car 72>, <&tegra_car 74>;
295 clocks = <&tegra_car TEGRA30_CLK_PCIE>,
296 <&tegra_car TEGRA30_CLK_AFI>,
297 <&tegra_car TEGRA30_CLK_PLL_E>,
298 <&tegra_car TEGRA30_CLK_CML0>;
300 resets = <&tegra_car 70>,
301 <&tegra_car 72>,
302 <&tegra_car 74>;
399 clocks = <&tegra_car TEGRA124_CLK_PCIE>,
[all …]
/linux-5.10/Documentation/devicetree/bindings/gpu/
Dnvidia,gk20a.txt52 clocks = <&tegra_car TEGRA124_CLK_GPU>,
53 <&tegra_car TEGRA124_CLK_PLL_P_OUT5>;
55 resets = <&tegra_car 184>;
69 clocks = <&tegra_car TEGRA210_CLK_GPU>,
70 <&tegra_car TEGRA210_CLK_PLL_P_OUT5>,
71 <&tegra_car TEGRA210_CLK_PLL_G_REF>;
73 resets = <&tegra_car 184>;
/linux-5.10/Documentation/devicetree/bindings/clock/
Dnvidia,tegra124-dfll.txt82 clocks = <&tegra_car TEGRA124_CLK_DFLL_SOC>,
83 <&tegra_car TEGRA124_CLK_DFLL_REF>,
84 <&tegra_car TEGRA124_CLK_I2C5>;
86 resets = <&tegra_car TEGRA124_RST_DFLL_DVCO>;
111 clocks = <&tegra_car TEGRA210_CLK_DFLL_SOC>,
112 <&tegra_car TEGRA210_CLK_DFLL_REF>,
113 <&tegra_car TEGRA124_CLK_I2C5>;;
115 resets = <&tegra_car TEGRA124_RST_DFLL_DVCO>;
Dnvidia,tegra124-car.txt49 tegra_car: clock@60006000 {
58 clocks = <&tegra_car TEGRA124_CLK_USB2>;
85 &tegra_car {
96 clocks = <&tegra_car TEGRA124_CLK_PLL_P>;
102 clocks = <&tegra_car TEGRA124_CLK_PLL_P>;
Dnvidia,tegra210-car.txt25 tegra_car: clock {
33 clocks = <&tegra_car TEGRA210_CLK_USB2>;
53 &tegra_car {
/linux-5.10/Documentation/devicetree/bindings/mmc/
Dnvidia,tegra20-sdhci.txt41 clocks = <&tegra_car 14>;
42 resets = <&tegra_car 14>;
112 clocks = <&tegra_car TEGRA210_CLK_SDMMC1>;
114 resets = <&tegra_car 14>;
130 clocks = <&tegra_car TEGRA210_CLK_SDMMC1>,
131 <&tegra_car TEGRA210_CLK_SDMMC_LEGACY>;
133 resets = <&tegra_car 14>;
/linux-5.10/Documentation/devicetree/bindings/arm/tegra/
Dnvidia,tegra30-actmon.txt27 clocks = <&tegra_car TEGRA124_CLK_ACTMON>,
28 <&tegra_car TEGRA124_CLK_EMC>;
30 resets = <&tegra_car 119>;
/linux-5.10/Documentation/devicetree/bindings/cpufreq/
Dnvidia,tegra124-cpufreq.txt31 clocks = <&tegra_car TEGRA124_CLK_CCLK_G>,
32 <&tegra_car TEGRA124_CLK_PLL_X>,
33 <&tegra_car TEGRA124_CLK_PLL_P>,

1234