xref: /qemu/hw/ssi/aspeed_smc.c (revision f95c4bffdc4c53b29f89762cab4adc5a43f95daf)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
29d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h"
307c1c69bcSCédric Le Goater 
317c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
327c1c69bcSCédric Le Goater 
337c1c69bcSCédric Le Goater /* CE Type Setting Register */
347c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
357c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
367c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
377c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
387c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
397c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
407c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
410707b34dSCédric Le Goater #define   CONF_FLASH_TYPE4     8
420707b34dSCédric Le Goater #define   CONF_FLASH_TYPE3     6
430707b34dSCédric Le Goater #define   CONF_FLASH_TYPE2     4
440707b34dSCédric Le Goater #define   CONF_FLASH_TYPE1     2
450707b34dSCédric Le Goater #define   CONF_FLASH_TYPE0     0
460707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NOR   0x0
470707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NAND  0x1
480707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_SPI   0x2
497c1c69bcSCédric Le Goater 
507c1c69bcSCédric Le Goater /* CE Control Register */
517c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
527c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
537c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
547c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
557c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
567c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
577c1c69bcSCédric Le Goater 
587c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
597c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
607c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
617c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
627c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
637c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
647c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
657c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
667c1c69bcSCédric Le Goater 
677c1c69bcSCédric Le Goater /* CEx Control Register */
687c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
690721309eSCédric Le Goater #define   CTRL_IO_DUAL_DATA        (1 << 29)
700721309eSCédric Le Goater #define   CTRL_IO_DUAL_ADDR_DATA   (1 << 28) /* Includes dummies */
717c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
727c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
73ac2810deSCédric Le Goater #define   CTRL_DUMMY_HIGH_SHIFT    14
74fcdf2c59SCédric Le Goater #define   CTRL_AST2400_SPI_4BYTE   (1 << 13)
75ac2810deSCédric Le Goater #define   CTRL_DUMMY_LOW_SHIFT     6 /* 2 bits [7:6] */
767c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
777c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
787c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
797c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
807c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
817c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
827c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
837c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
847c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
857c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
867c1c69bcSCédric Le Goater 
877c1c69bcSCédric Le Goater /* CEx Segment Address Register */
887c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
89a03cb1daSCédric Le Goater #define   SEG_END_SHIFT        24   /* 8MB units */
90a03cb1daSCédric Le Goater #define   SEG_END_MASK         0xff
917c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
92a03cb1daSCédric Le Goater #define   SEG_START_MASK       0xff
937c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
947c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
957c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
967c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
977c1c69bcSCédric Le Goater 
987c1c69bcSCédric Le Goater /* Misc Control Register #1 */
997c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
1007c1c69bcSCédric Le Goater 
1019149af2aSCédric Le Goater /* SPI dummy cycle data */
1029149af2aSCédric Le Goater #define R_DUMMY_DATA      (0x54 / 4)
1037c1c69bcSCédric Le Goater 
1047c1c69bcSCédric Le Goater /* DMA Control/Status Register */
1057c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
1067c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1077c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1087c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1097c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1107c1c69bcSCédric Le Goater #define   DMA_CTRL_MODE         (1 << 3)
1117c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
1127c1c69bcSCédric Le Goater #define   DMA_CTRL_DIR          (1 << 1)
1137c1c69bcSCédric Le Goater #define   DMA_CTRL_EN           (1 << 0)
1147c1c69bcSCédric Le Goater 
1157c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1167c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1177c1c69bcSCédric Le Goater 
1187c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1197c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1207c1c69bcSCédric Le Goater 
1217c1c69bcSCédric Le Goater /* DMA Length Register */
1227c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1237c1c69bcSCédric Le Goater 
1247c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1257c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1267c1c69bcSCédric Le Goater 
1277c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1287c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1297c1c69bcSCédric Le Goater 
1307c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1317c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1327c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1337c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1347c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1357c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1367c1c69bcSCédric Le Goater 
137087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4)
138087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4)
139087b57c9SCédric Le Goater 
140dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE   0x10000000
141dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE   0x20000000
142dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE   0x30000000
1436dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE  0x38000000
144dcb83444SCédric Le Goater 
145fcdf2c59SCédric Le Goater /* Flash opcodes. */
146fcdf2c59SCédric Le Goater #define SPI_OP_READ       0x03    /* Read data bytes (low frequency) */
147fcdf2c59SCédric Le Goater 
148*f95c4bffSCédric Le Goater #define SNOOP_OFF         0xFF
149*f95c4bffSCédric Le Goater #define SNOOP_START       0x0
150*f95c4bffSCédric Le Goater 
151924ed163SCédric Le Goater /*
152924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
153924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
154a03cb1daSCédric Le Goater  * Segment Address Registers.
155924ed163SCédric Le Goater  */
156924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
157924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
158924ed163SCédric Le Goater };
159924ed163SCédric Le Goater 
160924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
1616dc52326SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */
162924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
163924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
164924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
165924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
166924ed163SCédric Le Goater };
167924ed163SCédric Le Goater 
168924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
169924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
170924ed163SCédric Le Goater };
171924ed163SCédric Le Goater 
1726dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = {
1736dc52326SCédric Le Goater     { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */
1746dc52326SCédric Le Goater     { 0x28000000,  32 * 1024 * 1024 },
1756dc52326SCédric Le Goater     { 0x2A000000,  32 * 1024 * 1024 },
1766dc52326SCédric Le Goater };
1776dc52326SCédric Le Goater 
1786dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = {
1796dc52326SCédric Le Goater     { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */
1806dc52326SCédric Le Goater     { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */
1816dc52326SCédric Le Goater };
1826dc52326SCédric Le Goater 
1836dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = {
1846dc52326SCédric Le Goater     { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */
1856dc52326SCédric Le Goater     { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */
1866dc52326SCédric Le Goater };
1876dc52326SCédric Le Goater 
1887c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
189d09dc5b7SCédric Le Goater     {
190d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.smc",
191d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
192d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
193d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
194d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
195d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
196d09dc5b7SCédric Le Goater         .max_slaves        = 5,
197d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_legacy,
198d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE,
199d09dc5b7SCédric Le Goater         .flash_window_size = 0x6000000,
200d09dc5b7SCédric Le Goater         .has_dma           = false,
201087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SMC_MAX,
202d09dc5b7SCédric Le Goater     }, {
203d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.fmc",
204d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
205d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
206d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
207d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
208d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
209d09dc5b7SCédric Le Goater         .max_slaves        = 5,
210d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_fmc,
211d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
212d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
213d09dc5b7SCédric Le Goater         .has_dma           = true,
214087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
215d09dc5b7SCédric Le Goater     }, {
216d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.spi",
217d09dc5b7SCédric Le Goater         .r_conf            = R_SPI_CONF,
218d09dc5b7SCédric Le Goater         .r_ce_ctrl         = 0xff,
219d09dc5b7SCédric Le Goater         .r_ctrl0           = R_SPI_CTRL0,
220d09dc5b7SCédric Le Goater         .r_timings         = R_SPI_TIMINGS,
221d09dc5b7SCédric Le Goater         .conf_enable_w0    = SPI_CONF_ENABLE_W0,
222d09dc5b7SCédric Le Goater         .max_slaves        = 1,
223d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_spi,
224d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
225d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
226d09dc5b7SCédric Le Goater         .has_dma           = false,
227087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SPI_MAX,
228d09dc5b7SCédric Le Goater     }, {
229d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-fmc",
230d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
231d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
232d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
233d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
234d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
235d09dc5b7SCédric Le Goater         .max_slaves        = 3,
236d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_fmc,
237d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
238d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
239d09dc5b7SCédric Le Goater         .has_dma           = true,
240087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
241d09dc5b7SCédric Le Goater     }, {
242d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-spi1",
243d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
244d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
245d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
246d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
247d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
248d09dc5b7SCédric Le Goater         .max_slaves        = 2,
249d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi1,
250d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
251d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
252d09dc5b7SCédric Le Goater         .has_dma           = false,
253087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
254d09dc5b7SCédric Le Goater     }, {
255d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-spi2",
256d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
257d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
258d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
259d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
260d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
261d09dc5b7SCédric Le Goater         .max_slaves        = 2,
262d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi2,
263d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE,
264d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
265d09dc5b7SCédric Le Goater         .has_dma           = false,
266087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
267d09dc5b7SCédric Le Goater     },
268924ed163SCédric Le Goater };
269924ed163SCédric Le Goater 
270a03cb1daSCédric Le Goater /*
271a03cb1daSCédric Le Goater  * The Segment Register uses a 8MB unit to encode the start address
272a03cb1daSCédric Le Goater  * and the end address of the mapping window of a flash SPI slave :
273a03cb1daSCédric Le Goater  *
274a03cb1daSCédric Le Goater  *        | byte 1 | byte 2 | byte 3 | byte 4 |
275a03cb1daSCédric Le Goater  *        +--------+--------+--------+--------+
276a03cb1daSCédric Le Goater  *        |  end   |  start |   0    |   0    |
277a03cb1daSCédric Le Goater  *
278a03cb1daSCédric Le Goater  */
279a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg)
280a03cb1daSCédric Le Goater {
281a03cb1daSCédric Le Goater     uint32_t reg = 0;
282a03cb1daSCédric Le Goater     reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT;
283a03cb1daSCédric Le Goater     reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT;
284a03cb1daSCédric Le Goater     return reg;
285a03cb1daSCédric Le Goater }
286a03cb1daSCédric Le Goater 
287a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg)
288a03cb1daSCédric Le Goater {
289a03cb1daSCédric Le Goater     seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23;
290a03cb1daSCédric Le Goater     seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr;
291a03cb1daSCédric Le Goater }
292a03cb1daSCédric Le Goater 
293a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s,
294a03cb1daSCédric Le Goater                                      const AspeedSegments *new,
295a03cb1daSCédric Le Goater                                      int cs)
296a03cb1daSCédric Le Goater {
297a03cb1daSCédric Le Goater     AspeedSegments seg;
298a03cb1daSCédric Le Goater     int i;
299a03cb1daSCédric Le Goater 
300a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; i++) {
301a03cb1daSCédric Le Goater         if (i == cs) {
302a03cb1daSCédric Le Goater             continue;
303a03cb1daSCédric Le Goater         }
304a03cb1daSCédric Le Goater 
305a03cb1daSCédric Le Goater         aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg);
306a03cb1daSCédric Le Goater 
307a03cb1daSCédric Le Goater         if (new->addr + new->size > seg.addr &&
308a03cb1daSCédric Le Goater             new->addr < seg.addr + seg.size) {
309a03cb1daSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%"
310a03cb1daSCédric Le Goater                           HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with "
311a03cb1daSCédric Le Goater                           "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
312a03cb1daSCédric Le Goater                           s->ctrl->name, cs, new->addr, new->addr + new->size,
313a03cb1daSCédric Le Goater                           i, seg.addr, seg.addr + seg.size);
314a03cb1daSCédric Le Goater             return true;
315a03cb1daSCédric Le Goater         }
316a03cb1daSCédric Le Goater     }
317a03cb1daSCédric Le Goater     return false;
318a03cb1daSCédric Le Goater }
319a03cb1daSCédric Le Goater 
320a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs,
321a03cb1daSCédric Le Goater                                          uint64_t new)
322a03cb1daSCédric Le Goater {
323a03cb1daSCédric Le Goater     AspeedSMCFlash *fl = &s->flashes[cs];
324a03cb1daSCédric Le Goater     AspeedSegments seg;
325a03cb1daSCédric Le Goater 
326a03cb1daSCédric Le Goater     aspeed_smc_reg_to_segment(new, &seg);
327a03cb1daSCédric Le Goater 
328a03cb1daSCédric Le Goater     /* The start address of CS0 is read-only */
329a03cb1daSCédric Le Goater     if (cs == 0 && seg.addr != s->ctrl->flash_window_base) {
330a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
331a03cb1daSCédric Le Goater                       "%s: Tried to change CS0 start address to 0x%"
332a03cb1daSCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, seg.addr);
3330584d3c3SCédric Le Goater         seg.addr = s->ctrl->flash_window_base;
3340584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
335a03cb1daSCédric Le Goater     }
336a03cb1daSCédric Le Goater 
337a03cb1daSCédric Le Goater     /*
338a03cb1daSCédric Le Goater      * The end address of the AST2500 spi controllers is also
339a03cb1daSCédric Le Goater      * read-only.
340a03cb1daSCédric Le Goater      */
341a03cb1daSCédric Le Goater     if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 ||
342a03cb1daSCédric Le Goater          s->ctrl->segments == aspeed_segments_ast2500_spi2) &&
343a03cb1daSCédric Le Goater         cs == s->ctrl->max_slaves &&
344a03cb1daSCédric Le Goater         seg.addr + seg.size != s->ctrl->segments[cs].addr +
345a03cb1daSCédric Le Goater         s->ctrl->segments[cs].size) {
346a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
347a03cb1daSCédric Le Goater                       "%s: Tried to change CS%d end address to 0x%"
3480584d3c3SCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size);
3490584d3c3SCédric Le Goater         seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size -
3500584d3c3SCédric Le Goater             seg.addr;
3510584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
352a03cb1daSCédric Le Goater     }
353a03cb1daSCédric Le Goater 
354a03cb1daSCédric Le Goater     /* Keep the segment in the overall flash window */
355a03cb1daSCédric Le Goater     if (seg.addr + seg.size <= s->ctrl->flash_window_base ||
356a03cb1daSCédric Le Goater         seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) {
357a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : "
358a03cb1daSCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
359a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
360a03cb1daSCédric Le Goater         return;
361a03cb1daSCédric Le Goater     }
362a03cb1daSCédric Le Goater 
363a03cb1daSCédric Le Goater     /* Check start address vs. alignment */
3640584d3c3SCédric Le Goater     if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) {
365a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not "
366a03cb1daSCédric Le Goater                       "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
367a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
368a03cb1daSCédric Le Goater     }
369a03cb1daSCédric Le Goater 
3700584d3c3SCédric Le Goater     /* And segments should not overlap (in the specs) */
3710584d3c3SCédric Le Goater     aspeed_smc_flash_overlap(s, &seg, cs);
372a03cb1daSCédric Le Goater 
373a03cb1daSCédric Le Goater     /* All should be fine now to move the region */
374a03cb1daSCédric Le Goater     memory_region_transaction_begin();
375a03cb1daSCédric Le Goater     memory_region_set_size(&fl->mmio, seg.size);
376a03cb1daSCédric Le Goater     memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base);
377a03cb1daSCédric Le Goater     memory_region_set_enabled(&fl->mmio, true);
378a03cb1daSCédric Le Goater     memory_region_transaction_commit();
379a03cb1daSCédric Le Goater 
380a03cb1daSCédric Le Goater     s->regs[R_SEG_ADDR0 + cs] = new;
381a03cb1daSCédric Le Goater }
382a03cb1daSCédric Le Goater 
383924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
384924ed163SCédric Le Goater                                               unsigned size)
385924ed163SCédric Le Goater {
386924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
387924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
388924ed163SCédric Le Goater     return 0;
389924ed163SCédric Le Goater }
390924ed163SCédric Le Goater 
391924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
392924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
393924ed163SCédric Le Goater {
394924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
395924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size, data);
396924ed163SCédric Le Goater }
397924ed163SCédric Le Goater 
398924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
399924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
400924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
401924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
402924ed163SCédric Le Goater     .valid = {
403924ed163SCédric Le Goater         .min_access_size = 1,
404924ed163SCédric Le Goater         .max_access_size = 4,
405924ed163SCédric Le Goater     },
406924ed163SCédric Le Goater };
407924ed163SCédric Le Goater 
408f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl)
409924ed163SCédric Le Goater {
410f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
411f248a9dbSCédric Le Goater 
412f248a9dbSCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK;
413924ed163SCédric Le Goater }
414924ed163SCédric Le Goater 
415f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl)
416924ed163SCédric Le Goater {
417f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
418f248a9dbSCédric Le Goater 
419f248a9dbSCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id));
420924ed163SCédric Le Goater }
421924ed163SCédric Le Goater 
422fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl)
423fcdf2c59SCédric Le Goater {
424fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
425fcdf2c59SCédric Le Goater     int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK;
426fcdf2c59SCédric Le Goater 
427fcdf2c59SCédric Le Goater     /* In read mode, the default SPI command is READ (0x3). In other
428fcdf2c59SCédric Le Goater      * modes, the command should necessarily be defined */
429fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) {
430fcdf2c59SCédric Le Goater         cmd = SPI_OP_READ;
431fcdf2c59SCédric Le Goater     }
432fcdf2c59SCédric Le Goater 
433fcdf2c59SCédric Le Goater     if (!cmd) {
434fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n",
435fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
436fcdf2c59SCédric Le Goater     }
437fcdf2c59SCédric Le Goater 
438fcdf2c59SCédric Le Goater     return cmd;
439fcdf2c59SCédric Le Goater }
440fcdf2c59SCédric Le Goater 
441fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl)
442fcdf2c59SCédric Le Goater {
443fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
444fcdf2c59SCédric Le Goater 
445fcdf2c59SCédric Le Goater     if (s->ctrl->segments == aspeed_segments_spi) {
446fcdf2c59SCédric Le Goater         return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE;
447fcdf2c59SCédric Le Goater     } else {
448fcdf2c59SCédric Le Goater         return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id));
449fcdf2c59SCédric Le Goater     }
450fcdf2c59SCédric Le Goater }
451fcdf2c59SCédric Le Goater 
452fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl)
453fcdf2c59SCédric Le Goater {
454fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
455fcdf2c59SCédric Le Goater 
456fcdf2c59SCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE;
457fcdf2c59SCédric Le Goater }
458fcdf2c59SCédric Le Goater 
459fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl)
460fcdf2c59SCédric Le Goater {
461fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
462fcdf2c59SCédric Le Goater 
463fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE;
464fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
465fcdf2c59SCédric Le Goater }
466fcdf2c59SCédric Le Goater 
467fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl)
468fcdf2c59SCédric Le Goater {
469fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
470fcdf2c59SCédric Le Goater 
471fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE;
472fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
473fcdf2c59SCédric Le Goater }
474fcdf2c59SCédric Le Goater 
475fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl,
476fcdf2c59SCédric Le Goater                                               uint32_t addr)
477fcdf2c59SCédric Le Goater {
478fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
479fcdf2c59SCédric Le Goater     AspeedSegments seg;
480fcdf2c59SCédric Le Goater 
481fcdf2c59SCédric Le Goater     aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + fl->id], &seg);
482b4cc583fSCédric Le Goater     if ((addr % seg.size) != addr) {
483fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
484fcdf2c59SCédric Le Goater                       "%s: invalid address 0x%08x for CS%d segment : "
485fcdf2c59SCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
486fcdf2c59SCédric Le Goater                       s->ctrl->name, addr, fl->id, seg.addr,
487fcdf2c59SCédric Le Goater                       seg.addr + seg.size);
488b4cc583fSCédric Le Goater         addr %= seg.size;
489fcdf2c59SCédric Le Goater     }
490fcdf2c59SCédric Le Goater 
491fcdf2c59SCédric Le Goater     return addr;
492fcdf2c59SCédric Le Goater }
493fcdf2c59SCédric Le Goater 
494ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl)
495ac2810deSCédric Le Goater {
496ac2810deSCédric Le Goater     const AspeedSMCState *s = fl->controller;
497ac2810deSCédric Le Goater     uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id];
498ac2810deSCédric Le Goater     uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1;
499ac2810deSCédric Le Goater     uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3;
5000721309eSCédric Le Goater     uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8;
501ac2810deSCédric Le Goater 
5020721309eSCédric Le Goater     if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) {
5030721309eSCédric Le Goater         dummies /= 2;
5040721309eSCédric Le Goater     }
5050721309eSCédric Le Goater 
5060721309eSCédric Le Goater     return dummies;
507ac2810deSCédric Le Goater }
508ac2810deSCédric Le Goater 
50996c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr)
510fcdf2c59SCédric Le Goater {
511fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
512fcdf2c59SCédric Le Goater     uint8_t cmd = aspeed_smc_flash_cmd(fl);
51396c4be95SCédric Le Goater     int i;
514fcdf2c59SCédric Le Goater 
515fcdf2c59SCédric Le Goater     /* Flash access can not exceed CS segment */
516fcdf2c59SCédric Le Goater     addr = aspeed_smc_check_segment_addr(fl, addr);
517fcdf2c59SCédric Le Goater 
518fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, cmd);
519fcdf2c59SCédric Le Goater 
520fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_is_4byte(fl)) {
521fcdf2c59SCédric Le Goater         ssi_transfer(s->spi, (addr >> 24) & 0xff);
522fcdf2c59SCédric Le Goater     }
523fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 16) & 0xff);
524fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 8) & 0xff);
525fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr & 0xff));
52696c4be95SCédric Le Goater 
52796c4be95SCédric Le Goater     /*
52896c4be95SCédric Le Goater      * Use fake transfers to model dummy bytes. The value should
52996c4be95SCédric Le Goater      * be configured to some non-zero value in fast read mode and
53096c4be95SCédric Le Goater      * zero in read mode. But, as the HW allows inconsistent
53196c4be95SCédric Le Goater      * settings, let's check for fast read mode.
53296c4be95SCédric Le Goater      */
53396c4be95SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) {
53496c4be95SCédric Le Goater         for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) {
5359149af2aSCédric Le Goater             ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff);
53696c4be95SCédric Le Goater         }
53796c4be95SCédric Le Goater     }
538fcdf2c59SCédric Le Goater }
539fcdf2c59SCédric Le Goater 
540924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
541924ed163SCédric Le Goater {
542924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
543fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
544924ed163SCédric Le Goater     uint64_t ret = 0;
545924ed163SCédric Le Goater     int i;
546924ed163SCédric Le Goater 
547fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
548fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
549924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
550924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
551924ed163SCédric Le Goater         }
552fcdf2c59SCédric Le Goater         break;
553fcdf2c59SCédric Le Goater     case CTRL_READMODE:
554fcdf2c59SCédric Le Goater     case CTRL_FREADMODE:
555fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
55696c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
557ac2810deSCédric Le Goater 
558fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
559fcdf2c59SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
560fcdf2c59SCédric Le Goater         }
561fcdf2c59SCédric Le Goater 
562fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
563fcdf2c59SCédric Le Goater         break;
564fcdf2c59SCédric Le Goater     default:
565fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
566fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
567924ed163SCédric Le Goater     }
568924ed163SCédric Le Goater 
569924ed163SCédric Le Goater     return ret;
570924ed163SCédric Le Goater }
571924ed163SCédric Le Goater 
572*f95c4bffSCédric Le Goater /*
573*f95c4bffSCédric Le Goater  * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a
574*f95c4bffSCédric Le Goater  * common include header.
575*f95c4bffSCédric Le Goater  */
576*f95c4bffSCédric Le Goater typedef enum {
577*f95c4bffSCédric Le Goater     READ = 0x3,         READ_4 = 0x13,
578*f95c4bffSCédric Le Goater     FAST_READ = 0xb,    FAST_READ_4 = 0x0c,
579*f95c4bffSCédric Le Goater     DOR = 0x3b,         DOR_4 = 0x3c,
580*f95c4bffSCédric Le Goater     QOR = 0x6b,         QOR_4 = 0x6c,
581*f95c4bffSCédric Le Goater     DIOR = 0xbb,        DIOR_4 = 0xbc,
582*f95c4bffSCédric Le Goater     QIOR = 0xeb,        QIOR_4 = 0xec,
583*f95c4bffSCédric Le Goater 
584*f95c4bffSCédric Le Goater     PP = 0x2,           PP_4 = 0x12,
585*f95c4bffSCédric Le Goater     DPP = 0xa2,
586*f95c4bffSCédric Le Goater     QPP = 0x32,         QPP_4 = 0x34,
587*f95c4bffSCédric Le Goater } FlashCMD;
588*f95c4bffSCédric Le Goater 
589*f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command)
590*f95c4bffSCédric Le Goater {
591*f95c4bffSCédric Le Goater     switch (command) { /* check for dummies */
592*f95c4bffSCédric Le Goater     case READ: /* no dummy bytes/cycles */
593*f95c4bffSCédric Le Goater     case PP:
594*f95c4bffSCédric Le Goater     case DPP:
595*f95c4bffSCédric Le Goater     case QPP:
596*f95c4bffSCédric Le Goater     case READ_4:
597*f95c4bffSCédric Le Goater     case PP_4:
598*f95c4bffSCédric Le Goater     case QPP_4:
599*f95c4bffSCédric Le Goater         return 0;
600*f95c4bffSCédric Le Goater     case FAST_READ:
601*f95c4bffSCédric Le Goater     case DOR:
602*f95c4bffSCédric Le Goater     case QOR:
603*f95c4bffSCédric Le Goater     case DOR_4:
604*f95c4bffSCédric Le Goater     case QOR_4:
605*f95c4bffSCédric Le Goater         return 1;
606*f95c4bffSCédric Le Goater     case DIOR:
607*f95c4bffSCédric Le Goater     case FAST_READ_4:
608*f95c4bffSCédric Le Goater     case DIOR_4:
609*f95c4bffSCédric Le Goater         return 2;
610*f95c4bffSCédric Le Goater     case QIOR:
611*f95c4bffSCédric Le Goater     case QIOR_4:
612*f95c4bffSCédric Le Goater         return 4;
613*f95c4bffSCédric Le Goater     default:
614*f95c4bffSCédric Le Goater         return -1;
615*f95c4bffSCédric Le Goater     }
616*f95c4bffSCédric Le Goater }
617*f95c4bffSCédric Le Goater 
618*f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl,  uint64_t data,
619*f95c4bffSCédric Le Goater                                 unsigned size)
620*f95c4bffSCédric Le Goater {
621*f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
622*f95c4bffSCédric Le Goater     uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3;
623*f95c4bffSCédric Le Goater 
624*f95c4bffSCédric Le Goater     if (s->snoop_index == SNOOP_OFF) {
625*f95c4bffSCédric Le Goater         return false; /* Do nothing */
626*f95c4bffSCédric Le Goater 
627*f95c4bffSCédric Le Goater     } else if (s->snoop_index == SNOOP_START) {
628*f95c4bffSCédric Le Goater         uint8_t cmd = data & 0xff;
629*f95c4bffSCédric Le Goater         int ndummies = aspeed_smc_num_dummies(cmd);
630*f95c4bffSCédric Le Goater 
631*f95c4bffSCédric Le Goater         /*
632*f95c4bffSCédric Le Goater          * No dummy cycles are expected with the current command. Turn
633*f95c4bffSCédric Le Goater          * off snooping and let the transfer proceed normally.
634*f95c4bffSCédric Le Goater          */
635*f95c4bffSCédric Le Goater         if (ndummies <= 0) {
636*f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
637*f95c4bffSCédric Le Goater             return false;
638*f95c4bffSCédric Le Goater         }
639*f95c4bffSCédric Le Goater 
640*f95c4bffSCédric Le Goater         s->snoop_dummies = ndummies * 8;
641*f95c4bffSCédric Le Goater 
642*f95c4bffSCédric Le Goater     } else if (s->snoop_index >= addr_width + 1) {
643*f95c4bffSCédric Le Goater 
644*f95c4bffSCédric Le Goater         /* The SPI transfer has reached the dummy cycles sequence */
645*f95c4bffSCédric Le Goater         for (; s->snoop_dummies; s->snoop_dummies--) {
646*f95c4bffSCédric Le Goater             ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff);
647*f95c4bffSCédric Le Goater         }
648*f95c4bffSCédric Le Goater 
649*f95c4bffSCédric Le Goater         /* If no more dummy cycles are expected, turn off snooping */
650*f95c4bffSCédric Le Goater         if (!s->snoop_dummies) {
651*f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
652*f95c4bffSCédric Le Goater         } else {
653*f95c4bffSCédric Le Goater             s->snoop_index += size;
654*f95c4bffSCédric Le Goater         }
655*f95c4bffSCédric Le Goater 
656*f95c4bffSCédric Le Goater         /*
657*f95c4bffSCédric Le Goater          * Dummy cycles have been faked already. Ignore the current
658*f95c4bffSCédric Le Goater          * SPI transfer
659*f95c4bffSCédric Le Goater          */
660*f95c4bffSCédric Le Goater         return true;
661*f95c4bffSCédric Le Goater     }
662*f95c4bffSCédric Le Goater 
663*f95c4bffSCédric Le Goater     s->snoop_index += size;
664*f95c4bffSCédric Le Goater     return false;
665*f95c4bffSCédric Le Goater }
666*f95c4bffSCédric Le Goater 
667924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
668924ed163SCédric Le Goater                                    unsigned size)
669924ed163SCédric Le Goater {
670924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
671fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
672924ed163SCédric Le Goater     int i;
673924ed163SCédric Le Goater 
674f248a9dbSCédric Le Goater     if (!aspeed_smc_is_writable(fl)) {
675924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
676924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
677924ed163SCédric Le Goater         return;
678924ed163SCédric Le Goater     }
679924ed163SCédric Le Goater 
680fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
681fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
682*f95c4bffSCédric Le Goater         if (aspeed_smc_do_snoop(fl, data, size)) {
683*f95c4bffSCédric Le Goater             break;
684*f95c4bffSCédric Le Goater         }
685*f95c4bffSCédric Le Goater 
686fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
687fcdf2c59SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
688924ed163SCédric Le Goater         }
689fcdf2c59SCédric Le Goater         break;
690fcdf2c59SCédric Le Goater     case CTRL_WRITEMODE:
691fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
69296c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
693924ed163SCédric Le Goater 
694924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
695924ed163SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
696924ed163SCédric Le Goater         }
697fcdf2c59SCédric Le Goater 
698fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
699fcdf2c59SCédric Le Goater         break;
700fcdf2c59SCédric Le Goater     default:
701fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
702fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
703fcdf2c59SCédric Le Goater     }
704924ed163SCédric Le Goater }
705924ed163SCédric Le Goater 
706924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
707924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
708924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
709924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
710924ed163SCédric Le Goater     .valid = {
711924ed163SCédric Le Goater         .min_access_size = 1,
712924ed163SCédric Le Goater         .max_access_size = 4,
713924ed163SCédric Le Goater     },
7147c1c69bcSCédric Le Goater };
7157c1c69bcSCédric Le Goater 
716f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl)
7177c1c69bcSCédric Le Goater {
718*f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
719*f95c4bffSCédric Le Goater 
720*f95c4bffSCédric Le Goater     s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START;
7217c1c69bcSCédric Le Goater 
722f248a9dbSCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
7237c1c69bcSCédric Le Goater }
7247c1c69bcSCédric Le Goater 
7257c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
7267c1c69bcSCédric Le Goater {
7277c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
7287c1c69bcSCédric Le Goater     int i;
7297c1c69bcSCédric Le Goater 
7307c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
7317c1c69bcSCédric Le Goater 
7322e1f0502SCédric Le Goater     /* Pretend DMA is done (u-boot initialization) */
7332e1f0502SCédric Le Goater     s->regs[R_INTR_CTRL] = INTR_CTRL_DMA_STATUS;
7342e1f0502SCédric Le Goater 
7357c1c69bcSCédric Le Goater     /* Unselect all slaves */
7367c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
7377c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
7381d247bd0SCédric Le Goater         qemu_set_irq(s->cs_lines[i], true);
7397c1c69bcSCédric Le Goater     }
7407c1c69bcSCédric Le Goater 
741a03cb1daSCédric Le Goater     /* setup default segment register values for all */
742a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
743a03cb1daSCédric Le Goater         s->regs[R_SEG_ADDR0 + i] =
744a03cb1daSCédric Le Goater             aspeed_smc_segment_to_reg(&s->ctrl->segments[i]);
745a03cb1daSCédric Le Goater     }
7460707b34dSCédric Le Goater 
747a57baeb4SCédric Le Goater     /* HW strapping flash type for FMC controllers  */
7480707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_ast2500_fmc) {
7490707b34dSCédric Le Goater         /* flash type is fixed to SPI for CE0 and CE1 */
7500707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7510707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1);
7520707b34dSCédric Le Goater     }
7530707b34dSCédric Le Goater 
7540707b34dSCédric Le Goater     /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the
7550707b34dSCédric Le Goater      * configuration of the palmetto-bmc machine */
7560707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_fmc) {
7570707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7580707b34dSCédric Le Goater     }
759*f95c4bffSCédric Le Goater 
760*f95c4bffSCédric Le Goater     s->snoop_index = SNOOP_OFF;
761*f95c4bffSCédric Le Goater     s->snoop_dummies = 0;
7627c1c69bcSCédric Le Goater }
7637c1c69bcSCédric Le Goater 
7647c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
7657c1c69bcSCédric Le Goater {
7667c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7677c1c69bcSCédric Le Goater 
7687c1c69bcSCédric Le Goater     addr >>= 2;
7697c1c69bcSCédric Le Goater 
77097c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
77197c2ed5dSCédric Le Goater         addr == s->r_timings ||
77297c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl ||
7732e1f0502SCédric Le Goater         addr == R_INTR_CTRL ||
7749149af2aSCédric Le Goater         addr == R_DUMMY_DATA ||
775a03cb1daSCédric Le Goater         (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) ||
776597d6bb3SCédric Le Goater         (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) {
77797c2ed5dSCédric Le Goater         return s->regs[addr];
77897c2ed5dSCédric Le Goater     } else {
7797c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
7807c1c69bcSCédric Le Goater                       __func__, addr);
781b617ca92SCédric Le Goater         return -1;
7827c1c69bcSCédric Le Goater     }
7837c1c69bcSCédric Le Goater }
7847c1c69bcSCédric Le Goater 
7857c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
7867c1c69bcSCédric Le Goater                              unsigned int size)
7877c1c69bcSCédric Le Goater {
7887c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7897c1c69bcSCédric Le Goater     uint32_t value = data;
7907c1c69bcSCédric Le Goater 
7917c1c69bcSCédric Le Goater     addr >>= 2;
7927c1c69bcSCédric Le Goater 
79397c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
79497c2ed5dSCédric Le Goater         addr == s->r_timings ||
79597c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl) {
79697c2ed5dSCédric Le Goater         s->regs[addr] = value;
79797c2ed5dSCédric Le Goater     } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
798f248a9dbSCédric Le Goater         int cs = addr - s->r_ctrl0;
79997c2ed5dSCédric Le Goater         s->regs[addr] = value;
800f248a9dbSCédric Le Goater         aspeed_smc_flash_update_cs(&s->flashes[cs]);
801a03cb1daSCédric Le Goater     } else if (addr >= R_SEG_ADDR0 &&
802a03cb1daSCédric Le Goater                addr < R_SEG_ADDR0 + s->ctrl->max_slaves) {
803a03cb1daSCédric Le Goater         int cs = addr - R_SEG_ADDR0;
804a03cb1daSCédric Le Goater 
805a03cb1daSCédric Le Goater         if (value != s->regs[R_SEG_ADDR0 + cs]) {
806a03cb1daSCédric Le Goater             aspeed_smc_flash_set_segment(s, cs, value);
807a03cb1daSCédric Le Goater         }
8089149af2aSCédric Le Goater     } else if (addr == R_DUMMY_DATA) {
8099149af2aSCédric Le Goater         s->regs[addr] = value & 0xff;
81097c2ed5dSCédric Le Goater     } else {
8117c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
8127c1c69bcSCédric Le Goater                       __func__, addr);
8137c1c69bcSCédric Le Goater         return;
8147c1c69bcSCédric Le Goater     }
8157c1c69bcSCédric Le Goater }
8167c1c69bcSCédric Le Goater 
8177c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
8187c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
8197c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
8207c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
8217c1c69bcSCédric Le Goater     .valid.unaligned = true,
8227c1c69bcSCédric Le Goater };
8237c1c69bcSCédric Le Goater 
8247c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
8257c1c69bcSCédric Le Goater {
8267c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
8277c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
8287c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
8297c1c69bcSCédric Le Goater     int i;
830924ed163SCédric Le Goater     char name[32];
831924ed163SCédric Le Goater     hwaddr offset = 0;
8327c1c69bcSCédric Le Goater 
8337c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
8347c1c69bcSCédric Le Goater 
8357c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
8367c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
8377c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
8387c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
8397c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
8407c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
8417c1c69bcSCédric Le Goater 
8427c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
8437c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
8447c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
8457c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
8467c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
8477c1c69bcSCédric Le Goater     }
8487c1c69bcSCédric Le Goater 
8497c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
8507c1c69bcSCédric Le Goater 
8517c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
8527c1c69bcSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
8537c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
8547c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
8557c1c69bcSCédric Le Goater 
8567c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
8577c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
8587c1c69bcSCédric Le Goater     }
8597c1c69bcSCédric Le Goater 
8602da95fd8SCédric Le Goater     /* The memory region for the controller registers */
8617c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
862087b57c9SCédric Le Goater                           s->ctrl->name, s->ctrl->nregs * 4);
8637c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
864924ed163SCédric Le Goater 
865924ed163SCédric Le Goater     /*
8662da95fd8SCédric Le Goater      * The container memory region representing the address space
8672da95fd8SCédric Le Goater      * window in which the flash modules are mapped. The size and
8682da95fd8SCédric Le Goater      * address depends on the SoC model and controller type.
869924ed163SCédric Le Goater      */
870924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
871924ed163SCédric Le Goater 
872924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
873924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
874dcb83444SCédric Le Goater                           s->ctrl->flash_window_size);
875924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
876924ed163SCédric Le Goater 
8772da95fd8SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves);
878924ed163SCédric Le Goater 
8792da95fd8SCédric Le Goater     /*
8802da95fd8SCédric Le Goater      * Let's create a sub memory region for each possible slave. All
8812da95fd8SCédric Le Goater      * have a configurable memory segment in the overall flash mapping
8822da95fd8SCédric Le Goater      * window of the controller but, there is not necessarily a flash
8832da95fd8SCédric Le Goater      * module behind to handle the memory accesses. This depends on
8842da95fd8SCédric Le Goater      * the board configuration.
8852da95fd8SCédric Le Goater      */
8862da95fd8SCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
887924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
888924ed163SCédric Le Goater 
889924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
890924ed163SCédric Le Goater 
891924ed163SCédric Le Goater         fl->id = i;
892924ed163SCédric Le Goater         fl->controller = s;
893924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
894924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
895924ed163SCédric Le Goater                               fl, name, fl->size);
896924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
897924ed163SCédric Le Goater         offset += fl->size;
898924ed163SCédric Le Goater     }
8997c1c69bcSCédric Le Goater }
9007c1c69bcSCédric Le Goater 
9017c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
9027c1c69bcSCédric Le Goater     .name = "aspeed.smc",
903*f95c4bffSCédric Le Goater     .version_id = 2,
904*f95c4bffSCédric Le Goater     .minimum_version_id = 2,
9057c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
9067c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
907*f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_index, AspeedSMCState),
908*f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_dummies, AspeedSMCState),
9097c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
9107c1c69bcSCédric Le Goater     }
9117c1c69bcSCédric Le Goater };
9127c1c69bcSCédric Le Goater 
9137c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
9147c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
9157c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
9167c1c69bcSCédric Le Goater };
9177c1c69bcSCédric Le Goater 
9187c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
9197c1c69bcSCédric Le Goater {
9207c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
9217c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
9227c1c69bcSCédric Le Goater 
9237c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
9247c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
9257c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
9267c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
9277c1c69bcSCédric Le Goater     mc->ctrl = data;
9287c1c69bcSCédric Le Goater }
9297c1c69bcSCédric Le Goater 
9307c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
9317c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
9327c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
9337c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
9347c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
9357c1c69bcSCédric Le Goater     .abstract       = true,
9367c1c69bcSCédric Le Goater };
9377c1c69bcSCédric Le Goater 
9387c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
9397c1c69bcSCédric Le Goater {
9407c1c69bcSCédric Le Goater     int i;
9417c1c69bcSCédric Le Goater 
9427c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
9437c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
9447c1c69bcSCédric Le Goater         TypeInfo ti = {
9457c1c69bcSCédric Le Goater             .name       = controllers[i].name,
9467c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
9477c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
9487c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
9497c1c69bcSCédric Le Goater         };
9507c1c69bcSCédric Le Goater         type_register(&ti);
9517c1c69bcSCédric Le Goater     }
9527c1c69bcSCédric Le Goater }
9537c1c69bcSCédric Le Goater 
9547c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
955