17c1c69bcSCédric Le Goater /* 27c1c69bcSCédric Le Goater * ASPEED AST2400 SMC Controller (SPI Flash Only) 37c1c69bcSCédric Le Goater * 47c1c69bcSCédric Le Goater * Copyright (C) 2016 IBM Corp. 57c1c69bcSCédric Le Goater * 67c1c69bcSCédric Le Goater * Permission is hereby granted, free of charge, to any person obtaining a copy 77c1c69bcSCédric Le Goater * of this software and associated documentation files (the "Software"), to deal 87c1c69bcSCédric Le Goater * in the Software without restriction, including without limitation the rights 97c1c69bcSCédric Le Goater * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 107c1c69bcSCédric Le Goater * copies of the Software, and to permit persons to whom the Software is 117c1c69bcSCédric Le Goater * furnished to do so, subject to the following conditions: 127c1c69bcSCédric Le Goater * 137c1c69bcSCédric Le Goater * The above copyright notice and this permission notice shall be included in 147c1c69bcSCédric Le Goater * all copies or substantial portions of the Software. 157c1c69bcSCédric Le Goater * 167c1c69bcSCédric Le Goater * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 177c1c69bcSCédric Le Goater * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 187c1c69bcSCédric Le Goater * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 197c1c69bcSCédric Le Goater * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 207c1c69bcSCédric Le Goater * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 217c1c69bcSCédric Le Goater * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 227c1c69bcSCédric Le Goater * THE SOFTWARE. 237c1c69bcSCédric Le Goater */ 247c1c69bcSCédric Le Goater 257c1c69bcSCédric Le Goater #include "qemu/osdep.h" 267c1c69bcSCédric Le Goater #include "hw/sysbus.h" 277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h" 287c1c69bcSCédric Le Goater #include "qemu/log.h" 297c1c69bcSCédric Le Goater #include "include/qemu/error-report.h" 307c1c69bcSCédric Le Goater #include "exec/address-spaces.h" 317c1c69bcSCédric Le Goater 327c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h" 337c1c69bcSCédric Le Goater 347c1c69bcSCédric Le Goater /* CE Type Setting Register */ 357c1c69bcSCédric Le Goater #define R_CONF (0x00 / 4) 367c1c69bcSCédric Le Goater #define CONF_LEGACY_DISABLE (1 << 31) 377c1c69bcSCédric Le Goater #define CONF_ENABLE_W4 20 387c1c69bcSCédric Le Goater #define CONF_ENABLE_W3 19 397c1c69bcSCédric Le Goater #define CONF_ENABLE_W2 18 407c1c69bcSCédric Le Goater #define CONF_ENABLE_W1 17 417c1c69bcSCédric Le Goater #define CONF_ENABLE_W0 16 420707b34dSCédric Le Goater #define CONF_FLASH_TYPE4 8 430707b34dSCédric Le Goater #define CONF_FLASH_TYPE3 6 440707b34dSCédric Le Goater #define CONF_FLASH_TYPE2 4 450707b34dSCédric Le Goater #define CONF_FLASH_TYPE1 2 460707b34dSCédric Le Goater #define CONF_FLASH_TYPE0 0 470707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NOR 0x0 480707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NAND 0x1 490707b34dSCédric Le Goater #define CONF_FLASH_TYPE_SPI 0x2 507c1c69bcSCédric Le Goater 517c1c69bcSCédric Le Goater /* CE Control Register */ 527c1c69bcSCédric Le Goater #define R_CE_CTRL (0x04 / 4) 537c1c69bcSCédric Le Goater #define CTRL_EXTENDED4 4 /* 32 bit addressing for SPI */ 547c1c69bcSCédric Le Goater #define CTRL_EXTENDED3 3 /* 32 bit addressing for SPI */ 557c1c69bcSCédric Le Goater #define CTRL_EXTENDED2 2 /* 32 bit addressing for SPI */ 567c1c69bcSCédric Le Goater #define CTRL_EXTENDED1 1 /* 32 bit addressing for SPI */ 577c1c69bcSCédric Le Goater #define CTRL_EXTENDED0 0 /* 32 bit addressing for SPI */ 587c1c69bcSCédric Le Goater 597c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */ 607c1c69bcSCédric Le Goater #define R_INTR_CTRL (0x08 / 4) 617c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_STATUS (1 << 11) 627c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_STATUS (1 << 10) 637c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_STATUS (1 << 9) 647c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_EN (1 << 3) 657c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_EN (1 << 2) 667c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_EN (1 << 1) 677c1c69bcSCédric Le Goater 687c1c69bcSCédric Le Goater /* CEx Control Register */ 697c1c69bcSCédric Le Goater #define R_CTRL0 (0x10 / 4) 707c1c69bcSCédric Le Goater #define CTRL_CMD_SHIFT 16 717c1c69bcSCédric Le Goater #define CTRL_CMD_MASK 0xff 727c1c69bcSCédric Le Goater #define CTRL_CE_STOP_ACTIVE (1 << 2) 737c1c69bcSCédric Le Goater #define CTRL_CMD_MODE_MASK 0x3 747c1c69bcSCédric Le Goater #define CTRL_READMODE 0x0 757c1c69bcSCédric Le Goater #define CTRL_FREADMODE 0x1 767c1c69bcSCédric Le Goater #define CTRL_WRITEMODE 0x2 777c1c69bcSCédric Le Goater #define CTRL_USERMODE 0x3 787c1c69bcSCédric Le Goater #define R_CTRL1 (0x14 / 4) 797c1c69bcSCédric Le Goater #define R_CTRL2 (0x18 / 4) 807c1c69bcSCédric Le Goater #define R_CTRL3 (0x1C / 4) 817c1c69bcSCédric Le Goater #define R_CTRL4 (0x20 / 4) 827c1c69bcSCédric Le Goater 837c1c69bcSCédric Le Goater /* CEx Segment Address Register */ 847c1c69bcSCédric Le Goater #define R_SEG_ADDR0 (0x30 / 4) 85a03cb1daSCédric Le Goater #define SEG_END_SHIFT 24 /* 8MB units */ 86a03cb1daSCédric Le Goater #define SEG_END_MASK 0xff 877c1c69bcSCédric Le Goater #define SEG_START_SHIFT 16 /* address bit [A29-A23] */ 88a03cb1daSCédric Le Goater #define SEG_START_MASK 0xff 897c1c69bcSCédric Le Goater #define R_SEG_ADDR1 (0x34 / 4) 907c1c69bcSCédric Le Goater #define R_SEG_ADDR2 (0x38 / 4) 917c1c69bcSCédric Le Goater #define R_SEG_ADDR3 (0x3C / 4) 927c1c69bcSCédric Le Goater #define R_SEG_ADDR4 (0x40 / 4) 937c1c69bcSCédric Le Goater 947c1c69bcSCédric Le Goater /* Misc Control Register #1 */ 957c1c69bcSCédric Le Goater #define R_MISC_CTRL1 (0x50 / 4) 967c1c69bcSCédric Le Goater 977c1c69bcSCédric Le Goater /* Misc Control Register #2 */ 987c1c69bcSCédric Le Goater #define R_MISC_CTRL2 (0x54 / 4) 997c1c69bcSCédric Le Goater 1007c1c69bcSCédric Le Goater /* DMA Control/Status Register */ 1017c1c69bcSCédric Le Goater #define R_DMA_CTRL (0x80 / 4) 1027c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_MASK 0xf 1037c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_SHIFT 8 1047c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_MASK 0xf 1057c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_SHIFT 4 1067c1c69bcSCédric Le Goater #define DMA_CTRL_MODE (1 << 3) 1077c1c69bcSCédric Le Goater #define DMA_CTRL_CKSUM (1 << 2) 1087c1c69bcSCédric Le Goater #define DMA_CTRL_DIR (1 << 1) 1097c1c69bcSCédric Le Goater #define DMA_CTRL_EN (1 << 0) 1107c1c69bcSCédric Le Goater 1117c1c69bcSCédric Le Goater /* DMA Flash Side Address */ 1127c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR (0x84 / 4) 1137c1c69bcSCédric Le Goater 1147c1c69bcSCédric Le Goater /* DMA DRAM Side Address */ 1157c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR (0x88 / 4) 1167c1c69bcSCédric Le Goater 1177c1c69bcSCédric Le Goater /* DMA Length Register */ 1187c1c69bcSCédric Le Goater #define R_DMA_LEN (0x8C / 4) 1197c1c69bcSCédric Le Goater 1207c1c69bcSCédric Le Goater /* Checksum Calculation Result */ 1217c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM (0x90 / 4) 1227c1c69bcSCédric Le Goater 1237c1c69bcSCédric Le Goater /* Misc Control Register #2 */ 1247c1c69bcSCédric Le Goater #define R_TIMINGS (0x94 / 4) 1257c1c69bcSCédric Le Goater 1267c1c69bcSCédric Le Goater /* SPI controller registers and bits */ 1277c1c69bcSCédric Le Goater #define R_SPI_CONF (0x00 / 4) 1287c1c69bcSCédric Le Goater #define SPI_CONF_ENABLE_W0 0 1297c1c69bcSCédric Le Goater #define R_SPI_CTRL0 (0x4 / 4) 1307c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL (0x10 / 4) 1317c1c69bcSCédric Le Goater #define R_SPI_TIMINGS (0x14 / 4) 1327c1c69bcSCédric Le Goater 133dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE 0x10000000 134dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE 0x20000000 135dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE 0x30000000 1366dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE 0x38000000 137dcb83444SCédric Le Goater 138924ed163SCédric Le Goater /* 139924ed163SCédric Le Goater * Default segments mapping addresses and size for each slave per 140924ed163SCédric Le Goater * controller. These can be changed when board is initialized with the 141a03cb1daSCédric Le Goater * Segment Address Registers. 142924ed163SCédric Le Goater */ 143924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = { 144924ed163SCédric Le Goater { 0x10000000, 32 * 1024 * 1024 }, 145924ed163SCédric Le Goater }; 146924ed163SCédric Le Goater 147924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = { 1486dc52326SCédric Le Goater { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */ 149924ed163SCédric Le Goater { 0x24000000, 32 * 1024 * 1024 }, 150924ed163SCédric Le Goater { 0x26000000, 32 * 1024 * 1024 }, 151924ed163SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 152924ed163SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 } 153924ed163SCédric Le Goater }; 154924ed163SCédric Le Goater 155924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = { 156924ed163SCédric Le Goater { 0x30000000, 64 * 1024 * 1024 }, 157924ed163SCédric Le Goater }; 158924ed163SCédric Le Goater 1596dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = { 1606dc52326SCédric Le Goater { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */ 1616dc52326SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 1626dc52326SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 }, 1636dc52326SCédric Le Goater }; 1646dc52326SCédric Le Goater 1656dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = { 1666dc52326SCédric Le Goater { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */ 1676dc52326SCédric Le Goater { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */ 1686dc52326SCédric Le Goater }; 1696dc52326SCédric Le Goater 1706dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = { 1716dc52326SCédric Le Goater { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */ 1726dc52326SCédric Le Goater { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */ 1736dc52326SCédric Le Goater }; 1746dc52326SCédric Le Goater 1757c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = { 176*d09dc5b7SCédric Le Goater { 177*d09dc5b7SCédric Le Goater .name = "aspeed.smc.smc", 178*d09dc5b7SCédric Le Goater .r_conf = R_CONF, 179*d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 180*d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 181*d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 182*d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 183*d09dc5b7SCédric Le Goater .max_slaves = 5, 184*d09dc5b7SCédric Le Goater .segments = aspeed_segments_legacy, 185*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE, 186*d09dc5b7SCédric Le Goater .flash_window_size = 0x6000000, 187*d09dc5b7SCédric Le Goater .has_dma = false, 188*d09dc5b7SCédric Le Goater }, { 189*d09dc5b7SCédric Le Goater .name = "aspeed.smc.fmc", 190*d09dc5b7SCédric Le Goater .r_conf = R_CONF, 191*d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 192*d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 193*d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 194*d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 195*d09dc5b7SCédric Le Goater .max_slaves = 5, 196*d09dc5b7SCédric Le Goater .segments = aspeed_segments_fmc, 197*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 198*d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 199*d09dc5b7SCédric Le Goater .has_dma = true, 200*d09dc5b7SCédric Le Goater }, { 201*d09dc5b7SCédric Le Goater .name = "aspeed.smc.spi", 202*d09dc5b7SCédric Le Goater .r_conf = R_SPI_CONF, 203*d09dc5b7SCédric Le Goater .r_ce_ctrl = 0xff, 204*d09dc5b7SCédric Le Goater .r_ctrl0 = R_SPI_CTRL0, 205*d09dc5b7SCédric Le Goater .r_timings = R_SPI_TIMINGS, 206*d09dc5b7SCédric Le Goater .conf_enable_w0 = SPI_CONF_ENABLE_W0, 207*d09dc5b7SCédric Le Goater .max_slaves = 1, 208*d09dc5b7SCédric Le Goater .segments = aspeed_segments_spi, 209*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 210*d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 211*d09dc5b7SCédric Le Goater .has_dma = false, 212*d09dc5b7SCédric Le Goater }, { 213*d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-fmc", 214*d09dc5b7SCédric Le Goater .r_conf = R_CONF, 215*d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 216*d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 217*d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 218*d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 219*d09dc5b7SCédric Le Goater .max_slaves = 3, 220*d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_fmc, 221*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 222*d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 223*d09dc5b7SCédric Le Goater .has_dma = true, 224*d09dc5b7SCédric Le Goater }, { 225*d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-spi1", 226*d09dc5b7SCédric Le Goater .r_conf = R_CONF, 227*d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 228*d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 229*d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 230*d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 231*d09dc5b7SCédric Le Goater .max_slaves = 2, 232*d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi1, 233*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 234*d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 235*d09dc5b7SCédric Le Goater .has_dma = false, 236*d09dc5b7SCédric Le Goater }, { 237*d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-spi2", 238*d09dc5b7SCédric Le Goater .r_conf = R_CONF, 239*d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 240*d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 241*d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 242*d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 243*d09dc5b7SCédric Le Goater .max_slaves = 2, 244*d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi2, 245*d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE, 246*d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 247*d09dc5b7SCédric Le Goater .has_dma = false, 248*d09dc5b7SCédric Le Goater }, 249924ed163SCédric Le Goater }; 250924ed163SCédric Le Goater 251a03cb1daSCédric Le Goater /* 252a03cb1daSCédric Le Goater * The Segment Register uses a 8MB unit to encode the start address 253a03cb1daSCédric Le Goater * and the end address of the mapping window of a flash SPI slave : 254a03cb1daSCédric Le Goater * 255a03cb1daSCédric Le Goater * | byte 1 | byte 2 | byte 3 | byte 4 | 256a03cb1daSCédric Le Goater * +--------+--------+--------+--------+ 257a03cb1daSCédric Le Goater * | end | start | 0 | 0 | 258a03cb1daSCédric Le Goater * 259a03cb1daSCédric Le Goater */ 260a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg) 261a03cb1daSCédric Le Goater { 262a03cb1daSCédric Le Goater uint32_t reg = 0; 263a03cb1daSCédric Le Goater reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT; 264a03cb1daSCédric Le Goater reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT; 265a03cb1daSCédric Le Goater return reg; 266a03cb1daSCédric Le Goater } 267a03cb1daSCédric Le Goater 268a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg) 269a03cb1daSCédric Le Goater { 270a03cb1daSCédric Le Goater seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23; 271a03cb1daSCédric Le Goater seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr; 272a03cb1daSCédric Le Goater } 273a03cb1daSCédric Le Goater 274a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s, 275a03cb1daSCédric Le Goater const AspeedSegments *new, 276a03cb1daSCédric Le Goater int cs) 277a03cb1daSCédric Le Goater { 278a03cb1daSCédric Le Goater AspeedSegments seg; 279a03cb1daSCédric Le Goater int i; 280a03cb1daSCédric Le Goater 281a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; i++) { 282a03cb1daSCédric Le Goater if (i == cs) { 283a03cb1daSCédric Le Goater continue; 284a03cb1daSCédric Le Goater } 285a03cb1daSCédric Le Goater 286a03cb1daSCédric Le Goater aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg); 287a03cb1daSCédric Le Goater 288a03cb1daSCédric Le Goater if (new->addr + new->size > seg.addr && 289a03cb1daSCédric Le Goater new->addr < seg.addr + seg.size) { 290a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%" 291a03cb1daSCédric Le Goater HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with " 292a03cb1daSCédric Le Goater "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 293a03cb1daSCédric Le Goater s->ctrl->name, cs, new->addr, new->addr + new->size, 294a03cb1daSCédric Le Goater i, seg.addr, seg.addr + seg.size); 295a03cb1daSCédric Le Goater return true; 296a03cb1daSCédric Le Goater } 297a03cb1daSCédric Le Goater } 298a03cb1daSCédric Le Goater return false; 299a03cb1daSCédric Le Goater } 300a03cb1daSCédric Le Goater 301a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs, 302a03cb1daSCédric Le Goater uint64_t new) 303a03cb1daSCédric Le Goater { 304a03cb1daSCédric Le Goater AspeedSMCFlash *fl = &s->flashes[cs]; 305a03cb1daSCédric Le Goater AspeedSegments seg; 306a03cb1daSCédric Le Goater 307a03cb1daSCédric Le Goater aspeed_smc_reg_to_segment(new, &seg); 308a03cb1daSCédric Le Goater 309a03cb1daSCédric Le Goater /* The start address of CS0 is read-only */ 310a03cb1daSCédric Le Goater if (cs == 0 && seg.addr != s->ctrl->flash_window_base) { 311a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 312a03cb1daSCédric Le Goater "%s: Tried to change CS0 start address to 0x%" 313a03cb1daSCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, seg.addr); 3140584d3c3SCédric Le Goater seg.addr = s->ctrl->flash_window_base; 3150584d3c3SCédric Le Goater new = aspeed_smc_segment_to_reg(&seg); 316a03cb1daSCédric Le Goater } 317a03cb1daSCédric Le Goater 318a03cb1daSCédric Le Goater /* 319a03cb1daSCédric Le Goater * The end address of the AST2500 spi controllers is also 320a03cb1daSCédric Le Goater * read-only. 321a03cb1daSCédric Le Goater */ 322a03cb1daSCédric Le Goater if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 || 323a03cb1daSCédric Le Goater s->ctrl->segments == aspeed_segments_ast2500_spi2) && 324a03cb1daSCédric Le Goater cs == s->ctrl->max_slaves && 325a03cb1daSCédric Le Goater seg.addr + seg.size != s->ctrl->segments[cs].addr + 326a03cb1daSCédric Le Goater s->ctrl->segments[cs].size) { 327a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 328a03cb1daSCédric Le Goater "%s: Tried to change CS%d end address to 0x%" 3290584d3c3SCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size); 3300584d3c3SCédric Le Goater seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size - 3310584d3c3SCédric Le Goater seg.addr; 3320584d3c3SCédric Le Goater new = aspeed_smc_segment_to_reg(&seg); 333a03cb1daSCédric Le Goater } 334a03cb1daSCédric Le Goater 335a03cb1daSCédric Le Goater /* Keep the segment in the overall flash window */ 336a03cb1daSCédric Le Goater if (seg.addr + seg.size <= s->ctrl->flash_window_base || 337a03cb1daSCédric Le Goater seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) { 338a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : " 339a03cb1daSCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 340a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 341a03cb1daSCédric Le Goater return; 342a03cb1daSCédric Le Goater } 343a03cb1daSCédric Le Goater 344a03cb1daSCédric Le Goater /* Check start address vs. alignment */ 3450584d3c3SCédric Le Goater if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) { 346a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not " 347a03cb1daSCédric Le Goater "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 348a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 349a03cb1daSCédric Le Goater } 350a03cb1daSCédric Le Goater 3510584d3c3SCédric Le Goater /* And segments should not overlap (in the specs) */ 3520584d3c3SCédric Le Goater aspeed_smc_flash_overlap(s, &seg, cs); 353a03cb1daSCédric Le Goater 354a03cb1daSCédric Le Goater /* All should be fine now to move the region */ 355a03cb1daSCédric Le Goater memory_region_transaction_begin(); 356a03cb1daSCédric Le Goater memory_region_set_size(&fl->mmio, seg.size); 357a03cb1daSCédric Le Goater memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base); 358a03cb1daSCédric Le Goater memory_region_set_enabled(&fl->mmio, true); 359a03cb1daSCédric Le Goater memory_region_transaction_commit(); 360a03cb1daSCédric Le Goater 361a03cb1daSCédric Le Goater s->regs[R_SEG_ADDR0 + cs] = new; 362a03cb1daSCédric Le Goater } 363a03cb1daSCédric Le Goater 364924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr, 365924ed163SCédric Le Goater unsigned size) 366924ed163SCédric Le Goater { 367924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u" 368924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size); 369924ed163SCédric Le Goater return 0; 370924ed163SCédric Le Goater } 371924ed163SCédric Le Goater 372924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr, 373924ed163SCédric Le Goater uint64_t data, unsigned size) 374924ed163SCédric Le Goater { 375924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%" 376924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size, data); 377924ed163SCédric Le Goater } 378924ed163SCédric Le Goater 379924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = { 380924ed163SCédric Le Goater .read = aspeed_smc_flash_default_read, 381924ed163SCédric Le Goater .write = aspeed_smc_flash_default_write, 382924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 383924ed163SCédric Le Goater .valid = { 384924ed163SCédric Le Goater .min_access_size = 1, 385924ed163SCédric Le Goater .max_access_size = 4, 386924ed163SCédric Le Goater }, 387924ed163SCédric Le Goater }; 388924ed163SCédric Le Goater 389f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl) 390924ed163SCédric Le Goater { 391f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 392f248a9dbSCédric Le Goater 393f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK; 394924ed163SCédric Le Goater } 395924ed163SCédric Le Goater 396f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_usermode(const AspeedSMCFlash *fl) 397924ed163SCédric Le Goater { 398f248a9dbSCédric Le Goater return aspeed_smc_flash_mode(fl) == CTRL_USERMODE; 399924ed163SCédric Le Goater } 400924ed163SCédric Le Goater 401f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl) 402924ed163SCédric Le Goater { 403f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 404f248a9dbSCédric Le Goater 405f248a9dbSCédric Le Goater return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id)); 406924ed163SCédric Le Goater } 407924ed163SCédric Le Goater 408924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size) 409924ed163SCédric Le Goater { 410924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 411924ed163SCédric Le Goater const AspeedSMCState *s = fl->controller; 412924ed163SCédric Le Goater uint64_t ret = 0; 413924ed163SCédric Le Goater int i; 414924ed163SCédric Le Goater 415f248a9dbSCédric Le Goater if (aspeed_smc_is_usermode(fl)) { 416924ed163SCédric Le Goater for (i = 0; i < size; i++) { 417924ed163SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 418924ed163SCédric Le Goater } 419924ed163SCédric Le Goater } else { 420924ed163SCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n", 421924ed163SCédric Le Goater __func__); 422924ed163SCédric Le Goater ret = -1; 423924ed163SCédric Le Goater } 424924ed163SCédric Le Goater 425924ed163SCédric Le Goater return ret; 426924ed163SCédric Le Goater } 427924ed163SCédric Le Goater 428924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data, 429924ed163SCédric Le Goater unsigned size) 430924ed163SCédric Le Goater { 431924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 432924ed163SCédric Le Goater const AspeedSMCState *s = fl->controller; 433924ed163SCédric Le Goater int i; 434924ed163SCédric Le Goater 435f248a9dbSCédric Le Goater if (!aspeed_smc_is_writable(fl)) { 436924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%" 437924ed163SCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 438924ed163SCédric Le Goater return; 439924ed163SCédric Le Goater } 440924ed163SCédric Le Goater 441f248a9dbSCédric Le Goater if (!aspeed_smc_is_usermode(fl)) { 442924ed163SCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n", 443924ed163SCédric Le Goater __func__); 444924ed163SCédric Le Goater return; 445924ed163SCédric Le Goater } 446924ed163SCédric Le Goater 447924ed163SCédric Le Goater for (i = 0; i < size; i++) { 448924ed163SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 449924ed163SCédric Le Goater } 450924ed163SCédric Le Goater } 451924ed163SCédric Le Goater 452924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = { 453924ed163SCédric Le Goater .read = aspeed_smc_flash_read, 454924ed163SCédric Le Goater .write = aspeed_smc_flash_write, 455924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 456924ed163SCédric Le Goater .valid = { 457924ed163SCédric Le Goater .min_access_size = 1, 458924ed163SCédric Le Goater .max_access_size = 4, 459924ed163SCédric Le Goater }, 4607c1c69bcSCédric Le Goater }; 4617c1c69bcSCédric Le Goater 462f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl) 4637c1c69bcSCédric Le Goater { 464f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 465f248a9dbSCédric Le Goater 466f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE; 4677c1c69bcSCédric Le Goater } 4687c1c69bcSCédric Le Goater 469f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl) 4707c1c69bcSCédric Le Goater { 471f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 4727c1c69bcSCédric Le Goater 473f248a9dbSCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 4747c1c69bcSCédric Le Goater } 4757c1c69bcSCédric Le Goater 4767c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d) 4777c1c69bcSCédric Le Goater { 4787c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(d); 4797c1c69bcSCédric Le Goater int i; 4807c1c69bcSCédric Le Goater 4817c1c69bcSCédric Le Goater memset(s->regs, 0, sizeof s->regs); 4827c1c69bcSCédric Le Goater 4832e1f0502SCédric Le Goater /* Pretend DMA is done (u-boot initialization) */ 4842e1f0502SCédric Le Goater s->regs[R_INTR_CTRL] = INTR_CTRL_DMA_STATUS; 4852e1f0502SCédric Le Goater 4867c1c69bcSCédric Le Goater /* Unselect all slaves */ 4877c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 4887c1c69bcSCédric Le Goater s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE; 4891d247bd0SCédric Le Goater qemu_set_irq(s->cs_lines[i], true); 4907c1c69bcSCédric Le Goater } 4917c1c69bcSCédric Le Goater 492a03cb1daSCédric Le Goater /* setup default segment register values for all */ 493a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 494a03cb1daSCédric Le Goater s->regs[R_SEG_ADDR0 + i] = 495a03cb1daSCédric Le Goater aspeed_smc_segment_to_reg(&s->ctrl->segments[i]); 496a03cb1daSCédric Le Goater } 4970707b34dSCédric Le Goater 4980707b34dSCédric Le Goater /* HW strapping for AST2500 FMC controllers */ 4990707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2500_fmc) { 5000707b34dSCédric Le Goater /* flash type is fixed to SPI for CE0 and CE1 */ 5010707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 5020707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 5030707b34dSCédric Le Goater 5040707b34dSCédric Le Goater /* 4BYTE mode is autodetected for CE0. Let's force it to 1 for 5050707b34dSCédric Le Goater * now */ 5060707b34dSCédric Le Goater s->regs[s->r_ce_ctrl] |= (1 << (CTRL_EXTENDED0)); 5070707b34dSCédric Le Goater } 5080707b34dSCédric Le Goater 5090707b34dSCédric Le Goater /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the 5100707b34dSCédric Le Goater * configuration of the palmetto-bmc machine */ 5110707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_fmc) { 5120707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 5130707b34dSCédric Le Goater 5140707b34dSCédric Le Goater s->regs[s->r_ce_ctrl] |= (1 << (CTRL_EXTENDED0)); 5150707b34dSCédric Le Goater } 5167c1c69bcSCédric Le Goater } 5177c1c69bcSCédric Le Goater 5187c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size) 5197c1c69bcSCédric Le Goater { 5207c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 5217c1c69bcSCédric Le Goater 5227c1c69bcSCédric Le Goater addr >>= 2; 5237c1c69bcSCédric Le Goater 5247c1c69bcSCédric Le Goater if (addr >= ARRAY_SIZE(s->regs)) { 5257c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 5267c1c69bcSCédric Le Goater "%s: Out-of-bounds read at 0x%" HWADDR_PRIx "\n", 5277c1c69bcSCédric Le Goater __func__, addr); 5287c1c69bcSCédric Le Goater return 0; 5297c1c69bcSCédric Le Goater } 5307c1c69bcSCédric Le Goater 53197c2ed5dSCédric Le Goater if (addr == s->r_conf || 53297c2ed5dSCédric Le Goater addr == s->r_timings || 53397c2ed5dSCédric Le Goater addr == s->r_ce_ctrl || 5342e1f0502SCédric Le Goater addr == R_INTR_CTRL || 535a03cb1daSCédric Le Goater (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) || 53697c2ed5dSCédric Le Goater (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs)) { 53797c2ed5dSCédric Le Goater return s->regs[addr]; 53897c2ed5dSCédric Le Goater } else { 5397c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 5407c1c69bcSCédric Le Goater __func__, addr); 5417c1c69bcSCédric Le Goater return 0; 5427c1c69bcSCédric Le Goater } 5437c1c69bcSCédric Le Goater } 5447c1c69bcSCédric Le Goater 5457c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data, 5467c1c69bcSCédric Le Goater unsigned int size) 5477c1c69bcSCédric Le Goater { 5487c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 5497c1c69bcSCédric Le Goater uint32_t value = data; 5507c1c69bcSCédric Le Goater 5517c1c69bcSCédric Le Goater addr >>= 2; 5527c1c69bcSCédric Le Goater 5537c1c69bcSCédric Le Goater if (addr >= ARRAY_SIZE(s->regs)) { 5547c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 5557c1c69bcSCédric Le Goater "%s: Out-of-bounds write at 0x%" HWADDR_PRIx "\n", 5567c1c69bcSCédric Le Goater __func__, addr); 5577c1c69bcSCédric Le Goater return; 5587c1c69bcSCédric Le Goater } 5597c1c69bcSCédric Le Goater 56097c2ed5dSCédric Le Goater if (addr == s->r_conf || 56197c2ed5dSCédric Le Goater addr == s->r_timings || 56297c2ed5dSCédric Le Goater addr == s->r_ce_ctrl) { 56397c2ed5dSCédric Le Goater s->regs[addr] = value; 56497c2ed5dSCédric Le Goater } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) { 565f248a9dbSCédric Le Goater int cs = addr - s->r_ctrl0; 56697c2ed5dSCédric Le Goater s->regs[addr] = value; 567f248a9dbSCédric Le Goater aspeed_smc_flash_update_cs(&s->flashes[cs]); 568a03cb1daSCédric Le Goater } else if (addr >= R_SEG_ADDR0 && 569a03cb1daSCédric Le Goater addr < R_SEG_ADDR0 + s->ctrl->max_slaves) { 570a03cb1daSCédric Le Goater int cs = addr - R_SEG_ADDR0; 571a03cb1daSCédric Le Goater 572a03cb1daSCédric Le Goater if (value != s->regs[R_SEG_ADDR0 + cs]) { 573a03cb1daSCédric Le Goater aspeed_smc_flash_set_segment(s, cs, value); 574a03cb1daSCédric Le Goater } 57597c2ed5dSCédric Le Goater } else { 5767c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 5777c1c69bcSCédric Le Goater __func__, addr); 5787c1c69bcSCédric Le Goater return; 5797c1c69bcSCédric Le Goater } 5807c1c69bcSCédric Le Goater } 5817c1c69bcSCédric Le Goater 5827c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = { 5837c1c69bcSCédric Le Goater .read = aspeed_smc_read, 5847c1c69bcSCédric Le Goater .write = aspeed_smc_write, 5857c1c69bcSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 5867c1c69bcSCédric Le Goater .valid.unaligned = true, 5877c1c69bcSCédric Le Goater }; 5887c1c69bcSCédric Le Goater 5897c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp) 5907c1c69bcSCédric Le Goater { 5917c1c69bcSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 5927c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(dev); 5937c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s); 5947c1c69bcSCédric Le Goater int i; 595924ed163SCédric Le Goater char name[32]; 596924ed163SCédric Le Goater hwaddr offset = 0; 5977c1c69bcSCédric Le Goater 5987c1c69bcSCédric Le Goater s->ctrl = mc->ctrl; 5997c1c69bcSCédric Le Goater 6007c1c69bcSCédric Le Goater /* keep a copy under AspeedSMCState to speed up accesses */ 6017c1c69bcSCédric Le Goater s->r_conf = s->ctrl->r_conf; 6027c1c69bcSCédric Le Goater s->r_ce_ctrl = s->ctrl->r_ce_ctrl; 6037c1c69bcSCédric Le Goater s->r_ctrl0 = s->ctrl->r_ctrl0; 6047c1c69bcSCédric Le Goater s->r_timings = s->ctrl->r_timings; 6057c1c69bcSCédric Le Goater s->conf_enable_w0 = s->ctrl->conf_enable_w0; 6067c1c69bcSCédric Le Goater 6077c1c69bcSCédric Le Goater /* Enforce some real HW limits */ 6087c1c69bcSCédric Le Goater if (s->num_cs > s->ctrl->max_slaves) { 6097c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n", 6107c1c69bcSCédric Le Goater __func__, s->ctrl->max_slaves); 6117c1c69bcSCédric Le Goater s->num_cs = s->ctrl->max_slaves; 6127c1c69bcSCédric Le Goater } 6137c1c69bcSCédric Le Goater 6147c1c69bcSCédric Le Goater s->spi = ssi_create_bus(dev, "spi"); 6157c1c69bcSCédric Le Goater 6167c1c69bcSCédric Le Goater /* Setup cs_lines for slaves */ 6177c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->irq); 6187c1c69bcSCédric Le Goater s->cs_lines = g_new0(qemu_irq, s->num_cs); 6197c1c69bcSCédric Le Goater ssi_auto_connect_slaves(dev, s->cs_lines, s->spi); 6207c1c69bcSCédric Le Goater 6217c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 6227c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->cs_lines[i]); 6237c1c69bcSCédric Le Goater } 6247c1c69bcSCédric Le Goater 6252da95fd8SCédric Le Goater /* The memory region for the controller registers */ 6267c1c69bcSCédric Le Goater memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s, 6277c1c69bcSCédric Le Goater s->ctrl->name, ASPEED_SMC_R_MAX * 4); 6287c1c69bcSCédric Le Goater sysbus_init_mmio(sbd, &s->mmio); 629924ed163SCédric Le Goater 630924ed163SCédric Le Goater /* 6312da95fd8SCédric Le Goater * The container memory region representing the address space 6322da95fd8SCédric Le Goater * window in which the flash modules are mapped. The size and 6332da95fd8SCédric Le Goater * address depends on the SoC model and controller type. 634924ed163SCédric Le Goater */ 635924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.flash", s->ctrl->name); 636924ed163SCédric Le Goater 637924ed163SCédric Le Goater memory_region_init_io(&s->mmio_flash, OBJECT(s), 638924ed163SCédric Le Goater &aspeed_smc_flash_default_ops, s, name, 639dcb83444SCédric Le Goater s->ctrl->flash_window_size); 640924ed163SCédric Le Goater sysbus_init_mmio(sbd, &s->mmio_flash); 641924ed163SCédric Le Goater 6422da95fd8SCédric Le Goater s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves); 643924ed163SCédric Le Goater 6442da95fd8SCédric Le Goater /* 6452da95fd8SCédric Le Goater * Let's create a sub memory region for each possible slave. All 6462da95fd8SCédric Le Goater * have a configurable memory segment in the overall flash mapping 6472da95fd8SCédric Le Goater * window of the controller but, there is not necessarily a flash 6482da95fd8SCédric Le Goater * module behind to handle the memory accesses. This depends on 6492da95fd8SCédric Le Goater * the board configuration. 6502da95fd8SCédric Le Goater */ 6512da95fd8SCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 652924ed163SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[i]; 653924ed163SCédric Le Goater 654924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i); 655924ed163SCédric Le Goater 656924ed163SCédric Le Goater fl->id = i; 657924ed163SCédric Le Goater fl->controller = s; 658924ed163SCédric Le Goater fl->size = s->ctrl->segments[i].size; 659924ed163SCédric Le Goater memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops, 660924ed163SCédric Le Goater fl, name, fl->size); 661924ed163SCédric Le Goater memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio); 662924ed163SCédric Le Goater offset += fl->size; 663924ed163SCédric Le Goater } 6647c1c69bcSCédric Le Goater } 6657c1c69bcSCédric Le Goater 6667c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = { 6677c1c69bcSCédric Le Goater .name = "aspeed.smc", 6687c1c69bcSCédric Le Goater .version_id = 1, 6697c1c69bcSCédric Le Goater .minimum_version_id = 1, 6707c1c69bcSCédric Le Goater .fields = (VMStateField[]) { 6717c1c69bcSCédric Le Goater VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX), 6727c1c69bcSCédric Le Goater VMSTATE_END_OF_LIST() 6737c1c69bcSCédric Le Goater } 6747c1c69bcSCédric Le Goater }; 6757c1c69bcSCédric Le Goater 6767c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = { 6777c1c69bcSCédric Le Goater DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1), 6787c1c69bcSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 6797c1c69bcSCédric Le Goater }; 6807c1c69bcSCédric Le Goater 6817c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data) 6827c1c69bcSCédric Le Goater { 6837c1c69bcSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 6847c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass); 6857c1c69bcSCédric Le Goater 6867c1c69bcSCédric Le Goater dc->realize = aspeed_smc_realize; 6877c1c69bcSCédric Le Goater dc->reset = aspeed_smc_reset; 6887c1c69bcSCédric Le Goater dc->props = aspeed_smc_properties; 6897c1c69bcSCédric Le Goater dc->vmsd = &vmstate_aspeed_smc; 6907c1c69bcSCédric Le Goater mc->ctrl = data; 6917c1c69bcSCédric Le Goater } 6927c1c69bcSCédric Le Goater 6937c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = { 6947c1c69bcSCédric Le Goater .name = TYPE_ASPEED_SMC, 6957c1c69bcSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 6967c1c69bcSCédric Le Goater .instance_size = sizeof(AspeedSMCState), 6977c1c69bcSCédric Le Goater .class_size = sizeof(AspeedSMCClass), 6987c1c69bcSCédric Le Goater .abstract = true, 6997c1c69bcSCédric Le Goater }; 7007c1c69bcSCédric Le Goater 7017c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void) 7027c1c69bcSCédric Le Goater { 7037c1c69bcSCédric Le Goater int i; 7047c1c69bcSCédric Le Goater 7057c1c69bcSCédric Le Goater type_register_static(&aspeed_smc_info); 7067c1c69bcSCédric Le Goater for (i = 0; i < ARRAY_SIZE(controllers); ++i) { 7077c1c69bcSCédric Le Goater TypeInfo ti = { 7087c1c69bcSCédric Le Goater .name = controllers[i].name, 7097c1c69bcSCédric Le Goater .parent = TYPE_ASPEED_SMC, 7107c1c69bcSCédric Le Goater .class_init = aspeed_smc_class_init, 7117c1c69bcSCédric Le Goater .class_data = (void *)&controllers[i], 7127c1c69bcSCédric Le Goater }; 7137c1c69bcSCédric Le Goater type_register(&ti); 7147c1c69bcSCédric Le Goater } 7157c1c69bcSCédric Le Goater } 7167c1c69bcSCédric Le Goater 7177c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types) 718