xref: /qemu/hw/ssi/aspeed_smc.c (revision c4e1f0b48322a9bc98c37f8413553cb6131daafe)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
27d6454270SMarkus Armbruster #include "migration/vmstate.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
290b8fa32fSMarkus Armbruster #include "qemu/module.h"
30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h"
31*c4e1f0b4SCédric Le Goater #include "qapi/error.h"
32*c4e1f0b4SCédric Le Goater #include "exec/address-spaces.h"
337c1c69bcSCédric Le Goater 
3464552b6bSMarkus Armbruster #include "hw/irq.h"
35a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
367c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
377c1c69bcSCédric Le Goater 
387c1c69bcSCédric Le Goater /* CE Type Setting Register */
397c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
407c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
417c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
427c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
437c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
447c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
457c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
460707b34dSCédric Le Goater #define   CONF_FLASH_TYPE4     8
470707b34dSCédric Le Goater #define   CONF_FLASH_TYPE3     6
480707b34dSCédric Le Goater #define   CONF_FLASH_TYPE2     4
490707b34dSCédric Le Goater #define   CONF_FLASH_TYPE1     2
500707b34dSCédric Le Goater #define   CONF_FLASH_TYPE0     0
510707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NOR   0x0
520707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NAND  0x1
530707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_SPI   0x2
547c1c69bcSCédric Le Goater 
557c1c69bcSCédric Le Goater /* CE Control Register */
567c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
577c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
587c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
597c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
607c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
617c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
627c1c69bcSCédric Le Goater 
637c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
647c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
657c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
667c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
677c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
687c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
697c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
707c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
717c1c69bcSCédric Le Goater 
727c1c69bcSCédric Le Goater /* CEx Control Register */
737c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
740721309eSCédric Le Goater #define   CTRL_IO_DUAL_DATA        (1 << 29)
750721309eSCédric Le Goater #define   CTRL_IO_DUAL_ADDR_DATA   (1 << 28) /* Includes dummies */
767c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
777c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
78ac2810deSCédric Le Goater #define   CTRL_DUMMY_HIGH_SHIFT    14
79fcdf2c59SCédric Le Goater #define   CTRL_AST2400_SPI_4BYTE   (1 << 13)
80ac2810deSCédric Le Goater #define   CTRL_DUMMY_LOW_SHIFT     6 /* 2 bits [7:6] */
817c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
827c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
837c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
847c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
857c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
867c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
877c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
887c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
897c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
907c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
917c1c69bcSCédric Le Goater 
927c1c69bcSCédric Le Goater /* CEx Segment Address Register */
937c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
94a03cb1daSCédric Le Goater #define   SEG_END_SHIFT        24   /* 8MB units */
95a03cb1daSCédric Le Goater #define   SEG_END_MASK         0xff
967c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
97a03cb1daSCédric Le Goater #define   SEG_START_MASK       0xff
987c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
997c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
1007c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
1017c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
1027c1c69bcSCédric Le Goater 
1037c1c69bcSCédric Le Goater /* Misc Control Register #1 */
1047c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
1057c1c69bcSCédric Le Goater 
1069149af2aSCédric Le Goater /* SPI dummy cycle data */
1079149af2aSCédric Le Goater #define R_DUMMY_DATA      (0x54 / 4)
1087c1c69bcSCédric Le Goater 
1097c1c69bcSCédric Le Goater /* DMA Control/Status Register */
1107c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
1117c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1127c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1137c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1147c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1157c1c69bcSCédric Le Goater #define   DMA_CTRL_MODE         (1 << 3)
1167c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
117*c4e1f0b4SCédric Le Goater #define   DMA_CTRL_WRITE        (1 << 1)
118*c4e1f0b4SCédric Le Goater #define   DMA_CTRL_ENABLE       (1 << 0)
1197c1c69bcSCédric Le Goater 
1207c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1217c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1227c1c69bcSCédric Le Goater 
1237c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1247c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1257c1c69bcSCédric Le Goater 
1267c1c69bcSCédric Le Goater /* DMA Length Register */
1277c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1287c1c69bcSCédric Le Goater 
1297c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1307c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1317c1c69bcSCédric Le Goater 
1327c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1337c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1347c1c69bcSCédric Le Goater 
1357c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1367c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1377c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1387c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1397c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1407c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1417c1c69bcSCédric Le Goater 
142087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4)
143087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4)
144087b57c9SCédric Le Goater 
145dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE   0x10000000
146dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE   0x20000000
147dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE   0x30000000
1486dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE  0x38000000
149dcb83444SCédric Le Goater 
150*c4e1f0b4SCédric Le Goater /*
151*c4e1f0b4SCédric Le Goater  * DMA DRAM addresses should be 4 bytes aligned and the valid address
152*c4e1f0b4SCédric Le Goater  * range is 0x40000000 - 0x5FFFFFFF (AST2400)
153*c4e1f0b4SCédric Le Goater  *          0x80000000 - 0xBFFFFFFF (AST2500)
154*c4e1f0b4SCédric Le Goater  *
155*c4e1f0b4SCédric Le Goater  * DMA flash addresses should be 4 bytes aligned and the valid address
156*c4e1f0b4SCédric Le Goater  * range is 0x20000000 - 0x2FFFFFFF.
157*c4e1f0b4SCédric Le Goater  *
158*c4e1f0b4SCédric Le Goater  * DMA length is from 4 bytes to 32MB
159*c4e1f0b4SCédric Le Goater  *   0: 4 bytes
160*c4e1f0b4SCédric Le Goater  *   0x7FFFFF: 32M bytes
161*c4e1f0b4SCédric Le Goater  */
162*c4e1f0b4SCédric Le Goater #define DMA_DRAM_ADDR(s, val)   ((s)->sdram_base | \
163*c4e1f0b4SCédric Le Goater                                  ((val) & (s)->ctrl->dma_dram_mask))
164*c4e1f0b4SCédric Le Goater #define DMA_FLASH_ADDR(s, val)  ((s)->ctrl->flash_window_base | \
165*c4e1f0b4SCédric Le Goater                                 ((val) & (s)->ctrl->dma_flash_mask))
166*c4e1f0b4SCédric Le Goater #define DMA_LENGTH(val)         ((val) & 0x01FFFFFC)
167*c4e1f0b4SCédric Le Goater 
168fcdf2c59SCédric Le Goater /* Flash opcodes. */
169fcdf2c59SCédric Le Goater #define SPI_OP_READ       0x03    /* Read data bytes (low frequency) */
170fcdf2c59SCédric Le Goater 
171f95c4bffSCédric Le Goater #define SNOOP_OFF         0xFF
172f95c4bffSCédric Le Goater #define SNOOP_START       0x0
173f95c4bffSCédric Le Goater 
174924ed163SCédric Le Goater /*
175924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
176924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
177a03cb1daSCédric Le Goater  * Segment Address Registers.
178924ed163SCédric Le Goater  */
179924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
180924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
181924ed163SCédric Le Goater };
182924ed163SCédric Le Goater 
183924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
1846dc52326SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */
185924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
186924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
187924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
188924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
189924ed163SCédric Le Goater };
190924ed163SCédric Le Goater 
191924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
192924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
193924ed163SCédric Le Goater };
194924ed163SCédric Le Goater 
1956dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = {
1966dc52326SCédric Le Goater     { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */
1976dc52326SCédric Le Goater     { 0x28000000,  32 * 1024 * 1024 },
1986dc52326SCédric Le Goater     { 0x2A000000,  32 * 1024 * 1024 },
1996dc52326SCédric Le Goater };
2006dc52326SCédric Le Goater 
2016dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = {
2026dc52326SCédric Le Goater     { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */
2036dc52326SCédric Le Goater     { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */
2046dc52326SCédric Le Goater };
2056dc52326SCédric Le Goater 
2066dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = {
2076dc52326SCédric Le Goater     { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */
2086dc52326SCédric Le Goater     { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */
2096dc52326SCédric Le Goater };
2106dc52326SCédric Le Goater 
2117c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
212d09dc5b7SCédric Le Goater     {
213811a5b1dSCédric Le Goater         .name              = "aspeed.smc-ast2400",
214d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
215d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
216d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
217d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
218d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
219d09dc5b7SCédric Le Goater         .max_slaves        = 5,
220d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_legacy,
221d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE,
222d09dc5b7SCédric Le Goater         .flash_window_size = 0x6000000,
223d09dc5b7SCédric Le Goater         .has_dma           = false,
224087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SMC_MAX,
225d09dc5b7SCédric Le Goater     }, {
226811a5b1dSCédric Le Goater         .name              = "aspeed.fmc-ast2400",
227d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
228d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
229d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
230d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
231d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
232d09dc5b7SCédric Le Goater         .max_slaves        = 5,
233d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_fmc,
234d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
235d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
236d09dc5b7SCédric Le Goater         .has_dma           = true,
237*c4e1f0b4SCédric Le Goater         .dma_flash_mask    = 0x0FFFFFFC,
238*c4e1f0b4SCédric Le Goater         .dma_dram_mask     = 0x1FFFFFFC,
239087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
240d09dc5b7SCédric Le Goater     }, {
241811a5b1dSCédric Le Goater         .name              = "aspeed.spi1-ast2400",
242d09dc5b7SCédric Le Goater         .r_conf            = R_SPI_CONF,
243d09dc5b7SCédric Le Goater         .r_ce_ctrl         = 0xff,
244d09dc5b7SCédric Le Goater         .r_ctrl0           = R_SPI_CTRL0,
245d09dc5b7SCédric Le Goater         .r_timings         = R_SPI_TIMINGS,
246d09dc5b7SCédric Le Goater         .conf_enable_w0    = SPI_CONF_ENABLE_W0,
247d09dc5b7SCédric Le Goater         .max_slaves        = 1,
248d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_spi,
249d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
250d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
251d09dc5b7SCédric Le Goater         .has_dma           = false,
252087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SPI_MAX,
253d09dc5b7SCédric Le Goater     }, {
254811a5b1dSCédric Le Goater         .name              = "aspeed.fmc-ast2500",
255d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
256d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
257d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
258d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
259d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
260d09dc5b7SCédric Le Goater         .max_slaves        = 3,
261d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_fmc,
262d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
263d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
264d09dc5b7SCédric Le Goater         .has_dma           = true,
265*c4e1f0b4SCédric Le Goater         .dma_flash_mask    = 0x0FFFFFFC,
266*c4e1f0b4SCédric Le Goater         .dma_dram_mask     = 0x3FFFFFFC,
267087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
268d09dc5b7SCédric Le Goater     }, {
269811a5b1dSCédric Le Goater         .name              = "aspeed.spi1-ast2500",
270d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
271d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
272d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
273d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
274d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
275d09dc5b7SCédric Le Goater         .max_slaves        = 2,
276d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi1,
277d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
278d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
279d09dc5b7SCédric Le Goater         .has_dma           = false,
280087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
281d09dc5b7SCédric Le Goater     }, {
282811a5b1dSCédric Le Goater         .name              = "aspeed.spi2-ast2500",
283d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
284d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
285d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
286d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
287d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
288d09dc5b7SCédric Le Goater         .max_slaves        = 2,
289d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi2,
290d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE,
291d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
292d09dc5b7SCédric Le Goater         .has_dma           = false,
293087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
294d09dc5b7SCédric Le Goater     },
295924ed163SCédric Le Goater };
296924ed163SCédric Le Goater 
297a03cb1daSCédric Le Goater /*
298a03cb1daSCédric Le Goater  * The Segment Register uses a 8MB unit to encode the start address
299a03cb1daSCédric Le Goater  * and the end address of the mapping window of a flash SPI slave :
300a03cb1daSCédric Le Goater  *
301a03cb1daSCédric Le Goater  *        | byte 1 | byte 2 | byte 3 | byte 4 |
302a03cb1daSCédric Le Goater  *        +--------+--------+--------+--------+
303a03cb1daSCédric Le Goater  *        |  end   |  start |   0    |   0    |
304a03cb1daSCédric Le Goater  *
305a03cb1daSCédric Le Goater  */
306a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg)
307a03cb1daSCédric Le Goater {
308a03cb1daSCédric Le Goater     uint32_t reg = 0;
309a03cb1daSCédric Le Goater     reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT;
310a03cb1daSCédric Le Goater     reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT;
311a03cb1daSCédric Le Goater     return reg;
312a03cb1daSCédric Le Goater }
313a03cb1daSCédric Le Goater 
314a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg)
315a03cb1daSCédric Le Goater {
316a03cb1daSCédric Le Goater     seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23;
317a03cb1daSCédric Le Goater     seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr;
318a03cb1daSCédric Le Goater }
319a03cb1daSCédric Le Goater 
320a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s,
321a03cb1daSCédric Le Goater                                      const AspeedSegments *new,
322a03cb1daSCédric Le Goater                                      int cs)
323a03cb1daSCédric Le Goater {
324a03cb1daSCédric Le Goater     AspeedSegments seg;
325a03cb1daSCédric Le Goater     int i;
326a03cb1daSCédric Le Goater 
327a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; i++) {
328a03cb1daSCédric Le Goater         if (i == cs) {
329a03cb1daSCédric Le Goater             continue;
330a03cb1daSCédric Le Goater         }
331a03cb1daSCédric Le Goater 
332a03cb1daSCédric Le Goater         aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg);
333a03cb1daSCédric Le Goater 
334a03cb1daSCédric Le Goater         if (new->addr + new->size > seg.addr &&
335a03cb1daSCédric Le Goater             new->addr < seg.addr + seg.size) {
336a03cb1daSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%"
337a03cb1daSCédric Le Goater                           HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with "
338a03cb1daSCédric Le Goater                           "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
339a03cb1daSCédric Le Goater                           s->ctrl->name, cs, new->addr, new->addr + new->size,
340a03cb1daSCédric Le Goater                           i, seg.addr, seg.addr + seg.size);
341a03cb1daSCédric Le Goater             return true;
342a03cb1daSCédric Le Goater         }
343a03cb1daSCédric Le Goater     }
344a03cb1daSCédric Le Goater     return false;
345a03cb1daSCédric Le Goater }
346a03cb1daSCédric Le Goater 
347a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs,
348a03cb1daSCédric Le Goater                                          uint64_t new)
349a03cb1daSCédric Le Goater {
350a03cb1daSCédric Le Goater     AspeedSMCFlash *fl = &s->flashes[cs];
351a03cb1daSCédric Le Goater     AspeedSegments seg;
352a03cb1daSCédric Le Goater 
353a03cb1daSCédric Le Goater     aspeed_smc_reg_to_segment(new, &seg);
354a03cb1daSCédric Le Goater 
355a03cb1daSCédric Le Goater     /* The start address of CS0 is read-only */
356a03cb1daSCédric Le Goater     if (cs == 0 && seg.addr != s->ctrl->flash_window_base) {
357a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
358a03cb1daSCédric Le Goater                       "%s: Tried to change CS0 start address to 0x%"
359a03cb1daSCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, seg.addr);
3600584d3c3SCédric Le Goater         seg.addr = s->ctrl->flash_window_base;
3610584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
362a03cb1daSCédric Le Goater     }
363a03cb1daSCédric Le Goater 
364a03cb1daSCédric Le Goater     /*
365a03cb1daSCédric Le Goater      * The end address of the AST2500 spi controllers is also
366a03cb1daSCédric Le Goater      * read-only.
367a03cb1daSCédric Le Goater      */
368a03cb1daSCédric Le Goater     if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 ||
369a03cb1daSCédric Le Goater          s->ctrl->segments == aspeed_segments_ast2500_spi2) &&
370a03cb1daSCédric Le Goater         cs == s->ctrl->max_slaves &&
371a03cb1daSCédric Le Goater         seg.addr + seg.size != s->ctrl->segments[cs].addr +
372a03cb1daSCédric Le Goater         s->ctrl->segments[cs].size) {
373a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
374a03cb1daSCédric Le Goater                       "%s: Tried to change CS%d end address to 0x%"
3750584d3c3SCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size);
3760584d3c3SCédric Le Goater         seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size -
3770584d3c3SCédric Le Goater             seg.addr;
3780584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
379a03cb1daSCédric Le Goater     }
380a03cb1daSCédric Le Goater 
381a03cb1daSCédric Le Goater     /* Keep the segment in the overall flash window */
382a03cb1daSCédric Le Goater     if (seg.addr + seg.size <= s->ctrl->flash_window_base ||
383a03cb1daSCédric Le Goater         seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) {
384a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : "
385a03cb1daSCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
386a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
387a03cb1daSCédric Le Goater         return;
388a03cb1daSCédric Le Goater     }
389a03cb1daSCédric Le Goater 
390a03cb1daSCédric Le Goater     /* Check start address vs. alignment */
3910584d3c3SCédric Le Goater     if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) {
392a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not "
393a03cb1daSCédric Le Goater                       "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
394a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
395a03cb1daSCédric Le Goater     }
396a03cb1daSCédric Le Goater 
3970584d3c3SCédric Le Goater     /* And segments should not overlap (in the specs) */
3980584d3c3SCédric Le Goater     aspeed_smc_flash_overlap(s, &seg, cs);
399a03cb1daSCédric Le Goater 
400a03cb1daSCédric Le Goater     /* All should be fine now to move the region */
401a03cb1daSCédric Le Goater     memory_region_transaction_begin();
402a03cb1daSCédric Le Goater     memory_region_set_size(&fl->mmio, seg.size);
403a03cb1daSCédric Le Goater     memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base);
404a03cb1daSCédric Le Goater     memory_region_set_enabled(&fl->mmio, true);
405a03cb1daSCédric Le Goater     memory_region_transaction_commit();
406a03cb1daSCédric Le Goater 
407a03cb1daSCédric Le Goater     s->regs[R_SEG_ADDR0 + cs] = new;
408a03cb1daSCédric Le Goater }
409a03cb1daSCédric Le Goater 
410924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
411924ed163SCédric Le Goater                                               unsigned size)
412924ed163SCédric Le Goater {
413924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
414924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
415924ed163SCédric Le Goater     return 0;
416924ed163SCédric Le Goater }
417924ed163SCédric Le Goater 
418924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
419924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
420924ed163SCédric Le Goater {
421924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
422924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size, data);
423924ed163SCédric Le Goater }
424924ed163SCédric Le Goater 
425924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
426924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
427924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
428924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
429924ed163SCédric Le Goater     .valid = {
430924ed163SCédric Le Goater         .min_access_size = 1,
431924ed163SCédric Le Goater         .max_access_size = 4,
432924ed163SCédric Le Goater     },
433924ed163SCédric Le Goater };
434924ed163SCédric Le Goater 
435f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl)
436924ed163SCédric Le Goater {
437f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
438f248a9dbSCédric Le Goater 
439f248a9dbSCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK;
440924ed163SCédric Le Goater }
441924ed163SCédric Le Goater 
442f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl)
443924ed163SCédric Le Goater {
444f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
445f248a9dbSCédric Le Goater 
446f248a9dbSCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id));
447924ed163SCédric Le Goater }
448924ed163SCédric Le Goater 
449fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl)
450fcdf2c59SCédric Le Goater {
451fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
452fcdf2c59SCédric Le Goater     int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK;
453fcdf2c59SCédric Le Goater 
454fcdf2c59SCédric Le Goater     /* In read mode, the default SPI command is READ (0x3). In other
455fcdf2c59SCédric Le Goater      * modes, the command should necessarily be defined */
456fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) {
457fcdf2c59SCédric Le Goater         cmd = SPI_OP_READ;
458fcdf2c59SCédric Le Goater     }
459fcdf2c59SCédric Le Goater 
460fcdf2c59SCédric Le Goater     if (!cmd) {
461fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n",
462fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
463fcdf2c59SCédric Le Goater     }
464fcdf2c59SCédric Le Goater 
465fcdf2c59SCédric Le Goater     return cmd;
466fcdf2c59SCédric Le Goater }
467fcdf2c59SCédric Le Goater 
468fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl)
469fcdf2c59SCédric Le Goater {
470fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
471fcdf2c59SCédric Le Goater 
472fcdf2c59SCédric Le Goater     if (s->ctrl->segments == aspeed_segments_spi) {
473fcdf2c59SCédric Le Goater         return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE;
474fcdf2c59SCédric Le Goater     } else {
475fcdf2c59SCédric Le Goater         return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id));
476fcdf2c59SCédric Le Goater     }
477fcdf2c59SCédric Le Goater }
478fcdf2c59SCédric Le Goater 
479fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl)
480fcdf2c59SCédric Le Goater {
481fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
482fcdf2c59SCédric Le Goater 
483fcdf2c59SCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE;
484fcdf2c59SCédric Le Goater }
485fcdf2c59SCédric Le Goater 
486fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl)
487fcdf2c59SCédric Le Goater {
488fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
489fcdf2c59SCédric Le Goater 
490fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE;
491fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
492fcdf2c59SCédric Le Goater }
493fcdf2c59SCédric Le Goater 
494fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl)
495fcdf2c59SCédric Le Goater {
496fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
497fcdf2c59SCédric Le Goater 
498fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE;
499fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
500fcdf2c59SCédric Le Goater }
501fcdf2c59SCédric Le Goater 
502fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl,
503fcdf2c59SCédric Le Goater                                               uint32_t addr)
504fcdf2c59SCédric Le Goater {
505fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
506fcdf2c59SCédric Le Goater     AspeedSegments seg;
507fcdf2c59SCédric Le Goater 
508fcdf2c59SCédric Le Goater     aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + fl->id], &seg);
509b4cc583fSCédric Le Goater     if ((addr % seg.size) != addr) {
510fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
511fcdf2c59SCédric Le Goater                       "%s: invalid address 0x%08x for CS%d segment : "
512fcdf2c59SCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
513fcdf2c59SCédric Le Goater                       s->ctrl->name, addr, fl->id, seg.addr,
514fcdf2c59SCédric Le Goater                       seg.addr + seg.size);
515b4cc583fSCédric Le Goater         addr %= seg.size;
516fcdf2c59SCédric Le Goater     }
517fcdf2c59SCédric Le Goater 
518fcdf2c59SCédric Le Goater     return addr;
519fcdf2c59SCédric Le Goater }
520fcdf2c59SCédric Le Goater 
521ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl)
522ac2810deSCédric Le Goater {
523ac2810deSCédric Le Goater     const AspeedSMCState *s = fl->controller;
524ac2810deSCédric Le Goater     uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id];
525ac2810deSCédric Le Goater     uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1;
526ac2810deSCédric Le Goater     uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3;
5270721309eSCédric Le Goater     uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8;
528ac2810deSCédric Le Goater 
5290721309eSCédric Le Goater     if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) {
5300721309eSCédric Le Goater         dummies /= 2;
5310721309eSCédric Le Goater     }
5320721309eSCédric Le Goater 
5330721309eSCédric Le Goater     return dummies;
534ac2810deSCédric Le Goater }
535ac2810deSCédric Le Goater 
53696c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr)
537fcdf2c59SCédric Le Goater {
538fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
539fcdf2c59SCédric Le Goater     uint8_t cmd = aspeed_smc_flash_cmd(fl);
54096c4be95SCédric Le Goater     int i;
541fcdf2c59SCédric Le Goater 
542fcdf2c59SCédric Le Goater     /* Flash access can not exceed CS segment */
543fcdf2c59SCédric Le Goater     addr = aspeed_smc_check_segment_addr(fl, addr);
544fcdf2c59SCédric Le Goater 
545fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, cmd);
546fcdf2c59SCédric Le Goater 
547fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_is_4byte(fl)) {
548fcdf2c59SCédric Le Goater         ssi_transfer(s->spi, (addr >> 24) & 0xff);
549fcdf2c59SCédric Le Goater     }
550fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 16) & 0xff);
551fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 8) & 0xff);
552fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr & 0xff));
55396c4be95SCédric Le Goater 
55496c4be95SCédric Le Goater     /*
55596c4be95SCédric Le Goater      * Use fake transfers to model dummy bytes. The value should
55696c4be95SCédric Le Goater      * be configured to some non-zero value in fast read mode and
55796c4be95SCédric Le Goater      * zero in read mode. But, as the HW allows inconsistent
55896c4be95SCédric Le Goater      * settings, let's check for fast read mode.
55996c4be95SCédric Le Goater      */
56096c4be95SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) {
56196c4be95SCédric Le Goater         for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) {
5629149af2aSCédric Le Goater             ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff);
56396c4be95SCédric Le Goater         }
56496c4be95SCédric Le Goater     }
565fcdf2c59SCédric Le Goater }
566fcdf2c59SCédric Le Goater 
567924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
568924ed163SCédric Le Goater {
569924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
570fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
571924ed163SCédric Le Goater     uint64_t ret = 0;
572924ed163SCédric Le Goater     int i;
573924ed163SCédric Le Goater 
574fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
575fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
576924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
577924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
578924ed163SCédric Le Goater         }
579fcdf2c59SCédric Le Goater         break;
580fcdf2c59SCédric Le Goater     case CTRL_READMODE:
581fcdf2c59SCédric Le Goater     case CTRL_FREADMODE:
582fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
58396c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
584ac2810deSCédric Le Goater 
585fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
586fcdf2c59SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
587fcdf2c59SCédric Le Goater         }
588fcdf2c59SCédric Le Goater 
589fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
590fcdf2c59SCédric Le Goater         break;
591fcdf2c59SCédric Le Goater     default:
592fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
593fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
594924ed163SCédric Le Goater     }
595924ed163SCédric Le Goater 
596924ed163SCédric Le Goater     return ret;
597924ed163SCédric Le Goater }
598924ed163SCédric Le Goater 
599f95c4bffSCédric Le Goater /*
600f95c4bffSCédric Le Goater  * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a
601f95c4bffSCédric Le Goater  * common include header.
602f95c4bffSCédric Le Goater  */
603f95c4bffSCédric Le Goater typedef enum {
604f95c4bffSCédric Le Goater     READ = 0x3,         READ_4 = 0x13,
605f95c4bffSCédric Le Goater     FAST_READ = 0xb,    FAST_READ_4 = 0x0c,
606f95c4bffSCédric Le Goater     DOR = 0x3b,         DOR_4 = 0x3c,
607f95c4bffSCédric Le Goater     QOR = 0x6b,         QOR_4 = 0x6c,
608f95c4bffSCédric Le Goater     DIOR = 0xbb,        DIOR_4 = 0xbc,
609f95c4bffSCédric Le Goater     QIOR = 0xeb,        QIOR_4 = 0xec,
610f95c4bffSCédric Le Goater 
611f95c4bffSCédric Le Goater     PP = 0x2,           PP_4 = 0x12,
612f95c4bffSCédric Le Goater     DPP = 0xa2,
613f95c4bffSCédric Le Goater     QPP = 0x32,         QPP_4 = 0x34,
614f95c4bffSCédric Le Goater } FlashCMD;
615f95c4bffSCédric Le Goater 
616f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command)
617f95c4bffSCédric Le Goater {
618f95c4bffSCédric Le Goater     switch (command) { /* check for dummies */
619f95c4bffSCédric Le Goater     case READ: /* no dummy bytes/cycles */
620f95c4bffSCédric Le Goater     case PP:
621f95c4bffSCédric Le Goater     case DPP:
622f95c4bffSCédric Le Goater     case QPP:
623f95c4bffSCédric Le Goater     case READ_4:
624f95c4bffSCédric Le Goater     case PP_4:
625f95c4bffSCédric Le Goater     case QPP_4:
626f95c4bffSCédric Le Goater         return 0;
627f95c4bffSCédric Le Goater     case FAST_READ:
628f95c4bffSCédric Le Goater     case DOR:
629f95c4bffSCédric Le Goater     case QOR:
630f95c4bffSCédric Le Goater     case DOR_4:
631f95c4bffSCédric Le Goater     case QOR_4:
632f95c4bffSCédric Le Goater         return 1;
633f95c4bffSCédric Le Goater     case DIOR:
634f95c4bffSCédric Le Goater     case FAST_READ_4:
635f95c4bffSCédric Le Goater     case DIOR_4:
636f95c4bffSCédric Le Goater         return 2;
637f95c4bffSCédric Le Goater     case QIOR:
638f95c4bffSCédric Le Goater     case QIOR_4:
639f95c4bffSCédric Le Goater         return 4;
640f95c4bffSCédric Le Goater     default:
641f95c4bffSCédric Le Goater         return -1;
642f95c4bffSCédric Le Goater     }
643f95c4bffSCédric Le Goater }
644f95c4bffSCédric Le Goater 
645f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl,  uint64_t data,
646f95c4bffSCédric Le Goater                                 unsigned size)
647f95c4bffSCédric Le Goater {
648f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
649f95c4bffSCédric Le Goater     uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3;
650f95c4bffSCédric Le Goater 
651f95c4bffSCédric Le Goater     if (s->snoop_index == SNOOP_OFF) {
652f95c4bffSCédric Le Goater         return false; /* Do nothing */
653f95c4bffSCédric Le Goater 
654f95c4bffSCédric Le Goater     } else if (s->snoop_index == SNOOP_START) {
655f95c4bffSCédric Le Goater         uint8_t cmd = data & 0xff;
656f95c4bffSCédric Le Goater         int ndummies = aspeed_smc_num_dummies(cmd);
657f95c4bffSCédric Le Goater 
658f95c4bffSCédric Le Goater         /*
659f95c4bffSCédric Le Goater          * No dummy cycles are expected with the current command. Turn
660f95c4bffSCédric Le Goater          * off snooping and let the transfer proceed normally.
661f95c4bffSCédric Le Goater          */
662f95c4bffSCédric Le Goater         if (ndummies <= 0) {
663f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
664f95c4bffSCédric Le Goater             return false;
665f95c4bffSCédric Le Goater         }
666f95c4bffSCédric Le Goater 
667f95c4bffSCédric Le Goater         s->snoop_dummies = ndummies * 8;
668f95c4bffSCédric Le Goater 
669f95c4bffSCédric Le Goater     } else if (s->snoop_index >= addr_width + 1) {
670f95c4bffSCédric Le Goater 
671f95c4bffSCédric Le Goater         /* The SPI transfer has reached the dummy cycles sequence */
672f95c4bffSCédric Le Goater         for (; s->snoop_dummies; s->snoop_dummies--) {
673f95c4bffSCédric Le Goater             ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff);
674f95c4bffSCédric Le Goater         }
675f95c4bffSCédric Le Goater 
676f95c4bffSCédric Le Goater         /* If no more dummy cycles are expected, turn off snooping */
677f95c4bffSCédric Le Goater         if (!s->snoop_dummies) {
678f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
679f95c4bffSCédric Le Goater         } else {
680f95c4bffSCédric Le Goater             s->snoop_index += size;
681f95c4bffSCédric Le Goater         }
682f95c4bffSCédric Le Goater 
683f95c4bffSCédric Le Goater         /*
684f95c4bffSCédric Le Goater          * Dummy cycles have been faked already. Ignore the current
685f95c4bffSCédric Le Goater          * SPI transfer
686f95c4bffSCédric Le Goater          */
687f95c4bffSCédric Le Goater         return true;
688f95c4bffSCédric Le Goater     }
689f95c4bffSCédric Le Goater 
690f95c4bffSCédric Le Goater     s->snoop_index += size;
691f95c4bffSCédric Le Goater     return false;
692f95c4bffSCédric Le Goater }
693f95c4bffSCédric Le Goater 
694924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
695924ed163SCédric Le Goater                                    unsigned size)
696924ed163SCédric Le Goater {
697924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
698fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
699924ed163SCédric Le Goater     int i;
700924ed163SCédric Le Goater 
701f248a9dbSCédric Le Goater     if (!aspeed_smc_is_writable(fl)) {
702924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
703924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
704924ed163SCédric Le Goater         return;
705924ed163SCédric Le Goater     }
706924ed163SCédric Le Goater 
707fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
708fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
709f95c4bffSCédric Le Goater         if (aspeed_smc_do_snoop(fl, data, size)) {
710f95c4bffSCédric Le Goater             break;
711f95c4bffSCédric Le Goater         }
712f95c4bffSCédric Le Goater 
713fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
714fcdf2c59SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
715924ed163SCédric Le Goater         }
716fcdf2c59SCédric Le Goater         break;
717fcdf2c59SCédric Le Goater     case CTRL_WRITEMODE:
718fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
71996c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
720924ed163SCédric Le Goater 
721924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
722924ed163SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
723924ed163SCédric Le Goater         }
724fcdf2c59SCédric Le Goater 
725fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
726fcdf2c59SCédric Le Goater         break;
727fcdf2c59SCédric Le Goater     default:
728fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
729fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
730fcdf2c59SCédric Le Goater     }
731924ed163SCédric Le Goater }
732924ed163SCédric Le Goater 
733924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
734924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
735924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
736924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
737924ed163SCédric Le Goater     .valid = {
738924ed163SCédric Le Goater         .min_access_size = 1,
739924ed163SCédric Le Goater         .max_access_size = 4,
740924ed163SCédric Le Goater     },
7417c1c69bcSCédric Le Goater };
7427c1c69bcSCédric Le Goater 
743f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl)
7447c1c69bcSCédric Le Goater {
745f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
746f95c4bffSCédric Le Goater 
747f95c4bffSCédric Le Goater     s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START;
7487c1c69bcSCédric Le Goater 
749f248a9dbSCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
7507c1c69bcSCédric Le Goater }
7517c1c69bcSCédric Le Goater 
7527c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
7537c1c69bcSCédric Le Goater {
7547c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
7557c1c69bcSCédric Le Goater     int i;
7567c1c69bcSCédric Le Goater 
7577c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
7587c1c69bcSCédric Le Goater 
7597c1c69bcSCédric Le Goater     /* Unselect all slaves */
7607c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
7617c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
7621d247bd0SCédric Le Goater         qemu_set_irq(s->cs_lines[i], true);
7637c1c69bcSCédric Le Goater     }
7647c1c69bcSCédric Le Goater 
765a03cb1daSCédric Le Goater     /* setup default segment register values for all */
766a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
767a03cb1daSCédric Le Goater         s->regs[R_SEG_ADDR0 + i] =
768a03cb1daSCédric Le Goater             aspeed_smc_segment_to_reg(&s->ctrl->segments[i]);
769a03cb1daSCédric Le Goater     }
7700707b34dSCédric Le Goater 
771a57baeb4SCédric Le Goater     /* HW strapping flash type for FMC controllers  */
7720707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_ast2500_fmc) {
7730707b34dSCédric Le Goater         /* flash type is fixed to SPI for CE0 and CE1 */
7740707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7750707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1);
7760707b34dSCédric Le Goater     }
7770707b34dSCédric Le Goater 
7780707b34dSCédric Le Goater     /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the
7790707b34dSCédric Le Goater      * configuration of the palmetto-bmc machine */
7800707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_fmc) {
7810707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7820707b34dSCédric Le Goater     }
783f95c4bffSCédric Le Goater 
784f95c4bffSCédric Le Goater     s->snoop_index = SNOOP_OFF;
785f95c4bffSCédric Le Goater     s->snoop_dummies = 0;
7867c1c69bcSCédric Le Goater }
7877c1c69bcSCédric Le Goater 
7887c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
7897c1c69bcSCédric Le Goater {
7907c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7917c1c69bcSCédric Le Goater 
7927c1c69bcSCédric Le Goater     addr >>= 2;
7937c1c69bcSCédric Le Goater 
79497c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
79597c2ed5dSCédric Le Goater         addr == s->r_timings ||
79697c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl ||
7972e1f0502SCédric Le Goater         addr == R_INTR_CTRL ||
7989149af2aSCédric Le Goater         addr == R_DUMMY_DATA ||
799*c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_CTRL) ||
800*c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) ||
801*c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) ||
802*c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_LEN) ||
803*c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_CHECKSUM) ||
804a03cb1daSCédric Le Goater         (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) ||
805597d6bb3SCédric Le Goater         (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) {
80697c2ed5dSCédric Le Goater         return s->regs[addr];
80797c2ed5dSCédric Le Goater     } else {
8087c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
8097c1c69bcSCédric Le Goater                       __func__, addr);
810b617ca92SCédric Le Goater         return -1;
8117c1c69bcSCédric Le Goater     }
8127c1c69bcSCédric Le Goater }
8137c1c69bcSCédric Le Goater 
814*c4e1f0b4SCédric Le Goater /*
815*c4e1f0b4SCédric Le Goater  * Accumulate the result of the reads to provide a checksum that will
816*c4e1f0b4SCédric Le Goater  * be used to validate the read timing settings.
817*c4e1f0b4SCédric Le Goater  */
818*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_checksum(AspeedSMCState *s)
819*c4e1f0b4SCédric Le Goater {
820*c4e1f0b4SCédric Le Goater     MemTxResult result;
821*c4e1f0b4SCédric Le Goater     uint32_t data;
822*c4e1f0b4SCédric Le Goater 
823*c4e1f0b4SCédric Le Goater     if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) {
824*c4e1f0b4SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
825*c4e1f0b4SCédric Le Goater                       "%s: invalid direction for DMA checksum\n",  __func__);
826*c4e1f0b4SCédric Le Goater         return;
827*c4e1f0b4SCédric Le Goater     }
828*c4e1f0b4SCédric Le Goater 
829*c4e1f0b4SCédric Le Goater     while (s->regs[R_DMA_LEN]) {
830*c4e1f0b4SCédric Le Goater         data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
831*c4e1f0b4SCédric Le Goater                                     MEMTXATTRS_UNSPECIFIED, &result);
832*c4e1f0b4SCédric Le Goater         if (result != MEMTX_OK) {
833*c4e1f0b4SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n",
834*c4e1f0b4SCédric Le Goater                           __func__, s->regs[R_DMA_FLASH_ADDR]);
835*c4e1f0b4SCédric Le Goater             return;
836*c4e1f0b4SCédric Le Goater         }
837*c4e1f0b4SCédric Le Goater 
838*c4e1f0b4SCédric Le Goater         /*
839*c4e1f0b4SCédric Le Goater          * When the DMA is on-going, the DMA registers are updated
840*c4e1f0b4SCédric Le Goater          * with the current working addresses and length.
841*c4e1f0b4SCédric Le Goater          */
842*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_CHECKSUM] += data;
843*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_FLASH_ADDR] += 4;
844*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_LEN] -= 4;
845*c4e1f0b4SCédric Le Goater     }
846*c4e1f0b4SCédric Le Goater }
847*c4e1f0b4SCédric Le Goater 
848*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_rw(AspeedSMCState *s)
849*c4e1f0b4SCédric Le Goater {
850*c4e1f0b4SCédric Le Goater     MemTxResult result;
851*c4e1f0b4SCédric Le Goater     uint32_t data;
852*c4e1f0b4SCédric Le Goater 
853*c4e1f0b4SCédric Le Goater     while (s->regs[R_DMA_LEN]) {
854*c4e1f0b4SCédric Le Goater         if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) {
855*c4e1f0b4SCédric Le Goater             data = address_space_ldl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR],
856*c4e1f0b4SCédric Le Goater                                         MEMTXATTRS_UNSPECIFIED, &result);
857*c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
858*c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM read failed @%08x\n",
859*c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_DRAM_ADDR]);
860*c4e1f0b4SCédric Le Goater                 return;
861*c4e1f0b4SCédric Le Goater             }
862*c4e1f0b4SCédric Le Goater 
863*c4e1f0b4SCédric Le Goater             address_space_stl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
864*c4e1f0b4SCédric Le Goater                                  data, MEMTXATTRS_UNSPECIFIED, &result);
865*c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
866*c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash write failed @%08x\n",
867*c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_FLASH_ADDR]);
868*c4e1f0b4SCédric Le Goater                 return;
869*c4e1f0b4SCédric Le Goater             }
870*c4e1f0b4SCédric Le Goater         } else {
871*c4e1f0b4SCédric Le Goater             data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
872*c4e1f0b4SCédric Le Goater                                         MEMTXATTRS_UNSPECIFIED, &result);
873*c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
874*c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n",
875*c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_FLASH_ADDR]);
876*c4e1f0b4SCédric Le Goater                 return;
877*c4e1f0b4SCédric Le Goater             }
878*c4e1f0b4SCédric Le Goater 
879*c4e1f0b4SCédric Le Goater             address_space_stl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR],
880*c4e1f0b4SCédric Le Goater                                  data, MEMTXATTRS_UNSPECIFIED, &result);
881*c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
882*c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM write failed @%08x\n",
883*c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_DRAM_ADDR]);
884*c4e1f0b4SCédric Le Goater                 return;
885*c4e1f0b4SCédric Le Goater             }
886*c4e1f0b4SCédric Le Goater         }
887*c4e1f0b4SCédric Le Goater 
888*c4e1f0b4SCédric Le Goater         /*
889*c4e1f0b4SCédric Le Goater          * When the DMA is on-going, the DMA registers are updated
890*c4e1f0b4SCédric Le Goater          * with the current working addresses and length.
891*c4e1f0b4SCédric Le Goater          */
892*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_FLASH_ADDR] += 4;
893*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_DRAM_ADDR] += 4;
894*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_LEN] -= 4;
895*c4e1f0b4SCédric Le Goater     }
896*c4e1f0b4SCédric Le Goater }
897*c4e1f0b4SCédric Le Goater 
898*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_stop(AspeedSMCState *s)
899*c4e1f0b4SCédric Le Goater {
900*c4e1f0b4SCédric Le Goater     /*
901*c4e1f0b4SCédric Le Goater      * When the DMA is disabled, INTR_CTRL_DMA_STATUS=0 means the
902*c4e1f0b4SCédric Le Goater      * engine is idle
903*c4e1f0b4SCédric Le Goater      */
904*c4e1f0b4SCédric Le Goater     s->regs[R_INTR_CTRL] &= ~INTR_CTRL_DMA_STATUS;
905*c4e1f0b4SCédric Le Goater     s->regs[R_DMA_CHECKSUM] = 0;
906*c4e1f0b4SCédric Le Goater 
907*c4e1f0b4SCédric Le Goater     /*
908*c4e1f0b4SCédric Le Goater      * Lower the DMA irq in any case. The IRQ control register could
909*c4e1f0b4SCédric Le Goater      * have been cleared before disabling the DMA.
910*c4e1f0b4SCédric Le Goater      */
911*c4e1f0b4SCédric Le Goater     qemu_irq_lower(s->irq);
912*c4e1f0b4SCédric Le Goater }
913*c4e1f0b4SCédric Le Goater 
914*c4e1f0b4SCédric Le Goater /*
915*c4e1f0b4SCédric Le Goater  * When INTR_CTRL_DMA_STATUS=1, the DMA has completed and a new DMA
916*c4e1f0b4SCédric Le Goater  * can start even if the result of the previous was not collected.
917*c4e1f0b4SCédric Le Goater  */
918*c4e1f0b4SCédric Le Goater static bool aspeed_smc_dma_in_progress(AspeedSMCState *s)
919*c4e1f0b4SCédric Le Goater {
920*c4e1f0b4SCédric Le Goater     return s->regs[R_DMA_CTRL] & DMA_CTRL_ENABLE &&
921*c4e1f0b4SCédric Le Goater         !(s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_STATUS);
922*c4e1f0b4SCédric Le Goater }
923*c4e1f0b4SCédric Le Goater 
924*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_done(AspeedSMCState *s)
925*c4e1f0b4SCédric Le Goater {
926*c4e1f0b4SCédric Le Goater     s->regs[R_INTR_CTRL] |= INTR_CTRL_DMA_STATUS;
927*c4e1f0b4SCédric Le Goater     if (s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_EN) {
928*c4e1f0b4SCédric Le Goater         qemu_irq_raise(s->irq);
929*c4e1f0b4SCédric Le Goater     }
930*c4e1f0b4SCédric Le Goater }
931*c4e1f0b4SCédric Le Goater 
932*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_ctrl(AspeedSMCState *s, uint64_t dma_ctrl)
933*c4e1f0b4SCédric Le Goater {
934*c4e1f0b4SCédric Le Goater     if (!(dma_ctrl & DMA_CTRL_ENABLE)) {
935*c4e1f0b4SCédric Le Goater         s->regs[R_DMA_CTRL] = dma_ctrl;
936*c4e1f0b4SCédric Le Goater 
937*c4e1f0b4SCédric Le Goater         aspeed_smc_dma_stop(s);
938*c4e1f0b4SCédric Le Goater         return;
939*c4e1f0b4SCédric Le Goater     }
940*c4e1f0b4SCédric Le Goater 
941*c4e1f0b4SCédric Le Goater     if (aspeed_smc_dma_in_progress(s)) {
942*c4e1f0b4SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: DMA in progress\n",  __func__);
943*c4e1f0b4SCédric Le Goater         return;
944*c4e1f0b4SCédric Le Goater     }
945*c4e1f0b4SCédric Le Goater 
946*c4e1f0b4SCédric Le Goater     s->regs[R_DMA_CTRL] = dma_ctrl;
947*c4e1f0b4SCédric Le Goater 
948*c4e1f0b4SCédric Le Goater     if (s->regs[R_DMA_CTRL] & DMA_CTRL_CKSUM) {
949*c4e1f0b4SCédric Le Goater         aspeed_smc_dma_checksum(s);
950*c4e1f0b4SCédric Le Goater     } else {
951*c4e1f0b4SCédric Le Goater         aspeed_smc_dma_rw(s);
952*c4e1f0b4SCédric Le Goater     }
953*c4e1f0b4SCédric Le Goater 
954*c4e1f0b4SCédric Le Goater     aspeed_smc_dma_done(s);
955*c4e1f0b4SCédric Le Goater }
956*c4e1f0b4SCédric Le Goater 
9577c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
9587c1c69bcSCédric Le Goater                              unsigned int size)
9597c1c69bcSCédric Le Goater {
9607c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
9617c1c69bcSCédric Le Goater     uint32_t value = data;
9627c1c69bcSCédric Le Goater 
9637c1c69bcSCédric Le Goater     addr >>= 2;
9647c1c69bcSCédric Le Goater 
96597c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
96697c2ed5dSCédric Le Goater         addr == s->r_timings ||
96797c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl) {
96897c2ed5dSCédric Le Goater         s->regs[addr] = value;
96997c2ed5dSCédric Le Goater     } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
970f248a9dbSCédric Le Goater         int cs = addr - s->r_ctrl0;
97197c2ed5dSCédric Le Goater         s->regs[addr] = value;
972f248a9dbSCédric Le Goater         aspeed_smc_flash_update_cs(&s->flashes[cs]);
973a03cb1daSCédric Le Goater     } else if (addr >= R_SEG_ADDR0 &&
974a03cb1daSCédric Le Goater                addr < R_SEG_ADDR0 + s->ctrl->max_slaves) {
975a03cb1daSCédric Le Goater         int cs = addr - R_SEG_ADDR0;
976a03cb1daSCédric Le Goater 
977a03cb1daSCédric Le Goater         if (value != s->regs[R_SEG_ADDR0 + cs]) {
978a03cb1daSCédric Le Goater             aspeed_smc_flash_set_segment(s, cs, value);
979a03cb1daSCédric Le Goater         }
9809149af2aSCédric Le Goater     } else if (addr == R_DUMMY_DATA) {
9819149af2aSCédric Le Goater         s->regs[addr] = value & 0xff;
982*c4e1f0b4SCédric Le Goater     } else if (addr == R_INTR_CTRL) {
983*c4e1f0b4SCédric Le Goater         s->regs[addr] = value;
984*c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_CTRL) {
985*c4e1f0b4SCédric Le Goater         aspeed_smc_dma_ctrl(s, value);
986*c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) {
987*c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_DRAM_ADDR(s, value);
988*c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) {
989*c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_FLASH_ADDR(s, value);
990*c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_LEN) {
991*c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_LENGTH(value);
99297c2ed5dSCédric Le Goater     } else {
9937c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
9947c1c69bcSCédric Le Goater                       __func__, addr);
9957c1c69bcSCédric Le Goater         return;
9967c1c69bcSCédric Le Goater     }
9977c1c69bcSCédric Le Goater }
9987c1c69bcSCédric Le Goater 
9997c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
10007c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
10017c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
10027c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
10037c1c69bcSCédric Le Goater     .valid.unaligned = true,
10047c1c69bcSCédric Le Goater };
10057c1c69bcSCédric Le Goater 
1006*c4e1f0b4SCédric Le Goater 
1007*c4e1f0b4SCédric Le Goater /*
1008*c4e1f0b4SCédric Le Goater  * Initialize the custom address spaces for DMAs
1009*c4e1f0b4SCédric Le Goater  */
1010*c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_setup(AspeedSMCState *s, Error **errp)
1011*c4e1f0b4SCédric Le Goater {
1012*c4e1f0b4SCédric Le Goater     char *name;
1013*c4e1f0b4SCédric Le Goater 
1014*c4e1f0b4SCédric Le Goater     if (!s->dram_mr) {
1015*c4e1f0b4SCédric Le Goater         error_setg(errp, TYPE_ASPEED_SMC ": 'dram' link not set");
1016*c4e1f0b4SCédric Le Goater         return;
1017*c4e1f0b4SCédric Le Goater     }
1018*c4e1f0b4SCédric Le Goater 
1019*c4e1f0b4SCédric Le Goater     name = g_strdup_printf("%s-dma-flash", s->ctrl->name);
1020*c4e1f0b4SCédric Le Goater     address_space_init(&s->flash_as, &s->mmio_flash, name);
1021*c4e1f0b4SCédric Le Goater     g_free(name);
1022*c4e1f0b4SCédric Le Goater 
1023*c4e1f0b4SCédric Le Goater     name = g_strdup_printf("%s-dma-dram", s->ctrl->name);
1024*c4e1f0b4SCédric Le Goater     address_space_init(&s->dram_as, s->dram_mr, name);
1025*c4e1f0b4SCédric Le Goater     g_free(name);
1026*c4e1f0b4SCédric Le Goater }
1027*c4e1f0b4SCédric Le Goater 
10287c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
10297c1c69bcSCédric Le Goater {
10307c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
10317c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
10327c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
10337c1c69bcSCédric Le Goater     int i;
1034924ed163SCédric Le Goater     char name[32];
1035924ed163SCédric Le Goater     hwaddr offset = 0;
10367c1c69bcSCédric Le Goater 
10377c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
10387c1c69bcSCédric Le Goater 
10397c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
10407c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
10417c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
10427c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
10437c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
10447c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
10457c1c69bcSCédric Le Goater 
10467c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
10477c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
10487c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
10497c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
10507c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
10517c1c69bcSCédric Le Goater     }
10527c1c69bcSCédric Le Goater 
1053*c4e1f0b4SCédric Le Goater     /* DMA irq. Keep it first for the initialization in the SoC */
1054*c4e1f0b4SCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
1055*c4e1f0b4SCédric Le Goater 
10567c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
10577c1c69bcSCédric Le Goater 
10587c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
10597c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
10607c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
10617c1c69bcSCédric Le Goater 
10627c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
10637c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
10647c1c69bcSCédric Le Goater     }
10657c1c69bcSCédric Le Goater 
10662da95fd8SCédric Le Goater     /* The memory region for the controller registers */
10677c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
1068087b57c9SCédric Le Goater                           s->ctrl->name, s->ctrl->nregs * 4);
10697c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
1070924ed163SCédric Le Goater 
1071924ed163SCédric Le Goater     /*
10722da95fd8SCédric Le Goater      * The container memory region representing the address space
10732da95fd8SCédric Le Goater      * window in which the flash modules are mapped. The size and
10742da95fd8SCédric Le Goater      * address depends on the SoC model and controller type.
1075924ed163SCédric Le Goater      */
1076924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
1077924ed163SCédric Le Goater 
1078924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
1079924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
1080dcb83444SCédric Le Goater                           s->ctrl->flash_window_size);
1081924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
1082924ed163SCédric Le Goater 
10832da95fd8SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves);
1084924ed163SCédric Le Goater 
10852da95fd8SCédric Le Goater     /*
10862da95fd8SCédric Le Goater      * Let's create a sub memory region for each possible slave. All
10872da95fd8SCédric Le Goater      * have a configurable memory segment in the overall flash mapping
10882da95fd8SCédric Le Goater      * window of the controller but, there is not necessarily a flash
10892da95fd8SCédric Le Goater      * module behind to handle the memory accesses. This depends on
10902da95fd8SCédric Le Goater      * the board configuration.
10912da95fd8SCédric Le Goater      */
10922da95fd8SCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
1093924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
1094924ed163SCédric Le Goater 
1095924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
1096924ed163SCédric Le Goater 
1097924ed163SCédric Le Goater         fl->id = i;
1098924ed163SCédric Le Goater         fl->controller = s;
1099924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
1100924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
1101924ed163SCédric Le Goater                               fl, name, fl->size);
1102924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
1103924ed163SCédric Le Goater         offset += fl->size;
1104924ed163SCédric Le Goater     }
1105*c4e1f0b4SCédric Le Goater 
1106*c4e1f0b4SCédric Le Goater     /* DMA support */
1107*c4e1f0b4SCédric Le Goater     if (s->ctrl->has_dma) {
1108*c4e1f0b4SCédric Le Goater         aspeed_smc_dma_setup(s, errp);
1109*c4e1f0b4SCédric Le Goater     }
11107c1c69bcSCédric Le Goater }
11117c1c69bcSCédric Le Goater 
11127c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
11137c1c69bcSCédric Le Goater     .name = "aspeed.smc",
1114f95c4bffSCédric Le Goater     .version_id = 2,
1115f95c4bffSCédric Le Goater     .minimum_version_id = 2,
11167c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
11177c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
1118f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_index, AspeedSMCState),
1119f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_dummies, AspeedSMCState),
11207c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
11217c1c69bcSCédric Le Goater     }
11227c1c69bcSCédric Le Goater };
11237c1c69bcSCédric Le Goater 
11247c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
11257c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
11266da4433fSCédric Le Goater     DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0),
1127*c4e1f0b4SCédric Le Goater     DEFINE_PROP_LINK("dram", AspeedSMCState, dram_mr,
1128*c4e1f0b4SCédric Le Goater                      TYPE_MEMORY_REGION, MemoryRegion *),
11297c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
11307c1c69bcSCédric Le Goater };
11317c1c69bcSCédric Le Goater 
11327c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
11337c1c69bcSCédric Le Goater {
11347c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
11357c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
11367c1c69bcSCédric Le Goater 
11377c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
11387c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
11397c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
11407c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
11417c1c69bcSCédric Le Goater     mc->ctrl = data;
11427c1c69bcSCédric Le Goater }
11437c1c69bcSCédric Le Goater 
11447c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
11457c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
11467c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
11477c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
11487c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
11497c1c69bcSCédric Le Goater     .abstract       = true,
11507c1c69bcSCédric Le Goater };
11517c1c69bcSCédric Le Goater 
11527c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
11537c1c69bcSCédric Le Goater {
11547c1c69bcSCédric Le Goater     int i;
11557c1c69bcSCédric Le Goater 
11567c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
11577c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
11587c1c69bcSCédric Le Goater         TypeInfo ti = {
11597c1c69bcSCédric Le Goater             .name       = controllers[i].name,
11607c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
11617c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
11627c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
11637c1c69bcSCédric Le Goater         };
11647c1c69bcSCédric Le Goater         type_register(&ti);
11657c1c69bcSCédric Le Goater     }
11667c1c69bcSCédric Le Goater }
11677c1c69bcSCédric Le Goater 
11687c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
1169