17c1c69bcSCédric Le Goater /* 27c1c69bcSCédric Le Goater * ASPEED AST2400 SMC Controller (SPI Flash Only) 37c1c69bcSCédric Le Goater * 47c1c69bcSCédric Le Goater * Copyright (C) 2016 IBM Corp. 57c1c69bcSCédric Le Goater * 67c1c69bcSCédric Le Goater * Permission is hereby granted, free of charge, to any person obtaining a copy 77c1c69bcSCédric Le Goater * of this software and associated documentation files (the "Software"), to deal 87c1c69bcSCédric Le Goater * in the Software without restriction, including without limitation the rights 97c1c69bcSCédric Le Goater * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 107c1c69bcSCédric Le Goater * copies of the Software, and to permit persons to whom the Software is 117c1c69bcSCédric Le Goater * furnished to do so, subject to the following conditions: 127c1c69bcSCédric Le Goater * 137c1c69bcSCédric Le Goater * The above copyright notice and this permission notice shall be included in 147c1c69bcSCédric Le Goater * all copies or substantial portions of the Software. 157c1c69bcSCédric Le Goater * 167c1c69bcSCédric Le Goater * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 177c1c69bcSCédric Le Goater * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 187c1c69bcSCédric Le Goater * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 197c1c69bcSCédric Le Goater * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 207c1c69bcSCédric Le Goater * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 217c1c69bcSCédric Le Goater * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 227c1c69bcSCédric Le Goater * THE SOFTWARE. 237c1c69bcSCédric Le Goater */ 247c1c69bcSCédric Le Goater 257c1c69bcSCédric Le Goater #include "qemu/osdep.h" 267c1c69bcSCédric Le Goater #include "hw/sysbus.h" 27d6454270SMarkus Armbruster #include "migration/vmstate.h" 287c1c69bcSCédric Le Goater #include "qemu/log.h" 290b8fa32fSMarkus Armbruster #include "qemu/module.h" 30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h" 31c4e1f0b4SCédric Le Goater #include "qapi/error.h" 32c4e1f0b4SCédric Le Goater #include "exec/address-spaces.h" 33bcaa8dddSCédric Le Goater #include "qemu/units.h" 34bd6ce9a6SCédric Le Goater #include "trace.h" 357c1c69bcSCédric Le Goater 3664552b6bSMarkus Armbruster #include "hw/irq.h" 37a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 387c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h" 397c1c69bcSCédric Le Goater 407c1c69bcSCédric Le Goater /* CE Type Setting Register */ 417c1c69bcSCédric Le Goater #define R_CONF (0x00 / 4) 427c1c69bcSCédric Le Goater #define CONF_LEGACY_DISABLE (1 << 31) 437c1c69bcSCédric Le Goater #define CONF_ENABLE_W4 20 447c1c69bcSCédric Le Goater #define CONF_ENABLE_W3 19 457c1c69bcSCédric Le Goater #define CONF_ENABLE_W2 18 467c1c69bcSCédric Le Goater #define CONF_ENABLE_W1 17 477c1c69bcSCédric Le Goater #define CONF_ENABLE_W0 16 480707b34dSCédric Le Goater #define CONF_FLASH_TYPE4 8 490707b34dSCédric Le Goater #define CONF_FLASH_TYPE3 6 500707b34dSCédric Le Goater #define CONF_FLASH_TYPE2 4 510707b34dSCédric Le Goater #define CONF_FLASH_TYPE1 2 520707b34dSCédric Le Goater #define CONF_FLASH_TYPE0 0 530707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NOR 0x0 540707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NAND 0x1 55bcaa8dddSCédric Le Goater #define CONF_FLASH_TYPE_SPI 0x2 /* AST2600 is SPI only */ 567c1c69bcSCédric Le Goater 577c1c69bcSCédric Le Goater /* CE Control Register */ 587c1c69bcSCédric Le Goater #define R_CE_CTRL (0x04 / 4) 597c1c69bcSCédric Le Goater #define CTRL_EXTENDED4 4 /* 32 bit addressing for SPI */ 607c1c69bcSCédric Le Goater #define CTRL_EXTENDED3 3 /* 32 bit addressing for SPI */ 617c1c69bcSCédric Le Goater #define CTRL_EXTENDED2 2 /* 32 bit addressing for SPI */ 627c1c69bcSCédric Le Goater #define CTRL_EXTENDED1 1 /* 32 bit addressing for SPI */ 637c1c69bcSCédric Le Goater #define CTRL_EXTENDED0 0 /* 32 bit addressing for SPI */ 647c1c69bcSCédric Le Goater 657c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */ 667c1c69bcSCédric Le Goater #define R_INTR_CTRL (0x08 / 4) 677c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_STATUS (1 << 11) 687c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_STATUS (1 << 10) 697c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_STATUS (1 << 9) 707c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_EN (1 << 3) 717c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_EN (1 << 2) 727c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_EN (1 << 1) 737c1c69bcSCédric Le Goater 747c1c69bcSCédric Le Goater /* CEx Control Register */ 757c1c69bcSCédric Le Goater #define R_CTRL0 (0x10 / 4) 76bcaa8dddSCédric Le Goater #define CTRL_IO_QPI (1 << 31) 77bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_DATA (1 << 30) 780721309eSCédric Le Goater #define CTRL_IO_DUAL_DATA (1 << 29) 790721309eSCédric Le Goater #define CTRL_IO_DUAL_ADDR_DATA (1 << 28) /* Includes dummies */ 80bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_ADDR_DATA (1 << 28) /* Includes dummies */ 817c1c69bcSCédric Le Goater #define CTRL_CMD_SHIFT 16 827c1c69bcSCédric Le Goater #define CTRL_CMD_MASK 0xff 83ac2810deSCédric Le Goater #define CTRL_DUMMY_HIGH_SHIFT 14 84fcdf2c59SCédric Le Goater #define CTRL_AST2400_SPI_4BYTE (1 << 13) 850d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_SHIFT 8 860d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_MASK 0xf 870d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ(div) \ 880d72c717SCédric Le Goater (((div) & CE_CTRL_CLOCK_FREQ_MASK) << CE_CTRL_CLOCK_FREQ_SHIFT) 89ac2810deSCédric Le Goater #define CTRL_DUMMY_LOW_SHIFT 6 /* 2 bits [7:6] */ 907c1c69bcSCédric Le Goater #define CTRL_CE_STOP_ACTIVE (1 << 2) 917c1c69bcSCédric Le Goater #define CTRL_CMD_MODE_MASK 0x3 927c1c69bcSCédric Le Goater #define CTRL_READMODE 0x0 937c1c69bcSCédric Le Goater #define CTRL_FREADMODE 0x1 947c1c69bcSCédric Le Goater #define CTRL_WRITEMODE 0x2 957c1c69bcSCédric Le Goater #define CTRL_USERMODE 0x3 967c1c69bcSCédric Le Goater #define R_CTRL1 (0x14 / 4) 977c1c69bcSCédric Le Goater #define R_CTRL2 (0x18 / 4) 987c1c69bcSCédric Le Goater #define R_CTRL3 (0x1C / 4) 997c1c69bcSCédric Le Goater #define R_CTRL4 (0x20 / 4) 1007c1c69bcSCédric Le Goater 1017c1c69bcSCédric Le Goater /* CEx Segment Address Register */ 1027c1c69bcSCédric Le Goater #define R_SEG_ADDR0 (0x30 / 4) 103a03cb1daSCédric Le Goater #define SEG_END_SHIFT 24 /* 8MB units */ 104a03cb1daSCédric Le Goater #define SEG_END_MASK 0xff 1057c1c69bcSCédric Le Goater #define SEG_START_SHIFT 16 /* address bit [A29-A23] */ 106a03cb1daSCédric Le Goater #define SEG_START_MASK 0xff 1077c1c69bcSCédric Le Goater #define R_SEG_ADDR1 (0x34 / 4) 1087c1c69bcSCédric Le Goater #define R_SEG_ADDR2 (0x38 / 4) 1097c1c69bcSCédric Le Goater #define R_SEG_ADDR3 (0x3C / 4) 1107c1c69bcSCédric Le Goater #define R_SEG_ADDR4 (0x40 / 4) 1117c1c69bcSCédric Le Goater 1127c1c69bcSCédric Le Goater /* Misc Control Register #1 */ 1137c1c69bcSCédric Le Goater #define R_MISC_CTRL1 (0x50 / 4) 1147c1c69bcSCédric Le Goater 1159149af2aSCédric Le Goater /* SPI dummy cycle data */ 1169149af2aSCédric Le Goater #define R_DUMMY_DATA (0x54 / 4) 1177c1c69bcSCédric Le Goater 1187c1c69bcSCédric Le Goater /* DMA Control/Status Register */ 1197c1c69bcSCédric Le Goater #define R_DMA_CTRL (0x80 / 4) 1207c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_MASK 0xf 1217c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_SHIFT 8 1227c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_MASK 0xf 1237c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_SHIFT 4 1240d72c717SCédric Le Goater #define DMA_CTRL_CALIB (1 << 3) 1257c1c69bcSCédric Le Goater #define DMA_CTRL_CKSUM (1 << 2) 126c4e1f0b4SCédric Le Goater #define DMA_CTRL_WRITE (1 << 1) 127c4e1f0b4SCédric Le Goater #define DMA_CTRL_ENABLE (1 << 0) 1287c1c69bcSCédric Le Goater 1297c1c69bcSCédric Le Goater /* DMA Flash Side Address */ 1307c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR (0x84 / 4) 1317c1c69bcSCédric Le Goater 1327c1c69bcSCédric Le Goater /* DMA DRAM Side Address */ 1337c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR (0x88 / 4) 1347c1c69bcSCédric Le Goater 1357c1c69bcSCédric Le Goater /* DMA Length Register */ 1367c1c69bcSCédric Le Goater #define R_DMA_LEN (0x8C / 4) 1377c1c69bcSCédric Le Goater 1387c1c69bcSCédric Le Goater /* Checksum Calculation Result */ 1397c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM (0x90 / 4) 1407c1c69bcSCédric Le Goater 141f286f04cSCédric Le Goater /* Read Timing Compensation Register */ 1427c1c69bcSCédric Le Goater #define R_TIMINGS (0x94 / 4) 1437c1c69bcSCédric Le Goater 144bcaa8dddSCédric Le Goater /* SPI controller registers and bits (AST2400) */ 1457c1c69bcSCédric Le Goater #define R_SPI_CONF (0x00 / 4) 1467c1c69bcSCédric Le Goater #define SPI_CONF_ENABLE_W0 0 1477c1c69bcSCédric Le Goater #define R_SPI_CTRL0 (0x4 / 4) 1487c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL (0x10 / 4) 1497c1c69bcSCédric Le Goater #define R_SPI_TIMINGS (0x14 / 4) 1507c1c69bcSCédric Le Goater 151087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4) 152087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4) 153087b57c9SCédric Le Goater 154dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE 0x10000000 155dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE 0x20000000 156dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE 0x30000000 1576dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE 0x38000000 158dcb83444SCédric Le Goater 159c4e1f0b4SCédric Le Goater /* 160c4e1f0b4SCédric Le Goater * DMA DRAM addresses should be 4 bytes aligned and the valid address 161c4e1f0b4SCédric Le Goater * range is 0x40000000 - 0x5FFFFFFF (AST2400) 162c4e1f0b4SCédric Le Goater * 0x80000000 - 0xBFFFFFFF (AST2500) 163c4e1f0b4SCédric Le Goater * 164c4e1f0b4SCédric Le Goater * DMA flash addresses should be 4 bytes aligned and the valid address 165c4e1f0b4SCédric Le Goater * range is 0x20000000 - 0x2FFFFFFF. 166c4e1f0b4SCédric Le Goater * 167c4e1f0b4SCédric Le Goater * DMA length is from 4 bytes to 32MB 168c4e1f0b4SCédric Le Goater * 0: 4 bytes 169c4e1f0b4SCédric Le Goater * 0x7FFFFF: 32M bytes 170c4e1f0b4SCédric Le Goater */ 171c4e1f0b4SCédric Le Goater #define DMA_DRAM_ADDR(s, val) ((s)->sdram_base | \ 172c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_dram_mask)) 173c4e1f0b4SCédric Le Goater #define DMA_FLASH_ADDR(s, val) ((s)->ctrl->flash_window_base | \ 174c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_flash_mask)) 175c4e1f0b4SCédric Le Goater #define DMA_LENGTH(val) ((val) & 0x01FFFFFC) 176c4e1f0b4SCédric Le Goater 177fcdf2c59SCédric Le Goater /* Flash opcodes. */ 178fcdf2c59SCédric Le Goater #define SPI_OP_READ 0x03 /* Read data bytes (low frequency) */ 179fcdf2c59SCédric Le Goater 180f95c4bffSCédric Le Goater #define SNOOP_OFF 0xFF 181f95c4bffSCédric Le Goater #define SNOOP_START 0x0 182f95c4bffSCédric Le Goater 183924ed163SCédric Le Goater /* 184924ed163SCédric Le Goater * Default segments mapping addresses and size for each slave per 185924ed163SCédric Le Goater * controller. These can be changed when board is initialized with the 186a03cb1daSCédric Le Goater * Segment Address Registers. 187924ed163SCédric Le Goater */ 188924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = { 189924ed163SCédric Le Goater { 0x10000000, 32 * 1024 * 1024 }, 190924ed163SCédric Le Goater }; 191924ed163SCédric Le Goater 192924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = { 1936dc52326SCédric Le Goater { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */ 194924ed163SCédric Le Goater { 0x24000000, 32 * 1024 * 1024 }, 195924ed163SCédric Le Goater { 0x26000000, 32 * 1024 * 1024 }, 196924ed163SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 197924ed163SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 } 198924ed163SCédric Le Goater }; 199924ed163SCédric Le Goater 200924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = { 201924ed163SCédric Le Goater { 0x30000000, 64 * 1024 * 1024 }, 202924ed163SCédric Le Goater }; 203924ed163SCédric Le Goater 2046dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = { 2056dc52326SCédric Le Goater { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */ 2066dc52326SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 2076dc52326SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 }, 2086dc52326SCédric Le Goater }; 2096dc52326SCédric Le Goater 2106dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = { 2116dc52326SCédric Le Goater { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2126dc52326SCédric Le Goater { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2136dc52326SCédric Le Goater }; 2146dc52326SCédric Le Goater 2156dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = { 2166dc52326SCédric Le Goater { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2176dc52326SCédric Le Goater { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2186dc52326SCédric Le Goater }; 219d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 220d0e25040SCédric Le Goater const AspeedSegments *seg); 221d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, uint32_t reg, 222d0e25040SCédric Le Goater AspeedSegments *seg); 2236dc52326SCédric Le Goater 224bcaa8dddSCédric Le Goater /* 225bcaa8dddSCédric Le Goater * AST2600 definitions 226bcaa8dddSCédric Le Goater */ 227bcaa8dddSCédric Le Goater #define ASPEED26_SOC_FMC_FLASH_BASE 0x20000000 228bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI_FLASH_BASE 0x30000000 229bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI2_FLASH_BASE 0x50000000 230bcaa8dddSCédric Le Goater 231bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_fmc[] = { 232bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 233bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 234bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 235bcaa8dddSCédric Le Goater }; 236bcaa8dddSCédric Le Goater 237bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi1[] = { 238bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 239bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 240bcaa8dddSCédric Le Goater }; 241bcaa8dddSCédric Le Goater 242bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi2[] = { 243bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 244bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 245bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 246bcaa8dddSCédric Le Goater }; 247bcaa8dddSCédric Le Goater 248bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 249bcaa8dddSCédric Le Goater const AspeedSegments *seg); 250bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 251bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg); 252bcaa8dddSCédric Le Goater 2537c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = { 254d09dc5b7SCédric Le Goater { 255811a5b1dSCédric Le Goater .name = "aspeed.smc-ast2400", 256d09dc5b7SCédric Le Goater .r_conf = R_CONF, 257d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 258d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 259d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 260f286f04cSCédric Le Goater .nregs_timings = 1, 261d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 262*9b962471SCédric Le Goater .max_slaves = 1, 263d09dc5b7SCédric Le Goater .segments = aspeed_segments_legacy, 264d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE, 265d09dc5b7SCédric Le Goater .flash_window_size = 0x6000000, 266d09dc5b7SCédric Le Goater .has_dma = false, 267087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SMC_MAX, 268d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 269d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 270d09dc5b7SCédric Le Goater }, { 271811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2400", 272d09dc5b7SCédric Le Goater .r_conf = R_CONF, 273d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 274d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 275d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 276f286f04cSCédric Le Goater .nregs_timings = 1, 277d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 278d09dc5b7SCédric Le Goater .max_slaves = 5, 279d09dc5b7SCédric Le Goater .segments = aspeed_segments_fmc, 280d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 281d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 282d09dc5b7SCédric Le Goater .has_dma = true, 283c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 284c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x1FFFFFFC, 285087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 286d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 287d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 288d09dc5b7SCédric Le Goater }, { 289811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2400", 290d09dc5b7SCédric Le Goater .r_conf = R_SPI_CONF, 291d09dc5b7SCédric Le Goater .r_ce_ctrl = 0xff, 292d09dc5b7SCédric Le Goater .r_ctrl0 = R_SPI_CTRL0, 293d09dc5b7SCédric Le Goater .r_timings = R_SPI_TIMINGS, 294f286f04cSCédric Le Goater .nregs_timings = 1, 295d09dc5b7SCédric Le Goater .conf_enable_w0 = SPI_CONF_ENABLE_W0, 296d09dc5b7SCédric Le Goater .max_slaves = 1, 297d09dc5b7SCédric Le Goater .segments = aspeed_segments_spi, 298d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 299d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 300d09dc5b7SCédric Le Goater .has_dma = false, 301087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SPI_MAX, 302d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 303d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 304d09dc5b7SCédric Le Goater }, { 305811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2500", 306d09dc5b7SCédric Le Goater .r_conf = R_CONF, 307d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 308d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 309d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 310f286f04cSCédric Le Goater .nregs_timings = 1, 311d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 312d09dc5b7SCédric Le Goater .max_slaves = 3, 313d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_fmc, 314d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 315d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 316d09dc5b7SCédric Le Goater .has_dma = true, 317c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 318c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 319087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 320d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 321d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 322d09dc5b7SCédric Le Goater }, { 323811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2500", 324d09dc5b7SCédric Le Goater .r_conf = R_CONF, 325d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 326d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 327d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 328f286f04cSCédric Le Goater .nregs_timings = 1, 329d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 330d09dc5b7SCédric Le Goater .max_slaves = 2, 331d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi1, 332d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 333d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 334d09dc5b7SCédric Le Goater .has_dma = false, 335087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 336d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 337d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 338d09dc5b7SCédric Le Goater }, { 339811a5b1dSCédric Le Goater .name = "aspeed.spi2-ast2500", 340d09dc5b7SCédric Le Goater .r_conf = R_CONF, 341d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 342d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 343d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 344f286f04cSCédric Le Goater .nregs_timings = 1, 345d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 346d09dc5b7SCédric Le Goater .max_slaves = 2, 347d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi2, 348d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE, 349d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 350d09dc5b7SCédric Le Goater .has_dma = false, 351087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 352d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 353d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 354bcaa8dddSCédric Le Goater }, { 355bcaa8dddSCédric Le Goater .name = "aspeed.fmc-ast2600", 356bcaa8dddSCédric Le Goater .r_conf = R_CONF, 357bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 358bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 359bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 360f286f04cSCédric Le Goater .nregs_timings = 1, 361bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 362bcaa8dddSCédric Le Goater .max_slaves = 3, 363bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_fmc, 364bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_FMC_FLASH_BASE, 365bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 366bcaa8dddSCédric Le Goater .has_dma = true, 3674dabf395SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 3684dabf395SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 369bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 370bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 371bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 372bcaa8dddSCédric Le Goater }, { 373bcaa8dddSCédric Le Goater .name = "aspeed.spi1-ast2600", 374bcaa8dddSCédric Le Goater .r_conf = R_CONF, 375bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 376bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 377bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 378f286f04cSCédric Le Goater .nregs_timings = 2, 379bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 380bcaa8dddSCédric Le Goater .max_slaves = 2, 381bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi1, 382bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI_FLASH_BASE, 383bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 3844dabf395SCédric Le Goater .has_dma = true, 3854dabf395SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 3864dabf395SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 387bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 388bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 389bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 390bcaa8dddSCédric Le Goater }, { 391bcaa8dddSCédric Le Goater .name = "aspeed.spi2-ast2600", 392bcaa8dddSCédric Le Goater .r_conf = R_CONF, 393bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 394bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 395bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 396f286f04cSCédric Le Goater .nregs_timings = 3, 397bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 398bcaa8dddSCédric Le Goater .max_slaves = 3, 399bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi2, 400bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI2_FLASH_BASE, 401bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 4024dabf395SCédric Le Goater .has_dma = true, 4034dabf395SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 4044dabf395SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 405bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 406bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 407bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 408d09dc5b7SCédric Le Goater }, 409924ed163SCédric Le Goater }; 410924ed163SCédric Le Goater 411a03cb1daSCédric Le Goater /* 412d0e25040SCédric Le Goater * The Segment Registers of the AST2400 and AST2500 have a 8MB 413d0e25040SCédric Le Goater * unit. The address range of a flash SPI slave is encoded with 414d0e25040SCédric Le Goater * absolute addresses which should be part of the overall controller 415d0e25040SCédric Le Goater * window. 416a03cb1daSCédric Le Goater */ 417d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 418d0e25040SCédric Le Goater const AspeedSegments *seg) 419a03cb1daSCédric Le Goater { 420a03cb1daSCédric Le Goater uint32_t reg = 0; 421a03cb1daSCédric Le Goater reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT; 422a03cb1daSCédric Le Goater reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT; 423a03cb1daSCédric Le Goater return reg; 424a03cb1daSCédric Le Goater } 425a03cb1daSCédric Le Goater 426d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, 427d0e25040SCédric Le Goater uint32_t reg, AspeedSegments *seg) 428a03cb1daSCédric Le Goater { 429a03cb1daSCédric Le Goater seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23; 430a03cb1daSCédric Le Goater seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr; 431a03cb1daSCédric Le Goater } 432a03cb1daSCédric Le Goater 433bcaa8dddSCédric Le Goater /* 434bcaa8dddSCédric Le Goater * The Segment Registers of the AST2600 have a 1MB unit. The address 435bcaa8dddSCédric Le Goater * range of a flash SPI slave is encoded with offsets in the overall 436bcaa8dddSCédric Le Goater * controller window. The previous SoC AST2400 and AST2500 used 437bcaa8dddSCédric Le Goater * absolute addresses. Only bits [27:20] are relevant and the end 438bcaa8dddSCédric Le Goater * address is an upper bound limit. 439bcaa8dddSCédric Le Goater */ 440bcaa8dddSCédric Le Goater #define AST2600_SEG_ADDR_MASK 0x0ff00000 441bcaa8dddSCédric Le Goater 442bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 443bcaa8dddSCédric Le Goater const AspeedSegments *seg) 444bcaa8dddSCédric Le Goater { 445bcaa8dddSCédric Le Goater uint32_t reg = 0; 446bcaa8dddSCédric Le Goater 447bcaa8dddSCédric Le Goater /* Disabled segments have a nil register */ 448bcaa8dddSCédric Le Goater if (!seg->size) { 449bcaa8dddSCédric Le Goater return 0; 450bcaa8dddSCédric Le Goater } 451bcaa8dddSCédric Le Goater 452bcaa8dddSCédric Le Goater reg |= (seg->addr & AST2600_SEG_ADDR_MASK) >> 16; /* start offset */ 453bcaa8dddSCédric Le Goater reg |= (seg->addr + seg->size - 1) & AST2600_SEG_ADDR_MASK; /* end offset */ 454bcaa8dddSCédric Le Goater return reg; 455bcaa8dddSCédric Le Goater } 456bcaa8dddSCédric Le Goater 457bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 458bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg) 459bcaa8dddSCédric Le Goater { 460bcaa8dddSCédric Le Goater uint32_t start_offset = (reg << 16) & AST2600_SEG_ADDR_MASK; 461bcaa8dddSCédric Le Goater uint32_t end_offset = reg & AST2600_SEG_ADDR_MASK; 462bcaa8dddSCédric Le Goater 4632175eacfSCédric Le Goater if (reg) { 464bcaa8dddSCédric Le Goater seg->addr = s->ctrl->flash_window_base + start_offset; 465bcaa8dddSCédric Le Goater seg->size = end_offset + MiB - start_offset; 4662175eacfSCédric Le Goater } else { 4672175eacfSCédric Le Goater seg->addr = s->ctrl->flash_window_base; 4682175eacfSCédric Le Goater seg->size = 0; 4692175eacfSCédric Le Goater } 470bcaa8dddSCédric Le Goater } 471bcaa8dddSCédric Le Goater 472a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s, 473a03cb1daSCédric Le Goater const AspeedSegments *new, 474a03cb1daSCédric Le Goater int cs) 475a03cb1daSCédric Le Goater { 476a03cb1daSCédric Le Goater AspeedSegments seg; 477a03cb1daSCédric Le Goater int i; 478a03cb1daSCédric Le Goater 479a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; i++) { 480a03cb1daSCédric Le Goater if (i == cs) { 481a03cb1daSCédric Le Goater continue; 482a03cb1daSCédric Le Goater } 483a03cb1daSCédric Le Goater 484d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + i], &seg); 485a03cb1daSCédric Le Goater 486a03cb1daSCédric Le Goater if (new->addr + new->size > seg.addr && 487a03cb1daSCédric Le Goater new->addr < seg.addr + seg.size) { 488a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%" 489a03cb1daSCédric Le Goater HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with " 490a03cb1daSCédric Le Goater "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 491a03cb1daSCédric Le Goater s->ctrl->name, cs, new->addr, new->addr + new->size, 492a03cb1daSCédric Le Goater i, seg.addr, seg.addr + seg.size); 493a03cb1daSCédric Le Goater return true; 494a03cb1daSCédric Le Goater } 495a03cb1daSCédric Le Goater } 496a03cb1daSCédric Le Goater return false; 497a03cb1daSCédric Le Goater } 498a03cb1daSCédric Le Goater 499673b1f86SCédric Le Goater static void aspeed_smc_flash_set_segment_region(AspeedSMCState *s, int cs, 500673b1f86SCédric Le Goater uint64_t regval) 501673b1f86SCédric Le Goater { 502673b1f86SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[cs]; 503673b1f86SCédric Le Goater AspeedSegments seg; 504673b1f86SCédric Le Goater 505673b1f86SCédric Le Goater s->ctrl->reg_to_segment(s, regval, &seg); 506673b1f86SCédric Le Goater 507673b1f86SCédric Le Goater memory_region_transaction_begin(); 508673b1f86SCédric Le Goater memory_region_set_size(&fl->mmio, seg.size); 509673b1f86SCédric Le Goater memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base); 5102175eacfSCédric Le Goater memory_region_set_enabled(&fl->mmio, !!seg.size); 511673b1f86SCédric Le Goater memory_region_transaction_commit(); 512673b1f86SCédric Le Goater 513673b1f86SCédric Le Goater s->regs[R_SEG_ADDR0 + cs] = regval; 514673b1f86SCédric Le Goater } 515673b1f86SCédric Le Goater 516a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs, 517a03cb1daSCédric Le Goater uint64_t new) 518a03cb1daSCédric Le Goater { 519a03cb1daSCédric Le Goater AspeedSegments seg; 520a03cb1daSCédric Le Goater 521d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, new, &seg); 522a03cb1daSCédric Le Goater 523bd6ce9a6SCédric Le Goater trace_aspeed_smc_flash_set_segment(cs, new, seg.addr, seg.addr + seg.size); 524bd6ce9a6SCédric Le Goater 525a03cb1daSCédric Le Goater /* The start address of CS0 is read-only */ 526a03cb1daSCédric Le Goater if (cs == 0 && seg.addr != s->ctrl->flash_window_base) { 527a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 528a03cb1daSCédric Le Goater "%s: Tried to change CS0 start address to 0x%" 529a03cb1daSCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, seg.addr); 5300584d3c3SCédric Le Goater seg.addr = s->ctrl->flash_window_base; 531d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 532a03cb1daSCédric Le Goater } 533a03cb1daSCédric Le Goater 534a03cb1daSCédric Le Goater /* 535a03cb1daSCédric Le Goater * The end address of the AST2500 spi controllers is also 536a03cb1daSCédric Le Goater * read-only. 537a03cb1daSCédric Le Goater */ 538a03cb1daSCédric Le Goater if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 || 539a03cb1daSCédric Le Goater s->ctrl->segments == aspeed_segments_ast2500_spi2) && 540a03cb1daSCédric Le Goater cs == s->ctrl->max_slaves && 541a03cb1daSCédric Le Goater seg.addr + seg.size != s->ctrl->segments[cs].addr + 542a03cb1daSCédric Le Goater s->ctrl->segments[cs].size) { 543a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 544a03cb1daSCédric Le Goater "%s: Tried to change CS%d end address to 0x%" 5450584d3c3SCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size); 5460584d3c3SCédric Le Goater seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size - 5470584d3c3SCédric Le Goater seg.addr; 548d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 549a03cb1daSCédric Le Goater } 550a03cb1daSCédric Le Goater 551a03cb1daSCédric Le Goater /* Keep the segment in the overall flash window */ 5522175eacfSCédric Le Goater if (seg.size && 5532175eacfSCédric Le Goater (seg.addr + seg.size <= s->ctrl->flash_window_base || 5542175eacfSCédric Le Goater seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size)) { 555a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : " 556a03cb1daSCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 557a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 558a03cb1daSCédric Le Goater return; 559a03cb1daSCédric Le Goater } 560a03cb1daSCédric Le Goater 561a03cb1daSCédric Le Goater /* Check start address vs. alignment */ 5620584d3c3SCédric Le Goater if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) { 563a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not " 564a03cb1daSCédric Le Goater "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 565a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 566a03cb1daSCédric Le Goater } 567a03cb1daSCédric Le Goater 5680584d3c3SCédric Le Goater /* And segments should not overlap (in the specs) */ 5690584d3c3SCédric Le Goater aspeed_smc_flash_overlap(s, &seg, cs); 570a03cb1daSCédric Le Goater 571a03cb1daSCédric Le Goater /* All should be fine now to move the region */ 572673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, cs, new); 573a03cb1daSCédric Le Goater } 574a03cb1daSCédric Le Goater 575924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr, 576924ed163SCédric Le Goater unsigned size) 577924ed163SCédric Le Goater { 578924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u" 579924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size); 580924ed163SCédric Le Goater return 0; 581924ed163SCédric Le Goater } 582924ed163SCédric Le Goater 583924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr, 584924ed163SCédric Le Goater uint64_t data, unsigned size) 585924ed163SCédric Le Goater { 586924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%" 587924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size, data); 588924ed163SCédric Le Goater } 589924ed163SCédric Le Goater 590924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = { 591924ed163SCédric Le Goater .read = aspeed_smc_flash_default_read, 592924ed163SCédric Le Goater .write = aspeed_smc_flash_default_write, 593924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 594924ed163SCédric Le Goater .valid = { 595924ed163SCédric Le Goater .min_access_size = 1, 596924ed163SCédric Le Goater .max_access_size = 4, 597924ed163SCédric Le Goater }, 598924ed163SCédric Le Goater }; 599924ed163SCédric Le Goater 600f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl) 601924ed163SCédric Le Goater { 602f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 603f248a9dbSCédric Le Goater 604f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK; 605924ed163SCédric Le Goater } 606924ed163SCédric Le Goater 607f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl) 608924ed163SCédric Le Goater { 609f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 610f248a9dbSCédric Le Goater 611f248a9dbSCédric Le Goater return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id)); 612924ed163SCédric Le Goater } 613924ed163SCédric Le Goater 614fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl) 615fcdf2c59SCédric Le Goater { 616fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 617fcdf2c59SCédric Le Goater int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK; 618fcdf2c59SCédric Le Goater 619bcaa8dddSCédric Le Goater /* 620bcaa8dddSCédric Le Goater * In read mode, the default SPI command is READ (0x3). In other 621bcaa8dddSCédric Le Goater * modes, the command should necessarily be defined 622bcaa8dddSCédric Le Goater * 623bcaa8dddSCédric Le Goater * TODO: add support for READ4 (0x13) on AST2600 624bcaa8dddSCédric Le Goater */ 625fcdf2c59SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) { 626fcdf2c59SCédric Le Goater cmd = SPI_OP_READ; 627fcdf2c59SCédric Le Goater } 628fcdf2c59SCédric Le Goater 629fcdf2c59SCédric Le Goater if (!cmd) { 630fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n", 631fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 632fcdf2c59SCédric Le Goater } 633fcdf2c59SCédric Le Goater 634fcdf2c59SCédric Le Goater return cmd; 635fcdf2c59SCédric Le Goater } 636fcdf2c59SCédric Le Goater 637fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl) 638fcdf2c59SCédric Le Goater { 639fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 640fcdf2c59SCédric Le Goater 641fcdf2c59SCédric Le Goater if (s->ctrl->segments == aspeed_segments_spi) { 642fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE; 643fcdf2c59SCédric Le Goater } else { 644fcdf2c59SCédric Le Goater return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id)); 645fcdf2c59SCédric Le Goater } 646fcdf2c59SCédric Le Goater } 647fcdf2c59SCédric Le Goater 648e7e741caSCédric Le Goater static void aspeed_smc_flash_do_select(AspeedSMCFlash *fl, bool unselect) 649fcdf2c59SCédric Le Goater { 650e7e741caSCédric Le Goater AspeedSMCState *s = fl->controller; 651fcdf2c59SCédric Le Goater 652e7e741caSCédric Le Goater trace_aspeed_smc_flash_select(fl->id, unselect ? "un" : ""); 653e7e741caSCédric Le Goater 654e7e741caSCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], unselect); 655fcdf2c59SCédric Le Goater } 656fcdf2c59SCédric Le Goater 657fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl) 658fcdf2c59SCédric Le Goater { 659e7e741caSCédric Le Goater aspeed_smc_flash_do_select(fl, false); 660fcdf2c59SCédric Le Goater } 661fcdf2c59SCédric Le Goater 662fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl) 663fcdf2c59SCédric Le Goater { 664e7e741caSCédric Le Goater aspeed_smc_flash_do_select(fl, true); 665fcdf2c59SCédric Le Goater } 666fcdf2c59SCédric Le Goater 667fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl, 668fcdf2c59SCédric Le Goater uint32_t addr) 669fcdf2c59SCédric Le Goater { 670fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 671fcdf2c59SCédric Le Goater AspeedSegments seg; 672fcdf2c59SCédric Le Goater 673d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + fl->id], &seg); 674b4cc583fSCédric Le Goater if ((addr % seg.size) != addr) { 675fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 676fcdf2c59SCédric Le Goater "%s: invalid address 0x%08x for CS%d segment : " 677fcdf2c59SCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 678fcdf2c59SCédric Le Goater s->ctrl->name, addr, fl->id, seg.addr, 679fcdf2c59SCédric Le Goater seg.addr + seg.size); 680b4cc583fSCédric Le Goater addr %= seg.size; 681fcdf2c59SCédric Le Goater } 682fcdf2c59SCédric Le Goater 683fcdf2c59SCédric Le Goater return addr; 684fcdf2c59SCédric Le Goater } 685fcdf2c59SCédric Le Goater 686ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl) 687ac2810deSCédric Le Goater { 688ac2810deSCédric Le Goater const AspeedSMCState *s = fl->controller; 689ac2810deSCédric Le Goater uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id]; 690ac2810deSCédric Le Goater uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1; 691ac2810deSCédric Le Goater uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3; 6920721309eSCédric Le Goater uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8; 693ac2810deSCédric Le Goater 6940721309eSCédric Le Goater if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) { 6950721309eSCédric Le Goater dummies /= 2; 6960721309eSCédric Le Goater } 6970721309eSCédric Le Goater 6980721309eSCédric Le Goater return dummies; 699ac2810deSCédric Le Goater } 700ac2810deSCédric Le Goater 70196c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr) 702fcdf2c59SCédric Le Goater { 703fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 704fcdf2c59SCédric Le Goater uint8_t cmd = aspeed_smc_flash_cmd(fl); 70596c4be95SCédric Le Goater int i; 706fcdf2c59SCédric Le Goater 707fcdf2c59SCédric Le Goater /* Flash access can not exceed CS segment */ 708fcdf2c59SCédric Le Goater addr = aspeed_smc_check_segment_addr(fl, addr); 709fcdf2c59SCédric Le Goater 710fcdf2c59SCédric Le Goater ssi_transfer(s->spi, cmd); 711fcdf2c59SCédric Le Goater 712fcdf2c59SCédric Le Goater if (aspeed_smc_flash_is_4byte(fl)) { 713fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 24) & 0xff); 714fcdf2c59SCédric Le Goater } 715fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 16) & 0xff); 716fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 8) & 0xff); 717fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr & 0xff)); 71896c4be95SCédric Le Goater 71996c4be95SCédric Le Goater /* 72096c4be95SCédric Le Goater * Use fake transfers to model dummy bytes. The value should 72196c4be95SCédric Le Goater * be configured to some non-zero value in fast read mode and 72296c4be95SCédric Le Goater * zero in read mode. But, as the HW allows inconsistent 72396c4be95SCédric Le Goater * settings, let's check for fast read mode. 72496c4be95SCédric Le Goater */ 72596c4be95SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) { 72696c4be95SCédric Le Goater for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) { 7279149af2aSCédric Le Goater ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff); 72896c4be95SCédric Le Goater } 72996c4be95SCédric Le Goater } 730fcdf2c59SCédric Le Goater } 731fcdf2c59SCédric Le Goater 732924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size) 733924ed163SCédric Le Goater { 734924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 735fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 736924ed163SCédric Le Goater uint64_t ret = 0; 737924ed163SCédric Le Goater int i; 738924ed163SCédric Le Goater 739fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 740fcdf2c59SCédric Le Goater case CTRL_USERMODE: 741924ed163SCédric Le Goater for (i = 0; i < size; i++) { 742924ed163SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 743924ed163SCédric Le Goater } 744fcdf2c59SCédric Le Goater break; 745fcdf2c59SCédric Le Goater case CTRL_READMODE: 746fcdf2c59SCédric Le Goater case CTRL_FREADMODE: 747fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 74896c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 749ac2810deSCédric Le Goater 750fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 751fcdf2c59SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 752fcdf2c59SCédric Le Goater } 753fcdf2c59SCédric Le Goater 754fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 755fcdf2c59SCédric Le Goater break; 756fcdf2c59SCédric Le Goater default: 757fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 758fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 759924ed163SCédric Le Goater } 760924ed163SCédric Le Goater 761bd6ce9a6SCédric Le Goater trace_aspeed_smc_flash_read(fl->id, addr, size, ret, 762bd6ce9a6SCédric Le Goater aspeed_smc_flash_mode(fl)); 763924ed163SCédric Le Goater return ret; 764924ed163SCédric Le Goater } 765924ed163SCédric Le Goater 766f95c4bffSCédric Le Goater /* 767f95c4bffSCédric Le Goater * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a 768f95c4bffSCédric Le Goater * common include header. 769f95c4bffSCédric Le Goater */ 770f95c4bffSCédric Le Goater typedef enum { 771f95c4bffSCédric Le Goater READ = 0x3, READ_4 = 0x13, 772f95c4bffSCédric Le Goater FAST_READ = 0xb, FAST_READ_4 = 0x0c, 773f95c4bffSCédric Le Goater DOR = 0x3b, DOR_4 = 0x3c, 774f95c4bffSCédric Le Goater QOR = 0x6b, QOR_4 = 0x6c, 775f95c4bffSCédric Le Goater DIOR = 0xbb, DIOR_4 = 0xbc, 776f95c4bffSCédric Le Goater QIOR = 0xeb, QIOR_4 = 0xec, 777f95c4bffSCédric Le Goater 778f95c4bffSCédric Le Goater PP = 0x2, PP_4 = 0x12, 779f95c4bffSCédric Le Goater DPP = 0xa2, 780f95c4bffSCédric Le Goater QPP = 0x32, QPP_4 = 0x34, 781f95c4bffSCédric Le Goater } FlashCMD; 782f95c4bffSCédric Le Goater 783f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command) 784f95c4bffSCédric Le Goater { 785f95c4bffSCédric Le Goater switch (command) { /* check for dummies */ 786f95c4bffSCédric Le Goater case READ: /* no dummy bytes/cycles */ 787f95c4bffSCédric Le Goater case PP: 788f95c4bffSCédric Le Goater case DPP: 789f95c4bffSCédric Le Goater case QPP: 790f95c4bffSCédric Le Goater case READ_4: 791f95c4bffSCédric Le Goater case PP_4: 792f95c4bffSCédric Le Goater case QPP_4: 793f95c4bffSCédric Le Goater return 0; 794f95c4bffSCédric Le Goater case FAST_READ: 795f95c4bffSCédric Le Goater case DOR: 796f95c4bffSCédric Le Goater case QOR: 7977faf6f17SGuenter Roeck case FAST_READ_4: 798f95c4bffSCédric Le Goater case DOR_4: 799f95c4bffSCédric Le Goater case QOR_4: 800f95c4bffSCédric Le Goater return 1; 801f95c4bffSCédric Le Goater case DIOR: 802f95c4bffSCédric Le Goater case DIOR_4: 803f95c4bffSCédric Le Goater return 2; 804f95c4bffSCédric Le Goater case QIOR: 805f95c4bffSCédric Le Goater case QIOR_4: 806f95c4bffSCédric Le Goater return 4; 807f95c4bffSCédric Le Goater default: 808f95c4bffSCédric Le Goater return -1; 809f95c4bffSCédric Le Goater } 810f95c4bffSCédric Le Goater } 811f95c4bffSCédric Le Goater 812f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl, uint64_t data, 813f95c4bffSCédric Le Goater unsigned size) 814f95c4bffSCédric Le Goater { 815f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 816f95c4bffSCédric Le Goater uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3; 817f95c4bffSCédric Le Goater 818bd6ce9a6SCédric Le Goater trace_aspeed_smc_do_snoop(fl->id, s->snoop_index, s->snoop_dummies, 819bd6ce9a6SCédric Le Goater (uint8_t) data & 0xff); 820bd6ce9a6SCédric Le Goater 821f95c4bffSCédric Le Goater if (s->snoop_index == SNOOP_OFF) { 822f95c4bffSCédric Le Goater return false; /* Do nothing */ 823f95c4bffSCédric Le Goater 824f95c4bffSCédric Le Goater } else if (s->snoop_index == SNOOP_START) { 825f95c4bffSCédric Le Goater uint8_t cmd = data & 0xff; 826f95c4bffSCédric Le Goater int ndummies = aspeed_smc_num_dummies(cmd); 827f95c4bffSCédric Le Goater 828f95c4bffSCédric Le Goater /* 829f95c4bffSCédric Le Goater * No dummy cycles are expected with the current command. Turn 830f95c4bffSCédric Le Goater * off snooping and let the transfer proceed normally. 831f95c4bffSCédric Le Goater */ 832f95c4bffSCédric Le Goater if (ndummies <= 0) { 833f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 834f95c4bffSCédric Le Goater return false; 835f95c4bffSCédric Le Goater } 836f95c4bffSCédric Le Goater 837f95c4bffSCédric Le Goater s->snoop_dummies = ndummies * 8; 838f95c4bffSCédric Le Goater 839f95c4bffSCédric Le Goater } else if (s->snoop_index >= addr_width + 1) { 840f95c4bffSCédric Le Goater 841f95c4bffSCédric Le Goater /* The SPI transfer has reached the dummy cycles sequence */ 842f95c4bffSCédric Le Goater for (; s->snoop_dummies; s->snoop_dummies--) { 843f95c4bffSCédric Le Goater ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff); 844f95c4bffSCédric Le Goater } 845f95c4bffSCédric Le Goater 846f95c4bffSCédric Le Goater /* If no more dummy cycles are expected, turn off snooping */ 847f95c4bffSCédric Le Goater if (!s->snoop_dummies) { 848f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 849f95c4bffSCédric Le Goater } else { 850f95c4bffSCédric Le Goater s->snoop_index += size; 851f95c4bffSCédric Le Goater } 852f95c4bffSCédric Le Goater 853f95c4bffSCédric Le Goater /* 854f95c4bffSCédric Le Goater * Dummy cycles have been faked already. Ignore the current 855f95c4bffSCédric Le Goater * SPI transfer 856f95c4bffSCédric Le Goater */ 857f95c4bffSCédric Le Goater return true; 858f95c4bffSCédric Le Goater } 859f95c4bffSCédric Le Goater 860f95c4bffSCédric Le Goater s->snoop_index += size; 861f95c4bffSCédric Le Goater return false; 862f95c4bffSCédric Le Goater } 863f95c4bffSCédric Le Goater 864924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data, 865924ed163SCédric Le Goater unsigned size) 866924ed163SCédric Le Goater { 867924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 868fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 869924ed163SCédric Le Goater int i; 870924ed163SCédric Le Goater 871bd6ce9a6SCédric Le Goater trace_aspeed_smc_flash_write(fl->id, addr, size, data, 872bd6ce9a6SCédric Le Goater aspeed_smc_flash_mode(fl)); 873bd6ce9a6SCédric Le Goater 874f248a9dbSCédric Le Goater if (!aspeed_smc_is_writable(fl)) { 875924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%" 876924ed163SCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 877924ed163SCédric Le Goater return; 878924ed163SCédric Le Goater } 879924ed163SCédric Le Goater 880fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 881fcdf2c59SCédric Le Goater case CTRL_USERMODE: 882f95c4bffSCédric Le Goater if (aspeed_smc_do_snoop(fl, data, size)) { 883f95c4bffSCédric Le Goater break; 884f95c4bffSCédric Le Goater } 885f95c4bffSCédric Le Goater 886fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 887fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 888924ed163SCédric Le Goater } 889fcdf2c59SCédric Le Goater break; 890fcdf2c59SCédric Le Goater case CTRL_WRITEMODE: 891fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 89296c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 893924ed163SCédric Le Goater 894924ed163SCédric Le Goater for (i = 0; i < size; i++) { 895924ed163SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 896924ed163SCédric Le Goater } 897fcdf2c59SCédric Le Goater 898fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 899fcdf2c59SCédric Le Goater break; 900fcdf2c59SCédric Le Goater default: 901fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 902fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 903fcdf2c59SCédric Le Goater } 904924ed163SCédric Le Goater } 905924ed163SCédric Le Goater 906924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = { 907924ed163SCédric Le Goater .read = aspeed_smc_flash_read, 908924ed163SCédric Le Goater .write = aspeed_smc_flash_write, 909924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 910924ed163SCédric Le Goater .valid = { 911924ed163SCédric Le Goater .min_access_size = 1, 912924ed163SCédric Le Goater .max_access_size = 4, 913924ed163SCédric Le Goater }, 9147c1c69bcSCédric Le Goater }; 9157c1c69bcSCédric Le Goater 916e7e741caSCédric Le Goater static void aspeed_smc_flash_update_ctrl(AspeedSMCFlash *fl, uint32_t value) 9177c1c69bcSCédric Le Goater { 918f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 919e7e741caSCédric Le Goater bool unselect; 920f95c4bffSCédric Le Goater 921e7e741caSCédric Le Goater /* User mode selects the CS, other modes unselect */ 922e7e741caSCédric Le Goater unselect = (value & CTRL_CMD_MODE_MASK) != CTRL_USERMODE; 9237c1c69bcSCédric Le Goater 924e7e741caSCédric Le Goater /* A change of CTRL_CE_STOP_ACTIVE from 0 to 1, unselects the CS */ 925e7e741caSCédric Le Goater if (!(s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE) && 926e7e741caSCédric Le Goater value & CTRL_CE_STOP_ACTIVE) { 927e7e741caSCédric Le Goater unselect = true; 928e7e741caSCédric Le Goater } 929e7e741caSCédric Le Goater 930e7e741caSCédric Le Goater s->regs[s->r_ctrl0 + fl->id] = value; 931e7e741caSCédric Le Goater 932e7e741caSCédric Le Goater s->snoop_index = unselect ? SNOOP_OFF : SNOOP_START; 933e7e741caSCédric Le Goater 934e7e741caSCédric Le Goater aspeed_smc_flash_do_select(fl, unselect); 9357c1c69bcSCédric Le Goater } 9367c1c69bcSCédric Le Goater 9377c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d) 9387c1c69bcSCédric Le Goater { 9397c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(d); 9407c1c69bcSCédric Le Goater int i; 9417c1c69bcSCédric Le Goater 9427c1c69bcSCédric Le Goater memset(s->regs, 0, sizeof s->regs); 9437c1c69bcSCédric Le Goater 9447c1c69bcSCédric Le Goater /* Unselect all slaves */ 9457c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 9467c1c69bcSCédric Le Goater s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE; 9471d247bd0SCédric Le Goater qemu_set_irq(s->cs_lines[i], true); 9487c1c69bcSCédric Le Goater } 9497c1c69bcSCédric Le Goater 950673b1f86SCédric Le Goater /* setup the default segment register values and regions for all */ 951a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 952673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, i, 953673b1f86SCédric Le Goater s->ctrl->segment_to_reg(s, &s->ctrl->segments[i])); 954a03cb1daSCédric Le Goater } 9550707b34dSCédric Le Goater 956bcaa8dddSCédric Le Goater /* HW strapping flash type for the AST2600 controllers */ 957bcaa8dddSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2600_fmc) { 958bcaa8dddSCédric Le Goater /* flash type is fixed to SPI for all */ 959bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 960bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 961bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE2); 962bcaa8dddSCédric Le Goater } 963bcaa8dddSCédric Le Goater 964a57baeb4SCédric Le Goater /* HW strapping flash type for FMC controllers */ 9650707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2500_fmc) { 9660707b34dSCédric Le Goater /* flash type is fixed to SPI for CE0 and CE1 */ 9670707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9680707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 9690707b34dSCédric Le Goater } 9700707b34dSCédric Le Goater 9710707b34dSCédric Le Goater /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the 9720707b34dSCédric Le Goater * configuration of the palmetto-bmc machine */ 9730707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_fmc) { 9740707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9750707b34dSCédric Le Goater } 976f95c4bffSCédric Le Goater 977f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 978f95c4bffSCédric Le Goater s->snoop_dummies = 0; 9797c1c69bcSCédric Le Goater } 9807c1c69bcSCédric Le Goater 9817c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size) 9827c1c69bcSCédric Le Goater { 9837c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 9847c1c69bcSCédric Le Goater 9857c1c69bcSCédric Le Goater addr >>= 2; 9867c1c69bcSCédric Le Goater 98797c2ed5dSCédric Le Goater if (addr == s->r_conf || 988f286f04cSCédric Le Goater (addr >= s->r_timings && 989f286f04cSCédric Le Goater addr < s->r_timings + s->ctrl->nregs_timings) || 99097c2ed5dSCédric Le Goater addr == s->r_ce_ctrl || 9912e1f0502SCédric Le Goater addr == R_INTR_CTRL || 9929149af2aSCédric Le Goater addr == R_DUMMY_DATA || 993c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CTRL) || 994c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) || 995c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) || 996c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_LEN) || 997c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CHECKSUM) || 998a03cb1daSCédric Le Goater (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) || 999597d6bb3SCédric Le Goater (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) { 1000bd6ce9a6SCédric Le Goater 1001bd6ce9a6SCédric Le Goater trace_aspeed_smc_read(addr, size, s->regs[addr]); 1002bd6ce9a6SCédric Le Goater 100397c2ed5dSCédric Le Goater return s->regs[addr]; 100497c2ed5dSCédric Le Goater } else { 10057c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 10067c1c69bcSCédric Le Goater __func__, addr); 1007b617ca92SCédric Le Goater return -1; 10087c1c69bcSCédric Le Goater } 10097c1c69bcSCédric Le Goater } 10107c1c69bcSCédric Le Goater 10110d72c717SCédric Le Goater static uint8_t aspeed_smc_hclk_divisor(uint8_t hclk_mask) 10120d72c717SCédric Le Goater { 10130d72c717SCédric Le Goater /* HCLK/1 .. HCLK/16 */ 10140d72c717SCédric Le Goater const uint8_t hclk_divisors[] = { 10150d72c717SCédric Le Goater 15, 7, 14, 6, 13, 5, 12, 4, 11, 3, 10, 2, 9, 1, 8, 0 10160d72c717SCédric Le Goater }; 10170d72c717SCédric Le Goater int i; 10180d72c717SCédric Le Goater 10190d72c717SCédric Le Goater for (i = 0; i < ARRAY_SIZE(hclk_divisors); i++) { 10200d72c717SCédric Le Goater if (hclk_mask == hclk_divisors[i]) { 10210d72c717SCédric Le Goater return i + 1; 10220d72c717SCédric Le Goater } 10230d72c717SCédric Le Goater } 10240d72c717SCédric Le Goater 10250d72c717SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "invalid HCLK mask %x", hclk_mask); 10260d72c717SCédric Le Goater return 0; 10270d72c717SCédric Le Goater } 10280d72c717SCédric Le Goater 10290d72c717SCédric Le Goater /* 10300d72c717SCédric Le Goater * When doing calibration, the SPI clock rate in the CE0 Control 10310d72c717SCédric Le Goater * Register and the read delay cycles in the Read Timing Compensation 10320d72c717SCédric Le Goater * Register are set using bit[11:4] of the DMA Control Register. 10330d72c717SCédric Le Goater */ 10340d72c717SCédric Le Goater static void aspeed_smc_dma_calibration(AspeedSMCState *s) 10350d72c717SCédric Le Goater { 10360d72c717SCédric Le Goater uint8_t delay = 10370d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 10380d72c717SCédric Le Goater uint8_t hclk_mask = 10390d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 10400d72c717SCédric Le Goater uint8_t hclk_div = aspeed_smc_hclk_divisor(hclk_mask); 10410d72c717SCédric Le Goater uint32_t hclk_shift = (hclk_div - 1) << 2; 10420d72c717SCédric Le Goater uint8_t cs; 10430d72c717SCédric Le Goater 10440d72c717SCédric Le Goater /* 10450d72c717SCédric Le Goater * The Read Timing Compensation Register values apply to all CS on 10460d72c717SCédric Le Goater * the SPI bus and only HCLK/1 - HCLK/5 can have tunable delays 10470d72c717SCédric Le Goater */ 10480d72c717SCédric Le Goater if (hclk_div && hclk_div < 6) { 10490d72c717SCédric Le Goater s->regs[s->r_timings] &= ~(0xf << hclk_shift); 10500d72c717SCédric Le Goater s->regs[s->r_timings] |= delay << hclk_shift; 10510d72c717SCédric Le Goater } 10520d72c717SCédric Le Goater 10530d72c717SCédric Le Goater /* 10540d72c717SCédric Le Goater * TODO: compute the CS from the DMA address and the segment 10550d72c717SCédric Le Goater * registers. This is not really a problem for now because the 10560d72c717SCédric Le Goater * Timing Register values apply to all CS and software uses CS0 to 10570d72c717SCédric Le Goater * do calibration. 10580d72c717SCédric Le Goater */ 10590d72c717SCédric Le Goater cs = 0; 10600d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] &= 10610d72c717SCédric Le Goater ~(CE_CTRL_CLOCK_FREQ_MASK << CE_CTRL_CLOCK_FREQ_SHIFT); 10620d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] |= CE_CTRL_CLOCK_FREQ(hclk_div); 10630d72c717SCédric Le Goater } 10640d72c717SCédric Le Goater 1065c4e1f0b4SCédric Le Goater /* 10665258c2a6SCédric Le Goater * Emulate read errors in the DMA Checksum Register for high 10675258c2a6SCédric Le Goater * frequencies and optimistic settings of the Read Timing Compensation 10685258c2a6SCédric Le Goater * Register. This will help in tuning the SPI timing calibration 10695258c2a6SCédric Le Goater * algorithm. 10705258c2a6SCédric Le Goater */ 10715258c2a6SCédric Le Goater static bool aspeed_smc_inject_read_failure(AspeedSMCState *s) 10725258c2a6SCédric Le Goater { 10735258c2a6SCédric Le Goater uint8_t delay = 10745258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 10755258c2a6SCédric Le Goater uint8_t hclk_mask = 10765258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 10775258c2a6SCédric Le Goater 10785258c2a6SCédric Le Goater /* 10795258c2a6SCédric Le Goater * Typical values of a palmetto-bmc machine. 10805258c2a6SCédric Le Goater */ 10815258c2a6SCédric Le Goater switch (aspeed_smc_hclk_divisor(hclk_mask)) { 10825258c2a6SCédric Le Goater case 4 ... 16: 10835258c2a6SCédric Le Goater return false; 10845258c2a6SCédric Le Goater case 3: /* at least one HCLK cycle delay */ 10855258c2a6SCédric Le Goater return (delay & 0x7) < 1; 10865258c2a6SCédric Le Goater case 2: /* at least two HCLK cycle delay */ 10875258c2a6SCédric Le Goater return (delay & 0x7) < 2; 10885258c2a6SCédric Le Goater case 1: /* (> 100MHz) is above the max freq of the controller */ 10895258c2a6SCédric Le Goater return true; 10905258c2a6SCédric Le Goater default: 10915258c2a6SCédric Le Goater g_assert_not_reached(); 10925258c2a6SCédric Le Goater } 10935258c2a6SCédric Le Goater } 10945258c2a6SCédric Le Goater 10955258c2a6SCédric Le Goater /* 1096c4e1f0b4SCédric Le Goater * Accumulate the result of the reads to provide a checksum that will 1097c4e1f0b4SCédric Le Goater * be used to validate the read timing settings. 1098c4e1f0b4SCédric Le Goater */ 1099c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_checksum(AspeedSMCState *s) 1100c4e1f0b4SCédric Le Goater { 1101c4e1f0b4SCédric Le Goater MemTxResult result; 1102c4e1f0b4SCédric Le Goater uint32_t data; 1103c4e1f0b4SCédric Le Goater 1104c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1105c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 1106c4e1f0b4SCédric Le Goater "%s: invalid direction for DMA checksum\n", __func__); 1107c4e1f0b4SCédric Le Goater return; 1108c4e1f0b4SCédric Le Goater } 1109c4e1f0b4SCédric Le Goater 11100d72c717SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CALIB) { 11110d72c717SCédric Le Goater aspeed_smc_dma_calibration(s); 11120d72c717SCédric Le Goater } 11130d72c717SCédric Le Goater 1114c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1115c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1116c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1117c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1118c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1119c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1120c4e1f0b4SCédric Le Goater return; 1121c4e1f0b4SCédric Le Goater } 1122bd6ce9a6SCédric Le Goater trace_aspeed_smc_dma_checksum(s->regs[R_DMA_FLASH_ADDR], data); 1123c4e1f0b4SCédric Le Goater 1124c4e1f0b4SCédric Le Goater /* 1125c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1126c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1127c4e1f0b4SCédric Le Goater */ 1128c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] += data; 1129c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1130c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1131c4e1f0b4SCédric Le Goater } 11325258c2a6SCédric Le Goater 11335258c2a6SCédric Le Goater if (s->inject_failure && aspeed_smc_inject_read_failure(s)) { 11345258c2a6SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0xbadc0de; 11355258c2a6SCédric Le Goater } 11365258c2a6SCédric Le Goater 1137c4e1f0b4SCédric Le Goater } 1138c4e1f0b4SCédric Le Goater 1139c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_rw(AspeedSMCState *s) 1140c4e1f0b4SCédric Le Goater { 1141c4e1f0b4SCédric Le Goater MemTxResult result; 1142c4e1f0b4SCédric Le Goater uint32_t data; 1143c4e1f0b4SCédric Le Goater 11444dabf395SCédric Le Goater trace_aspeed_smc_dma_rw(s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE ? 11454dabf395SCédric Le Goater "write" : "read", 11464dabf395SCédric Le Goater s->regs[R_DMA_FLASH_ADDR], 11474dabf395SCédric Le Goater s->regs[R_DMA_DRAM_ADDR], 11484dabf395SCédric Le Goater s->regs[R_DMA_LEN]); 1149c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1150c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1151c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1152c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1153c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1154c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM read failed @%08x\n", 1155c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1156c4e1f0b4SCédric Le Goater return; 1157c4e1f0b4SCédric Le Goater } 1158c4e1f0b4SCédric Le Goater 1159c4e1f0b4SCédric Le Goater address_space_stl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1160c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1161c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1162c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash write failed @%08x\n", 1163c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1164c4e1f0b4SCédric Le Goater return; 1165c4e1f0b4SCédric Le Goater } 1166c4e1f0b4SCédric Le Goater } else { 1167c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1168c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1169c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1170c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1171c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1172c4e1f0b4SCédric Le Goater return; 1173c4e1f0b4SCédric Le Goater } 1174c4e1f0b4SCédric Le Goater 1175c4e1f0b4SCédric Le Goater address_space_stl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1176c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1177c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1178c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM write failed @%08x\n", 1179c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1180c4e1f0b4SCédric Le Goater return; 1181c4e1f0b4SCédric Le Goater } 1182c4e1f0b4SCédric Le Goater } 1183c4e1f0b4SCédric Le Goater 1184c4e1f0b4SCédric Le Goater /* 1185c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1186c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1187c4e1f0b4SCédric Le Goater */ 1188c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1189c4e1f0b4SCédric Le Goater s->regs[R_DMA_DRAM_ADDR] += 4; 1190c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1191ae275f71SChristian Svensson s->regs[R_DMA_CHECKSUM] += data; 1192c4e1f0b4SCédric Le Goater } 1193c4e1f0b4SCédric Le Goater } 1194c4e1f0b4SCédric Le Goater 1195c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_stop(AspeedSMCState *s) 1196c4e1f0b4SCédric Le Goater { 1197c4e1f0b4SCédric Le Goater /* 1198c4e1f0b4SCédric Le Goater * When the DMA is disabled, INTR_CTRL_DMA_STATUS=0 means the 1199c4e1f0b4SCédric Le Goater * engine is idle 1200c4e1f0b4SCédric Le Goater */ 1201c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] &= ~INTR_CTRL_DMA_STATUS; 1202c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0; 1203c4e1f0b4SCédric Le Goater 1204c4e1f0b4SCédric Le Goater /* 1205c4e1f0b4SCédric Le Goater * Lower the DMA irq in any case. The IRQ control register could 1206c4e1f0b4SCédric Le Goater * have been cleared before disabling the DMA. 1207c4e1f0b4SCédric Le Goater */ 1208c4e1f0b4SCédric Le Goater qemu_irq_lower(s->irq); 1209c4e1f0b4SCédric Le Goater } 1210c4e1f0b4SCédric Le Goater 1211c4e1f0b4SCédric Le Goater /* 1212c4e1f0b4SCédric Le Goater * When INTR_CTRL_DMA_STATUS=1, the DMA has completed and a new DMA 1213c4e1f0b4SCédric Le Goater * can start even if the result of the previous was not collected. 1214c4e1f0b4SCédric Le Goater */ 1215c4e1f0b4SCédric Le Goater static bool aspeed_smc_dma_in_progress(AspeedSMCState *s) 1216c4e1f0b4SCédric Le Goater { 1217c4e1f0b4SCédric Le Goater return s->regs[R_DMA_CTRL] & DMA_CTRL_ENABLE && 1218c4e1f0b4SCédric Le Goater !(s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_STATUS); 1219c4e1f0b4SCédric Le Goater } 1220c4e1f0b4SCédric Le Goater 1221c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_done(AspeedSMCState *s) 1222c4e1f0b4SCédric Le Goater { 1223c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] |= INTR_CTRL_DMA_STATUS; 1224c4e1f0b4SCédric Le Goater if (s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_EN) { 1225c4e1f0b4SCédric Le Goater qemu_irq_raise(s->irq); 1226c4e1f0b4SCédric Le Goater } 1227c4e1f0b4SCédric Le Goater } 1228c4e1f0b4SCédric Le Goater 1229c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_ctrl(AspeedSMCState *s, uint64_t dma_ctrl) 1230c4e1f0b4SCédric Le Goater { 1231c4e1f0b4SCédric Le Goater if (!(dma_ctrl & DMA_CTRL_ENABLE)) { 1232c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1233c4e1f0b4SCédric Le Goater 1234c4e1f0b4SCédric Le Goater aspeed_smc_dma_stop(s); 1235c4e1f0b4SCédric Le Goater return; 1236c4e1f0b4SCédric Le Goater } 1237c4e1f0b4SCédric Le Goater 1238c4e1f0b4SCédric Le Goater if (aspeed_smc_dma_in_progress(s)) { 1239c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DMA in progress\n", __func__); 1240c4e1f0b4SCédric Le Goater return; 1241c4e1f0b4SCédric Le Goater } 1242c4e1f0b4SCédric Le Goater 1243c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1244c4e1f0b4SCédric Le Goater 1245c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CKSUM) { 1246c4e1f0b4SCédric Le Goater aspeed_smc_dma_checksum(s); 1247c4e1f0b4SCédric Le Goater } else { 1248c4e1f0b4SCédric Le Goater aspeed_smc_dma_rw(s); 1249c4e1f0b4SCédric Le Goater } 1250c4e1f0b4SCédric Le Goater 1251c4e1f0b4SCédric Le Goater aspeed_smc_dma_done(s); 1252c4e1f0b4SCédric Le Goater } 1253c4e1f0b4SCédric Le Goater 12547c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data, 12557c1c69bcSCédric Le Goater unsigned int size) 12567c1c69bcSCédric Le Goater { 12577c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 12587c1c69bcSCédric Le Goater uint32_t value = data; 12597c1c69bcSCédric Le Goater 12607c1c69bcSCédric Le Goater addr >>= 2; 12617c1c69bcSCédric Le Goater 1262bd6ce9a6SCédric Le Goater trace_aspeed_smc_write(addr, size, data); 1263bd6ce9a6SCédric Le Goater 126497c2ed5dSCédric Le Goater if (addr == s->r_conf || 1265f286f04cSCédric Le Goater (addr >= s->r_timings && 1266f286f04cSCédric Le Goater addr < s->r_timings + s->ctrl->nregs_timings) || 126797c2ed5dSCédric Le Goater addr == s->r_ce_ctrl) { 126897c2ed5dSCédric Le Goater s->regs[addr] = value; 126997c2ed5dSCédric Le Goater } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) { 1270f248a9dbSCédric Le Goater int cs = addr - s->r_ctrl0; 1271e7e741caSCédric Le Goater aspeed_smc_flash_update_ctrl(&s->flashes[cs], value); 1272a03cb1daSCédric Le Goater } else if (addr >= R_SEG_ADDR0 && 1273a03cb1daSCédric Le Goater addr < R_SEG_ADDR0 + s->ctrl->max_slaves) { 1274a03cb1daSCédric Le Goater int cs = addr - R_SEG_ADDR0; 1275a03cb1daSCédric Le Goater 1276a03cb1daSCédric Le Goater if (value != s->regs[R_SEG_ADDR0 + cs]) { 1277a03cb1daSCédric Le Goater aspeed_smc_flash_set_segment(s, cs, value); 1278a03cb1daSCédric Le Goater } 12799149af2aSCédric Le Goater } else if (addr == R_DUMMY_DATA) { 12809149af2aSCédric Le Goater s->regs[addr] = value & 0xff; 1281c4e1f0b4SCédric Le Goater } else if (addr == R_INTR_CTRL) { 1282c4e1f0b4SCédric Le Goater s->regs[addr] = value; 1283c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_CTRL) { 1284c4e1f0b4SCédric Le Goater aspeed_smc_dma_ctrl(s, value); 1285c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) { 1286c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_DRAM_ADDR(s, value); 1287c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) { 1288c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_FLASH_ADDR(s, value); 1289c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_LEN) { 1290c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_LENGTH(value); 129197c2ed5dSCédric Le Goater } else { 12927c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 12937c1c69bcSCédric Le Goater __func__, addr); 12947c1c69bcSCédric Le Goater return; 12957c1c69bcSCédric Le Goater } 12967c1c69bcSCédric Le Goater } 12977c1c69bcSCédric Le Goater 12987c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = { 12997c1c69bcSCédric Le Goater .read = aspeed_smc_read, 13007c1c69bcSCédric Le Goater .write = aspeed_smc_write, 13017c1c69bcSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 13027c1c69bcSCédric Le Goater }; 13037c1c69bcSCédric Le Goater 1304c4e1f0b4SCédric Le Goater /* 1305c4e1f0b4SCédric Le Goater * Initialize the custom address spaces for DMAs 1306c4e1f0b4SCédric Le Goater */ 1307c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_setup(AspeedSMCState *s, Error **errp) 1308c4e1f0b4SCédric Le Goater { 1309c4e1f0b4SCédric Le Goater char *name; 1310c4e1f0b4SCédric Le Goater 1311c4e1f0b4SCédric Le Goater if (!s->dram_mr) { 1312c4e1f0b4SCédric Le Goater error_setg(errp, TYPE_ASPEED_SMC ": 'dram' link not set"); 1313c4e1f0b4SCédric Le Goater return; 1314c4e1f0b4SCédric Le Goater } 1315c4e1f0b4SCédric Le Goater 1316c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-flash", s->ctrl->name); 1317c4e1f0b4SCédric Le Goater address_space_init(&s->flash_as, &s->mmio_flash, name); 1318c4e1f0b4SCédric Le Goater g_free(name); 1319c4e1f0b4SCédric Le Goater 1320c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-dram", s->ctrl->name); 1321c4e1f0b4SCédric Le Goater address_space_init(&s->dram_as, s->dram_mr, name); 1322c4e1f0b4SCédric Le Goater g_free(name); 1323c4e1f0b4SCédric Le Goater } 1324c4e1f0b4SCédric Le Goater 13257c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp) 13267c1c69bcSCédric Le Goater { 13277c1c69bcSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 13287c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(dev); 13297c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s); 13307c1c69bcSCédric Le Goater int i; 1331924ed163SCédric Le Goater char name[32]; 1332924ed163SCédric Le Goater hwaddr offset = 0; 13337c1c69bcSCédric Le Goater 13347c1c69bcSCédric Le Goater s->ctrl = mc->ctrl; 13357c1c69bcSCédric Le Goater 13367c1c69bcSCédric Le Goater /* keep a copy under AspeedSMCState to speed up accesses */ 13377c1c69bcSCédric Le Goater s->r_conf = s->ctrl->r_conf; 13387c1c69bcSCédric Le Goater s->r_ce_ctrl = s->ctrl->r_ce_ctrl; 13397c1c69bcSCédric Le Goater s->r_ctrl0 = s->ctrl->r_ctrl0; 13407c1c69bcSCédric Le Goater s->r_timings = s->ctrl->r_timings; 13417c1c69bcSCédric Le Goater s->conf_enable_w0 = s->ctrl->conf_enable_w0; 13427c1c69bcSCédric Le Goater 13437c1c69bcSCédric Le Goater /* Enforce some real HW limits */ 13447c1c69bcSCédric Le Goater if (s->num_cs > s->ctrl->max_slaves) { 13457c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n", 13467c1c69bcSCédric Le Goater __func__, s->ctrl->max_slaves); 13477c1c69bcSCédric Le Goater s->num_cs = s->ctrl->max_slaves; 13487c1c69bcSCédric Le Goater } 13497c1c69bcSCédric Le Goater 1350c4e1f0b4SCédric Le Goater /* DMA irq. Keep it first for the initialization in the SoC */ 1351c4e1f0b4SCédric Le Goater sysbus_init_irq(sbd, &s->irq); 1352c4e1f0b4SCédric Le Goater 13537c1c69bcSCédric Le Goater s->spi = ssi_create_bus(dev, "spi"); 13547c1c69bcSCédric Le Goater 13557c1c69bcSCédric Le Goater /* Setup cs_lines for slaves */ 13567c1c69bcSCédric Le Goater s->cs_lines = g_new0(qemu_irq, s->num_cs); 13577c1c69bcSCédric Le Goater 13587c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 13597c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->cs_lines[i]); 13607c1c69bcSCédric Le Goater } 13617c1c69bcSCédric Le Goater 13622da95fd8SCédric Le Goater /* The memory region for the controller registers */ 13637c1c69bcSCédric Le Goater memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s, 1364087b57c9SCédric Le Goater s->ctrl->name, s->ctrl->nregs * 4); 13657c1c69bcSCédric Le Goater sysbus_init_mmio(sbd, &s->mmio); 1366924ed163SCédric Le Goater 1367924ed163SCédric Le Goater /* 13682da95fd8SCédric Le Goater * The container memory region representing the address space 13692da95fd8SCédric Le Goater * window in which the flash modules are mapped. The size and 13702da95fd8SCédric Le Goater * address depends on the SoC model and controller type. 1371924ed163SCédric Le Goater */ 1372924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.flash", s->ctrl->name); 1373924ed163SCédric Le Goater 1374924ed163SCédric Le Goater memory_region_init_io(&s->mmio_flash, OBJECT(s), 1375924ed163SCédric Le Goater &aspeed_smc_flash_default_ops, s, name, 1376dcb83444SCédric Le Goater s->ctrl->flash_window_size); 1377924ed163SCédric Le Goater sysbus_init_mmio(sbd, &s->mmio_flash); 1378924ed163SCédric Le Goater 13792da95fd8SCédric Le Goater s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves); 1380924ed163SCédric Le Goater 13812da95fd8SCédric Le Goater /* 13822da95fd8SCédric Le Goater * Let's create a sub memory region for each possible slave. All 13832da95fd8SCédric Le Goater * have a configurable memory segment in the overall flash mapping 13842da95fd8SCédric Le Goater * window of the controller but, there is not necessarily a flash 13852da95fd8SCédric Le Goater * module behind to handle the memory accesses. This depends on 13862da95fd8SCédric Le Goater * the board configuration. 13872da95fd8SCédric Le Goater */ 13882da95fd8SCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 1389924ed163SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[i]; 1390924ed163SCédric Le Goater 1391924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i); 1392924ed163SCédric Le Goater 1393924ed163SCédric Le Goater fl->id = i; 1394924ed163SCédric Le Goater fl->controller = s; 1395924ed163SCédric Le Goater fl->size = s->ctrl->segments[i].size; 1396924ed163SCédric Le Goater memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops, 1397924ed163SCédric Le Goater fl, name, fl->size); 1398924ed163SCédric Le Goater memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio); 1399924ed163SCédric Le Goater offset += fl->size; 1400924ed163SCédric Le Goater } 1401c4e1f0b4SCédric Le Goater 1402c4e1f0b4SCédric Le Goater /* DMA support */ 1403c4e1f0b4SCédric Le Goater if (s->ctrl->has_dma) { 1404c4e1f0b4SCédric Le Goater aspeed_smc_dma_setup(s, errp); 1405c4e1f0b4SCédric Le Goater } 14067c1c69bcSCédric Le Goater } 14077c1c69bcSCédric Le Goater 14087c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = { 14097c1c69bcSCédric Le Goater .name = "aspeed.smc", 1410f95c4bffSCédric Le Goater .version_id = 2, 1411f95c4bffSCédric Le Goater .minimum_version_id = 2, 14127c1c69bcSCédric Le Goater .fields = (VMStateField[]) { 14137c1c69bcSCédric Le Goater VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX), 1414f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_index, AspeedSMCState), 1415f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_dummies, AspeedSMCState), 14167c1c69bcSCédric Le Goater VMSTATE_END_OF_LIST() 14177c1c69bcSCédric Le Goater } 14187c1c69bcSCédric Le Goater }; 14197c1c69bcSCédric Le Goater 14207c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = { 14217c1c69bcSCédric Le Goater DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1), 14225258c2a6SCédric Le Goater DEFINE_PROP_BOOL("inject-failure", AspeedSMCState, inject_failure, false), 14236da4433fSCédric Le Goater DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0), 1424c4e1f0b4SCédric Le Goater DEFINE_PROP_LINK("dram", AspeedSMCState, dram_mr, 1425c4e1f0b4SCédric Le Goater TYPE_MEMORY_REGION, MemoryRegion *), 14267c1c69bcSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 14277c1c69bcSCédric Le Goater }; 14287c1c69bcSCédric Le Goater 14297c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data) 14307c1c69bcSCédric Le Goater { 14317c1c69bcSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 14327c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass); 14337c1c69bcSCédric Le Goater 14347c1c69bcSCédric Le Goater dc->realize = aspeed_smc_realize; 14357c1c69bcSCédric Le Goater dc->reset = aspeed_smc_reset; 14364f67d30bSMarc-André Lureau device_class_set_props(dc, aspeed_smc_properties); 14377c1c69bcSCédric Le Goater dc->vmsd = &vmstate_aspeed_smc; 14387c1c69bcSCédric Le Goater mc->ctrl = data; 14397c1c69bcSCédric Le Goater } 14407c1c69bcSCédric Le Goater 14417c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = { 14427c1c69bcSCédric Le Goater .name = TYPE_ASPEED_SMC, 14437c1c69bcSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 14447c1c69bcSCédric Le Goater .instance_size = sizeof(AspeedSMCState), 14457c1c69bcSCédric Le Goater .class_size = sizeof(AspeedSMCClass), 14467c1c69bcSCédric Le Goater .abstract = true, 14477c1c69bcSCédric Le Goater }; 14487c1c69bcSCédric Le Goater 14497c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void) 14507c1c69bcSCédric Le Goater { 14517c1c69bcSCédric Le Goater int i; 14527c1c69bcSCédric Le Goater 14537c1c69bcSCédric Le Goater type_register_static(&aspeed_smc_info); 14547c1c69bcSCédric Le Goater for (i = 0; i < ARRAY_SIZE(controllers); ++i) { 14557c1c69bcSCédric Le Goater TypeInfo ti = { 14567c1c69bcSCédric Le Goater .name = controllers[i].name, 14577c1c69bcSCédric Le Goater .parent = TYPE_ASPEED_SMC, 14587c1c69bcSCédric Le Goater .class_init = aspeed_smc_class_init, 14597c1c69bcSCédric Le Goater .class_data = (void *)&controllers[i], 14607c1c69bcSCédric Le Goater }; 14617c1c69bcSCédric Le Goater type_register(&ti); 14627c1c69bcSCédric Le Goater } 14637c1c69bcSCédric Le Goater } 14647c1c69bcSCédric Le Goater 14657c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types) 1466