xref: /qemu/hw/ssi/aspeed_smc.c (revision 924ed16386ac8e079a9798f7de3b0d933fc3132c)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
297c1c69bcSCédric Le Goater #include "include/qemu/error-report.h"
307c1c69bcSCédric Le Goater #include "exec/address-spaces.h"
317c1c69bcSCédric Le Goater 
327c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
337c1c69bcSCédric Le Goater 
347c1c69bcSCédric Le Goater /* CE Type Setting Register */
357c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
367c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
377c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
387c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
397c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
407c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
417c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
427c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE4     9
437c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE3     7
447c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE2     5
457c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE1     3
467c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE0     1
477c1c69bcSCédric Le Goater 
487c1c69bcSCédric Le Goater /* CE Control Register */
497c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
507c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
517c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
527c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
537c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
547c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
557c1c69bcSCédric Le Goater 
567c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
577c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
587c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
597c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
607c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
617c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
627c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
637c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
647c1c69bcSCédric Le Goater 
657c1c69bcSCédric Le Goater /* CEx Control Register */
667c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
677c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
687c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
697c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
707c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
717c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
727c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
737c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
747c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
757c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
767c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
777c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
787c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
797c1c69bcSCédric Le Goater 
807c1c69bcSCédric Le Goater /* CEx Segment Address Register */
817c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
827c1c69bcSCédric Le Goater #define   SEG_SIZE_SHIFT       24   /* 8MB units */
837c1c69bcSCédric Le Goater #define   SEG_SIZE_MASK        0x7f
847c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
857c1c69bcSCédric Le Goater #define   SEG_START_MASK       0x7f
867c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
877c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
887c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
897c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
907c1c69bcSCédric Le Goater 
917c1c69bcSCédric Le Goater /* Misc Control Register #1 */
927c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
937c1c69bcSCédric Le Goater 
947c1c69bcSCédric Le Goater /* Misc Control Register #2 */
957c1c69bcSCédric Le Goater #define R_MISC_CTRL2      (0x54 / 4)
967c1c69bcSCédric Le Goater 
977c1c69bcSCédric Le Goater /* DMA Control/Status Register */
987c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
997c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1007c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1017c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1027c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1037c1c69bcSCédric Le Goater #define   DMA_CTRL_MODE         (1 << 3)
1047c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
1057c1c69bcSCédric Le Goater #define   DMA_CTRL_DIR          (1 << 1)
1067c1c69bcSCédric Le Goater #define   DMA_CTRL_EN           (1 << 0)
1077c1c69bcSCédric Le Goater 
1087c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1097c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1107c1c69bcSCédric Le Goater 
1117c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1127c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1137c1c69bcSCédric Le Goater 
1147c1c69bcSCédric Le Goater /* DMA Length Register */
1157c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1167c1c69bcSCédric Le Goater 
1177c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1187c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1197c1c69bcSCédric Le Goater 
1207c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1217c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1227c1c69bcSCédric Le Goater 
1237c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1247c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1257c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1267c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1277c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1287c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1297c1c69bcSCédric Le Goater 
130*924ed163SCédric Le Goater /*
131*924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
132*924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
133*924ed163SCédric Le Goater  * Segment Address Registers but they don't seem do be used on the
134*924ed163SCédric Le Goater  * field.
135*924ed163SCédric Le Goater  */
136*924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
137*924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
138*924ed163SCédric Le Goater };
139*924ed163SCédric Le Goater 
140*924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
141*924ed163SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 },
142*924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
143*924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
144*924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
145*924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
146*924ed163SCédric Le Goater };
147*924ed163SCédric Le Goater 
148*924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
149*924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
150*924ed163SCédric Le Goater };
151*924ed163SCédric Le Goater 
1527c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
1537c1c69bcSCédric Le Goater     { "aspeed.smc.smc", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
154*924ed163SCédric Le Goater       CONF_ENABLE_W0, 5, aspeed_segments_legacy, 0x6000000 },
1557c1c69bcSCédric Le Goater     { "aspeed.smc.fmc", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
156*924ed163SCédric Le Goater       CONF_ENABLE_W0, 5, aspeed_segments_fmc, 0x10000000 },
1577c1c69bcSCédric Le Goater     { "aspeed.smc.spi", R_SPI_CONF, 0xff, R_SPI_CTRL0, R_SPI_TIMINGS,
158*924ed163SCédric Le Goater       SPI_CONF_ENABLE_W0, 1, aspeed_segments_spi, 0x10000000 },
159*924ed163SCédric Le Goater };
160*924ed163SCédric Le Goater 
161*924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
162*924ed163SCédric Le Goater                                               unsigned size)
163*924ed163SCédric Le Goater {
164*924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
165*924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
166*924ed163SCédric Le Goater     return 0;
167*924ed163SCédric Le Goater }
168*924ed163SCédric Le Goater 
169*924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
170*924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
171*924ed163SCédric Le Goater {
172*924ed163SCédric Le Goater    qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
173*924ed163SCédric Le Goater                  PRIx64 "\n", __func__, addr, size, data);
174*924ed163SCédric Le Goater }
175*924ed163SCédric Le Goater 
176*924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
177*924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
178*924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
179*924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
180*924ed163SCédric Le Goater     .valid = {
181*924ed163SCédric Le Goater         .min_access_size = 1,
182*924ed163SCédric Le Goater         .max_access_size = 4,
183*924ed163SCédric Le Goater     },
184*924ed163SCédric Le Goater };
185*924ed163SCédric Le Goater 
186*924ed163SCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCState *s, int cs)
187*924ed163SCédric Le Goater {
188*924ed163SCédric Le Goater     return s->regs[s->r_ctrl0 + cs] & CTRL_CMD_MODE_MASK;
189*924ed163SCédric Le Goater }
190*924ed163SCédric Le Goater 
191*924ed163SCédric Le Goater static inline bool aspeed_smc_is_usermode(const AspeedSMCState *s, int cs)
192*924ed163SCédric Le Goater {
193*924ed163SCédric Le Goater     return aspeed_smc_flash_mode(s, cs) == CTRL_USERMODE;
194*924ed163SCédric Le Goater }
195*924ed163SCédric Le Goater 
196*924ed163SCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCState *s, int cs)
197*924ed163SCédric Le Goater {
198*924ed163SCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + cs));
199*924ed163SCédric Le Goater }
200*924ed163SCédric Le Goater 
201*924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
202*924ed163SCédric Le Goater {
203*924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
204*924ed163SCédric Le Goater     const AspeedSMCState *s = fl->controller;
205*924ed163SCédric Le Goater     uint64_t ret = 0;
206*924ed163SCédric Le Goater     int i;
207*924ed163SCédric Le Goater 
208*924ed163SCédric Le Goater     if (aspeed_smc_is_usermode(s, fl->id)) {
209*924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
210*924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
211*924ed163SCédric Le Goater         }
212*924ed163SCédric Le Goater     } else {
213*924ed163SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n",
214*924ed163SCédric Le Goater                       __func__);
215*924ed163SCédric Le Goater         ret = -1;
216*924ed163SCédric Le Goater     }
217*924ed163SCédric Le Goater 
218*924ed163SCédric Le Goater     return ret;
219*924ed163SCédric Le Goater }
220*924ed163SCédric Le Goater 
221*924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
222*924ed163SCédric Le Goater                            unsigned size)
223*924ed163SCédric Le Goater {
224*924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
225*924ed163SCédric Le Goater     const AspeedSMCState *s = fl->controller;
226*924ed163SCédric Le Goater     int i;
227*924ed163SCédric Le Goater 
228*924ed163SCédric Le Goater     if (!aspeed_smc_is_writable(s, fl->id)) {
229*924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
230*924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
231*924ed163SCédric Le Goater         return;
232*924ed163SCédric Le Goater     }
233*924ed163SCédric Le Goater 
234*924ed163SCédric Le Goater     if (!aspeed_smc_is_usermode(s, fl->id)) {
235*924ed163SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n",
236*924ed163SCédric Le Goater                       __func__);
237*924ed163SCédric Le Goater         return;
238*924ed163SCédric Le Goater     }
239*924ed163SCédric Le Goater 
240*924ed163SCédric Le Goater     for (i = 0; i < size; i++) {
241*924ed163SCédric Le Goater         ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
242*924ed163SCédric Le Goater     }
243*924ed163SCédric Le Goater }
244*924ed163SCédric Le Goater 
245*924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
246*924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
247*924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
248*924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
249*924ed163SCédric Le Goater     .valid = {
250*924ed163SCédric Le Goater         .min_access_size = 1,
251*924ed163SCédric Le Goater         .max_access_size = 4,
252*924ed163SCédric Le Goater     },
2537c1c69bcSCédric Le Goater };
2547c1c69bcSCédric Le Goater 
2557c1c69bcSCédric Le Goater static bool aspeed_smc_is_ce_stop_active(const AspeedSMCState *s, int cs)
2567c1c69bcSCédric Le Goater {
2577c1c69bcSCédric Le Goater     return s->regs[s->r_ctrl0 + cs] & CTRL_CE_STOP_ACTIVE;
2587c1c69bcSCédric Le Goater }
2597c1c69bcSCédric Le Goater 
2607c1c69bcSCédric Le Goater static void aspeed_smc_update_cs(const AspeedSMCState *s)
2617c1c69bcSCédric Le Goater {
2627c1c69bcSCédric Le Goater     int i;
2637c1c69bcSCédric Le Goater 
2647c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
2657c1c69bcSCédric Le Goater         qemu_set_irq(s->cs_lines[i], aspeed_smc_is_ce_stop_active(s, i));
2667c1c69bcSCédric Le Goater     }
2677c1c69bcSCédric Le Goater }
2687c1c69bcSCédric Le Goater 
2697c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
2707c1c69bcSCédric Le Goater {
2717c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
2727c1c69bcSCédric Le Goater     int i;
2737c1c69bcSCédric Le Goater 
2747c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
2757c1c69bcSCédric Le Goater 
2767c1c69bcSCédric Le Goater     /* Unselect all slaves */
2777c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
2787c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
2797c1c69bcSCédric Le Goater     }
2807c1c69bcSCédric Le Goater 
2817c1c69bcSCédric Le Goater     aspeed_smc_update_cs(s);
2827c1c69bcSCédric Le Goater }
2837c1c69bcSCédric Le Goater 
2847c1c69bcSCédric Le Goater static bool aspeed_smc_is_implemented(AspeedSMCState *s, hwaddr addr)
2857c1c69bcSCédric Le Goater {
2867c1c69bcSCédric Le Goater     return (addr == s->r_conf || addr == s->r_timings || addr == s->r_ce_ctrl ||
2877c1c69bcSCédric Le Goater             (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs));
2887c1c69bcSCédric Le Goater }
2897c1c69bcSCédric Le Goater 
2907c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
2917c1c69bcSCédric Le Goater {
2927c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
2937c1c69bcSCédric Le Goater 
2947c1c69bcSCédric Le Goater     addr >>= 2;
2957c1c69bcSCédric Le Goater 
2967c1c69bcSCédric Le Goater     if (addr >= ARRAY_SIZE(s->regs)) {
2977c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
2987c1c69bcSCédric Le Goater                       "%s: Out-of-bounds read at 0x%" HWADDR_PRIx "\n",
2997c1c69bcSCédric Le Goater                       __func__, addr);
3007c1c69bcSCédric Le Goater         return 0;
3017c1c69bcSCédric Le Goater     }
3027c1c69bcSCédric Le Goater 
3037c1c69bcSCédric Le Goater     if (!aspeed_smc_is_implemented(s, addr)) {
3047c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
3057c1c69bcSCédric Le Goater                 __func__, addr);
3067c1c69bcSCédric Le Goater         return 0;
3077c1c69bcSCédric Le Goater     }
3087c1c69bcSCédric Le Goater 
3097c1c69bcSCédric Le Goater     return s->regs[addr];
3107c1c69bcSCédric Le Goater }
3117c1c69bcSCédric Le Goater 
3127c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
3137c1c69bcSCédric Le Goater                              unsigned int size)
3147c1c69bcSCédric Le Goater {
3157c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
3167c1c69bcSCédric Le Goater     uint32_t value = data;
3177c1c69bcSCédric Le Goater 
3187c1c69bcSCédric Le Goater     addr >>= 2;
3197c1c69bcSCédric Le Goater 
3207c1c69bcSCédric Le Goater     if (addr >= ARRAY_SIZE(s->regs)) {
3217c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
3227c1c69bcSCédric Le Goater                       "%s: Out-of-bounds write at 0x%" HWADDR_PRIx "\n",
3237c1c69bcSCédric Le Goater                       __func__, addr);
3247c1c69bcSCédric Le Goater         return;
3257c1c69bcSCédric Le Goater     }
3267c1c69bcSCédric Le Goater 
3277c1c69bcSCédric Le Goater     if (!aspeed_smc_is_implemented(s, addr)) {
3287c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
3297c1c69bcSCédric Le Goater                       __func__, addr);
3307c1c69bcSCédric Le Goater         return;
3317c1c69bcSCédric Le Goater     }
3327c1c69bcSCédric Le Goater 
3337c1c69bcSCédric Le Goater     /*
3347c1c69bcSCédric Le Goater      * Not much to do apart from storing the value and set the cs
3357c1c69bcSCédric Le Goater      * lines if the register is a controlling one.
3367c1c69bcSCédric Le Goater      */
3377c1c69bcSCédric Le Goater     s->regs[addr] = value;
3387c1c69bcSCédric Le Goater     if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
3397c1c69bcSCédric Le Goater         aspeed_smc_update_cs(s);
3407c1c69bcSCédric Le Goater     }
3417c1c69bcSCédric Le Goater }
3427c1c69bcSCédric Le Goater 
3437c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
3447c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
3457c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
3467c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
3477c1c69bcSCédric Le Goater     .valid.unaligned = true,
3487c1c69bcSCédric Le Goater };
3497c1c69bcSCédric Le Goater 
3507c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
3517c1c69bcSCédric Le Goater {
3527c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
3537c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
3547c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
3557c1c69bcSCédric Le Goater     int i;
356*924ed163SCédric Le Goater     char name[32];
357*924ed163SCédric Le Goater     hwaddr offset = 0;
3587c1c69bcSCédric Le Goater 
3597c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
3607c1c69bcSCédric Le Goater 
3617c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
3627c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
3637c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
3647c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
3657c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
3667c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
3677c1c69bcSCédric Le Goater 
3687c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
3697c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
3707c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
3717c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
3727c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
3737c1c69bcSCédric Le Goater     }
3747c1c69bcSCédric Le Goater 
3757c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
3767c1c69bcSCédric Le Goater 
3777c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
3787c1c69bcSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
3797c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
3807c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
3817c1c69bcSCédric Le Goater 
3827c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
3837c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
3847c1c69bcSCédric Le Goater     }
3857c1c69bcSCédric Le Goater 
3867c1c69bcSCédric Le Goater     aspeed_smc_reset(dev);
3877c1c69bcSCédric Le Goater 
3887c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
3897c1c69bcSCédric Le Goater                           s->ctrl->name, ASPEED_SMC_R_MAX * 4);
3907c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
391*924ed163SCédric Le Goater 
392*924ed163SCédric Le Goater     /*
393*924ed163SCédric Le Goater      * Memory region where flash modules are remapped
394*924ed163SCédric Le Goater      */
395*924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
396*924ed163SCédric Le Goater 
397*924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
398*924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
399*924ed163SCédric Le Goater                           s->ctrl->mapping_window_size);
400*924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
401*924ed163SCédric Le Goater 
402*924ed163SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->num_cs);
403*924ed163SCédric Le Goater 
404*924ed163SCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
405*924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
406*924ed163SCédric Le Goater 
407*924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
408*924ed163SCédric Le Goater 
409*924ed163SCédric Le Goater         fl->id = i;
410*924ed163SCédric Le Goater         fl->controller = s;
411*924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
412*924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
413*924ed163SCédric Le Goater                               fl, name, fl->size);
414*924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
415*924ed163SCédric Le Goater         offset += fl->size;
416*924ed163SCédric Le Goater     }
4177c1c69bcSCédric Le Goater }
4187c1c69bcSCédric Le Goater 
4197c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
4207c1c69bcSCédric Le Goater     .name = "aspeed.smc",
4217c1c69bcSCédric Le Goater     .version_id = 1,
4227c1c69bcSCédric Le Goater     .minimum_version_id = 1,
4237c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
4247c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
4257c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
4267c1c69bcSCédric Le Goater     }
4277c1c69bcSCédric Le Goater };
4287c1c69bcSCédric Le Goater 
4297c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
4307c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
4317c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
4327c1c69bcSCédric Le Goater };
4337c1c69bcSCédric Le Goater 
4347c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
4357c1c69bcSCédric Le Goater {
4367c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
4377c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
4387c1c69bcSCédric Le Goater 
4397c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
4407c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
4417c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
4427c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
4437c1c69bcSCédric Le Goater     mc->ctrl = data;
4447c1c69bcSCédric Le Goater }
4457c1c69bcSCédric Le Goater 
4467c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
4477c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
4487c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
4497c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
4507c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
4517c1c69bcSCédric Le Goater     .abstract       = true,
4527c1c69bcSCédric Le Goater };
4537c1c69bcSCédric Le Goater 
4547c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
4557c1c69bcSCédric Le Goater {
4567c1c69bcSCédric Le Goater     int i;
4577c1c69bcSCédric Le Goater 
4587c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
4597c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
4607c1c69bcSCédric Le Goater         TypeInfo ti = {
4617c1c69bcSCédric Le Goater             .name       = controllers[i].name,
4627c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
4637c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
4647c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
4657c1c69bcSCédric Le Goater         };
4667c1c69bcSCédric Le Goater         type_register(&ti);
4677c1c69bcSCédric Le Goater     }
4687c1c69bcSCédric Le Goater }
4697c1c69bcSCédric Le Goater 
4707c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
471