17c1c69bcSCédric Le Goater /* 27c1c69bcSCédric Le Goater * ASPEED AST2400 SMC Controller (SPI Flash Only) 37c1c69bcSCédric Le Goater * 47c1c69bcSCédric Le Goater * Copyright (C) 2016 IBM Corp. 57c1c69bcSCédric Le Goater * 67c1c69bcSCédric Le Goater * Permission is hereby granted, free of charge, to any person obtaining a copy 77c1c69bcSCédric Le Goater * of this software and associated documentation files (the "Software"), to deal 87c1c69bcSCédric Le Goater * in the Software without restriction, including without limitation the rights 97c1c69bcSCédric Le Goater * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 107c1c69bcSCédric Le Goater * copies of the Software, and to permit persons to whom the Software is 117c1c69bcSCédric Le Goater * furnished to do so, subject to the following conditions: 127c1c69bcSCédric Le Goater * 137c1c69bcSCédric Le Goater * The above copyright notice and this permission notice shall be included in 147c1c69bcSCédric Le Goater * all copies or substantial portions of the Software. 157c1c69bcSCédric Le Goater * 167c1c69bcSCédric Le Goater * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 177c1c69bcSCédric Le Goater * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 187c1c69bcSCédric Le Goater * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 197c1c69bcSCédric Le Goater * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 207c1c69bcSCédric Le Goater * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 217c1c69bcSCédric Le Goater * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 227c1c69bcSCédric Le Goater * THE SOFTWARE. 237c1c69bcSCédric Le Goater */ 247c1c69bcSCédric Le Goater 257c1c69bcSCédric Le Goater #include "qemu/osdep.h" 267c1c69bcSCédric Le Goater #include "hw/sysbus.h" 27d6454270SMarkus Armbruster #include "migration/vmstate.h" 287c1c69bcSCédric Le Goater #include "qemu/log.h" 290b8fa32fSMarkus Armbruster #include "qemu/module.h" 30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h" 31c4e1f0b4SCédric Le Goater #include "qapi/error.h" 32c4e1f0b4SCédric Le Goater #include "exec/address-spaces.h" 33bcaa8dddSCédric Le Goater #include "qemu/units.h" 347c1c69bcSCédric Le Goater 3564552b6bSMarkus Armbruster #include "hw/irq.h" 36a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 377c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h" 387c1c69bcSCédric Le Goater 397c1c69bcSCédric Le Goater /* CE Type Setting Register */ 407c1c69bcSCédric Le Goater #define R_CONF (0x00 / 4) 417c1c69bcSCédric Le Goater #define CONF_LEGACY_DISABLE (1 << 31) 427c1c69bcSCédric Le Goater #define CONF_ENABLE_W4 20 437c1c69bcSCédric Le Goater #define CONF_ENABLE_W3 19 447c1c69bcSCédric Le Goater #define CONF_ENABLE_W2 18 457c1c69bcSCédric Le Goater #define CONF_ENABLE_W1 17 467c1c69bcSCédric Le Goater #define CONF_ENABLE_W0 16 470707b34dSCédric Le Goater #define CONF_FLASH_TYPE4 8 480707b34dSCédric Le Goater #define CONF_FLASH_TYPE3 6 490707b34dSCédric Le Goater #define CONF_FLASH_TYPE2 4 500707b34dSCédric Le Goater #define CONF_FLASH_TYPE1 2 510707b34dSCédric Le Goater #define CONF_FLASH_TYPE0 0 520707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NOR 0x0 530707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NAND 0x1 54bcaa8dddSCédric Le Goater #define CONF_FLASH_TYPE_SPI 0x2 /* AST2600 is SPI only */ 557c1c69bcSCédric Le Goater 567c1c69bcSCédric Le Goater /* CE Control Register */ 577c1c69bcSCédric Le Goater #define R_CE_CTRL (0x04 / 4) 587c1c69bcSCédric Le Goater #define CTRL_EXTENDED4 4 /* 32 bit addressing for SPI */ 597c1c69bcSCédric Le Goater #define CTRL_EXTENDED3 3 /* 32 bit addressing for SPI */ 607c1c69bcSCédric Le Goater #define CTRL_EXTENDED2 2 /* 32 bit addressing for SPI */ 617c1c69bcSCédric Le Goater #define CTRL_EXTENDED1 1 /* 32 bit addressing for SPI */ 627c1c69bcSCédric Le Goater #define CTRL_EXTENDED0 0 /* 32 bit addressing for SPI */ 637c1c69bcSCédric Le Goater 647c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */ 657c1c69bcSCédric Le Goater #define R_INTR_CTRL (0x08 / 4) 667c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_STATUS (1 << 11) 677c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_STATUS (1 << 10) 687c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_STATUS (1 << 9) 697c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_EN (1 << 3) 707c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_EN (1 << 2) 717c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_EN (1 << 1) 727c1c69bcSCédric Le Goater 737c1c69bcSCédric Le Goater /* CEx Control Register */ 747c1c69bcSCédric Le Goater #define R_CTRL0 (0x10 / 4) 75bcaa8dddSCédric Le Goater #define CTRL_IO_QPI (1 << 31) 76bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_DATA (1 << 30) 770721309eSCédric Le Goater #define CTRL_IO_DUAL_DATA (1 << 29) 780721309eSCédric Le Goater #define CTRL_IO_DUAL_ADDR_DATA (1 << 28) /* Includes dummies */ 79bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_ADDR_DATA (1 << 28) /* Includes dummies */ 807c1c69bcSCédric Le Goater #define CTRL_CMD_SHIFT 16 817c1c69bcSCédric Le Goater #define CTRL_CMD_MASK 0xff 82ac2810deSCédric Le Goater #define CTRL_DUMMY_HIGH_SHIFT 14 83fcdf2c59SCédric Le Goater #define CTRL_AST2400_SPI_4BYTE (1 << 13) 840d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_SHIFT 8 850d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_MASK 0xf 860d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ(div) \ 870d72c717SCédric Le Goater (((div) & CE_CTRL_CLOCK_FREQ_MASK) << CE_CTRL_CLOCK_FREQ_SHIFT) 88ac2810deSCédric Le Goater #define CTRL_DUMMY_LOW_SHIFT 6 /* 2 bits [7:6] */ 897c1c69bcSCédric Le Goater #define CTRL_CE_STOP_ACTIVE (1 << 2) 907c1c69bcSCédric Le Goater #define CTRL_CMD_MODE_MASK 0x3 917c1c69bcSCédric Le Goater #define CTRL_READMODE 0x0 927c1c69bcSCédric Le Goater #define CTRL_FREADMODE 0x1 937c1c69bcSCédric Le Goater #define CTRL_WRITEMODE 0x2 947c1c69bcSCédric Le Goater #define CTRL_USERMODE 0x3 957c1c69bcSCédric Le Goater #define R_CTRL1 (0x14 / 4) 967c1c69bcSCédric Le Goater #define R_CTRL2 (0x18 / 4) 977c1c69bcSCédric Le Goater #define R_CTRL3 (0x1C / 4) 987c1c69bcSCédric Le Goater #define R_CTRL4 (0x20 / 4) 997c1c69bcSCédric Le Goater 1007c1c69bcSCédric Le Goater /* CEx Segment Address Register */ 1017c1c69bcSCédric Le Goater #define R_SEG_ADDR0 (0x30 / 4) 102a03cb1daSCédric Le Goater #define SEG_END_SHIFT 24 /* 8MB units */ 103a03cb1daSCédric Le Goater #define SEG_END_MASK 0xff 1047c1c69bcSCédric Le Goater #define SEG_START_SHIFT 16 /* address bit [A29-A23] */ 105a03cb1daSCédric Le Goater #define SEG_START_MASK 0xff 1067c1c69bcSCédric Le Goater #define R_SEG_ADDR1 (0x34 / 4) 1077c1c69bcSCédric Le Goater #define R_SEG_ADDR2 (0x38 / 4) 1087c1c69bcSCédric Le Goater #define R_SEG_ADDR3 (0x3C / 4) 1097c1c69bcSCédric Le Goater #define R_SEG_ADDR4 (0x40 / 4) 1107c1c69bcSCédric Le Goater 1117c1c69bcSCédric Le Goater /* Misc Control Register #1 */ 1127c1c69bcSCédric Le Goater #define R_MISC_CTRL1 (0x50 / 4) 1137c1c69bcSCédric Le Goater 1149149af2aSCédric Le Goater /* SPI dummy cycle data */ 1159149af2aSCédric Le Goater #define R_DUMMY_DATA (0x54 / 4) 1167c1c69bcSCédric Le Goater 1177c1c69bcSCédric Le Goater /* DMA Control/Status Register */ 1187c1c69bcSCédric Le Goater #define R_DMA_CTRL (0x80 / 4) 1197c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_MASK 0xf 1207c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_SHIFT 8 1217c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_MASK 0xf 1227c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_SHIFT 4 1230d72c717SCédric Le Goater #define DMA_CTRL_CALIB (1 << 3) 1247c1c69bcSCédric Le Goater #define DMA_CTRL_CKSUM (1 << 2) 125c4e1f0b4SCédric Le Goater #define DMA_CTRL_WRITE (1 << 1) 126c4e1f0b4SCédric Le Goater #define DMA_CTRL_ENABLE (1 << 0) 1277c1c69bcSCédric Le Goater 1287c1c69bcSCédric Le Goater /* DMA Flash Side Address */ 1297c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR (0x84 / 4) 1307c1c69bcSCédric Le Goater 1317c1c69bcSCédric Le Goater /* DMA DRAM Side Address */ 1327c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR (0x88 / 4) 1337c1c69bcSCédric Le Goater 1347c1c69bcSCédric Le Goater /* DMA Length Register */ 1357c1c69bcSCédric Le Goater #define R_DMA_LEN (0x8C / 4) 1367c1c69bcSCédric Le Goater 1377c1c69bcSCédric Le Goater /* Checksum Calculation Result */ 1387c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM (0x90 / 4) 1397c1c69bcSCédric Le Goater 1407c1c69bcSCédric Le Goater /* Misc Control Register #2 */ 1417c1c69bcSCédric Le Goater #define R_TIMINGS (0x94 / 4) 1427c1c69bcSCédric Le Goater 143bcaa8dddSCédric Le Goater /* SPI controller registers and bits (AST2400) */ 1447c1c69bcSCédric Le Goater #define R_SPI_CONF (0x00 / 4) 1457c1c69bcSCédric Le Goater #define SPI_CONF_ENABLE_W0 0 1467c1c69bcSCédric Le Goater #define R_SPI_CTRL0 (0x4 / 4) 1477c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL (0x10 / 4) 1487c1c69bcSCédric Le Goater #define R_SPI_TIMINGS (0x14 / 4) 1497c1c69bcSCédric Le Goater 150087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4) 151087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4) 152087b57c9SCédric Le Goater 153dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE 0x10000000 154dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE 0x20000000 155dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE 0x30000000 1566dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE 0x38000000 157dcb83444SCédric Le Goater 158c4e1f0b4SCédric Le Goater /* 159c4e1f0b4SCédric Le Goater * DMA DRAM addresses should be 4 bytes aligned and the valid address 160c4e1f0b4SCédric Le Goater * range is 0x40000000 - 0x5FFFFFFF (AST2400) 161c4e1f0b4SCédric Le Goater * 0x80000000 - 0xBFFFFFFF (AST2500) 162c4e1f0b4SCédric Le Goater * 163c4e1f0b4SCédric Le Goater * DMA flash addresses should be 4 bytes aligned and the valid address 164c4e1f0b4SCédric Le Goater * range is 0x20000000 - 0x2FFFFFFF. 165c4e1f0b4SCédric Le Goater * 166c4e1f0b4SCédric Le Goater * DMA length is from 4 bytes to 32MB 167c4e1f0b4SCédric Le Goater * 0: 4 bytes 168c4e1f0b4SCédric Le Goater * 0x7FFFFF: 32M bytes 169c4e1f0b4SCédric Le Goater */ 170c4e1f0b4SCédric Le Goater #define DMA_DRAM_ADDR(s, val) ((s)->sdram_base | \ 171c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_dram_mask)) 172c4e1f0b4SCédric Le Goater #define DMA_FLASH_ADDR(s, val) ((s)->ctrl->flash_window_base | \ 173c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_flash_mask)) 174c4e1f0b4SCédric Le Goater #define DMA_LENGTH(val) ((val) & 0x01FFFFFC) 175c4e1f0b4SCédric Le Goater 176fcdf2c59SCédric Le Goater /* Flash opcodes. */ 177fcdf2c59SCédric Le Goater #define SPI_OP_READ 0x03 /* Read data bytes (low frequency) */ 178fcdf2c59SCédric Le Goater 179f95c4bffSCédric Le Goater #define SNOOP_OFF 0xFF 180f95c4bffSCédric Le Goater #define SNOOP_START 0x0 181f95c4bffSCédric Le Goater 182924ed163SCédric Le Goater /* 183924ed163SCédric Le Goater * Default segments mapping addresses and size for each slave per 184924ed163SCédric Le Goater * controller. These can be changed when board is initialized with the 185a03cb1daSCédric Le Goater * Segment Address Registers. 186924ed163SCédric Le Goater */ 187924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = { 188924ed163SCédric Le Goater { 0x10000000, 32 * 1024 * 1024 }, 189924ed163SCédric Le Goater }; 190924ed163SCédric Le Goater 191924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = { 1926dc52326SCédric Le Goater { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */ 193924ed163SCédric Le Goater { 0x24000000, 32 * 1024 * 1024 }, 194924ed163SCédric Le Goater { 0x26000000, 32 * 1024 * 1024 }, 195924ed163SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 196924ed163SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 } 197924ed163SCédric Le Goater }; 198924ed163SCédric Le Goater 199924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = { 200924ed163SCédric Le Goater { 0x30000000, 64 * 1024 * 1024 }, 201924ed163SCédric Le Goater }; 202924ed163SCédric Le Goater 2036dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = { 2046dc52326SCédric Le Goater { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */ 2056dc52326SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 2066dc52326SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 }, 2076dc52326SCédric Le Goater }; 2086dc52326SCédric Le Goater 2096dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = { 2106dc52326SCédric Le Goater { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2116dc52326SCédric Le Goater { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2126dc52326SCédric Le Goater }; 2136dc52326SCédric Le Goater 2146dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = { 2156dc52326SCédric Le Goater { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2166dc52326SCédric Le Goater { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2176dc52326SCédric Le Goater }; 218d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 219d0e25040SCédric Le Goater const AspeedSegments *seg); 220d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, uint32_t reg, 221d0e25040SCédric Le Goater AspeedSegments *seg); 2226dc52326SCédric Le Goater 223bcaa8dddSCédric Le Goater /* 224bcaa8dddSCédric Le Goater * AST2600 definitions 225bcaa8dddSCédric Le Goater */ 226bcaa8dddSCédric Le Goater #define ASPEED26_SOC_FMC_FLASH_BASE 0x20000000 227bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI_FLASH_BASE 0x30000000 228bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI2_FLASH_BASE 0x50000000 229bcaa8dddSCédric Le Goater 230bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_fmc[] = { 231bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 232bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 233bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 234bcaa8dddSCédric Le Goater }; 235bcaa8dddSCédric Le Goater 236bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi1[] = { 237bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 238bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 239bcaa8dddSCédric Le Goater }; 240bcaa8dddSCédric Le Goater 241bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi2[] = { 242bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 243bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 244bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 245bcaa8dddSCédric Le Goater }; 246bcaa8dddSCédric Le Goater 247bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 248bcaa8dddSCédric Le Goater const AspeedSegments *seg); 249bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 250bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg); 251bcaa8dddSCédric Le Goater 2527c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = { 253d09dc5b7SCédric Le Goater { 254811a5b1dSCédric Le Goater .name = "aspeed.smc-ast2400", 255d09dc5b7SCédric Le Goater .r_conf = R_CONF, 256d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 257d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 258d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 259d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 260d09dc5b7SCédric Le Goater .max_slaves = 5, 261d09dc5b7SCédric Le Goater .segments = aspeed_segments_legacy, 262d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE, 263d09dc5b7SCédric Le Goater .flash_window_size = 0x6000000, 264d09dc5b7SCédric Le Goater .has_dma = false, 265087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SMC_MAX, 266d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 267d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 268d09dc5b7SCédric Le Goater }, { 269811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2400", 270d09dc5b7SCédric Le Goater .r_conf = R_CONF, 271d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 272d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 273d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 274d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 275d09dc5b7SCédric Le Goater .max_slaves = 5, 276d09dc5b7SCédric Le Goater .segments = aspeed_segments_fmc, 277d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 278d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 279d09dc5b7SCédric Le Goater .has_dma = true, 280c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 281c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x1FFFFFFC, 282087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 283d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 284d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 285d09dc5b7SCédric Le Goater }, { 286811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2400", 287d09dc5b7SCédric Le Goater .r_conf = R_SPI_CONF, 288d09dc5b7SCédric Le Goater .r_ce_ctrl = 0xff, 289d09dc5b7SCédric Le Goater .r_ctrl0 = R_SPI_CTRL0, 290d09dc5b7SCédric Le Goater .r_timings = R_SPI_TIMINGS, 291d09dc5b7SCédric Le Goater .conf_enable_w0 = SPI_CONF_ENABLE_W0, 292d09dc5b7SCédric Le Goater .max_slaves = 1, 293d09dc5b7SCédric Le Goater .segments = aspeed_segments_spi, 294d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 295d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 296d09dc5b7SCédric Le Goater .has_dma = false, 297087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SPI_MAX, 298d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 299d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 300d09dc5b7SCédric Le Goater }, { 301811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2500", 302d09dc5b7SCédric Le Goater .r_conf = R_CONF, 303d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 304d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 305d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 306d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 307d09dc5b7SCédric Le Goater .max_slaves = 3, 308d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_fmc, 309d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 310d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 311d09dc5b7SCédric Le Goater .has_dma = true, 312c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 313c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 314087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 315d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 316d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 317d09dc5b7SCédric Le Goater }, { 318811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2500", 319d09dc5b7SCédric Le Goater .r_conf = R_CONF, 320d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 321d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 322d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 323d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 324d09dc5b7SCédric Le Goater .max_slaves = 2, 325d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi1, 326d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 327d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 328d09dc5b7SCédric Le Goater .has_dma = false, 329087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 330d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 331d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 332d09dc5b7SCédric Le Goater }, { 333811a5b1dSCédric Le Goater .name = "aspeed.spi2-ast2500", 334d09dc5b7SCédric Le Goater .r_conf = R_CONF, 335d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 336d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 337d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 338d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 339d09dc5b7SCédric Le Goater .max_slaves = 2, 340d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi2, 341d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE, 342d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 343d09dc5b7SCédric Le Goater .has_dma = false, 344087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 345d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 346d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 347bcaa8dddSCédric Le Goater }, { 348bcaa8dddSCédric Le Goater .name = "aspeed.fmc-ast2600", 349bcaa8dddSCédric Le Goater .r_conf = R_CONF, 350bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 351bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 352bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 353bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 354bcaa8dddSCédric Le Goater .max_slaves = 3, 355bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_fmc, 356bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_FMC_FLASH_BASE, 357bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 358bcaa8dddSCédric Le Goater .has_dma = true, 359bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 360bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 361bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 362bcaa8dddSCédric Le Goater }, { 363bcaa8dddSCédric Le Goater .name = "aspeed.spi1-ast2600", 364bcaa8dddSCédric Le Goater .r_conf = R_CONF, 365bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 366bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 367bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 368bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 369bcaa8dddSCédric Le Goater .max_slaves = 2, 370bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi1, 371bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI_FLASH_BASE, 372bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 373bcaa8dddSCédric Le Goater .has_dma = false, 374bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 375bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 376bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 377bcaa8dddSCédric Le Goater }, { 378bcaa8dddSCédric Le Goater .name = "aspeed.spi2-ast2600", 379bcaa8dddSCédric Le Goater .r_conf = R_CONF, 380bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 381bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 382bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 383bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 384bcaa8dddSCédric Le Goater .max_slaves = 3, 385bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi2, 386bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI2_FLASH_BASE, 387bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 388bcaa8dddSCédric Le Goater .has_dma = false, 389bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 390bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 391bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 392d09dc5b7SCédric Le Goater }, 393924ed163SCédric Le Goater }; 394924ed163SCédric Le Goater 395a03cb1daSCédric Le Goater /* 396d0e25040SCédric Le Goater * The Segment Registers of the AST2400 and AST2500 have a 8MB 397d0e25040SCédric Le Goater * unit. The address range of a flash SPI slave is encoded with 398d0e25040SCédric Le Goater * absolute addresses which should be part of the overall controller 399d0e25040SCédric Le Goater * window. 400a03cb1daSCédric Le Goater */ 401d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 402d0e25040SCédric Le Goater const AspeedSegments *seg) 403a03cb1daSCédric Le Goater { 404a03cb1daSCédric Le Goater uint32_t reg = 0; 405a03cb1daSCédric Le Goater reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT; 406a03cb1daSCédric Le Goater reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT; 407a03cb1daSCédric Le Goater return reg; 408a03cb1daSCédric Le Goater } 409a03cb1daSCédric Le Goater 410d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, 411d0e25040SCédric Le Goater uint32_t reg, AspeedSegments *seg) 412a03cb1daSCédric Le Goater { 413a03cb1daSCédric Le Goater seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23; 414a03cb1daSCédric Le Goater seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr; 415a03cb1daSCédric Le Goater } 416a03cb1daSCédric Le Goater 417bcaa8dddSCédric Le Goater /* 418bcaa8dddSCédric Le Goater * The Segment Registers of the AST2600 have a 1MB unit. The address 419bcaa8dddSCédric Le Goater * range of a flash SPI slave is encoded with offsets in the overall 420bcaa8dddSCédric Le Goater * controller window. The previous SoC AST2400 and AST2500 used 421bcaa8dddSCédric Le Goater * absolute addresses. Only bits [27:20] are relevant and the end 422bcaa8dddSCédric Le Goater * address is an upper bound limit. 423bcaa8dddSCédric Le Goater */ 424bcaa8dddSCédric Le Goater #define AST2600_SEG_ADDR_MASK 0x0ff00000 425bcaa8dddSCédric Le Goater 426bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 427bcaa8dddSCédric Le Goater const AspeedSegments *seg) 428bcaa8dddSCédric Le Goater { 429bcaa8dddSCédric Le Goater uint32_t reg = 0; 430bcaa8dddSCédric Le Goater 431bcaa8dddSCédric Le Goater /* Disabled segments have a nil register */ 432bcaa8dddSCédric Le Goater if (!seg->size) { 433bcaa8dddSCédric Le Goater return 0; 434bcaa8dddSCédric Le Goater } 435bcaa8dddSCédric Le Goater 436bcaa8dddSCédric Le Goater reg |= (seg->addr & AST2600_SEG_ADDR_MASK) >> 16; /* start offset */ 437bcaa8dddSCédric Le Goater reg |= (seg->addr + seg->size - 1) & AST2600_SEG_ADDR_MASK; /* end offset */ 438bcaa8dddSCédric Le Goater return reg; 439bcaa8dddSCédric Le Goater } 440bcaa8dddSCédric Le Goater 441bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 442bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg) 443bcaa8dddSCédric Le Goater { 444bcaa8dddSCédric Le Goater uint32_t start_offset = (reg << 16) & AST2600_SEG_ADDR_MASK; 445bcaa8dddSCédric Le Goater uint32_t end_offset = reg & AST2600_SEG_ADDR_MASK; 446bcaa8dddSCédric Le Goater 447bcaa8dddSCédric Le Goater seg->addr = s->ctrl->flash_window_base + start_offset; 448bcaa8dddSCédric Le Goater seg->size = end_offset + MiB - start_offset; 449bcaa8dddSCédric Le Goater } 450bcaa8dddSCédric Le Goater 451a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s, 452a03cb1daSCédric Le Goater const AspeedSegments *new, 453a03cb1daSCédric Le Goater int cs) 454a03cb1daSCédric Le Goater { 455a03cb1daSCédric Le Goater AspeedSegments seg; 456a03cb1daSCédric Le Goater int i; 457a03cb1daSCédric Le Goater 458a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; i++) { 459a03cb1daSCédric Le Goater if (i == cs) { 460a03cb1daSCédric Le Goater continue; 461a03cb1daSCédric Le Goater } 462a03cb1daSCédric Le Goater 463d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + i], &seg); 464a03cb1daSCédric Le Goater 465a03cb1daSCédric Le Goater if (new->addr + new->size > seg.addr && 466a03cb1daSCédric Le Goater new->addr < seg.addr + seg.size) { 467a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%" 468a03cb1daSCédric Le Goater HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with " 469a03cb1daSCédric Le Goater "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 470a03cb1daSCédric Le Goater s->ctrl->name, cs, new->addr, new->addr + new->size, 471a03cb1daSCédric Le Goater i, seg.addr, seg.addr + seg.size); 472a03cb1daSCédric Le Goater return true; 473a03cb1daSCédric Le Goater } 474a03cb1daSCédric Le Goater } 475a03cb1daSCédric Le Goater return false; 476a03cb1daSCédric Le Goater } 477a03cb1daSCédric Le Goater 478*673b1f86SCédric Le Goater static void aspeed_smc_flash_set_segment_region(AspeedSMCState *s, int cs, 479*673b1f86SCédric Le Goater uint64_t regval) 480*673b1f86SCédric Le Goater { 481*673b1f86SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[cs]; 482*673b1f86SCédric Le Goater AspeedSegments seg; 483*673b1f86SCédric Le Goater 484*673b1f86SCédric Le Goater s->ctrl->reg_to_segment(s, regval, &seg); 485*673b1f86SCédric Le Goater 486*673b1f86SCédric Le Goater memory_region_transaction_begin(); 487*673b1f86SCédric Le Goater memory_region_set_size(&fl->mmio, seg.size); 488*673b1f86SCédric Le Goater memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base); 489*673b1f86SCédric Le Goater memory_region_set_enabled(&fl->mmio, true); 490*673b1f86SCédric Le Goater memory_region_transaction_commit(); 491*673b1f86SCédric Le Goater 492*673b1f86SCédric Le Goater s->regs[R_SEG_ADDR0 + cs] = regval; 493*673b1f86SCédric Le Goater } 494*673b1f86SCédric Le Goater 495a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs, 496a03cb1daSCédric Le Goater uint64_t new) 497a03cb1daSCédric Le Goater { 498a03cb1daSCédric Le Goater AspeedSegments seg; 499a03cb1daSCédric Le Goater 500d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, new, &seg); 501a03cb1daSCédric Le Goater 502a03cb1daSCédric Le Goater /* The start address of CS0 is read-only */ 503a03cb1daSCédric Le Goater if (cs == 0 && seg.addr != s->ctrl->flash_window_base) { 504a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 505a03cb1daSCédric Le Goater "%s: Tried to change CS0 start address to 0x%" 506a03cb1daSCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, seg.addr); 5070584d3c3SCédric Le Goater seg.addr = s->ctrl->flash_window_base; 508d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 509a03cb1daSCédric Le Goater } 510a03cb1daSCédric Le Goater 511a03cb1daSCédric Le Goater /* 512a03cb1daSCédric Le Goater * The end address of the AST2500 spi controllers is also 513a03cb1daSCédric Le Goater * read-only. 514a03cb1daSCédric Le Goater */ 515a03cb1daSCédric Le Goater if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 || 516a03cb1daSCédric Le Goater s->ctrl->segments == aspeed_segments_ast2500_spi2) && 517a03cb1daSCédric Le Goater cs == s->ctrl->max_slaves && 518a03cb1daSCédric Le Goater seg.addr + seg.size != s->ctrl->segments[cs].addr + 519a03cb1daSCédric Le Goater s->ctrl->segments[cs].size) { 520a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 521a03cb1daSCédric Le Goater "%s: Tried to change CS%d end address to 0x%" 5220584d3c3SCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size); 5230584d3c3SCédric Le Goater seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size - 5240584d3c3SCédric Le Goater seg.addr; 525d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 526a03cb1daSCédric Le Goater } 527a03cb1daSCédric Le Goater 528a03cb1daSCédric Le Goater /* Keep the segment in the overall flash window */ 529a03cb1daSCédric Le Goater if (seg.addr + seg.size <= s->ctrl->flash_window_base || 530a03cb1daSCédric Le Goater seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) { 531a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : " 532a03cb1daSCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 533a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 534a03cb1daSCédric Le Goater return; 535a03cb1daSCédric Le Goater } 536a03cb1daSCédric Le Goater 537a03cb1daSCédric Le Goater /* Check start address vs. alignment */ 5380584d3c3SCédric Le Goater if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) { 539a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not " 540a03cb1daSCédric Le Goater "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 541a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 542a03cb1daSCédric Le Goater } 543a03cb1daSCédric Le Goater 5440584d3c3SCédric Le Goater /* And segments should not overlap (in the specs) */ 5450584d3c3SCédric Le Goater aspeed_smc_flash_overlap(s, &seg, cs); 546a03cb1daSCédric Le Goater 547a03cb1daSCédric Le Goater /* All should be fine now to move the region */ 548*673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, cs, new); 549a03cb1daSCédric Le Goater } 550a03cb1daSCédric Le Goater 551924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr, 552924ed163SCédric Le Goater unsigned size) 553924ed163SCédric Le Goater { 554924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u" 555924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size); 556924ed163SCédric Le Goater return 0; 557924ed163SCédric Le Goater } 558924ed163SCédric Le Goater 559924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr, 560924ed163SCédric Le Goater uint64_t data, unsigned size) 561924ed163SCédric Le Goater { 562924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%" 563924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size, data); 564924ed163SCédric Le Goater } 565924ed163SCédric Le Goater 566924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = { 567924ed163SCédric Le Goater .read = aspeed_smc_flash_default_read, 568924ed163SCédric Le Goater .write = aspeed_smc_flash_default_write, 569924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 570924ed163SCédric Le Goater .valid = { 571924ed163SCédric Le Goater .min_access_size = 1, 572924ed163SCédric Le Goater .max_access_size = 4, 573924ed163SCédric Le Goater }, 574924ed163SCédric Le Goater }; 575924ed163SCédric Le Goater 576f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl) 577924ed163SCédric Le Goater { 578f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 579f248a9dbSCédric Le Goater 580f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK; 581924ed163SCédric Le Goater } 582924ed163SCédric Le Goater 583f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl) 584924ed163SCédric Le Goater { 585f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 586f248a9dbSCédric Le Goater 587f248a9dbSCédric Le Goater return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id)); 588924ed163SCédric Le Goater } 589924ed163SCédric Le Goater 590fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl) 591fcdf2c59SCédric Le Goater { 592fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 593fcdf2c59SCédric Le Goater int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK; 594fcdf2c59SCédric Le Goater 595bcaa8dddSCédric Le Goater /* 596bcaa8dddSCédric Le Goater * In read mode, the default SPI command is READ (0x3). In other 597bcaa8dddSCédric Le Goater * modes, the command should necessarily be defined 598bcaa8dddSCédric Le Goater * 599bcaa8dddSCédric Le Goater * TODO: add support for READ4 (0x13) on AST2600 600bcaa8dddSCédric Le Goater */ 601fcdf2c59SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) { 602fcdf2c59SCédric Le Goater cmd = SPI_OP_READ; 603fcdf2c59SCédric Le Goater } 604fcdf2c59SCédric Le Goater 605fcdf2c59SCédric Le Goater if (!cmd) { 606fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n", 607fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 608fcdf2c59SCédric Le Goater } 609fcdf2c59SCédric Le Goater 610fcdf2c59SCédric Le Goater return cmd; 611fcdf2c59SCédric Le Goater } 612fcdf2c59SCédric Le Goater 613fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl) 614fcdf2c59SCédric Le Goater { 615fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 616fcdf2c59SCédric Le Goater 617fcdf2c59SCédric Le Goater if (s->ctrl->segments == aspeed_segments_spi) { 618fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE; 619fcdf2c59SCédric Le Goater } else { 620fcdf2c59SCédric Le Goater return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id)); 621fcdf2c59SCédric Le Goater } 622fcdf2c59SCédric Le Goater } 623fcdf2c59SCédric Le Goater 624fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl) 625fcdf2c59SCédric Le Goater { 626fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 627fcdf2c59SCédric Le Goater 628fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE; 629fcdf2c59SCédric Le Goater } 630fcdf2c59SCédric Le Goater 631fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl) 632fcdf2c59SCédric Le Goater { 633fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 634fcdf2c59SCédric Le Goater 635fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE; 636fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 637fcdf2c59SCédric Le Goater } 638fcdf2c59SCédric Le Goater 639fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl) 640fcdf2c59SCédric Le Goater { 641fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 642fcdf2c59SCédric Le Goater 643fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE; 644fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 645fcdf2c59SCédric Le Goater } 646fcdf2c59SCédric Le Goater 647fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl, 648fcdf2c59SCédric Le Goater uint32_t addr) 649fcdf2c59SCédric Le Goater { 650fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 651fcdf2c59SCédric Le Goater AspeedSegments seg; 652fcdf2c59SCédric Le Goater 653d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + fl->id], &seg); 654b4cc583fSCédric Le Goater if ((addr % seg.size) != addr) { 655fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 656fcdf2c59SCédric Le Goater "%s: invalid address 0x%08x for CS%d segment : " 657fcdf2c59SCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 658fcdf2c59SCédric Le Goater s->ctrl->name, addr, fl->id, seg.addr, 659fcdf2c59SCédric Le Goater seg.addr + seg.size); 660b4cc583fSCédric Le Goater addr %= seg.size; 661fcdf2c59SCédric Le Goater } 662fcdf2c59SCédric Le Goater 663fcdf2c59SCédric Le Goater return addr; 664fcdf2c59SCédric Le Goater } 665fcdf2c59SCédric Le Goater 666ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl) 667ac2810deSCédric Le Goater { 668ac2810deSCédric Le Goater const AspeedSMCState *s = fl->controller; 669ac2810deSCédric Le Goater uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id]; 670ac2810deSCédric Le Goater uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1; 671ac2810deSCédric Le Goater uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3; 6720721309eSCédric Le Goater uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8; 673ac2810deSCédric Le Goater 6740721309eSCédric Le Goater if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) { 6750721309eSCédric Le Goater dummies /= 2; 6760721309eSCédric Le Goater } 6770721309eSCédric Le Goater 6780721309eSCédric Le Goater return dummies; 679ac2810deSCédric Le Goater } 680ac2810deSCédric Le Goater 68196c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr) 682fcdf2c59SCédric Le Goater { 683fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 684fcdf2c59SCédric Le Goater uint8_t cmd = aspeed_smc_flash_cmd(fl); 68596c4be95SCédric Le Goater int i; 686fcdf2c59SCédric Le Goater 687fcdf2c59SCédric Le Goater /* Flash access can not exceed CS segment */ 688fcdf2c59SCédric Le Goater addr = aspeed_smc_check_segment_addr(fl, addr); 689fcdf2c59SCédric Le Goater 690fcdf2c59SCédric Le Goater ssi_transfer(s->spi, cmd); 691fcdf2c59SCédric Le Goater 692fcdf2c59SCédric Le Goater if (aspeed_smc_flash_is_4byte(fl)) { 693fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 24) & 0xff); 694fcdf2c59SCédric Le Goater } 695fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 16) & 0xff); 696fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 8) & 0xff); 697fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr & 0xff)); 69896c4be95SCédric Le Goater 69996c4be95SCédric Le Goater /* 70096c4be95SCédric Le Goater * Use fake transfers to model dummy bytes. The value should 70196c4be95SCédric Le Goater * be configured to some non-zero value in fast read mode and 70296c4be95SCédric Le Goater * zero in read mode. But, as the HW allows inconsistent 70396c4be95SCédric Le Goater * settings, let's check for fast read mode. 70496c4be95SCédric Le Goater */ 70596c4be95SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) { 70696c4be95SCédric Le Goater for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) { 7079149af2aSCédric Le Goater ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff); 70896c4be95SCédric Le Goater } 70996c4be95SCédric Le Goater } 710fcdf2c59SCédric Le Goater } 711fcdf2c59SCédric Le Goater 712924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size) 713924ed163SCédric Le Goater { 714924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 715fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 716924ed163SCédric Le Goater uint64_t ret = 0; 717924ed163SCédric Le Goater int i; 718924ed163SCédric Le Goater 719fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 720fcdf2c59SCédric Le Goater case CTRL_USERMODE: 721924ed163SCédric Le Goater for (i = 0; i < size; i++) { 722924ed163SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 723924ed163SCédric Le Goater } 724fcdf2c59SCédric Le Goater break; 725fcdf2c59SCédric Le Goater case CTRL_READMODE: 726fcdf2c59SCédric Le Goater case CTRL_FREADMODE: 727fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 72896c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 729ac2810deSCédric Le Goater 730fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 731fcdf2c59SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 732fcdf2c59SCédric Le Goater } 733fcdf2c59SCédric Le Goater 734fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 735fcdf2c59SCédric Le Goater break; 736fcdf2c59SCédric Le Goater default: 737fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 738fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 739924ed163SCédric Le Goater } 740924ed163SCédric Le Goater 741924ed163SCédric Le Goater return ret; 742924ed163SCédric Le Goater } 743924ed163SCédric Le Goater 744f95c4bffSCédric Le Goater /* 745f95c4bffSCédric Le Goater * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a 746f95c4bffSCédric Le Goater * common include header. 747f95c4bffSCédric Le Goater */ 748f95c4bffSCédric Le Goater typedef enum { 749f95c4bffSCédric Le Goater READ = 0x3, READ_4 = 0x13, 750f95c4bffSCédric Le Goater FAST_READ = 0xb, FAST_READ_4 = 0x0c, 751f95c4bffSCédric Le Goater DOR = 0x3b, DOR_4 = 0x3c, 752f95c4bffSCédric Le Goater QOR = 0x6b, QOR_4 = 0x6c, 753f95c4bffSCédric Le Goater DIOR = 0xbb, DIOR_4 = 0xbc, 754f95c4bffSCédric Le Goater QIOR = 0xeb, QIOR_4 = 0xec, 755f95c4bffSCédric Le Goater 756f95c4bffSCédric Le Goater PP = 0x2, PP_4 = 0x12, 757f95c4bffSCédric Le Goater DPP = 0xa2, 758f95c4bffSCédric Le Goater QPP = 0x32, QPP_4 = 0x34, 759f95c4bffSCédric Le Goater } FlashCMD; 760f95c4bffSCédric Le Goater 761f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command) 762f95c4bffSCédric Le Goater { 763f95c4bffSCédric Le Goater switch (command) { /* check for dummies */ 764f95c4bffSCédric Le Goater case READ: /* no dummy bytes/cycles */ 765f95c4bffSCédric Le Goater case PP: 766f95c4bffSCédric Le Goater case DPP: 767f95c4bffSCédric Le Goater case QPP: 768f95c4bffSCédric Le Goater case READ_4: 769f95c4bffSCédric Le Goater case PP_4: 770f95c4bffSCédric Le Goater case QPP_4: 771f95c4bffSCédric Le Goater return 0; 772f95c4bffSCédric Le Goater case FAST_READ: 773f95c4bffSCédric Le Goater case DOR: 774f95c4bffSCédric Le Goater case QOR: 775f95c4bffSCédric Le Goater case DOR_4: 776f95c4bffSCédric Le Goater case QOR_4: 777f95c4bffSCédric Le Goater return 1; 778f95c4bffSCédric Le Goater case DIOR: 779f95c4bffSCédric Le Goater case FAST_READ_4: 780f95c4bffSCédric Le Goater case DIOR_4: 781f95c4bffSCédric Le Goater return 2; 782f95c4bffSCédric Le Goater case QIOR: 783f95c4bffSCédric Le Goater case QIOR_4: 784f95c4bffSCédric Le Goater return 4; 785f95c4bffSCédric Le Goater default: 786f95c4bffSCédric Le Goater return -1; 787f95c4bffSCédric Le Goater } 788f95c4bffSCédric Le Goater } 789f95c4bffSCédric Le Goater 790f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl, uint64_t data, 791f95c4bffSCédric Le Goater unsigned size) 792f95c4bffSCédric Le Goater { 793f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 794f95c4bffSCédric Le Goater uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3; 795f95c4bffSCédric Le Goater 796f95c4bffSCédric Le Goater if (s->snoop_index == SNOOP_OFF) { 797f95c4bffSCédric Le Goater return false; /* Do nothing */ 798f95c4bffSCédric Le Goater 799f95c4bffSCédric Le Goater } else if (s->snoop_index == SNOOP_START) { 800f95c4bffSCédric Le Goater uint8_t cmd = data & 0xff; 801f95c4bffSCédric Le Goater int ndummies = aspeed_smc_num_dummies(cmd); 802f95c4bffSCédric Le Goater 803f95c4bffSCédric Le Goater /* 804f95c4bffSCédric Le Goater * No dummy cycles are expected with the current command. Turn 805f95c4bffSCédric Le Goater * off snooping and let the transfer proceed normally. 806f95c4bffSCédric Le Goater */ 807f95c4bffSCédric Le Goater if (ndummies <= 0) { 808f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 809f95c4bffSCédric Le Goater return false; 810f95c4bffSCédric Le Goater } 811f95c4bffSCédric Le Goater 812f95c4bffSCédric Le Goater s->snoop_dummies = ndummies * 8; 813f95c4bffSCédric Le Goater 814f95c4bffSCédric Le Goater } else if (s->snoop_index >= addr_width + 1) { 815f95c4bffSCédric Le Goater 816f95c4bffSCédric Le Goater /* The SPI transfer has reached the dummy cycles sequence */ 817f95c4bffSCédric Le Goater for (; s->snoop_dummies; s->snoop_dummies--) { 818f95c4bffSCédric Le Goater ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff); 819f95c4bffSCédric Le Goater } 820f95c4bffSCédric Le Goater 821f95c4bffSCédric Le Goater /* If no more dummy cycles are expected, turn off snooping */ 822f95c4bffSCédric Le Goater if (!s->snoop_dummies) { 823f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 824f95c4bffSCédric Le Goater } else { 825f95c4bffSCédric Le Goater s->snoop_index += size; 826f95c4bffSCédric Le Goater } 827f95c4bffSCédric Le Goater 828f95c4bffSCédric Le Goater /* 829f95c4bffSCédric Le Goater * Dummy cycles have been faked already. Ignore the current 830f95c4bffSCédric Le Goater * SPI transfer 831f95c4bffSCédric Le Goater */ 832f95c4bffSCédric Le Goater return true; 833f95c4bffSCédric Le Goater } 834f95c4bffSCédric Le Goater 835f95c4bffSCédric Le Goater s->snoop_index += size; 836f95c4bffSCédric Le Goater return false; 837f95c4bffSCédric Le Goater } 838f95c4bffSCédric Le Goater 839924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data, 840924ed163SCédric Le Goater unsigned size) 841924ed163SCédric Le Goater { 842924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 843fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 844924ed163SCédric Le Goater int i; 845924ed163SCédric Le Goater 846f248a9dbSCédric Le Goater if (!aspeed_smc_is_writable(fl)) { 847924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%" 848924ed163SCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 849924ed163SCédric Le Goater return; 850924ed163SCédric Le Goater } 851924ed163SCédric Le Goater 852fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 853fcdf2c59SCédric Le Goater case CTRL_USERMODE: 854f95c4bffSCédric Le Goater if (aspeed_smc_do_snoop(fl, data, size)) { 855f95c4bffSCédric Le Goater break; 856f95c4bffSCédric Le Goater } 857f95c4bffSCédric Le Goater 858fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 859fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 860924ed163SCédric Le Goater } 861fcdf2c59SCédric Le Goater break; 862fcdf2c59SCédric Le Goater case CTRL_WRITEMODE: 863fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 86496c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 865924ed163SCédric Le Goater 866924ed163SCédric Le Goater for (i = 0; i < size; i++) { 867924ed163SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 868924ed163SCédric Le Goater } 869fcdf2c59SCédric Le Goater 870fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 871fcdf2c59SCédric Le Goater break; 872fcdf2c59SCédric Le Goater default: 873fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 874fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 875fcdf2c59SCédric Le Goater } 876924ed163SCédric Le Goater } 877924ed163SCédric Le Goater 878924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = { 879924ed163SCédric Le Goater .read = aspeed_smc_flash_read, 880924ed163SCédric Le Goater .write = aspeed_smc_flash_write, 881924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 882924ed163SCédric Le Goater .valid = { 883924ed163SCédric Le Goater .min_access_size = 1, 884924ed163SCédric Le Goater .max_access_size = 4, 885924ed163SCédric Le Goater }, 8867c1c69bcSCédric Le Goater }; 8877c1c69bcSCédric Le Goater 888f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl) 8897c1c69bcSCédric Le Goater { 890f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 891f95c4bffSCédric Le Goater 892f95c4bffSCédric Le Goater s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START; 8937c1c69bcSCédric Le Goater 894f248a9dbSCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 8957c1c69bcSCédric Le Goater } 8967c1c69bcSCédric Le Goater 8977c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d) 8987c1c69bcSCédric Le Goater { 8997c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(d); 9007c1c69bcSCédric Le Goater int i; 9017c1c69bcSCédric Le Goater 9027c1c69bcSCédric Le Goater memset(s->regs, 0, sizeof s->regs); 9037c1c69bcSCédric Le Goater 9047c1c69bcSCédric Le Goater /* Unselect all slaves */ 9057c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 9067c1c69bcSCédric Le Goater s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE; 9071d247bd0SCédric Le Goater qemu_set_irq(s->cs_lines[i], true); 9087c1c69bcSCédric Le Goater } 9097c1c69bcSCédric Le Goater 910*673b1f86SCédric Le Goater /* setup the default segment register values and regions for all */ 911a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 912*673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, i, 913*673b1f86SCédric Le Goater s->ctrl->segment_to_reg(s, &s->ctrl->segments[i])); 914a03cb1daSCédric Le Goater } 9150707b34dSCédric Le Goater 916bcaa8dddSCédric Le Goater /* HW strapping flash type for the AST2600 controllers */ 917bcaa8dddSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2600_fmc) { 918bcaa8dddSCédric Le Goater /* flash type is fixed to SPI for all */ 919bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 920bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 921bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE2); 922bcaa8dddSCédric Le Goater } 923bcaa8dddSCédric Le Goater 924a57baeb4SCédric Le Goater /* HW strapping flash type for FMC controllers */ 9250707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2500_fmc) { 9260707b34dSCédric Le Goater /* flash type is fixed to SPI for CE0 and CE1 */ 9270707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9280707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 9290707b34dSCédric Le Goater } 9300707b34dSCédric Le Goater 9310707b34dSCédric Le Goater /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the 9320707b34dSCédric Le Goater * configuration of the palmetto-bmc machine */ 9330707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_fmc) { 9340707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9350707b34dSCédric Le Goater } 936f95c4bffSCédric Le Goater 937f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 938f95c4bffSCédric Le Goater s->snoop_dummies = 0; 9397c1c69bcSCédric Le Goater } 9407c1c69bcSCédric Le Goater 9417c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size) 9427c1c69bcSCédric Le Goater { 9437c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 9447c1c69bcSCédric Le Goater 9457c1c69bcSCédric Le Goater addr >>= 2; 9467c1c69bcSCédric Le Goater 94797c2ed5dSCédric Le Goater if (addr == s->r_conf || 94897c2ed5dSCédric Le Goater addr == s->r_timings || 94997c2ed5dSCédric Le Goater addr == s->r_ce_ctrl || 9502e1f0502SCédric Le Goater addr == R_INTR_CTRL || 9519149af2aSCédric Le Goater addr == R_DUMMY_DATA || 952c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CTRL) || 953c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) || 954c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) || 955c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_LEN) || 956c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CHECKSUM) || 957a03cb1daSCédric Le Goater (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) || 958597d6bb3SCédric Le Goater (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) { 95997c2ed5dSCédric Le Goater return s->regs[addr]; 96097c2ed5dSCédric Le Goater } else { 9617c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 9627c1c69bcSCédric Le Goater __func__, addr); 963b617ca92SCédric Le Goater return -1; 9647c1c69bcSCédric Le Goater } 9657c1c69bcSCédric Le Goater } 9667c1c69bcSCédric Le Goater 9670d72c717SCédric Le Goater static uint8_t aspeed_smc_hclk_divisor(uint8_t hclk_mask) 9680d72c717SCédric Le Goater { 9690d72c717SCédric Le Goater /* HCLK/1 .. HCLK/16 */ 9700d72c717SCédric Le Goater const uint8_t hclk_divisors[] = { 9710d72c717SCédric Le Goater 15, 7, 14, 6, 13, 5, 12, 4, 11, 3, 10, 2, 9, 1, 8, 0 9720d72c717SCédric Le Goater }; 9730d72c717SCédric Le Goater int i; 9740d72c717SCédric Le Goater 9750d72c717SCédric Le Goater for (i = 0; i < ARRAY_SIZE(hclk_divisors); i++) { 9760d72c717SCédric Le Goater if (hclk_mask == hclk_divisors[i]) { 9770d72c717SCédric Le Goater return i + 1; 9780d72c717SCédric Le Goater } 9790d72c717SCédric Le Goater } 9800d72c717SCédric Le Goater 9810d72c717SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "invalid HCLK mask %x", hclk_mask); 9820d72c717SCédric Le Goater return 0; 9830d72c717SCédric Le Goater } 9840d72c717SCédric Le Goater 9850d72c717SCédric Le Goater /* 9860d72c717SCédric Le Goater * When doing calibration, the SPI clock rate in the CE0 Control 9870d72c717SCédric Le Goater * Register and the read delay cycles in the Read Timing Compensation 9880d72c717SCédric Le Goater * Register are set using bit[11:4] of the DMA Control Register. 9890d72c717SCédric Le Goater */ 9900d72c717SCédric Le Goater static void aspeed_smc_dma_calibration(AspeedSMCState *s) 9910d72c717SCédric Le Goater { 9920d72c717SCédric Le Goater uint8_t delay = 9930d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 9940d72c717SCédric Le Goater uint8_t hclk_mask = 9950d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 9960d72c717SCédric Le Goater uint8_t hclk_div = aspeed_smc_hclk_divisor(hclk_mask); 9970d72c717SCédric Le Goater uint32_t hclk_shift = (hclk_div - 1) << 2; 9980d72c717SCédric Le Goater uint8_t cs; 9990d72c717SCédric Le Goater 10000d72c717SCédric Le Goater /* 10010d72c717SCédric Le Goater * The Read Timing Compensation Register values apply to all CS on 10020d72c717SCédric Le Goater * the SPI bus and only HCLK/1 - HCLK/5 can have tunable delays 10030d72c717SCédric Le Goater */ 10040d72c717SCédric Le Goater if (hclk_div && hclk_div < 6) { 10050d72c717SCédric Le Goater s->regs[s->r_timings] &= ~(0xf << hclk_shift); 10060d72c717SCédric Le Goater s->regs[s->r_timings] |= delay << hclk_shift; 10070d72c717SCédric Le Goater } 10080d72c717SCédric Le Goater 10090d72c717SCédric Le Goater /* 10100d72c717SCédric Le Goater * TODO: compute the CS from the DMA address and the segment 10110d72c717SCédric Le Goater * registers. This is not really a problem for now because the 10120d72c717SCédric Le Goater * Timing Register values apply to all CS and software uses CS0 to 10130d72c717SCédric Le Goater * do calibration. 10140d72c717SCédric Le Goater */ 10150d72c717SCédric Le Goater cs = 0; 10160d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] &= 10170d72c717SCédric Le Goater ~(CE_CTRL_CLOCK_FREQ_MASK << CE_CTRL_CLOCK_FREQ_SHIFT); 10180d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] |= CE_CTRL_CLOCK_FREQ(hclk_div); 10190d72c717SCédric Le Goater } 10200d72c717SCédric Le Goater 1021c4e1f0b4SCédric Le Goater /* 10225258c2a6SCédric Le Goater * Emulate read errors in the DMA Checksum Register for high 10235258c2a6SCédric Le Goater * frequencies and optimistic settings of the Read Timing Compensation 10245258c2a6SCédric Le Goater * Register. This will help in tuning the SPI timing calibration 10255258c2a6SCédric Le Goater * algorithm. 10265258c2a6SCédric Le Goater */ 10275258c2a6SCédric Le Goater static bool aspeed_smc_inject_read_failure(AspeedSMCState *s) 10285258c2a6SCédric Le Goater { 10295258c2a6SCédric Le Goater uint8_t delay = 10305258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 10315258c2a6SCédric Le Goater uint8_t hclk_mask = 10325258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 10335258c2a6SCédric Le Goater 10345258c2a6SCédric Le Goater /* 10355258c2a6SCédric Le Goater * Typical values of a palmetto-bmc machine. 10365258c2a6SCédric Le Goater */ 10375258c2a6SCédric Le Goater switch (aspeed_smc_hclk_divisor(hclk_mask)) { 10385258c2a6SCédric Le Goater case 4 ... 16: 10395258c2a6SCédric Le Goater return false; 10405258c2a6SCédric Le Goater case 3: /* at least one HCLK cycle delay */ 10415258c2a6SCédric Le Goater return (delay & 0x7) < 1; 10425258c2a6SCédric Le Goater case 2: /* at least two HCLK cycle delay */ 10435258c2a6SCédric Le Goater return (delay & 0x7) < 2; 10445258c2a6SCédric Le Goater case 1: /* (> 100MHz) is above the max freq of the controller */ 10455258c2a6SCédric Le Goater return true; 10465258c2a6SCédric Le Goater default: 10475258c2a6SCédric Le Goater g_assert_not_reached(); 10485258c2a6SCédric Le Goater } 10495258c2a6SCédric Le Goater } 10505258c2a6SCédric Le Goater 10515258c2a6SCédric Le Goater /* 1052c4e1f0b4SCédric Le Goater * Accumulate the result of the reads to provide a checksum that will 1053c4e1f0b4SCédric Le Goater * be used to validate the read timing settings. 1054c4e1f0b4SCédric Le Goater */ 1055c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_checksum(AspeedSMCState *s) 1056c4e1f0b4SCédric Le Goater { 1057c4e1f0b4SCédric Le Goater MemTxResult result; 1058c4e1f0b4SCédric Le Goater uint32_t data; 1059c4e1f0b4SCédric Le Goater 1060c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1061c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 1062c4e1f0b4SCédric Le Goater "%s: invalid direction for DMA checksum\n", __func__); 1063c4e1f0b4SCédric Le Goater return; 1064c4e1f0b4SCédric Le Goater } 1065c4e1f0b4SCédric Le Goater 10660d72c717SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CALIB) { 10670d72c717SCédric Le Goater aspeed_smc_dma_calibration(s); 10680d72c717SCédric Le Goater } 10690d72c717SCédric Le Goater 1070c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1071c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1072c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1073c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1074c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1075c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1076c4e1f0b4SCédric Le Goater return; 1077c4e1f0b4SCédric Le Goater } 1078c4e1f0b4SCédric Le Goater 1079c4e1f0b4SCédric Le Goater /* 1080c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1081c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1082c4e1f0b4SCédric Le Goater */ 1083c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] += data; 1084c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1085c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1086c4e1f0b4SCédric Le Goater } 10875258c2a6SCédric Le Goater 10885258c2a6SCédric Le Goater if (s->inject_failure && aspeed_smc_inject_read_failure(s)) { 10895258c2a6SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0xbadc0de; 10905258c2a6SCédric Le Goater } 10915258c2a6SCédric Le Goater 1092c4e1f0b4SCédric Le Goater } 1093c4e1f0b4SCédric Le Goater 1094c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_rw(AspeedSMCState *s) 1095c4e1f0b4SCédric Le Goater { 1096c4e1f0b4SCédric Le Goater MemTxResult result; 1097c4e1f0b4SCédric Le Goater uint32_t data; 1098c4e1f0b4SCédric Le Goater 1099c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1100c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1101c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1102c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1103c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1104c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM read failed @%08x\n", 1105c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1106c4e1f0b4SCédric Le Goater return; 1107c4e1f0b4SCédric Le Goater } 1108c4e1f0b4SCédric Le Goater 1109c4e1f0b4SCédric Le Goater address_space_stl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1110c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1111c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1112c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash write failed @%08x\n", 1113c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1114c4e1f0b4SCédric Le Goater return; 1115c4e1f0b4SCédric Le Goater } 1116c4e1f0b4SCédric Le Goater } else { 1117c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1118c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1119c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1120c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1121c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1122c4e1f0b4SCédric Le Goater return; 1123c4e1f0b4SCédric Le Goater } 1124c4e1f0b4SCédric Le Goater 1125c4e1f0b4SCédric Le Goater address_space_stl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1126c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1127c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1128c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM write failed @%08x\n", 1129c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1130c4e1f0b4SCédric Le Goater return; 1131c4e1f0b4SCédric Le Goater } 1132c4e1f0b4SCédric Le Goater } 1133c4e1f0b4SCédric Le Goater 1134c4e1f0b4SCédric Le Goater /* 1135c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1136c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1137c4e1f0b4SCédric Le Goater */ 1138c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1139c4e1f0b4SCédric Le Goater s->regs[R_DMA_DRAM_ADDR] += 4; 1140c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1141ae275f71SChristian Svensson s->regs[R_DMA_CHECKSUM] += data; 1142c4e1f0b4SCédric Le Goater } 1143c4e1f0b4SCédric Le Goater } 1144c4e1f0b4SCédric Le Goater 1145c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_stop(AspeedSMCState *s) 1146c4e1f0b4SCédric Le Goater { 1147c4e1f0b4SCédric Le Goater /* 1148c4e1f0b4SCédric Le Goater * When the DMA is disabled, INTR_CTRL_DMA_STATUS=0 means the 1149c4e1f0b4SCédric Le Goater * engine is idle 1150c4e1f0b4SCédric Le Goater */ 1151c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] &= ~INTR_CTRL_DMA_STATUS; 1152c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0; 1153c4e1f0b4SCédric Le Goater 1154c4e1f0b4SCédric Le Goater /* 1155c4e1f0b4SCédric Le Goater * Lower the DMA irq in any case. The IRQ control register could 1156c4e1f0b4SCédric Le Goater * have been cleared before disabling the DMA. 1157c4e1f0b4SCédric Le Goater */ 1158c4e1f0b4SCédric Le Goater qemu_irq_lower(s->irq); 1159c4e1f0b4SCédric Le Goater } 1160c4e1f0b4SCédric Le Goater 1161c4e1f0b4SCédric Le Goater /* 1162c4e1f0b4SCédric Le Goater * When INTR_CTRL_DMA_STATUS=1, the DMA has completed and a new DMA 1163c4e1f0b4SCédric Le Goater * can start even if the result of the previous was not collected. 1164c4e1f0b4SCédric Le Goater */ 1165c4e1f0b4SCédric Le Goater static bool aspeed_smc_dma_in_progress(AspeedSMCState *s) 1166c4e1f0b4SCédric Le Goater { 1167c4e1f0b4SCédric Le Goater return s->regs[R_DMA_CTRL] & DMA_CTRL_ENABLE && 1168c4e1f0b4SCédric Le Goater !(s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_STATUS); 1169c4e1f0b4SCédric Le Goater } 1170c4e1f0b4SCédric Le Goater 1171c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_done(AspeedSMCState *s) 1172c4e1f0b4SCédric Le Goater { 1173c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] |= INTR_CTRL_DMA_STATUS; 1174c4e1f0b4SCédric Le Goater if (s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_EN) { 1175c4e1f0b4SCédric Le Goater qemu_irq_raise(s->irq); 1176c4e1f0b4SCédric Le Goater } 1177c4e1f0b4SCédric Le Goater } 1178c4e1f0b4SCédric Le Goater 1179c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_ctrl(AspeedSMCState *s, uint64_t dma_ctrl) 1180c4e1f0b4SCédric Le Goater { 1181c4e1f0b4SCédric Le Goater if (!(dma_ctrl & DMA_CTRL_ENABLE)) { 1182c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1183c4e1f0b4SCédric Le Goater 1184c4e1f0b4SCédric Le Goater aspeed_smc_dma_stop(s); 1185c4e1f0b4SCédric Le Goater return; 1186c4e1f0b4SCédric Le Goater } 1187c4e1f0b4SCédric Le Goater 1188c4e1f0b4SCédric Le Goater if (aspeed_smc_dma_in_progress(s)) { 1189c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DMA in progress\n", __func__); 1190c4e1f0b4SCédric Le Goater return; 1191c4e1f0b4SCédric Le Goater } 1192c4e1f0b4SCédric Le Goater 1193c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1194c4e1f0b4SCédric Le Goater 1195c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CKSUM) { 1196c4e1f0b4SCédric Le Goater aspeed_smc_dma_checksum(s); 1197c4e1f0b4SCédric Le Goater } else { 1198c4e1f0b4SCédric Le Goater aspeed_smc_dma_rw(s); 1199c4e1f0b4SCédric Le Goater } 1200c4e1f0b4SCédric Le Goater 1201c4e1f0b4SCédric Le Goater aspeed_smc_dma_done(s); 1202c4e1f0b4SCédric Le Goater } 1203c4e1f0b4SCédric Le Goater 12047c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data, 12057c1c69bcSCédric Le Goater unsigned int size) 12067c1c69bcSCédric Le Goater { 12077c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 12087c1c69bcSCédric Le Goater uint32_t value = data; 12097c1c69bcSCédric Le Goater 12107c1c69bcSCédric Le Goater addr >>= 2; 12117c1c69bcSCédric Le Goater 121297c2ed5dSCédric Le Goater if (addr == s->r_conf || 121397c2ed5dSCédric Le Goater addr == s->r_timings || 121497c2ed5dSCédric Le Goater addr == s->r_ce_ctrl) { 121597c2ed5dSCédric Le Goater s->regs[addr] = value; 121697c2ed5dSCédric Le Goater } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) { 1217f248a9dbSCédric Le Goater int cs = addr - s->r_ctrl0; 121897c2ed5dSCédric Le Goater s->regs[addr] = value; 1219f248a9dbSCédric Le Goater aspeed_smc_flash_update_cs(&s->flashes[cs]); 1220a03cb1daSCédric Le Goater } else if (addr >= R_SEG_ADDR0 && 1221a03cb1daSCédric Le Goater addr < R_SEG_ADDR0 + s->ctrl->max_slaves) { 1222a03cb1daSCédric Le Goater int cs = addr - R_SEG_ADDR0; 1223a03cb1daSCédric Le Goater 1224a03cb1daSCédric Le Goater if (value != s->regs[R_SEG_ADDR0 + cs]) { 1225a03cb1daSCédric Le Goater aspeed_smc_flash_set_segment(s, cs, value); 1226a03cb1daSCédric Le Goater } 12279149af2aSCédric Le Goater } else if (addr == R_DUMMY_DATA) { 12289149af2aSCédric Le Goater s->regs[addr] = value & 0xff; 1229c4e1f0b4SCédric Le Goater } else if (addr == R_INTR_CTRL) { 1230c4e1f0b4SCédric Le Goater s->regs[addr] = value; 1231c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_CTRL) { 1232c4e1f0b4SCédric Le Goater aspeed_smc_dma_ctrl(s, value); 1233c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) { 1234c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_DRAM_ADDR(s, value); 1235c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) { 1236c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_FLASH_ADDR(s, value); 1237c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_LEN) { 1238c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_LENGTH(value); 123997c2ed5dSCédric Le Goater } else { 12407c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 12417c1c69bcSCédric Le Goater __func__, addr); 12427c1c69bcSCédric Le Goater return; 12437c1c69bcSCédric Le Goater } 12447c1c69bcSCédric Le Goater } 12457c1c69bcSCédric Le Goater 12467c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = { 12477c1c69bcSCédric Le Goater .read = aspeed_smc_read, 12487c1c69bcSCédric Le Goater .write = aspeed_smc_write, 12497c1c69bcSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 12507c1c69bcSCédric Le Goater .valid.unaligned = true, 12517c1c69bcSCédric Le Goater }; 12527c1c69bcSCédric Le Goater 1253c4e1f0b4SCédric Le Goater 1254c4e1f0b4SCédric Le Goater /* 1255c4e1f0b4SCédric Le Goater * Initialize the custom address spaces for DMAs 1256c4e1f0b4SCédric Le Goater */ 1257c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_setup(AspeedSMCState *s, Error **errp) 1258c4e1f0b4SCédric Le Goater { 1259c4e1f0b4SCédric Le Goater char *name; 1260c4e1f0b4SCédric Le Goater 1261c4e1f0b4SCédric Le Goater if (!s->dram_mr) { 1262c4e1f0b4SCédric Le Goater error_setg(errp, TYPE_ASPEED_SMC ": 'dram' link not set"); 1263c4e1f0b4SCédric Le Goater return; 1264c4e1f0b4SCédric Le Goater } 1265c4e1f0b4SCédric Le Goater 1266c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-flash", s->ctrl->name); 1267c4e1f0b4SCédric Le Goater address_space_init(&s->flash_as, &s->mmio_flash, name); 1268c4e1f0b4SCédric Le Goater g_free(name); 1269c4e1f0b4SCédric Le Goater 1270c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-dram", s->ctrl->name); 1271c4e1f0b4SCédric Le Goater address_space_init(&s->dram_as, s->dram_mr, name); 1272c4e1f0b4SCédric Le Goater g_free(name); 1273c4e1f0b4SCédric Le Goater } 1274c4e1f0b4SCédric Le Goater 12757c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp) 12767c1c69bcSCédric Le Goater { 12777c1c69bcSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 12787c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(dev); 12797c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s); 12807c1c69bcSCédric Le Goater int i; 1281924ed163SCédric Le Goater char name[32]; 1282924ed163SCédric Le Goater hwaddr offset = 0; 12837c1c69bcSCédric Le Goater 12847c1c69bcSCédric Le Goater s->ctrl = mc->ctrl; 12857c1c69bcSCédric Le Goater 12867c1c69bcSCédric Le Goater /* keep a copy under AspeedSMCState to speed up accesses */ 12877c1c69bcSCédric Le Goater s->r_conf = s->ctrl->r_conf; 12887c1c69bcSCédric Le Goater s->r_ce_ctrl = s->ctrl->r_ce_ctrl; 12897c1c69bcSCédric Le Goater s->r_ctrl0 = s->ctrl->r_ctrl0; 12907c1c69bcSCédric Le Goater s->r_timings = s->ctrl->r_timings; 12917c1c69bcSCédric Le Goater s->conf_enable_w0 = s->ctrl->conf_enable_w0; 12927c1c69bcSCédric Le Goater 12937c1c69bcSCédric Le Goater /* Enforce some real HW limits */ 12947c1c69bcSCédric Le Goater if (s->num_cs > s->ctrl->max_slaves) { 12957c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n", 12967c1c69bcSCédric Le Goater __func__, s->ctrl->max_slaves); 12977c1c69bcSCédric Le Goater s->num_cs = s->ctrl->max_slaves; 12987c1c69bcSCédric Le Goater } 12997c1c69bcSCédric Le Goater 1300c4e1f0b4SCédric Le Goater /* DMA irq. Keep it first for the initialization in the SoC */ 1301c4e1f0b4SCédric Le Goater sysbus_init_irq(sbd, &s->irq); 1302c4e1f0b4SCédric Le Goater 13037c1c69bcSCédric Le Goater s->spi = ssi_create_bus(dev, "spi"); 13047c1c69bcSCédric Le Goater 13057c1c69bcSCédric Le Goater /* Setup cs_lines for slaves */ 13067c1c69bcSCédric Le Goater s->cs_lines = g_new0(qemu_irq, s->num_cs); 13077c1c69bcSCédric Le Goater ssi_auto_connect_slaves(dev, s->cs_lines, s->spi); 13087c1c69bcSCédric Le Goater 13097c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 13107c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->cs_lines[i]); 13117c1c69bcSCédric Le Goater } 13127c1c69bcSCédric Le Goater 13132da95fd8SCédric Le Goater /* The memory region for the controller registers */ 13147c1c69bcSCédric Le Goater memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s, 1315087b57c9SCédric Le Goater s->ctrl->name, s->ctrl->nregs * 4); 13167c1c69bcSCédric Le Goater sysbus_init_mmio(sbd, &s->mmio); 1317924ed163SCédric Le Goater 1318924ed163SCédric Le Goater /* 13192da95fd8SCédric Le Goater * The container memory region representing the address space 13202da95fd8SCédric Le Goater * window in which the flash modules are mapped. The size and 13212da95fd8SCédric Le Goater * address depends on the SoC model and controller type. 1322924ed163SCédric Le Goater */ 1323924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.flash", s->ctrl->name); 1324924ed163SCédric Le Goater 1325924ed163SCédric Le Goater memory_region_init_io(&s->mmio_flash, OBJECT(s), 1326924ed163SCédric Le Goater &aspeed_smc_flash_default_ops, s, name, 1327dcb83444SCédric Le Goater s->ctrl->flash_window_size); 1328924ed163SCédric Le Goater sysbus_init_mmio(sbd, &s->mmio_flash); 1329924ed163SCédric Le Goater 13302da95fd8SCédric Le Goater s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves); 1331924ed163SCédric Le Goater 13322da95fd8SCédric Le Goater /* 13332da95fd8SCédric Le Goater * Let's create a sub memory region for each possible slave. All 13342da95fd8SCédric Le Goater * have a configurable memory segment in the overall flash mapping 13352da95fd8SCédric Le Goater * window of the controller but, there is not necessarily a flash 13362da95fd8SCédric Le Goater * module behind to handle the memory accesses. This depends on 13372da95fd8SCédric Le Goater * the board configuration. 13382da95fd8SCédric Le Goater */ 13392da95fd8SCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 1340924ed163SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[i]; 1341924ed163SCédric Le Goater 1342924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i); 1343924ed163SCédric Le Goater 1344924ed163SCédric Le Goater fl->id = i; 1345924ed163SCédric Le Goater fl->controller = s; 1346924ed163SCédric Le Goater fl->size = s->ctrl->segments[i].size; 1347924ed163SCédric Le Goater memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops, 1348924ed163SCédric Le Goater fl, name, fl->size); 1349924ed163SCédric Le Goater memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio); 1350924ed163SCédric Le Goater offset += fl->size; 1351924ed163SCédric Le Goater } 1352c4e1f0b4SCédric Le Goater 1353c4e1f0b4SCédric Le Goater /* DMA support */ 1354c4e1f0b4SCédric Le Goater if (s->ctrl->has_dma) { 1355c4e1f0b4SCédric Le Goater aspeed_smc_dma_setup(s, errp); 1356c4e1f0b4SCédric Le Goater } 13577c1c69bcSCédric Le Goater } 13587c1c69bcSCédric Le Goater 13597c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = { 13607c1c69bcSCédric Le Goater .name = "aspeed.smc", 1361f95c4bffSCédric Le Goater .version_id = 2, 1362f95c4bffSCédric Le Goater .minimum_version_id = 2, 13637c1c69bcSCédric Le Goater .fields = (VMStateField[]) { 13647c1c69bcSCédric Le Goater VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX), 1365f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_index, AspeedSMCState), 1366f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_dummies, AspeedSMCState), 13677c1c69bcSCédric Le Goater VMSTATE_END_OF_LIST() 13687c1c69bcSCédric Le Goater } 13697c1c69bcSCédric Le Goater }; 13707c1c69bcSCédric Le Goater 13717c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = { 13727c1c69bcSCédric Le Goater DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1), 13735258c2a6SCédric Le Goater DEFINE_PROP_BOOL("inject-failure", AspeedSMCState, inject_failure, false), 13746da4433fSCédric Le Goater DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0), 1375c4e1f0b4SCédric Le Goater DEFINE_PROP_LINK("dram", AspeedSMCState, dram_mr, 1376c4e1f0b4SCédric Le Goater TYPE_MEMORY_REGION, MemoryRegion *), 13777c1c69bcSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 13787c1c69bcSCédric Le Goater }; 13797c1c69bcSCédric Le Goater 13807c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data) 13817c1c69bcSCédric Le Goater { 13827c1c69bcSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 13837c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass); 13847c1c69bcSCédric Le Goater 13857c1c69bcSCédric Le Goater dc->realize = aspeed_smc_realize; 13867c1c69bcSCédric Le Goater dc->reset = aspeed_smc_reset; 13877c1c69bcSCédric Le Goater dc->props = aspeed_smc_properties; 13887c1c69bcSCédric Le Goater dc->vmsd = &vmstate_aspeed_smc; 13897c1c69bcSCédric Le Goater mc->ctrl = data; 13907c1c69bcSCédric Le Goater } 13917c1c69bcSCédric Le Goater 13927c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = { 13937c1c69bcSCédric Le Goater .name = TYPE_ASPEED_SMC, 13947c1c69bcSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 13957c1c69bcSCédric Le Goater .instance_size = sizeof(AspeedSMCState), 13967c1c69bcSCédric Le Goater .class_size = sizeof(AspeedSMCClass), 13977c1c69bcSCédric Le Goater .abstract = true, 13987c1c69bcSCédric Le Goater }; 13997c1c69bcSCédric Le Goater 14007c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void) 14017c1c69bcSCédric Le Goater { 14027c1c69bcSCédric Le Goater int i; 14037c1c69bcSCédric Le Goater 14047c1c69bcSCédric Le Goater type_register_static(&aspeed_smc_info); 14057c1c69bcSCédric Le Goater for (i = 0; i < ARRAY_SIZE(controllers); ++i) { 14067c1c69bcSCédric Le Goater TypeInfo ti = { 14077c1c69bcSCédric Le Goater .name = controllers[i].name, 14087c1c69bcSCédric Le Goater .parent = TYPE_ASPEED_SMC, 14097c1c69bcSCédric Le Goater .class_init = aspeed_smc_class_init, 14107c1c69bcSCédric Le Goater .class_data = (void *)&controllers[i], 14117c1c69bcSCédric Le Goater }; 14127c1c69bcSCédric Le Goater type_register(&ti); 14137c1c69bcSCédric Le Goater } 14147c1c69bcSCédric Le Goater } 14157c1c69bcSCédric Le Goater 14167c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types) 1417