xref: /qemu/hw/ssi/aspeed_smc.c (revision 64552b6be4758d3a774f7787b294543ccebd5358)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
290b8fa32fSMarkus Armbruster #include "qemu/module.h"
30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h"
317c1c69bcSCédric Le Goater 
32*64552b6bSMarkus Armbruster #include "hw/irq.h"
337c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
347c1c69bcSCédric Le Goater 
357c1c69bcSCédric Le Goater /* CE Type Setting Register */
367c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
377c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
387c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
397c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
407c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
417c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
427c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
430707b34dSCédric Le Goater #define   CONF_FLASH_TYPE4     8
440707b34dSCédric Le Goater #define   CONF_FLASH_TYPE3     6
450707b34dSCédric Le Goater #define   CONF_FLASH_TYPE2     4
460707b34dSCédric Le Goater #define   CONF_FLASH_TYPE1     2
470707b34dSCédric Le Goater #define   CONF_FLASH_TYPE0     0
480707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NOR   0x0
490707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NAND  0x1
500707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_SPI   0x2
517c1c69bcSCédric Le Goater 
527c1c69bcSCédric Le Goater /* CE Control Register */
537c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
547c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
557c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
567c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
577c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
587c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
597c1c69bcSCédric Le Goater 
607c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
617c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
627c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
637c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
647c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
657c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
667c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
677c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
687c1c69bcSCédric Le Goater 
697c1c69bcSCédric Le Goater /* CEx Control Register */
707c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
710721309eSCédric Le Goater #define   CTRL_IO_DUAL_DATA        (1 << 29)
720721309eSCédric Le Goater #define   CTRL_IO_DUAL_ADDR_DATA   (1 << 28) /* Includes dummies */
737c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
747c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
75ac2810deSCédric Le Goater #define   CTRL_DUMMY_HIGH_SHIFT    14
76fcdf2c59SCédric Le Goater #define   CTRL_AST2400_SPI_4BYTE   (1 << 13)
77ac2810deSCédric Le Goater #define   CTRL_DUMMY_LOW_SHIFT     6 /* 2 bits [7:6] */
787c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
797c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
807c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
817c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
827c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
837c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
847c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
857c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
867c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
877c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
887c1c69bcSCédric Le Goater 
897c1c69bcSCédric Le Goater /* CEx Segment Address Register */
907c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
91a03cb1daSCédric Le Goater #define   SEG_END_SHIFT        24   /* 8MB units */
92a03cb1daSCédric Le Goater #define   SEG_END_MASK         0xff
937c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
94a03cb1daSCédric Le Goater #define   SEG_START_MASK       0xff
957c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
967c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
977c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
987c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
997c1c69bcSCédric Le Goater 
1007c1c69bcSCédric Le Goater /* Misc Control Register #1 */
1017c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
1027c1c69bcSCédric Le Goater 
1039149af2aSCédric Le Goater /* SPI dummy cycle data */
1049149af2aSCédric Le Goater #define R_DUMMY_DATA      (0x54 / 4)
1057c1c69bcSCédric Le Goater 
1067c1c69bcSCédric Le Goater /* DMA Control/Status Register */
1077c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
1087c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1097c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1107c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1117c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1127c1c69bcSCédric Le Goater #define   DMA_CTRL_MODE         (1 << 3)
1137c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
1147c1c69bcSCédric Le Goater #define   DMA_CTRL_DIR          (1 << 1)
1157c1c69bcSCédric Le Goater #define   DMA_CTRL_EN           (1 << 0)
1167c1c69bcSCédric Le Goater 
1177c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1187c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1197c1c69bcSCédric Le Goater 
1207c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1217c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1227c1c69bcSCédric Le Goater 
1237c1c69bcSCédric Le Goater /* DMA Length Register */
1247c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1257c1c69bcSCédric Le Goater 
1267c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1277c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1287c1c69bcSCédric Le Goater 
1297c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1307c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1317c1c69bcSCédric Le Goater 
1327c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1337c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1347c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1357c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1367c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1377c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1387c1c69bcSCédric Le Goater 
139087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4)
140087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4)
141087b57c9SCédric Le Goater 
142dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE   0x10000000
143dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE   0x20000000
144dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE   0x30000000
1456dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE  0x38000000
146dcb83444SCédric Le Goater 
147fcdf2c59SCédric Le Goater /* Flash opcodes. */
148fcdf2c59SCédric Le Goater #define SPI_OP_READ       0x03    /* Read data bytes (low frequency) */
149fcdf2c59SCédric Le Goater 
150f95c4bffSCédric Le Goater #define SNOOP_OFF         0xFF
151f95c4bffSCédric Le Goater #define SNOOP_START       0x0
152f95c4bffSCédric Le Goater 
153924ed163SCédric Le Goater /*
154924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
155924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
156a03cb1daSCédric Le Goater  * Segment Address Registers.
157924ed163SCédric Le Goater  */
158924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
159924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
160924ed163SCédric Le Goater };
161924ed163SCédric Le Goater 
162924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
1636dc52326SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */
164924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
165924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
166924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
167924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
168924ed163SCédric Le Goater };
169924ed163SCédric Le Goater 
170924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
171924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
172924ed163SCédric Le Goater };
173924ed163SCédric Le Goater 
1746dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = {
1756dc52326SCédric Le Goater     { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */
1766dc52326SCédric Le Goater     { 0x28000000,  32 * 1024 * 1024 },
1776dc52326SCédric Le Goater     { 0x2A000000,  32 * 1024 * 1024 },
1786dc52326SCédric Le Goater };
1796dc52326SCédric Le Goater 
1806dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = {
1816dc52326SCédric Le Goater     { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */
1826dc52326SCédric Le Goater     { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */
1836dc52326SCédric Le Goater };
1846dc52326SCédric Le Goater 
1856dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = {
1866dc52326SCédric Le Goater     { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */
1876dc52326SCédric Le Goater     { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */
1886dc52326SCédric Le Goater };
1896dc52326SCédric Le Goater 
1907c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
191d09dc5b7SCédric Le Goater     {
192d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.smc",
193d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
194d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
195d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
196d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
197d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
198d09dc5b7SCédric Le Goater         .max_slaves        = 5,
199d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_legacy,
200d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE,
201d09dc5b7SCédric Le Goater         .flash_window_size = 0x6000000,
202d09dc5b7SCédric Le Goater         .has_dma           = false,
203087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SMC_MAX,
204d09dc5b7SCédric Le Goater     }, {
205d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.fmc",
206d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
207d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
208d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
209d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
210d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
211d09dc5b7SCédric Le Goater         .max_slaves        = 5,
212d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_fmc,
213d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
214d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
215d09dc5b7SCédric Le Goater         .has_dma           = true,
216087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
217d09dc5b7SCédric Le Goater     }, {
218d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.spi",
219d09dc5b7SCédric Le Goater         .r_conf            = R_SPI_CONF,
220d09dc5b7SCédric Le Goater         .r_ce_ctrl         = 0xff,
221d09dc5b7SCédric Le Goater         .r_ctrl0           = R_SPI_CTRL0,
222d09dc5b7SCédric Le Goater         .r_timings         = R_SPI_TIMINGS,
223d09dc5b7SCédric Le Goater         .conf_enable_w0    = SPI_CONF_ENABLE_W0,
224d09dc5b7SCédric Le Goater         .max_slaves        = 1,
225d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_spi,
226d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
227d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
228d09dc5b7SCédric Le Goater         .has_dma           = false,
229087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SPI_MAX,
230d09dc5b7SCédric Le Goater     }, {
231d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-fmc",
232d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
233d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
234d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
235d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
236d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
237d09dc5b7SCédric Le Goater         .max_slaves        = 3,
238d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_fmc,
239d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
240d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
241d09dc5b7SCédric Le Goater         .has_dma           = true,
242087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
243d09dc5b7SCédric Le Goater     }, {
244d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-spi1",
245d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
246d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
247d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
248d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
249d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
250d09dc5b7SCédric Le Goater         .max_slaves        = 2,
251d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi1,
252d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
253d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
254d09dc5b7SCédric Le Goater         .has_dma           = false,
255087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
256d09dc5b7SCédric Le Goater     }, {
257d09dc5b7SCédric Le Goater         .name              = "aspeed.smc.ast2500-spi2",
258d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
259d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
260d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
261d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
262d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
263d09dc5b7SCédric Le Goater         .max_slaves        = 2,
264d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi2,
265d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE,
266d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
267d09dc5b7SCédric Le Goater         .has_dma           = false,
268087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
269d09dc5b7SCédric Le Goater     },
270924ed163SCédric Le Goater };
271924ed163SCédric Le Goater 
272a03cb1daSCédric Le Goater /*
273a03cb1daSCédric Le Goater  * The Segment Register uses a 8MB unit to encode the start address
274a03cb1daSCédric Le Goater  * and the end address of the mapping window of a flash SPI slave :
275a03cb1daSCédric Le Goater  *
276a03cb1daSCédric Le Goater  *        | byte 1 | byte 2 | byte 3 | byte 4 |
277a03cb1daSCédric Le Goater  *        +--------+--------+--------+--------+
278a03cb1daSCédric Le Goater  *        |  end   |  start |   0    |   0    |
279a03cb1daSCédric Le Goater  *
280a03cb1daSCédric Le Goater  */
281a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg)
282a03cb1daSCédric Le Goater {
283a03cb1daSCédric Le Goater     uint32_t reg = 0;
284a03cb1daSCédric Le Goater     reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT;
285a03cb1daSCédric Le Goater     reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT;
286a03cb1daSCédric Le Goater     return reg;
287a03cb1daSCédric Le Goater }
288a03cb1daSCédric Le Goater 
289a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg)
290a03cb1daSCédric Le Goater {
291a03cb1daSCédric Le Goater     seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23;
292a03cb1daSCédric Le Goater     seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr;
293a03cb1daSCédric Le Goater }
294a03cb1daSCédric Le Goater 
295a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s,
296a03cb1daSCédric Le Goater                                      const AspeedSegments *new,
297a03cb1daSCédric Le Goater                                      int cs)
298a03cb1daSCédric Le Goater {
299a03cb1daSCédric Le Goater     AspeedSegments seg;
300a03cb1daSCédric Le Goater     int i;
301a03cb1daSCédric Le Goater 
302a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; i++) {
303a03cb1daSCédric Le Goater         if (i == cs) {
304a03cb1daSCédric Le Goater             continue;
305a03cb1daSCédric Le Goater         }
306a03cb1daSCédric Le Goater 
307a03cb1daSCédric Le Goater         aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg);
308a03cb1daSCédric Le Goater 
309a03cb1daSCédric Le Goater         if (new->addr + new->size > seg.addr &&
310a03cb1daSCédric Le Goater             new->addr < seg.addr + seg.size) {
311a03cb1daSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%"
312a03cb1daSCédric Le Goater                           HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with "
313a03cb1daSCédric Le Goater                           "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
314a03cb1daSCédric Le Goater                           s->ctrl->name, cs, new->addr, new->addr + new->size,
315a03cb1daSCédric Le Goater                           i, seg.addr, seg.addr + seg.size);
316a03cb1daSCédric Le Goater             return true;
317a03cb1daSCédric Le Goater         }
318a03cb1daSCédric Le Goater     }
319a03cb1daSCédric Le Goater     return false;
320a03cb1daSCédric Le Goater }
321a03cb1daSCédric Le Goater 
322a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs,
323a03cb1daSCédric Le Goater                                          uint64_t new)
324a03cb1daSCédric Le Goater {
325a03cb1daSCédric Le Goater     AspeedSMCFlash *fl = &s->flashes[cs];
326a03cb1daSCédric Le Goater     AspeedSegments seg;
327a03cb1daSCédric Le Goater 
328a03cb1daSCédric Le Goater     aspeed_smc_reg_to_segment(new, &seg);
329a03cb1daSCédric Le Goater 
330a03cb1daSCédric Le Goater     /* The start address of CS0 is read-only */
331a03cb1daSCédric Le Goater     if (cs == 0 && seg.addr != s->ctrl->flash_window_base) {
332a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
333a03cb1daSCédric Le Goater                       "%s: Tried to change CS0 start address to 0x%"
334a03cb1daSCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, seg.addr);
3350584d3c3SCédric Le Goater         seg.addr = s->ctrl->flash_window_base;
3360584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
337a03cb1daSCédric Le Goater     }
338a03cb1daSCédric Le Goater 
339a03cb1daSCédric Le Goater     /*
340a03cb1daSCédric Le Goater      * The end address of the AST2500 spi controllers is also
341a03cb1daSCédric Le Goater      * read-only.
342a03cb1daSCédric Le Goater      */
343a03cb1daSCédric Le Goater     if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 ||
344a03cb1daSCédric Le Goater          s->ctrl->segments == aspeed_segments_ast2500_spi2) &&
345a03cb1daSCédric Le Goater         cs == s->ctrl->max_slaves &&
346a03cb1daSCédric Le Goater         seg.addr + seg.size != s->ctrl->segments[cs].addr +
347a03cb1daSCédric Le Goater         s->ctrl->segments[cs].size) {
348a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
349a03cb1daSCédric Le Goater                       "%s: Tried to change CS%d end address to 0x%"
3500584d3c3SCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size);
3510584d3c3SCédric Le Goater         seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size -
3520584d3c3SCédric Le Goater             seg.addr;
3530584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
354a03cb1daSCédric Le Goater     }
355a03cb1daSCédric Le Goater 
356a03cb1daSCédric Le Goater     /* Keep the segment in the overall flash window */
357a03cb1daSCédric Le Goater     if (seg.addr + seg.size <= s->ctrl->flash_window_base ||
358a03cb1daSCédric Le Goater         seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) {
359a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : "
360a03cb1daSCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
361a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
362a03cb1daSCédric Le Goater         return;
363a03cb1daSCédric Le Goater     }
364a03cb1daSCédric Le Goater 
365a03cb1daSCédric Le Goater     /* Check start address vs. alignment */
3660584d3c3SCédric Le Goater     if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) {
367a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not "
368a03cb1daSCédric Le Goater                       "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
369a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
370a03cb1daSCédric Le Goater     }
371a03cb1daSCédric Le Goater 
3720584d3c3SCédric Le Goater     /* And segments should not overlap (in the specs) */
3730584d3c3SCédric Le Goater     aspeed_smc_flash_overlap(s, &seg, cs);
374a03cb1daSCédric Le Goater 
375a03cb1daSCédric Le Goater     /* All should be fine now to move the region */
376a03cb1daSCédric Le Goater     memory_region_transaction_begin();
377a03cb1daSCédric Le Goater     memory_region_set_size(&fl->mmio, seg.size);
378a03cb1daSCédric Le Goater     memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base);
379a03cb1daSCédric Le Goater     memory_region_set_enabled(&fl->mmio, true);
380a03cb1daSCédric Le Goater     memory_region_transaction_commit();
381a03cb1daSCédric Le Goater 
382a03cb1daSCédric Le Goater     s->regs[R_SEG_ADDR0 + cs] = new;
383a03cb1daSCédric Le Goater }
384a03cb1daSCédric Le Goater 
385924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
386924ed163SCédric Le Goater                                               unsigned size)
387924ed163SCédric Le Goater {
388924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
389924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
390924ed163SCédric Le Goater     return 0;
391924ed163SCédric Le Goater }
392924ed163SCédric Le Goater 
393924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
394924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
395924ed163SCédric Le Goater {
396924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
397924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size, data);
398924ed163SCédric Le Goater }
399924ed163SCédric Le Goater 
400924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
401924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
402924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
403924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
404924ed163SCédric Le Goater     .valid = {
405924ed163SCédric Le Goater         .min_access_size = 1,
406924ed163SCédric Le Goater         .max_access_size = 4,
407924ed163SCédric Le Goater     },
408924ed163SCédric Le Goater };
409924ed163SCédric Le Goater 
410f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl)
411924ed163SCédric Le Goater {
412f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
413f248a9dbSCédric Le Goater 
414f248a9dbSCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK;
415924ed163SCédric Le Goater }
416924ed163SCédric Le Goater 
417f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl)
418924ed163SCédric Le Goater {
419f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
420f248a9dbSCédric Le Goater 
421f248a9dbSCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id));
422924ed163SCédric Le Goater }
423924ed163SCédric Le Goater 
424fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl)
425fcdf2c59SCédric Le Goater {
426fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
427fcdf2c59SCédric Le Goater     int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK;
428fcdf2c59SCédric Le Goater 
429fcdf2c59SCédric Le Goater     /* In read mode, the default SPI command is READ (0x3). In other
430fcdf2c59SCédric Le Goater      * modes, the command should necessarily be defined */
431fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) {
432fcdf2c59SCédric Le Goater         cmd = SPI_OP_READ;
433fcdf2c59SCédric Le Goater     }
434fcdf2c59SCédric Le Goater 
435fcdf2c59SCédric Le Goater     if (!cmd) {
436fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n",
437fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
438fcdf2c59SCédric Le Goater     }
439fcdf2c59SCédric Le Goater 
440fcdf2c59SCédric Le Goater     return cmd;
441fcdf2c59SCédric Le Goater }
442fcdf2c59SCédric Le Goater 
443fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl)
444fcdf2c59SCédric Le Goater {
445fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
446fcdf2c59SCédric Le Goater 
447fcdf2c59SCédric Le Goater     if (s->ctrl->segments == aspeed_segments_spi) {
448fcdf2c59SCédric Le Goater         return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE;
449fcdf2c59SCédric Le Goater     } else {
450fcdf2c59SCédric Le Goater         return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id));
451fcdf2c59SCédric Le Goater     }
452fcdf2c59SCédric Le Goater }
453fcdf2c59SCédric Le Goater 
454fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl)
455fcdf2c59SCédric Le Goater {
456fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
457fcdf2c59SCédric Le Goater 
458fcdf2c59SCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE;
459fcdf2c59SCédric Le Goater }
460fcdf2c59SCédric Le Goater 
461fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl)
462fcdf2c59SCédric Le Goater {
463fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
464fcdf2c59SCédric Le Goater 
465fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE;
466fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
467fcdf2c59SCédric Le Goater }
468fcdf2c59SCédric Le Goater 
469fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl)
470fcdf2c59SCédric Le Goater {
471fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
472fcdf2c59SCédric Le Goater 
473fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE;
474fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
475fcdf2c59SCédric Le Goater }
476fcdf2c59SCédric Le Goater 
477fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl,
478fcdf2c59SCédric Le Goater                                               uint32_t addr)
479fcdf2c59SCédric Le Goater {
480fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
481fcdf2c59SCédric Le Goater     AspeedSegments seg;
482fcdf2c59SCédric Le Goater 
483fcdf2c59SCédric Le Goater     aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + fl->id], &seg);
484b4cc583fSCédric Le Goater     if ((addr % seg.size) != addr) {
485fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
486fcdf2c59SCédric Le Goater                       "%s: invalid address 0x%08x for CS%d segment : "
487fcdf2c59SCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
488fcdf2c59SCédric Le Goater                       s->ctrl->name, addr, fl->id, seg.addr,
489fcdf2c59SCédric Le Goater                       seg.addr + seg.size);
490b4cc583fSCédric Le Goater         addr %= seg.size;
491fcdf2c59SCédric Le Goater     }
492fcdf2c59SCédric Le Goater 
493fcdf2c59SCédric Le Goater     return addr;
494fcdf2c59SCédric Le Goater }
495fcdf2c59SCédric Le Goater 
496ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl)
497ac2810deSCédric Le Goater {
498ac2810deSCédric Le Goater     const AspeedSMCState *s = fl->controller;
499ac2810deSCédric Le Goater     uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id];
500ac2810deSCédric Le Goater     uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1;
501ac2810deSCédric Le Goater     uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3;
5020721309eSCédric Le Goater     uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8;
503ac2810deSCédric Le Goater 
5040721309eSCédric Le Goater     if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) {
5050721309eSCédric Le Goater         dummies /= 2;
5060721309eSCédric Le Goater     }
5070721309eSCédric Le Goater 
5080721309eSCédric Le Goater     return dummies;
509ac2810deSCédric Le Goater }
510ac2810deSCédric Le Goater 
51196c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr)
512fcdf2c59SCédric Le Goater {
513fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
514fcdf2c59SCédric Le Goater     uint8_t cmd = aspeed_smc_flash_cmd(fl);
51596c4be95SCédric Le Goater     int i;
516fcdf2c59SCédric Le Goater 
517fcdf2c59SCédric Le Goater     /* Flash access can not exceed CS segment */
518fcdf2c59SCédric Le Goater     addr = aspeed_smc_check_segment_addr(fl, addr);
519fcdf2c59SCédric Le Goater 
520fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, cmd);
521fcdf2c59SCédric Le Goater 
522fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_is_4byte(fl)) {
523fcdf2c59SCédric Le Goater         ssi_transfer(s->spi, (addr >> 24) & 0xff);
524fcdf2c59SCédric Le Goater     }
525fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 16) & 0xff);
526fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 8) & 0xff);
527fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr & 0xff));
52896c4be95SCédric Le Goater 
52996c4be95SCédric Le Goater     /*
53096c4be95SCédric Le Goater      * Use fake transfers to model dummy bytes. The value should
53196c4be95SCédric Le Goater      * be configured to some non-zero value in fast read mode and
53296c4be95SCédric Le Goater      * zero in read mode. But, as the HW allows inconsistent
53396c4be95SCédric Le Goater      * settings, let's check for fast read mode.
53496c4be95SCédric Le Goater      */
53596c4be95SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) {
53696c4be95SCédric Le Goater         for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) {
5379149af2aSCédric Le Goater             ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff);
53896c4be95SCédric Le Goater         }
53996c4be95SCédric Le Goater     }
540fcdf2c59SCédric Le Goater }
541fcdf2c59SCédric Le Goater 
542924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
543924ed163SCédric Le Goater {
544924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
545fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
546924ed163SCédric Le Goater     uint64_t ret = 0;
547924ed163SCédric Le Goater     int i;
548924ed163SCédric Le Goater 
549fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
550fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
551924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
552924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
553924ed163SCédric Le Goater         }
554fcdf2c59SCédric Le Goater         break;
555fcdf2c59SCédric Le Goater     case CTRL_READMODE:
556fcdf2c59SCédric Le Goater     case CTRL_FREADMODE:
557fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
55896c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
559ac2810deSCédric Le Goater 
560fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
561fcdf2c59SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
562fcdf2c59SCédric Le Goater         }
563fcdf2c59SCédric Le Goater 
564fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
565fcdf2c59SCédric Le Goater         break;
566fcdf2c59SCédric Le Goater     default:
567fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
568fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
569924ed163SCédric Le Goater     }
570924ed163SCédric Le Goater 
571924ed163SCédric Le Goater     return ret;
572924ed163SCédric Le Goater }
573924ed163SCédric Le Goater 
574f95c4bffSCédric Le Goater /*
575f95c4bffSCédric Le Goater  * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a
576f95c4bffSCédric Le Goater  * common include header.
577f95c4bffSCédric Le Goater  */
578f95c4bffSCédric Le Goater typedef enum {
579f95c4bffSCédric Le Goater     READ = 0x3,         READ_4 = 0x13,
580f95c4bffSCédric Le Goater     FAST_READ = 0xb,    FAST_READ_4 = 0x0c,
581f95c4bffSCédric Le Goater     DOR = 0x3b,         DOR_4 = 0x3c,
582f95c4bffSCédric Le Goater     QOR = 0x6b,         QOR_4 = 0x6c,
583f95c4bffSCédric Le Goater     DIOR = 0xbb,        DIOR_4 = 0xbc,
584f95c4bffSCédric Le Goater     QIOR = 0xeb,        QIOR_4 = 0xec,
585f95c4bffSCédric Le Goater 
586f95c4bffSCédric Le Goater     PP = 0x2,           PP_4 = 0x12,
587f95c4bffSCédric Le Goater     DPP = 0xa2,
588f95c4bffSCédric Le Goater     QPP = 0x32,         QPP_4 = 0x34,
589f95c4bffSCédric Le Goater } FlashCMD;
590f95c4bffSCédric Le Goater 
591f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command)
592f95c4bffSCédric Le Goater {
593f95c4bffSCédric Le Goater     switch (command) { /* check for dummies */
594f95c4bffSCédric Le Goater     case READ: /* no dummy bytes/cycles */
595f95c4bffSCédric Le Goater     case PP:
596f95c4bffSCédric Le Goater     case DPP:
597f95c4bffSCédric Le Goater     case QPP:
598f95c4bffSCédric Le Goater     case READ_4:
599f95c4bffSCédric Le Goater     case PP_4:
600f95c4bffSCédric Le Goater     case QPP_4:
601f95c4bffSCédric Le Goater         return 0;
602f95c4bffSCédric Le Goater     case FAST_READ:
603f95c4bffSCédric Le Goater     case DOR:
604f95c4bffSCédric Le Goater     case QOR:
605f95c4bffSCédric Le Goater     case DOR_4:
606f95c4bffSCédric Le Goater     case QOR_4:
607f95c4bffSCédric Le Goater         return 1;
608f95c4bffSCédric Le Goater     case DIOR:
609f95c4bffSCédric Le Goater     case FAST_READ_4:
610f95c4bffSCédric Le Goater     case DIOR_4:
611f95c4bffSCédric Le Goater         return 2;
612f95c4bffSCédric Le Goater     case QIOR:
613f95c4bffSCédric Le Goater     case QIOR_4:
614f95c4bffSCédric Le Goater         return 4;
615f95c4bffSCédric Le Goater     default:
616f95c4bffSCédric Le Goater         return -1;
617f95c4bffSCédric Le Goater     }
618f95c4bffSCédric Le Goater }
619f95c4bffSCédric Le Goater 
620f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl,  uint64_t data,
621f95c4bffSCédric Le Goater                                 unsigned size)
622f95c4bffSCédric Le Goater {
623f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
624f95c4bffSCédric Le Goater     uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3;
625f95c4bffSCédric Le Goater 
626f95c4bffSCédric Le Goater     if (s->snoop_index == SNOOP_OFF) {
627f95c4bffSCédric Le Goater         return false; /* Do nothing */
628f95c4bffSCédric Le Goater 
629f95c4bffSCédric Le Goater     } else if (s->snoop_index == SNOOP_START) {
630f95c4bffSCédric Le Goater         uint8_t cmd = data & 0xff;
631f95c4bffSCédric Le Goater         int ndummies = aspeed_smc_num_dummies(cmd);
632f95c4bffSCédric Le Goater 
633f95c4bffSCédric Le Goater         /*
634f95c4bffSCédric Le Goater          * No dummy cycles are expected with the current command. Turn
635f95c4bffSCédric Le Goater          * off snooping and let the transfer proceed normally.
636f95c4bffSCédric Le Goater          */
637f95c4bffSCédric Le Goater         if (ndummies <= 0) {
638f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
639f95c4bffSCédric Le Goater             return false;
640f95c4bffSCédric Le Goater         }
641f95c4bffSCédric Le Goater 
642f95c4bffSCédric Le Goater         s->snoop_dummies = ndummies * 8;
643f95c4bffSCédric Le Goater 
644f95c4bffSCédric Le Goater     } else if (s->snoop_index >= addr_width + 1) {
645f95c4bffSCédric Le Goater 
646f95c4bffSCédric Le Goater         /* The SPI transfer has reached the dummy cycles sequence */
647f95c4bffSCédric Le Goater         for (; s->snoop_dummies; s->snoop_dummies--) {
648f95c4bffSCédric Le Goater             ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff);
649f95c4bffSCédric Le Goater         }
650f95c4bffSCédric Le Goater 
651f95c4bffSCédric Le Goater         /* If no more dummy cycles are expected, turn off snooping */
652f95c4bffSCédric Le Goater         if (!s->snoop_dummies) {
653f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
654f95c4bffSCédric Le Goater         } else {
655f95c4bffSCédric Le Goater             s->snoop_index += size;
656f95c4bffSCédric Le Goater         }
657f95c4bffSCédric Le Goater 
658f95c4bffSCédric Le Goater         /*
659f95c4bffSCédric Le Goater          * Dummy cycles have been faked already. Ignore the current
660f95c4bffSCédric Le Goater          * SPI transfer
661f95c4bffSCédric Le Goater          */
662f95c4bffSCédric Le Goater         return true;
663f95c4bffSCédric Le Goater     }
664f95c4bffSCédric Le Goater 
665f95c4bffSCédric Le Goater     s->snoop_index += size;
666f95c4bffSCédric Le Goater     return false;
667f95c4bffSCédric Le Goater }
668f95c4bffSCédric Le Goater 
669924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
670924ed163SCédric Le Goater                                    unsigned size)
671924ed163SCédric Le Goater {
672924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
673fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
674924ed163SCédric Le Goater     int i;
675924ed163SCédric Le Goater 
676f248a9dbSCédric Le Goater     if (!aspeed_smc_is_writable(fl)) {
677924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
678924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
679924ed163SCédric Le Goater         return;
680924ed163SCédric Le Goater     }
681924ed163SCédric Le Goater 
682fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
683fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
684f95c4bffSCédric Le Goater         if (aspeed_smc_do_snoop(fl, data, size)) {
685f95c4bffSCédric Le Goater             break;
686f95c4bffSCédric Le Goater         }
687f95c4bffSCédric Le Goater 
688fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
689fcdf2c59SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
690924ed163SCédric Le Goater         }
691fcdf2c59SCédric Le Goater         break;
692fcdf2c59SCédric Le Goater     case CTRL_WRITEMODE:
693fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
69496c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
695924ed163SCédric Le Goater 
696924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
697924ed163SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
698924ed163SCédric Le Goater         }
699fcdf2c59SCédric Le Goater 
700fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
701fcdf2c59SCédric Le Goater         break;
702fcdf2c59SCédric Le Goater     default:
703fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
704fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
705fcdf2c59SCédric Le Goater     }
706924ed163SCédric Le Goater }
707924ed163SCédric Le Goater 
708924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
709924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
710924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
711924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
712924ed163SCédric Le Goater     .valid = {
713924ed163SCédric Le Goater         .min_access_size = 1,
714924ed163SCédric Le Goater         .max_access_size = 4,
715924ed163SCédric Le Goater     },
7167c1c69bcSCédric Le Goater };
7177c1c69bcSCédric Le Goater 
718f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl)
7197c1c69bcSCédric Le Goater {
720f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
721f95c4bffSCédric Le Goater 
722f95c4bffSCédric Le Goater     s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START;
7237c1c69bcSCédric Le Goater 
724f248a9dbSCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
7257c1c69bcSCédric Le Goater }
7267c1c69bcSCédric Le Goater 
7277c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
7287c1c69bcSCédric Le Goater {
7297c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
7307c1c69bcSCédric Le Goater     int i;
7317c1c69bcSCédric Le Goater 
7327c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
7337c1c69bcSCédric Le Goater 
7342e1f0502SCédric Le Goater     /* Pretend DMA is done (u-boot initialization) */
7352e1f0502SCédric Le Goater     s->regs[R_INTR_CTRL] = INTR_CTRL_DMA_STATUS;
7362e1f0502SCédric Le Goater 
7377c1c69bcSCédric Le Goater     /* Unselect all slaves */
7387c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
7397c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
7401d247bd0SCédric Le Goater         qemu_set_irq(s->cs_lines[i], true);
7417c1c69bcSCédric Le Goater     }
7427c1c69bcSCédric Le Goater 
743a03cb1daSCédric Le Goater     /* setup default segment register values for all */
744a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
745a03cb1daSCédric Le Goater         s->regs[R_SEG_ADDR0 + i] =
746a03cb1daSCédric Le Goater             aspeed_smc_segment_to_reg(&s->ctrl->segments[i]);
747a03cb1daSCédric Le Goater     }
7480707b34dSCédric Le Goater 
749a57baeb4SCédric Le Goater     /* HW strapping flash type for FMC controllers  */
7500707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_ast2500_fmc) {
7510707b34dSCédric Le Goater         /* flash type is fixed to SPI for CE0 and CE1 */
7520707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7530707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1);
7540707b34dSCédric Le Goater     }
7550707b34dSCédric Le Goater 
7560707b34dSCédric Le Goater     /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the
7570707b34dSCédric Le Goater      * configuration of the palmetto-bmc machine */
7580707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_fmc) {
7590707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7600707b34dSCédric Le Goater     }
761f95c4bffSCédric Le Goater 
762f95c4bffSCédric Le Goater     s->snoop_index = SNOOP_OFF;
763f95c4bffSCédric Le Goater     s->snoop_dummies = 0;
7647c1c69bcSCédric Le Goater }
7657c1c69bcSCédric Le Goater 
7667c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
7677c1c69bcSCédric Le Goater {
7687c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7697c1c69bcSCédric Le Goater 
7707c1c69bcSCédric Le Goater     addr >>= 2;
7717c1c69bcSCédric Le Goater 
77297c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
77397c2ed5dSCédric Le Goater         addr == s->r_timings ||
77497c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl ||
7752e1f0502SCédric Le Goater         addr == R_INTR_CTRL ||
7769149af2aSCédric Le Goater         addr == R_DUMMY_DATA ||
777a03cb1daSCédric Le Goater         (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) ||
778597d6bb3SCédric Le Goater         (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) {
77997c2ed5dSCédric Le Goater         return s->regs[addr];
78097c2ed5dSCédric Le Goater     } else {
7817c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
7827c1c69bcSCédric Le Goater                       __func__, addr);
783b617ca92SCédric Le Goater         return -1;
7847c1c69bcSCédric Le Goater     }
7857c1c69bcSCédric Le Goater }
7867c1c69bcSCédric Le Goater 
7877c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
7887c1c69bcSCédric Le Goater                              unsigned int size)
7897c1c69bcSCédric Le Goater {
7907c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7917c1c69bcSCédric Le Goater     uint32_t value = data;
7927c1c69bcSCédric Le Goater 
7937c1c69bcSCédric Le Goater     addr >>= 2;
7947c1c69bcSCédric Le Goater 
79597c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
79697c2ed5dSCédric Le Goater         addr == s->r_timings ||
79797c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl) {
79897c2ed5dSCédric Le Goater         s->regs[addr] = value;
79997c2ed5dSCédric Le Goater     } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
800f248a9dbSCédric Le Goater         int cs = addr - s->r_ctrl0;
80197c2ed5dSCédric Le Goater         s->regs[addr] = value;
802f248a9dbSCédric Le Goater         aspeed_smc_flash_update_cs(&s->flashes[cs]);
803a03cb1daSCédric Le Goater     } else if (addr >= R_SEG_ADDR0 &&
804a03cb1daSCédric Le Goater                addr < R_SEG_ADDR0 + s->ctrl->max_slaves) {
805a03cb1daSCédric Le Goater         int cs = addr - R_SEG_ADDR0;
806a03cb1daSCédric Le Goater 
807a03cb1daSCédric Le Goater         if (value != s->regs[R_SEG_ADDR0 + cs]) {
808a03cb1daSCédric Le Goater             aspeed_smc_flash_set_segment(s, cs, value);
809a03cb1daSCédric Le Goater         }
8109149af2aSCédric Le Goater     } else if (addr == R_DUMMY_DATA) {
8119149af2aSCédric Le Goater         s->regs[addr] = value & 0xff;
81297c2ed5dSCédric Le Goater     } else {
8137c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
8147c1c69bcSCédric Le Goater                       __func__, addr);
8157c1c69bcSCédric Le Goater         return;
8167c1c69bcSCédric Le Goater     }
8177c1c69bcSCédric Le Goater }
8187c1c69bcSCédric Le Goater 
8197c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
8207c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
8217c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
8227c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
8237c1c69bcSCédric Le Goater     .valid.unaligned = true,
8247c1c69bcSCédric Le Goater };
8257c1c69bcSCédric Le Goater 
8267c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
8277c1c69bcSCédric Le Goater {
8287c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
8297c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
8307c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
8317c1c69bcSCédric Le Goater     int i;
832924ed163SCédric Le Goater     char name[32];
833924ed163SCédric Le Goater     hwaddr offset = 0;
8347c1c69bcSCédric Le Goater 
8357c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
8367c1c69bcSCédric Le Goater 
8377c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
8387c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
8397c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
8407c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
8417c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
8427c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
8437c1c69bcSCédric Le Goater 
8447c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
8457c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
8467c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
8477c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
8487c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
8497c1c69bcSCédric Le Goater     }
8507c1c69bcSCédric Le Goater 
8517c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
8527c1c69bcSCédric Le Goater 
8537c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
8547c1c69bcSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
8557c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
8567c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
8577c1c69bcSCédric Le Goater 
8587c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
8597c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
8607c1c69bcSCédric Le Goater     }
8617c1c69bcSCédric Le Goater 
8622da95fd8SCédric Le Goater     /* The memory region for the controller registers */
8637c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
864087b57c9SCédric Le Goater                           s->ctrl->name, s->ctrl->nregs * 4);
8657c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
866924ed163SCédric Le Goater 
867924ed163SCédric Le Goater     /*
8682da95fd8SCédric Le Goater      * The container memory region representing the address space
8692da95fd8SCédric Le Goater      * window in which the flash modules are mapped. The size and
8702da95fd8SCédric Le Goater      * address depends on the SoC model and controller type.
871924ed163SCédric Le Goater      */
872924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
873924ed163SCédric Le Goater 
874924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
875924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
876dcb83444SCédric Le Goater                           s->ctrl->flash_window_size);
877924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
878924ed163SCédric Le Goater 
8792da95fd8SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves);
880924ed163SCédric Le Goater 
8812da95fd8SCédric Le Goater     /*
8822da95fd8SCédric Le Goater      * Let's create a sub memory region for each possible slave. All
8832da95fd8SCédric Le Goater      * have a configurable memory segment in the overall flash mapping
8842da95fd8SCédric Le Goater      * window of the controller but, there is not necessarily a flash
8852da95fd8SCédric Le Goater      * module behind to handle the memory accesses. This depends on
8862da95fd8SCédric Le Goater      * the board configuration.
8872da95fd8SCédric Le Goater      */
8882da95fd8SCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
889924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
890924ed163SCédric Le Goater 
891924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
892924ed163SCédric Le Goater 
893924ed163SCédric Le Goater         fl->id = i;
894924ed163SCédric Le Goater         fl->controller = s;
895924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
896924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
897924ed163SCédric Le Goater                               fl, name, fl->size);
898924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
899924ed163SCédric Le Goater         offset += fl->size;
900924ed163SCédric Le Goater     }
9017c1c69bcSCédric Le Goater }
9027c1c69bcSCédric Le Goater 
9037c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
9047c1c69bcSCédric Le Goater     .name = "aspeed.smc",
905f95c4bffSCédric Le Goater     .version_id = 2,
906f95c4bffSCédric Le Goater     .minimum_version_id = 2,
9077c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
9087c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
909f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_index, AspeedSMCState),
910f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_dummies, AspeedSMCState),
9117c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
9127c1c69bcSCédric Le Goater     }
9137c1c69bcSCédric Le Goater };
9147c1c69bcSCédric Le Goater 
9157c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
9167c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
9176da4433fSCédric Le Goater     DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0),
9187c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
9197c1c69bcSCédric Le Goater };
9207c1c69bcSCédric Le Goater 
9217c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
9227c1c69bcSCédric Le Goater {
9237c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
9247c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
9257c1c69bcSCédric Le Goater 
9267c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
9277c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
9287c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
9297c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
9307c1c69bcSCédric Le Goater     mc->ctrl = data;
9317c1c69bcSCédric Le Goater }
9327c1c69bcSCédric Le Goater 
9337c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
9347c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
9357c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
9367c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
9377c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
9387c1c69bcSCédric Le Goater     .abstract       = true,
9397c1c69bcSCédric Le Goater };
9407c1c69bcSCédric Le Goater 
9417c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
9427c1c69bcSCédric Le Goater {
9437c1c69bcSCédric Le Goater     int i;
9447c1c69bcSCédric Le Goater 
9457c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
9467c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
9477c1c69bcSCédric Le Goater         TypeInfo ti = {
9487c1c69bcSCédric Le Goater             .name       = controllers[i].name,
9497c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
9507c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
9517c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
9527c1c69bcSCédric Le Goater         };
9537c1c69bcSCédric Le Goater         type_register(&ti);
9547c1c69bcSCédric Le Goater     }
9557c1c69bcSCédric Le Goater }
9567c1c69bcSCédric Le Goater 
9577c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
958