17c1c69bcSCédric Le Goater /* 27c1c69bcSCédric Le Goater * ASPEED AST2400 SMC Controller (SPI Flash Only) 37c1c69bcSCédric Le Goater * 47c1c69bcSCédric Le Goater * Copyright (C) 2016 IBM Corp. 57c1c69bcSCédric Le Goater * 67c1c69bcSCédric Le Goater * Permission is hereby granted, free of charge, to any person obtaining a copy 77c1c69bcSCédric Le Goater * of this software and associated documentation files (the "Software"), to deal 87c1c69bcSCédric Le Goater * in the Software without restriction, including without limitation the rights 97c1c69bcSCédric Le Goater * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 107c1c69bcSCédric Le Goater * copies of the Software, and to permit persons to whom the Software is 117c1c69bcSCédric Le Goater * furnished to do so, subject to the following conditions: 127c1c69bcSCédric Le Goater * 137c1c69bcSCédric Le Goater * The above copyright notice and this permission notice shall be included in 147c1c69bcSCédric Le Goater * all copies or substantial portions of the Software. 157c1c69bcSCédric Le Goater * 167c1c69bcSCédric Le Goater * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 177c1c69bcSCédric Le Goater * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 187c1c69bcSCédric Le Goater * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 197c1c69bcSCédric Le Goater * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 207c1c69bcSCédric Le Goater * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 217c1c69bcSCédric Le Goater * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 227c1c69bcSCédric Le Goater * THE SOFTWARE. 237c1c69bcSCédric Le Goater */ 247c1c69bcSCédric Le Goater 257c1c69bcSCédric Le Goater #include "qemu/osdep.h" 267c1c69bcSCédric Le Goater #include "hw/sysbus.h" 277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h" 287c1c69bcSCédric Le Goater #include "qemu/log.h" 29d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h" 307c1c69bcSCédric Le Goater 317c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h" 327c1c69bcSCédric Le Goater 337c1c69bcSCédric Le Goater /* CE Type Setting Register */ 347c1c69bcSCédric Le Goater #define R_CONF (0x00 / 4) 357c1c69bcSCédric Le Goater #define CONF_LEGACY_DISABLE (1 << 31) 367c1c69bcSCédric Le Goater #define CONF_ENABLE_W4 20 377c1c69bcSCédric Le Goater #define CONF_ENABLE_W3 19 387c1c69bcSCédric Le Goater #define CONF_ENABLE_W2 18 397c1c69bcSCédric Le Goater #define CONF_ENABLE_W1 17 407c1c69bcSCédric Le Goater #define CONF_ENABLE_W0 16 410707b34dSCédric Le Goater #define CONF_FLASH_TYPE4 8 420707b34dSCédric Le Goater #define CONF_FLASH_TYPE3 6 430707b34dSCédric Le Goater #define CONF_FLASH_TYPE2 4 440707b34dSCédric Le Goater #define CONF_FLASH_TYPE1 2 450707b34dSCédric Le Goater #define CONF_FLASH_TYPE0 0 460707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NOR 0x0 470707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NAND 0x1 480707b34dSCédric Le Goater #define CONF_FLASH_TYPE_SPI 0x2 497c1c69bcSCédric Le Goater 507c1c69bcSCédric Le Goater /* CE Control Register */ 517c1c69bcSCédric Le Goater #define R_CE_CTRL (0x04 / 4) 527c1c69bcSCédric Le Goater #define CTRL_EXTENDED4 4 /* 32 bit addressing for SPI */ 537c1c69bcSCédric Le Goater #define CTRL_EXTENDED3 3 /* 32 bit addressing for SPI */ 547c1c69bcSCédric Le Goater #define CTRL_EXTENDED2 2 /* 32 bit addressing for SPI */ 557c1c69bcSCédric Le Goater #define CTRL_EXTENDED1 1 /* 32 bit addressing for SPI */ 567c1c69bcSCédric Le Goater #define CTRL_EXTENDED0 0 /* 32 bit addressing for SPI */ 577c1c69bcSCédric Le Goater 587c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */ 597c1c69bcSCédric Le Goater #define R_INTR_CTRL (0x08 / 4) 607c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_STATUS (1 << 11) 617c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_STATUS (1 << 10) 627c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_STATUS (1 << 9) 637c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_EN (1 << 3) 647c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_EN (1 << 2) 657c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_EN (1 << 1) 667c1c69bcSCédric Le Goater 677c1c69bcSCédric Le Goater /* CEx Control Register */ 687c1c69bcSCédric Le Goater #define R_CTRL0 (0x10 / 4) 690721309eSCédric Le Goater #define CTRL_IO_DUAL_DATA (1 << 29) 700721309eSCédric Le Goater #define CTRL_IO_DUAL_ADDR_DATA (1 << 28) /* Includes dummies */ 717c1c69bcSCédric Le Goater #define CTRL_CMD_SHIFT 16 727c1c69bcSCédric Le Goater #define CTRL_CMD_MASK 0xff 73ac2810deSCédric Le Goater #define CTRL_DUMMY_HIGH_SHIFT 14 74fcdf2c59SCédric Le Goater #define CTRL_AST2400_SPI_4BYTE (1 << 13) 75ac2810deSCédric Le Goater #define CTRL_DUMMY_LOW_SHIFT 6 /* 2 bits [7:6] */ 767c1c69bcSCédric Le Goater #define CTRL_CE_STOP_ACTIVE (1 << 2) 777c1c69bcSCédric Le Goater #define CTRL_CMD_MODE_MASK 0x3 787c1c69bcSCédric Le Goater #define CTRL_READMODE 0x0 797c1c69bcSCédric Le Goater #define CTRL_FREADMODE 0x1 807c1c69bcSCédric Le Goater #define CTRL_WRITEMODE 0x2 817c1c69bcSCédric Le Goater #define CTRL_USERMODE 0x3 827c1c69bcSCédric Le Goater #define R_CTRL1 (0x14 / 4) 837c1c69bcSCédric Le Goater #define R_CTRL2 (0x18 / 4) 847c1c69bcSCédric Le Goater #define R_CTRL3 (0x1C / 4) 857c1c69bcSCédric Le Goater #define R_CTRL4 (0x20 / 4) 867c1c69bcSCédric Le Goater 877c1c69bcSCédric Le Goater /* CEx Segment Address Register */ 887c1c69bcSCédric Le Goater #define R_SEG_ADDR0 (0x30 / 4) 89a03cb1daSCédric Le Goater #define SEG_END_SHIFT 24 /* 8MB units */ 90a03cb1daSCédric Le Goater #define SEG_END_MASK 0xff 917c1c69bcSCédric Le Goater #define SEG_START_SHIFT 16 /* address bit [A29-A23] */ 92a03cb1daSCédric Le Goater #define SEG_START_MASK 0xff 937c1c69bcSCédric Le Goater #define R_SEG_ADDR1 (0x34 / 4) 947c1c69bcSCédric Le Goater #define R_SEG_ADDR2 (0x38 / 4) 957c1c69bcSCédric Le Goater #define R_SEG_ADDR3 (0x3C / 4) 967c1c69bcSCédric Le Goater #define R_SEG_ADDR4 (0x40 / 4) 977c1c69bcSCédric Le Goater 987c1c69bcSCédric Le Goater /* Misc Control Register #1 */ 997c1c69bcSCédric Le Goater #define R_MISC_CTRL1 (0x50 / 4) 1007c1c69bcSCédric Le Goater 1017c1c69bcSCédric Le Goater /* Misc Control Register #2 */ 1027c1c69bcSCédric Le Goater #define R_MISC_CTRL2 (0x54 / 4) 1037c1c69bcSCédric Le Goater 1047c1c69bcSCédric Le Goater /* DMA Control/Status Register */ 1057c1c69bcSCédric Le Goater #define R_DMA_CTRL (0x80 / 4) 1067c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_MASK 0xf 1077c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_SHIFT 8 1087c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_MASK 0xf 1097c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_SHIFT 4 1107c1c69bcSCédric Le Goater #define DMA_CTRL_MODE (1 << 3) 1117c1c69bcSCédric Le Goater #define DMA_CTRL_CKSUM (1 << 2) 1127c1c69bcSCédric Le Goater #define DMA_CTRL_DIR (1 << 1) 1137c1c69bcSCédric Le Goater #define DMA_CTRL_EN (1 << 0) 1147c1c69bcSCédric Le Goater 1157c1c69bcSCédric Le Goater /* DMA Flash Side Address */ 1167c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR (0x84 / 4) 1177c1c69bcSCédric Le Goater 1187c1c69bcSCédric Le Goater /* DMA DRAM Side Address */ 1197c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR (0x88 / 4) 1207c1c69bcSCédric Le Goater 1217c1c69bcSCédric Le Goater /* DMA Length Register */ 1227c1c69bcSCédric Le Goater #define R_DMA_LEN (0x8C / 4) 1237c1c69bcSCédric Le Goater 1247c1c69bcSCédric Le Goater /* Checksum Calculation Result */ 1257c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM (0x90 / 4) 1267c1c69bcSCédric Le Goater 1277c1c69bcSCédric Le Goater /* Misc Control Register #2 */ 1287c1c69bcSCédric Le Goater #define R_TIMINGS (0x94 / 4) 1297c1c69bcSCédric Le Goater 1307c1c69bcSCédric Le Goater /* SPI controller registers and bits */ 1317c1c69bcSCédric Le Goater #define R_SPI_CONF (0x00 / 4) 1327c1c69bcSCédric Le Goater #define SPI_CONF_ENABLE_W0 0 1337c1c69bcSCédric Le Goater #define R_SPI_CTRL0 (0x4 / 4) 1347c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL (0x10 / 4) 1357c1c69bcSCédric Le Goater #define R_SPI_TIMINGS (0x14 / 4) 1367c1c69bcSCédric Le Goater 137087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4) 138087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4) 139087b57c9SCédric Le Goater 140dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE 0x10000000 141dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE 0x20000000 142dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE 0x30000000 1436dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE 0x38000000 144dcb83444SCédric Le Goater 145fcdf2c59SCédric Le Goater /* Flash opcodes. */ 146fcdf2c59SCédric Le Goater #define SPI_OP_READ 0x03 /* Read data bytes (low frequency) */ 147fcdf2c59SCédric Le Goater 148924ed163SCédric Le Goater /* 149924ed163SCédric Le Goater * Default segments mapping addresses and size for each slave per 150924ed163SCédric Le Goater * controller. These can be changed when board is initialized with the 151a03cb1daSCédric Le Goater * Segment Address Registers. 152924ed163SCédric Le Goater */ 153924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = { 154924ed163SCédric Le Goater { 0x10000000, 32 * 1024 * 1024 }, 155924ed163SCédric Le Goater }; 156924ed163SCédric Le Goater 157924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = { 1586dc52326SCédric Le Goater { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */ 159924ed163SCédric Le Goater { 0x24000000, 32 * 1024 * 1024 }, 160924ed163SCédric Le Goater { 0x26000000, 32 * 1024 * 1024 }, 161924ed163SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 162924ed163SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 } 163924ed163SCédric Le Goater }; 164924ed163SCédric Le Goater 165924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = { 166924ed163SCédric Le Goater { 0x30000000, 64 * 1024 * 1024 }, 167924ed163SCédric Le Goater }; 168924ed163SCédric Le Goater 1696dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = { 1706dc52326SCédric Le Goater { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */ 1716dc52326SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 1726dc52326SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 }, 1736dc52326SCédric Le Goater }; 1746dc52326SCédric Le Goater 1756dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = { 1766dc52326SCédric Le Goater { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */ 1776dc52326SCédric Le Goater { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */ 1786dc52326SCédric Le Goater }; 1796dc52326SCédric Le Goater 1806dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = { 1816dc52326SCédric Le Goater { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */ 1826dc52326SCédric Le Goater { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */ 1836dc52326SCédric Le Goater }; 1846dc52326SCédric Le Goater 1857c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = { 186d09dc5b7SCédric Le Goater { 187d09dc5b7SCédric Le Goater .name = "aspeed.smc.smc", 188d09dc5b7SCédric Le Goater .r_conf = R_CONF, 189d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 190d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 191d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 192d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 193d09dc5b7SCédric Le Goater .max_slaves = 5, 194d09dc5b7SCédric Le Goater .segments = aspeed_segments_legacy, 195d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE, 196d09dc5b7SCédric Le Goater .flash_window_size = 0x6000000, 197d09dc5b7SCédric Le Goater .has_dma = false, 198087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SMC_MAX, 199d09dc5b7SCédric Le Goater }, { 200d09dc5b7SCédric Le Goater .name = "aspeed.smc.fmc", 201d09dc5b7SCédric Le Goater .r_conf = R_CONF, 202d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 203d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 204d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 205d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 206d09dc5b7SCédric Le Goater .max_slaves = 5, 207d09dc5b7SCédric Le Goater .segments = aspeed_segments_fmc, 208d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 209d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 210d09dc5b7SCédric Le Goater .has_dma = true, 211087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 212d09dc5b7SCédric Le Goater }, { 213d09dc5b7SCédric Le Goater .name = "aspeed.smc.spi", 214d09dc5b7SCédric Le Goater .r_conf = R_SPI_CONF, 215d09dc5b7SCédric Le Goater .r_ce_ctrl = 0xff, 216d09dc5b7SCédric Le Goater .r_ctrl0 = R_SPI_CTRL0, 217d09dc5b7SCédric Le Goater .r_timings = R_SPI_TIMINGS, 218d09dc5b7SCédric Le Goater .conf_enable_w0 = SPI_CONF_ENABLE_W0, 219d09dc5b7SCédric Le Goater .max_slaves = 1, 220d09dc5b7SCédric Le Goater .segments = aspeed_segments_spi, 221d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 222d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 223d09dc5b7SCédric Le Goater .has_dma = false, 224087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SPI_MAX, 225d09dc5b7SCédric Le Goater }, { 226d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-fmc", 227d09dc5b7SCédric Le Goater .r_conf = R_CONF, 228d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 229d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 230d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 231d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 232d09dc5b7SCédric Le Goater .max_slaves = 3, 233d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_fmc, 234d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 235d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 236d09dc5b7SCédric Le Goater .has_dma = true, 237087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 238d09dc5b7SCédric Le Goater }, { 239d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-spi1", 240d09dc5b7SCédric Le Goater .r_conf = R_CONF, 241d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 242d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 243d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 244d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 245d09dc5b7SCédric Le Goater .max_slaves = 2, 246d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi1, 247d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 248d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 249d09dc5b7SCédric Le Goater .has_dma = false, 250087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 251d09dc5b7SCédric Le Goater }, { 252d09dc5b7SCédric Le Goater .name = "aspeed.smc.ast2500-spi2", 253d09dc5b7SCédric Le Goater .r_conf = R_CONF, 254d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 255d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 256d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 257d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 258d09dc5b7SCédric Le Goater .max_slaves = 2, 259d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi2, 260d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE, 261d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 262d09dc5b7SCédric Le Goater .has_dma = false, 263087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 264d09dc5b7SCédric Le Goater }, 265924ed163SCédric Le Goater }; 266924ed163SCédric Le Goater 267a03cb1daSCédric Le Goater /* 268a03cb1daSCédric Le Goater * The Segment Register uses a 8MB unit to encode the start address 269a03cb1daSCédric Le Goater * and the end address of the mapping window of a flash SPI slave : 270a03cb1daSCédric Le Goater * 271a03cb1daSCédric Le Goater * | byte 1 | byte 2 | byte 3 | byte 4 | 272a03cb1daSCédric Le Goater * +--------+--------+--------+--------+ 273a03cb1daSCédric Le Goater * | end | start | 0 | 0 | 274a03cb1daSCédric Le Goater * 275a03cb1daSCédric Le Goater */ 276a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg) 277a03cb1daSCédric Le Goater { 278a03cb1daSCédric Le Goater uint32_t reg = 0; 279a03cb1daSCédric Le Goater reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT; 280a03cb1daSCédric Le Goater reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT; 281a03cb1daSCédric Le Goater return reg; 282a03cb1daSCédric Le Goater } 283a03cb1daSCédric Le Goater 284a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg) 285a03cb1daSCédric Le Goater { 286a03cb1daSCédric Le Goater seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23; 287a03cb1daSCédric Le Goater seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr; 288a03cb1daSCédric Le Goater } 289a03cb1daSCédric Le Goater 290a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s, 291a03cb1daSCédric Le Goater const AspeedSegments *new, 292a03cb1daSCédric Le Goater int cs) 293a03cb1daSCédric Le Goater { 294a03cb1daSCédric Le Goater AspeedSegments seg; 295a03cb1daSCédric Le Goater int i; 296a03cb1daSCédric Le Goater 297a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; i++) { 298a03cb1daSCédric Le Goater if (i == cs) { 299a03cb1daSCédric Le Goater continue; 300a03cb1daSCédric Le Goater } 301a03cb1daSCédric Le Goater 302a03cb1daSCédric Le Goater aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg); 303a03cb1daSCédric Le Goater 304a03cb1daSCédric Le Goater if (new->addr + new->size > seg.addr && 305a03cb1daSCédric Le Goater new->addr < seg.addr + seg.size) { 306a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%" 307a03cb1daSCédric Le Goater HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with " 308a03cb1daSCédric Le Goater "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 309a03cb1daSCédric Le Goater s->ctrl->name, cs, new->addr, new->addr + new->size, 310a03cb1daSCédric Le Goater i, seg.addr, seg.addr + seg.size); 311a03cb1daSCédric Le Goater return true; 312a03cb1daSCédric Le Goater } 313a03cb1daSCédric Le Goater } 314a03cb1daSCédric Le Goater return false; 315a03cb1daSCédric Le Goater } 316a03cb1daSCédric Le Goater 317a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs, 318a03cb1daSCédric Le Goater uint64_t new) 319a03cb1daSCédric Le Goater { 320a03cb1daSCédric Le Goater AspeedSMCFlash *fl = &s->flashes[cs]; 321a03cb1daSCédric Le Goater AspeedSegments seg; 322a03cb1daSCédric Le Goater 323a03cb1daSCédric Le Goater aspeed_smc_reg_to_segment(new, &seg); 324a03cb1daSCédric Le Goater 325a03cb1daSCédric Le Goater /* The start address of CS0 is read-only */ 326a03cb1daSCédric Le Goater if (cs == 0 && seg.addr != s->ctrl->flash_window_base) { 327a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 328a03cb1daSCédric Le Goater "%s: Tried to change CS0 start address to 0x%" 329a03cb1daSCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, seg.addr); 3300584d3c3SCédric Le Goater seg.addr = s->ctrl->flash_window_base; 3310584d3c3SCédric Le Goater new = aspeed_smc_segment_to_reg(&seg); 332a03cb1daSCédric Le Goater } 333a03cb1daSCédric Le Goater 334a03cb1daSCédric Le Goater /* 335a03cb1daSCédric Le Goater * The end address of the AST2500 spi controllers is also 336a03cb1daSCédric Le Goater * read-only. 337a03cb1daSCédric Le Goater */ 338a03cb1daSCédric Le Goater if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 || 339a03cb1daSCédric Le Goater s->ctrl->segments == aspeed_segments_ast2500_spi2) && 340a03cb1daSCédric Le Goater cs == s->ctrl->max_slaves && 341a03cb1daSCédric Le Goater seg.addr + seg.size != s->ctrl->segments[cs].addr + 342a03cb1daSCédric Le Goater s->ctrl->segments[cs].size) { 343a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 344a03cb1daSCédric Le Goater "%s: Tried to change CS%d end address to 0x%" 3450584d3c3SCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size); 3460584d3c3SCédric Le Goater seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size - 3470584d3c3SCédric Le Goater seg.addr; 3480584d3c3SCédric Le Goater new = aspeed_smc_segment_to_reg(&seg); 349a03cb1daSCédric Le Goater } 350a03cb1daSCédric Le Goater 351a03cb1daSCédric Le Goater /* Keep the segment in the overall flash window */ 352a03cb1daSCédric Le Goater if (seg.addr + seg.size <= s->ctrl->flash_window_base || 353a03cb1daSCédric Le Goater seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) { 354a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : " 355a03cb1daSCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 356a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 357a03cb1daSCédric Le Goater return; 358a03cb1daSCédric Le Goater } 359a03cb1daSCédric Le Goater 360a03cb1daSCédric Le Goater /* Check start address vs. alignment */ 3610584d3c3SCédric Le Goater if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) { 362a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not " 363a03cb1daSCédric Le Goater "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 364a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 365a03cb1daSCédric Le Goater } 366a03cb1daSCédric Le Goater 3670584d3c3SCédric Le Goater /* And segments should not overlap (in the specs) */ 3680584d3c3SCédric Le Goater aspeed_smc_flash_overlap(s, &seg, cs); 369a03cb1daSCédric Le Goater 370a03cb1daSCédric Le Goater /* All should be fine now to move the region */ 371a03cb1daSCédric Le Goater memory_region_transaction_begin(); 372a03cb1daSCédric Le Goater memory_region_set_size(&fl->mmio, seg.size); 373a03cb1daSCédric Le Goater memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base); 374a03cb1daSCédric Le Goater memory_region_set_enabled(&fl->mmio, true); 375a03cb1daSCédric Le Goater memory_region_transaction_commit(); 376a03cb1daSCédric Le Goater 377a03cb1daSCédric Le Goater s->regs[R_SEG_ADDR0 + cs] = new; 378a03cb1daSCédric Le Goater } 379a03cb1daSCédric Le Goater 380924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr, 381924ed163SCédric Le Goater unsigned size) 382924ed163SCédric Le Goater { 383924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u" 384924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size); 385924ed163SCédric Le Goater return 0; 386924ed163SCédric Le Goater } 387924ed163SCédric Le Goater 388924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr, 389924ed163SCédric Le Goater uint64_t data, unsigned size) 390924ed163SCédric Le Goater { 391924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%" 392924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size, data); 393924ed163SCédric Le Goater } 394924ed163SCédric Le Goater 395924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = { 396924ed163SCédric Le Goater .read = aspeed_smc_flash_default_read, 397924ed163SCédric Le Goater .write = aspeed_smc_flash_default_write, 398924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 399924ed163SCédric Le Goater .valid = { 400924ed163SCédric Le Goater .min_access_size = 1, 401924ed163SCédric Le Goater .max_access_size = 4, 402924ed163SCédric Le Goater }, 403924ed163SCédric Le Goater }; 404924ed163SCédric Le Goater 405f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl) 406924ed163SCédric Le Goater { 407f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 408f248a9dbSCédric Le Goater 409f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK; 410924ed163SCédric Le Goater } 411924ed163SCédric Le Goater 412f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl) 413924ed163SCédric Le Goater { 414f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 415f248a9dbSCédric Le Goater 416f248a9dbSCédric Le Goater return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id)); 417924ed163SCédric Le Goater } 418924ed163SCédric Le Goater 419fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl) 420fcdf2c59SCédric Le Goater { 421fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 422fcdf2c59SCédric Le Goater int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK; 423fcdf2c59SCédric Le Goater 424fcdf2c59SCédric Le Goater /* In read mode, the default SPI command is READ (0x3). In other 425fcdf2c59SCédric Le Goater * modes, the command should necessarily be defined */ 426fcdf2c59SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) { 427fcdf2c59SCédric Le Goater cmd = SPI_OP_READ; 428fcdf2c59SCédric Le Goater } 429fcdf2c59SCédric Le Goater 430fcdf2c59SCédric Le Goater if (!cmd) { 431fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n", 432fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 433fcdf2c59SCédric Le Goater } 434fcdf2c59SCédric Le Goater 435fcdf2c59SCédric Le Goater return cmd; 436fcdf2c59SCédric Le Goater } 437fcdf2c59SCédric Le Goater 438fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl) 439fcdf2c59SCédric Le Goater { 440fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 441fcdf2c59SCédric Le Goater 442fcdf2c59SCédric Le Goater if (s->ctrl->segments == aspeed_segments_spi) { 443fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE; 444fcdf2c59SCédric Le Goater } else { 445fcdf2c59SCédric Le Goater return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id)); 446fcdf2c59SCédric Le Goater } 447fcdf2c59SCédric Le Goater } 448fcdf2c59SCédric Le Goater 449fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl) 450fcdf2c59SCédric Le Goater { 451fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 452fcdf2c59SCédric Le Goater 453fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE; 454fcdf2c59SCédric Le Goater } 455fcdf2c59SCédric Le Goater 456fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl) 457fcdf2c59SCédric Le Goater { 458fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 459fcdf2c59SCédric Le Goater 460fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE; 461fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 462fcdf2c59SCédric Le Goater } 463fcdf2c59SCédric Le Goater 464fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl) 465fcdf2c59SCédric Le Goater { 466fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 467fcdf2c59SCédric Le Goater 468fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE; 469fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 470fcdf2c59SCédric Le Goater } 471fcdf2c59SCédric Le Goater 472fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl, 473fcdf2c59SCédric Le Goater uint32_t addr) 474fcdf2c59SCédric Le Goater { 475fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 476fcdf2c59SCédric Le Goater AspeedSegments seg; 477fcdf2c59SCédric Le Goater 478fcdf2c59SCédric Le Goater aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + fl->id], &seg); 479b4cc583fSCédric Le Goater if ((addr % seg.size) != addr) { 480fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 481fcdf2c59SCédric Le Goater "%s: invalid address 0x%08x for CS%d segment : " 482fcdf2c59SCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 483fcdf2c59SCédric Le Goater s->ctrl->name, addr, fl->id, seg.addr, 484fcdf2c59SCédric Le Goater seg.addr + seg.size); 485b4cc583fSCédric Le Goater addr %= seg.size; 486fcdf2c59SCédric Le Goater } 487fcdf2c59SCédric Le Goater 488fcdf2c59SCédric Le Goater return addr; 489fcdf2c59SCédric Le Goater } 490fcdf2c59SCédric Le Goater 491ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl) 492ac2810deSCédric Le Goater { 493ac2810deSCédric Le Goater const AspeedSMCState *s = fl->controller; 494ac2810deSCédric Le Goater uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id]; 495ac2810deSCédric Le Goater uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1; 496ac2810deSCédric Le Goater uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3; 4970721309eSCédric Le Goater uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8; 498ac2810deSCédric Le Goater 4990721309eSCédric Le Goater if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) { 5000721309eSCédric Le Goater dummies /= 2; 5010721309eSCédric Le Goater } 5020721309eSCédric Le Goater 5030721309eSCédric Le Goater return dummies; 504ac2810deSCédric Le Goater } 505ac2810deSCédric Le Goater 50696c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr) 507fcdf2c59SCédric Le Goater { 508fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 509fcdf2c59SCédric Le Goater uint8_t cmd = aspeed_smc_flash_cmd(fl); 51096c4be95SCédric Le Goater int i; 511fcdf2c59SCédric Le Goater 512fcdf2c59SCédric Le Goater /* Flash access can not exceed CS segment */ 513fcdf2c59SCédric Le Goater addr = aspeed_smc_check_segment_addr(fl, addr); 514fcdf2c59SCédric Le Goater 515fcdf2c59SCédric Le Goater ssi_transfer(s->spi, cmd); 516fcdf2c59SCédric Le Goater 517fcdf2c59SCédric Le Goater if (aspeed_smc_flash_is_4byte(fl)) { 518fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 24) & 0xff); 519fcdf2c59SCédric Le Goater } 520fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 16) & 0xff); 521fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 8) & 0xff); 522fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr & 0xff)); 52396c4be95SCédric Le Goater 52496c4be95SCédric Le Goater /* 52596c4be95SCédric Le Goater * Use fake transfers to model dummy bytes. The value should 52696c4be95SCédric Le Goater * be configured to some non-zero value in fast read mode and 52796c4be95SCédric Le Goater * zero in read mode. But, as the HW allows inconsistent 52896c4be95SCédric Le Goater * settings, let's check for fast read mode. 52996c4be95SCédric Le Goater */ 53096c4be95SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) { 53196c4be95SCédric Le Goater for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) { 53296c4be95SCédric Le Goater ssi_transfer(fl->controller->spi, 0xFF); 53396c4be95SCédric Le Goater } 53496c4be95SCédric Le Goater } 535fcdf2c59SCédric Le Goater } 536fcdf2c59SCédric Le Goater 537924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size) 538924ed163SCédric Le Goater { 539924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 540fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 541924ed163SCédric Le Goater uint64_t ret = 0; 542924ed163SCédric Le Goater int i; 543924ed163SCédric Le Goater 544fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 545fcdf2c59SCédric Le Goater case CTRL_USERMODE: 546924ed163SCédric Le Goater for (i = 0; i < size; i++) { 547924ed163SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 548924ed163SCédric Le Goater } 549fcdf2c59SCédric Le Goater break; 550fcdf2c59SCédric Le Goater case CTRL_READMODE: 551fcdf2c59SCédric Le Goater case CTRL_FREADMODE: 552fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 55396c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 554ac2810deSCédric Le Goater 555fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 556fcdf2c59SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 557fcdf2c59SCédric Le Goater } 558fcdf2c59SCédric Le Goater 559fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 560fcdf2c59SCédric Le Goater break; 561fcdf2c59SCédric Le Goater default: 562fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 563fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 564924ed163SCédric Le Goater } 565924ed163SCédric Le Goater 566924ed163SCédric Le Goater return ret; 567924ed163SCédric Le Goater } 568924ed163SCédric Le Goater 569924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data, 570924ed163SCédric Le Goater unsigned size) 571924ed163SCédric Le Goater { 572924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 573fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 574924ed163SCédric Le Goater int i; 575924ed163SCédric Le Goater 576f248a9dbSCédric Le Goater if (!aspeed_smc_is_writable(fl)) { 577924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%" 578924ed163SCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 579924ed163SCédric Le Goater return; 580924ed163SCédric Le Goater } 581924ed163SCédric Le Goater 582fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 583fcdf2c59SCédric Le Goater case CTRL_USERMODE: 584fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 585fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 586924ed163SCédric Le Goater } 587fcdf2c59SCédric Le Goater break; 588fcdf2c59SCédric Le Goater case CTRL_WRITEMODE: 589fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 59096c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 591924ed163SCédric Le Goater 592924ed163SCédric Le Goater for (i = 0; i < size; i++) { 593924ed163SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 594924ed163SCédric Le Goater } 595fcdf2c59SCédric Le Goater 596fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 597fcdf2c59SCédric Le Goater break; 598fcdf2c59SCédric Le Goater default: 599fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 600fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 601fcdf2c59SCédric Le Goater } 602924ed163SCédric Le Goater } 603924ed163SCédric Le Goater 604924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = { 605924ed163SCédric Le Goater .read = aspeed_smc_flash_read, 606924ed163SCédric Le Goater .write = aspeed_smc_flash_write, 607924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 608924ed163SCédric Le Goater .valid = { 609924ed163SCédric Le Goater .min_access_size = 1, 610924ed163SCédric Le Goater .max_access_size = 4, 611924ed163SCédric Le Goater }, 6127c1c69bcSCédric Le Goater }; 6137c1c69bcSCédric Le Goater 614f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl) 6157c1c69bcSCédric Le Goater { 616f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 6177c1c69bcSCédric Le Goater 618f248a9dbSCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 6197c1c69bcSCédric Le Goater } 6207c1c69bcSCédric Le Goater 6217c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d) 6227c1c69bcSCédric Le Goater { 6237c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(d); 6247c1c69bcSCédric Le Goater int i; 6257c1c69bcSCédric Le Goater 6267c1c69bcSCédric Le Goater memset(s->regs, 0, sizeof s->regs); 6277c1c69bcSCédric Le Goater 6282e1f0502SCédric Le Goater /* Pretend DMA is done (u-boot initialization) */ 6292e1f0502SCédric Le Goater s->regs[R_INTR_CTRL] = INTR_CTRL_DMA_STATUS; 6302e1f0502SCédric Le Goater 6317c1c69bcSCédric Le Goater /* Unselect all slaves */ 6327c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 6337c1c69bcSCédric Le Goater s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE; 6341d247bd0SCédric Le Goater qemu_set_irq(s->cs_lines[i], true); 6357c1c69bcSCédric Le Goater } 6367c1c69bcSCédric Le Goater 637a03cb1daSCédric Le Goater /* setup default segment register values for all */ 638a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 639a03cb1daSCédric Le Goater s->regs[R_SEG_ADDR0 + i] = 640a03cb1daSCédric Le Goater aspeed_smc_segment_to_reg(&s->ctrl->segments[i]); 641a03cb1daSCédric Le Goater } 6420707b34dSCédric Le Goater 643a57baeb4SCédric Le Goater /* HW strapping flash type for FMC controllers */ 6440707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2500_fmc) { 6450707b34dSCédric Le Goater /* flash type is fixed to SPI for CE0 and CE1 */ 6460707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 6470707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 6480707b34dSCédric Le Goater } 6490707b34dSCédric Le Goater 6500707b34dSCédric Le Goater /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the 6510707b34dSCédric Le Goater * configuration of the palmetto-bmc machine */ 6520707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_fmc) { 6530707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 6540707b34dSCédric Le Goater } 6557c1c69bcSCédric Le Goater } 6567c1c69bcSCédric Le Goater 6577c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size) 6587c1c69bcSCédric Le Goater { 6597c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 6607c1c69bcSCédric Le Goater 6617c1c69bcSCédric Le Goater addr >>= 2; 6627c1c69bcSCédric Le Goater 66397c2ed5dSCédric Le Goater if (addr == s->r_conf || 66497c2ed5dSCédric Le Goater addr == s->r_timings || 66597c2ed5dSCédric Le Goater addr == s->r_ce_ctrl || 6662e1f0502SCédric Le Goater addr == R_INTR_CTRL || 667a03cb1daSCédric Le Goater (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) || 668*597d6bb3SCédric Le Goater (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) { 66997c2ed5dSCédric Le Goater return s->regs[addr]; 67097c2ed5dSCédric Le Goater } else { 6717c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 6727c1c69bcSCédric Le Goater __func__, addr); 673b617ca92SCédric Le Goater return -1; 6747c1c69bcSCédric Le Goater } 6757c1c69bcSCédric Le Goater } 6767c1c69bcSCédric Le Goater 6777c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data, 6787c1c69bcSCédric Le Goater unsigned int size) 6797c1c69bcSCédric Le Goater { 6807c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 6817c1c69bcSCédric Le Goater uint32_t value = data; 6827c1c69bcSCédric Le Goater 6837c1c69bcSCédric Le Goater addr >>= 2; 6847c1c69bcSCédric Le Goater 68597c2ed5dSCédric Le Goater if (addr == s->r_conf || 68697c2ed5dSCédric Le Goater addr == s->r_timings || 68797c2ed5dSCédric Le Goater addr == s->r_ce_ctrl) { 68897c2ed5dSCédric Le Goater s->regs[addr] = value; 68997c2ed5dSCédric Le Goater } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) { 690f248a9dbSCédric Le Goater int cs = addr - s->r_ctrl0; 69197c2ed5dSCédric Le Goater s->regs[addr] = value; 692f248a9dbSCédric Le Goater aspeed_smc_flash_update_cs(&s->flashes[cs]); 693a03cb1daSCédric Le Goater } else if (addr >= R_SEG_ADDR0 && 694a03cb1daSCédric Le Goater addr < R_SEG_ADDR0 + s->ctrl->max_slaves) { 695a03cb1daSCédric Le Goater int cs = addr - R_SEG_ADDR0; 696a03cb1daSCédric Le Goater 697a03cb1daSCédric Le Goater if (value != s->regs[R_SEG_ADDR0 + cs]) { 698a03cb1daSCédric Le Goater aspeed_smc_flash_set_segment(s, cs, value); 699a03cb1daSCédric Le Goater } 70097c2ed5dSCédric Le Goater } else { 7017c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 7027c1c69bcSCédric Le Goater __func__, addr); 7037c1c69bcSCédric Le Goater return; 7047c1c69bcSCédric Le Goater } 7057c1c69bcSCédric Le Goater } 7067c1c69bcSCédric Le Goater 7077c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = { 7087c1c69bcSCédric Le Goater .read = aspeed_smc_read, 7097c1c69bcSCédric Le Goater .write = aspeed_smc_write, 7107c1c69bcSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 7117c1c69bcSCédric Le Goater .valid.unaligned = true, 7127c1c69bcSCédric Le Goater }; 7137c1c69bcSCédric Le Goater 7147c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp) 7157c1c69bcSCédric Le Goater { 7167c1c69bcSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 7177c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(dev); 7187c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s); 7197c1c69bcSCédric Le Goater int i; 720924ed163SCédric Le Goater char name[32]; 721924ed163SCédric Le Goater hwaddr offset = 0; 7227c1c69bcSCédric Le Goater 7237c1c69bcSCédric Le Goater s->ctrl = mc->ctrl; 7247c1c69bcSCédric Le Goater 7257c1c69bcSCédric Le Goater /* keep a copy under AspeedSMCState to speed up accesses */ 7267c1c69bcSCédric Le Goater s->r_conf = s->ctrl->r_conf; 7277c1c69bcSCédric Le Goater s->r_ce_ctrl = s->ctrl->r_ce_ctrl; 7287c1c69bcSCédric Le Goater s->r_ctrl0 = s->ctrl->r_ctrl0; 7297c1c69bcSCédric Le Goater s->r_timings = s->ctrl->r_timings; 7307c1c69bcSCédric Le Goater s->conf_enable_w0 = s->ctrl->conf_enable_w0; 7317c1c69bcSCédric Le Goater 7327c1c69bcSCédric Le Goater /* Enforce some real HW limits */ 7337c1c69bcSCédric Le Goater if (s->num_cs > s->ctrl->max_slaves) { 7347c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n", 7357c1c69bcSCédric Le Goater __func__, s->ctrl->max_slaves); 7367c1c69bcSCédric Le Goater s->num_cs = s->ctrl->max_slaves; 7377c1c69bcSCédric Le Goater } 7387c1c69bcSCédric Le Goater 7397c1c69bcSCédric Le Goater s->spi = ssi_create_bus(dev, "spi"); 7407c1c69bcSCédric Le Goater 7417c1c69bcSCédric Le Goater /* Setup cs_lines for slaves */ 7427c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->irq); 7437c1c69bcSCédric Le Goater s->cs_lines = g_new0(qemu_irq, s->num_cs); 7447c1c69bcSCédric Le Goater ssi_auto_connect_slaves(dev, s->cs_lines, s->spi); 7457c1c69bcSCédric Le Goater 7467c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 7477c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->cs_lines[i]); 7487c1c69bcSCédric Le Goater } 7497c1c69bcSCédric Le Goater 7502da95fd8SCédric Le Goater /* The memory region for the controller registers */ 7517c1c69bcSCédric Le Goater memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s, 752087b57c9SCédric Le Goater s->ctrl->name, s->ctrl->nregs * 4); 7537c1c69bcSCédric Le Goater sysbus_init_mmio(sbd, &s->mmio); 754924ed163SCédric Le Goater 755924ed163SCédric Le Goater /* 7562da95fd8SCédric Le Goater * The container memory region representing the address space 7572da95fd8SCédric Le Goater * window in which the flash modules are mapped. The size and 7582da95fd8SCédric Le Goater * address depends on the SoC model and controller type. 759924ed163SCédric Le Goater */ 760924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.flash", s->ctrl->name); 761924ed163SCédric Le Goater 762924ed163SCédric Le Goater memory_region_init_io(&s->mmio_flash, OBJECT(s), 763924ed163SCédric Le Goater &aspeed_smc_flash_default_ops, s, name, 764dcb83444SCédric Le Goater s->ctrl->flash_window_size); 765924ed163SCédric Le Goater sysbus_init_mmio(sbd, &s->mmio_flash); 766924ed163SCédric Le Goater 7672da95fd8SCédric Le Goater s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves); 768924ed163SCédric Le Goater 7692da95fd8SCédric Le Goater /* 7702da95fd8SCédric Le Goater * Let's create a sub memory region for each possible slave. All 7712da95fd8SCédric Le Goater * have a configurable memory segment in the overall flash mapping 7722da95fd8SCédric Le Goater * window of the controller but, there is not necessarily a flash 7732da95fd8SCédric Le Goater * module behind to handle the memory accesses. This depends on 7742da95fd8SCédric Le Goater * the board configuration. 7752da95fd8SCédric Le Goater */ 7762da95fd8SCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 777924ed163SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[i]; 778924ed163SCédric Le Goater 779924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i); 780924ed163SCédric Le Goater 781924ed163SCédric Le Goater fl->id = i; 782924ed163SCédric Le Goater fl->controller = s; 783924ed163SCédric Le Goater fl->size = s->ctrl->segments[i].size; 784924ed163SCédric Le Goater memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops, 785924ed163SCédric Le Goater fl, name, fl->size); 786924ed163SCédric Le Goater memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio); 787924ed163SCédric Le Goater offset += fl->size; 788924ed163SCédric Le Goater } 7897c1c69bcSCédric Le Goater } 7907c1c69bcSCédric Le Goater 7917c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = { 7927c1c69bcSCédric Le Goater .name = "aspeed.smc", 7937c1c69bcSCédric Le Goater .version_id = 1, 7947c1c69bcSCédric Le Goater .minimum_version_id = 1, 7957c1c69bcSCédric Le Goater .fields = (VMStateField[]) { 7967c1c69bcSCédric Le Goater VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX), 7977c1c69bcSCédric Le Goater VMSTATE_END_OF_LIST() 7987c1c69bcSCédric Le Goater } 7997c1c69bcSCédric Le Goater }; 8007c1c69bcSCédric Le Goater 8017c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = { 8027c1c69bcSCédric Le Goater DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1), 8037c1c69bcSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 8047c1c69bcSCédric Le Goater }; 8057c1c69bcSCédric Le Goater 8067c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data) 8077c1c69bcSCédric Le Goater { 8087c1c69bcSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 8097c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass); 8107c1c69bcSCédric Le Goater 8117c1c69bcSCédric Le Goater dc->realize = aspeed_smc_realize; 8127c1c69bcSCédric Le Goater dc->reset = aspeed_smc_reset; 8137c1c69bcSCédric Le Goater dc->props = aspeed_smc_properties; 8147c1c69bcSCédric Le Goater dc->vmsd = &vmstate_aspeed_smc; 8157c1c69bcSCédric Le Goater mc->ctrl = data; 8167c1c69bcSCédric Le Goater } 8177c1c69bcSCédric Le Goater 8187c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = { 8197c1c69bcSCédric Le Goater .name = TYPE_ASPEED_SMC, 8207c1c69bcSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 8217c1c69bcSCédric Le Goater .instance_size = sizeof(AspeedSMCState), 8227c1c69bcSCédric Le Goater .class_size = sizeof(AspeedSMCClass), 8237c1c69bcSCédric Le Goater .abstract = true, 8247c1c69bcSCédric Le Goater }; 8257c1c69bcSCédric Le Goater 8267c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void) 8277c1c69bcSCédric Le Goater { 8287c1c69bcSCédric Le Goater int i; 8297c1c69bcSCédric Le Goater 8307c1c69bcSCédric Le Goater type_register_static(&aspeed_smc_info); 8317c1c69bcSCédric Le Goater for (i = 0; i < ARRAY_SIZE(controllers); ++i) { 8327c1c69bcSCédric Le Goater TypeInfo ti = { 8337c1c69bcSCédric Le Goater .name = controllers[i].name, 8347c1c69bcSCédric Le Goater .parent = TYPE_ASPEED_SMC, 8357c1c69bcSCédric Le Goater .class_init = aspeed_smc_class_init, 8367c1c69bcSCédric Le Goater .class_data = (void *)&controllers[i], 8377c1c69bcSCédric Le Goater }; 8387c1c69bcSCédric Le Goater type_register(&ti); 8397c1c69bcSCédric Le Goater } 8407c1c69bcSCédric Le Goater } 8417c1c69bcSCédric Le Goater 8427c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types) 843