xref: /qemu/hw/ssi/aspeed_smc.c (revision 5258c2a69ce6cea0b9ab90f1c83223c0daa8d72c)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
27d6454270SMarkus Armbruster #include "migration/vmstate.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
290b8fa32fSMarkus Armbruster #include "qemu/module.h"
30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h"
31c4e1f0b4SCédric Le Goater #include "qapi/error.h"
32c4e1f0b4SCédric Le Goater #include "exec/address-spaces.h"
337c1c69bcSCédric Le Goater 
3464552b6bSMarkus Armbruster #include "hw/irq.h"
35a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
367c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
377c1c69bcSCédric Le Goater 
387c1c69bcSCédric Le Goater /* CE Type Setting Register */
397c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
407c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
417c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
427c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
437c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
447c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
457c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
460707b34dSCédric Le Goater #define   CONF_FLASH_TYPE4     8
470707b34dSCédric Le Goater #define   CONF_FLASH_TYPE3     6
480707b34dSCédric Le Goater #define   CONF_FLASH_TYPE2     4
490707b34dSCédric Le Goater #define   CONF_FLASH_TYPE1     2
500707b34dSCédric Le Goater #define   CONF_FLASH_TYPE0     0
510707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NOR   0x0
520707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_NAND  0x1
530707b34dSCédric Le Goater #define      CONF_FLASH_TYPE_SPI   0x2
547c1c69bcSCédric Le Goater 
557c1c69bcSCédric Le Goater /* CE Control Register */
567c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
577c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
587c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
597c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
607c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
617c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
627c1c69bcSCédric Le Goater 
637c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
647c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
657c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
667c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
677c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
687c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
697c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
707c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
717c1c69bcSCédric Le Goater 
727c1c69bcSCédric Le Goater /* CEx Control Register */
737c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
740721309eSCédric Le Goater #define   CTRL_IO_DUAL_DATA        (1 << 29)
750721309eSCédric Le Goater #define   CTRL_IO_DUAL_ADDR_DATA   (1 << 28) /* Includes dummies */
767c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
777c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
78ac2810deSCédric Le Goater #define   CTRL_DUMMY_HIGH_SHIFT    14
79fcdf2c59SCédric Le Goater #define   CTRL_AST2400_SPI_4BYTE   (1 << 13)
800d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_SHIFT   8
810d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_MASK    0xf
820d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ(div)                                         \
830d72c717SCédric Le Goater     (((div) & CE_CTRL_CLOCK_FREQ_MASK) << CE_CTRL_CLOCK_FREQ_SHIFT)
84ac2810deSCédric Le Goater #define   CTRL_DUMMY_LOW_SHIFT     6 /* 2 bits [7:6] */
857c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
867c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
877c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
887c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
897c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
907c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
917c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
927c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
937c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
947c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
957c1c69bcSCédric Le Goater 
967c1c69bcSCédric Le Goater /* CEx Segment Address Register */
977c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
98a03cb1daSCédric Le Goater #define   SEG_END_SHIFT        24   /* 8MB units */
99a03cb1daSCédric Le Goater #define   SEG_END_MASK         0xff
1007c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
101a03cb1daSCédric Le Goater #define   SEG_START_MASK       0xff
1027c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
1037c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
1047c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
1057c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
1067c1c69bcSCédric Le Goater 
1077c1c69bcSCédric Le Goater /* Misc Control Register #1 */
1087c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
1097c1c69bcSCédric Le Goater 
1109149af2aSCédric Le Goater /* SPI dummy cycle data */
1119149af2aSCédric Le Goater #define R_DUMMY_DATA      (0x54 / 4)
1127c1c69bcSCédric Le Goater 
1137c1c69bcSCédric Le Goater /* DMA Control/Status Register */
1147c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
1157c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1167c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1177c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1187c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1190d72c717SCédric Le Goater #define   DMA_CTRL_CALIB        (1 << 3)
1207c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
121c4e1f0b4SCédric Le Goater #define   DMA_CTRL_WRITE        (1 << 1)
122c4e1f0b4SCédric Le Goater #define   DMA_CTRL_ENABLE       (1 << 0)
1237c1c69bcSCédric Le Goater 
1247c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1257c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1267c1c69bcSCédric Le Goater 
1277c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1287c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1297c1c69bcSCédric Le Goater 
1307c1c69bcSCédric Le Goater /* DMA Length Register */
1317c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1327c1c69bcSCédric Le Goater 
1337c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1347c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1357c1c69bcSCédric Le Goater 
1367c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1377c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1387c1c69bcSCédric Le Goater 
1397c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1407c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1417c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1427c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1437c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1447c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1457c1c69bcSCédric Le Goater 
146087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4)
147087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4)
148087b57c9SCédric Le Goater 
149dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE   0x10000000
150dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE   0x20000000
151dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE   0x30000000
1526dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE  0x38000000
153dcb83444SCédric Le Goater 
154c4e1f0b4SCédric Le Goater /*
155c4e1f0b4SCédric Le Goater  * DMA DRAM addresses should be 4 bytes aligned and the valid address
156c4e1f0b4SCédric Le Goater  * range is 0x40000000 - 0x5FFFFFFF (AST2400)
157c4e1f0b4SCédric Le Goater  *          0x80000000 - 0xBFFFFFFF (AST2500)
158c4e1f0b4SCédric Le Goater  *
159c4e1f0b4SCédric Le Goater  * DMA flash addresses should be 4 bytes aligned and the valid address
160c4e1f0b4SCédric Le Goater  * range is 0x20000000 - 0x2FFFFFFF.
161c4e1f0b4SCédric Le Goater  *
162c4e1f0b4SCédric Le Goater  * DMA length is from 4 bytes to 32MB
163c4e1f0b4SCédric Le Goater  *   0: 4 bytes
164c4e1f0b4SCédric Le Goater  *   0x7FFFFF: 32M bytes
165c4e1f0b4SCédric Le Goater  */
166c4e1f0b4SCédric Le Goater #define DMA_DRAM_ADDR(s, val)   ((s)->sdram_base | \
167c4e1f0b4SCédric Le Goater                                  ((val) & (s)->ctrl->dma_dram_mask))
168c4e1f0b4SCédric Le Goater #define DMA_FLASH_ADDR(s, val)  ((s)->ctrl->flash_window_base | \
169c4e1f0b4SCédric Le Goater                                 ((val) & (s)->ctrl->dma_flash_mask))
170c4e1f0b4SCédric Le Goater #define DMA_LENGTH(val)         ((val) & 0x01FFFFFC)
171c4e1f0b4SCédric Le Goater 
172fcdf2c59SCédric Le Goater /* Flash opcodes. */
173fcdf2c59SCédric Le Goater #define SPI_OP_READ       0x03    /* Read data bytes (low frequency) */
174fcdf2c59SCédric Le Goater 
175f95c4bffSCédric Le Goater #define SNOOP_OFF         0xFF
176f95c4bffSCédric Le Goater #define SNOOP_START       0x0
177f95c4bffSCédric Le Goater 
178924ed163SCédric Le Goater /*
179924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
180924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
181a03cb1daSCédric Le Goater  * Segment Address Registers.
182924ed163SCédric Le Goater  */
183924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
184924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
185924ed163SCédric Le Goater };
186924ed163SCédric Le Goater 
187924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
1886dc52326SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */
189924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
190924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
191924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
192924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
193924ed163SCédric Le Goater };
194924ed163SCédric Le Goater 
195924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
196924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
197924ed163SCédric Le Goater };
198924ed163SCédric Le Goater 
1996dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = {
2006dc52326SCédric Le Goater     { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */
2016dc52326SCédric Le Goater     { 0x28000000,  32 * 1024 * 1024 },
2026dc52326SCédric Le Goater     { 0x2A000000,  32 * 1024 * 1024 },
2036dc52326SCédric Le Goater };
2046dc52326SCédric Le Goater 
2056dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = {
2066dc52326SCédric Le Goater     { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */
2076dc52326SCédric Le Goater     { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */
2086dc52326SCédric Le Goater };
2096dc52326SCédric Le Goater 
2106dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = {
2116dc52326SCédric Le Goater     { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */
2126dc52326SCédric Le Goater     { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */
2136dc52326SCédric Le Goater };
2146dc52326SCédric Le Goater 
2157c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
216d09dc5b7SCédric Le Goater     {
217811a5b1dSCédric Le Goater         .name              = "aspeed.smc-ast2400",
218d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
219d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
220d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
221d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
222d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
223d09dc5b7SCédric Le Goater         .max_slaves        = 5,
224d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_legacy,
225d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE,
226d09dc5b7SCédric Le Goater         .flash_window_size = 0x6000000,
227d09dc5b7SCédric Le Goater         .has_dma           = false,
228087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SMC_MAX,
229d09dc5b7SCédric Le Goater     }, {
230811a5b1dSCédric Le Goater         .name              = "aspeed.fmc-ast2400",
231d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
232d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
233d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
234d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
235d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
236d09dc5b7SCédric Le Goater         .max_slaves        = 5,
237d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_fmc,
238d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
239d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
240d09dc5b7SCédric Le Goater         .has_dma           = true,
241c4e1f0b4SCédric Le Goater         .dma_flash_mask    = 0x0FFFFFFC,
242c4e1f0b4SCédric Le Goater         .dma_dram_mask     = 0x1FFFFFFC,
243087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
244d09dc5b7SCédric Le Goater     }, {
245811a5b1dSCédric Le Goater         .name              = "aspeed.spi1-ast2400",
246d09dc5b7SCédric Le Goater         .r_conf            = R_SPI_CONF,
247d09dc5b7SCédric Le Goater         .r_ce_ctrl         = 0xff,
248d09dc5b7SCédric Le Goater         .r_ctrl0           = R_SPI_CTRL0,
249d09dc5b7SCédric Le Goater         .r_timings         = R_SPI_TIMINGS,
250d09dc5b7SCédric Le Goater         .conf_enable_w0    = SPI_CONF_ENABLE_W0,
251d09dc5b7SCédric Le Goater         .max_slaves        = 1,
252d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_spi,
253d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
254d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
255d09dc5b7SCédric Le Goater         .has_dma           = false,
256087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_SPI_MAX,
257d09dc5b7SCédric Le Goater     }, {
258811a5b1dSCédric Le Goater         .name              = "aspeed.fmc-ast2500",
259d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
260d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
261d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
262d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
263d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
264d09dc5b7SCédric Le Goater         .max_slaves        = 3,
265d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_fmc,
266d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE,
267d09dc5b7SCédric Le Goater         .flash_window_size = 0x10000000,
268d09dc5b7SCédric Le Goater         .has_dma           = true,
269c4e1f0b4SCédric Le Goater         .dma_flash_mask    = 0x0FFFFFFC,
270c4e1f0b4SCédric Le Goater         .dma_dram_mask     = 0x3FFFFFFC,
271087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
272d09dc5b7SCédric Le Goater     }, {
273811a5b1dSCédric Le Goater         .name              = "aspeed.spi1-ast2500",
274d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
275d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
276d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
277d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
278d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
279d09dc5b7SCédric Le Goater         .max_slaves        = 2,
280d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi1,
281d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE,
282d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
283d09dc5b7SCédric Le Goater         .has_dma           = false,
284087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
285d09dc5b7SCédric Le Goater     }, {
286811a5b1dSCédric Le Goater         .name              = "aspeed.spi2-ast2500",
287d09dc5b7SCédric Le Goater         .r_conf            = R_CONF,
288d09dc5b7SCédric Le Goater         .r_ce_ctrl         = R_CE_CTRL,
289d09dc5b7SCédric Le Goater         .r_ctrl0           = R_CTRL0,
290d09dc5b7SCédric Le Goater         .r_timings         = R_TIMINGS,
291d09dc5b7SCédric Le Goater         .conf_enable_w0    = CONF_ENABLE_W0,
292d09dc5b7SCédric Le Goater         .max_slaves        = 2,
293d09dc5b7SCédric Le Goater         .segments          = aspeed_segments_ast2500_spi2,
294d09dc5b7SCédric Le Goater         .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE,
295d09dc5b7SCédric Le Goater         .flash_window_size = 0x8000000,
296d09dc5b7SCédric Le Goater         .has_dma           = false,
297087b57c9SCédric Le Goater         .nregs             = ASPEED_SMC_R_MAX,
298d09dc5b7SCédric Le Goater     },
299924ed163SCédric Le Goater };
300924ed163SCédric Le Goater 
301a03cb1daSCédric Le Goater /*
302a03cb1daSCédric Le Goater  * The Segment Register uses a 8MB unit to encode the start address
303a03cb1daSCédric Le Goater  * and the end address of the mapping window of a flash SPI slave :
304a03cb1daSCédric Le Goater  *
305a03cb1daSCédric Le Goater  *        | byte 1 | byte 2 | byte 3 | byte 4 |
306a03cb1daSCédric Le Goater  *        +--------+--------+--------+--------+
307a03cb1daSCédric Le Goater  *        |  end   |  start |   0    |   0    |
308a03cb1daSCédric Le Goater  *
309a03cb1daSCédric Le Goater  */
310a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg)
311a03cb1daSCédric Le Goater {
312a03cb1daSCédric Le Goater     uint32_t reg = 0;
313a03cb1daSCédric Le Goater     reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT;
314a03cb1daSCédric Le Goater     reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT;
315a03cb1daSCédric Le Goater     return reg;
316a03cb1daSCédric Le Goater }
317a03cb1daSCédric Le Goater 
318a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg)
319a03cb1daSCédric Le Goater {
320a03cb1daSCédric Le Goater     seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23;
321a03cb1daSCédric Le Goater     seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr;
322a03cb1daSCédric Le Goater }
323a03cb1daSCédric Le Goater 
324a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s,
325a03cb1daSCédric Le Goater                                      const AspeedSegments *new,
326a03cb1daSCédric Le Goater                                      int cs)
327a03cb1daSCédric Le Goater {
328a03cb1daSCédric Le Goater     AspeedSegments seg;
329a03cb1daSCédric Le Goater     int i;
330a03cb1daSCédric Le Goater 
331a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; i++) {
332a03cb1daSCédric Le Goater         if (i == cs) {
333a03cb1daSCédric Le Goater             continue;
334a03cb1daSCédric Le Goater         }
335a03cb1daSCédric Le Goater 
336a03cb1daSCédric Le Goater         aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg);
337a03cb1daSCédric Le Goater 
338a03cb1daSCédric Le Goater         if (new->addr + new->size > seg.addr &&
339a03cb1daSCédric Le Goater             new->addr < seg.addr + seg.size) {
340a03cb1daSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%"
341a03cb1daSCédric Le Goater                           HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with "
342a03cb1daSCédric Le Goater                           "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
343a03cb1daSCédric Le Goater                           s->ctrl->name, cs, new->addr, new->addr + new->size,
344a03cb1daSCédric Le Goater                           i, seg.addr, seg.addr + seg.size);
345a03cb1daSCédric Le Goater             return true;
346a03cb1daSCédric Le Goater         }
347a03cb1daSCédric Le Goater     }
348a03cb1daSCédric Le Goater     return false;
349a03cb1daSCédric Le Goater }
350a03cb1daSCédric Le Goater 
351a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs,
352a03cb1daSCédric Le Goater                                          uint64_t new)
353a03cb1daSCédric Le Goater {
354a03cb1daSCédric Le Goater     AspeedSMCFlash *fl = &s->flashes[cs];
355a03cb1daSCédric Le Goater     AspeedSegments seg;
356a03cb1daSCédric Le Goater 
357a03cb1daSCédric Le Goater     aspeed_smc_reg_to_segment(new, &seg);
358a03cb1daSCédric Le Goater 
359a03cb1daSCédric Le Goater     /* The start address of CS0 is read-only */
360a03cb1daSCédric Le Goater     if (cs == 0 && seg.addr != s->ctrl->flash_window_base) {
361a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
362a03cb1daSCédric Le Goater                       "%s: Tried to change CS0 start address to 0x%"
363a03cb1daSCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, seg.addr);
3640584d3c3SCédric Le Goater         seg.addr = s->ctrl->flash_window_base;
3650584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
366a03cb1daSCédric Le Goater     }
367a03cb1daSCédric Le Goater 
368a03cb1daSCédric Le Goater     /*
369a03cb1daSCédric Le Goater      * The end address of the AST2500 spi controllers is also
370a03cb1daSCédric Le Goater      * read-only.
371a03cb1daSCédric Le Goater      */
372a03cb1daSCédric Le Goater     if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 ||
373a03cb1daSCédric Le Goater          s->ctrl->segments == aspeed_segments_ast2500_spi2) &&
374a03cb1daSCédric Le Goater         cs == s->ctrl->max_slaves &&
375a03cb1daSCédric Le Goater         seg.addr + seg.size != s->ctrl->segments[cs].addr +
376a03cb1daSCédric Le Goater         s->ctrl->segments[cs].size) {
377a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
378a03cb1daSCédric Le Goater                       "%s: Tried to change CS%d end address to 0x%"
3790584d3c3SCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size);
3800584d3c3SCédric Le Goater         seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size -
3810584d3c3SCédric Le Goater             seg.addr;
3820584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
383a03cb1daSCédric Le Goater     }
384a03cb1daSCédric Le Goater 
385a03cb1daSCédric Le Goater     /* Keep the segment in the overall flash window */
386a03cb1daSCédric Le Goater     if (seg.addr + seg.size <= s->ctrl->flash_window_base ||
387a03cb1daSCédric Le Goater         seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) {
388a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : "
389a03cb1daSCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
390a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
391a03cb1daSCédric Le Goater         return;
392a03cb1daSCédric Le Goater     }
393a03cb1daSCédric Le Goater 
394a03cb1daSCédric Le Goater     /* Check start address vs. alignment */
3950584d3c3SCédric Le Goater     if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) {
396a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not "
397a03cb1daSCédric Le Goater                       "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
398a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
399a03cb1daSCédric Le Goater     }
400a03cb1daSCédric Le Goater 
4010584d3c3SCédric Le Goater     /* And segments should not overlap (in the specs) */
4020584d3c3SCédric Le Goater     aspeed_smc_flash_overlap(s, &seg, cs);
403a03cb1daSCédric Le Goater 
404a03cb1daSCédric Le Goater     /* All should be fine now to move the region */
405a03cb1daSCédric Le Goater     memory_region_transaction_begin();
406a03cb1daSCédric Le Goater     memory_region_set_size(&fl->mmio, seg.size);
407a03cb1daSCédric Le Goater     memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base);
408a03cb1daSCédric Le Goater     memory_region_set_enabled(&fl->mmio, true);
409a03cb1daSCédric Le Goater     memory_region_transaction_commit();
410a03cb1daSCédric Le Goater 
411a03cb1daSCédric Le Goater     s->regs[R_SEG_ADDR0 + cs] = new;
412a03cb1daSCédric Le Goater }
413a03cb1daSCédric Le Goater 
414924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
415924ed163SCédric Le Goater                                               unsigned size)
416924ed163SCédric Le Goater {
417924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
418924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
419924ed163SCédric Le Goater     return 0;
420924ed163SCédric Le Goater }
421924ed163SCédric Le Goater 
422924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
423924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
424924ed163SCédric Le Goater {
425924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
426924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size, data);
427924ed163SCédric Le Goater }
428924ed163SCédric Le Goater 
429924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
430924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
431924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
432924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
433924ed163SCédric Le Goater     .valid = {
434924ed163SCédric Le Goater         .min_access_size = 1,
435924ed163SCédric Le Goater         .max_access_size = 4,
436924ed163SCédric Le Goater     },
437924ed163SCédric Le Goater };
438924ed163SCédric Le Goater 
439f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl)
440924ed163SCédric Le Goater {
441f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
442f248a9dbSCédric Le Goater 
443f248a9dbSCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK;
444924ed163SCédric Le Goater }
445924ed163SCédric Le Goater 
446f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl)
447924ed163SCédric Le Goater {
448f248a9dbSCédric Le Goater     const AspeedSMCState *s = fl->controller;
449f248a9dbSCédric Le Goater 
450f248a9dbSCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id));
451924ed163SCédric Le Goater }
452924ed163SCédric Le Goater 
453fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl)
454fcdf2c59SCédric Le Goater {
455fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
456fcdf2c59SCédric Le Goater     int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK;
457fcdf2c59SCédric Le Goater 
458fcdf2c59SCédric Le Goater     /* In read mode, the default SPI command is READ (0x3). In other
459fcdf2c59SCédric Le Goater      * modes, the command should necessarily be defined */
460fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) {
461fcdf2c59SCédric Le Goater         cmd = SPI_OP_READ;
462fcdf2c59SCédric Le Goater     }
463fcdf2c59SCédric Le Goater 
464fcdf2c59SCédric Le Goater     if (!cmd) {
465fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n",
466fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
467fcdf2c59SCédric Le Goater     }
468fcdf2c59SCédric Le Goater 
469fcdf2c59SCédric Le Goater     return cmd;
470fcdf2c59SCédric Le Goater }
471fcdf2c59SCédric Le Goater 
472fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl)
473fcdf2c59SCédric Le Goater {
474fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
475fcdf2c59SCédric Le Goater 
476fcdf2c59SCédric Le Goater     if (s->ctrl->segments == aspeed_segments_spi) {
477fcdf2c59SCédric Le Goater         return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE;
478fcdf2c59SCédric Le Goater     } else {
479fcdf2c59SCédric Le Goater         return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id));
480fcdf2c59SCédric Le Goater     }
481fcdf2c59SCédric Le Goater }
482fcdf2c59SCédric Le Goater 
483fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl)
484fcdf2c59SCédric Le Goater {
485fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
486fcdf2c59SCédric Le Goater 
487fcdf2c59SCédric Le Goater     return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE;
488fcdf2c59SCédric Le Goater }
489fcdf2c59SCédric Le Goater 
490fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl)
491fcdf2c59SCédric Le Goater {
492fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
493fcdf2c59SCédric Le Goater 
494fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE;
495fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
496fcdf2c59SCédric Le Goater }
497fcdf2c59SCédric Le Goater 
498fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl)
499fcdf2c59SCédric Le Goater {
500fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
501fcdf2c59SCédric Le Goater 
502fcdf2c59SCédric Le Goater     s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE;
503fcdf2c59SCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
504fcdf2c59SCédric Le Goater }
505fcdf2c59SCédric Le Goater 
506fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl,
507fcdf2c59SCédric Le Goater                                               uint32_t addr)
508fcdf2c59SCédric Le Goater {
509fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
510fcdf2c59SCédric Le Goater     AspeedSegments seg;
511fcdf2c59SCédric Le Goater 
512fcdf2c59SCédric Le Goater     aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + fl->id], &seg);
513b4cc583fSCédric Le Goater     if ((addr % seg.size) != addr) {
514fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
515fcdf2c59SCédric Le Goater                       "%s: invalid address 0x%08x for CS%d segment : "
516fcdf2c59SCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
517fcdf2c59SCédric Le Goater                       s->ctrl->name, addr, fl->id, seg.addr,
518fcdf2c59SCédric Le Goater                       seg.addr + seg.size);
519b4cc583fSCédric Le Goater         addr %= seg.size;
520fcdf2c59SCédric Le Goater     }
521fcdf2c59SCédric Le Goater 
522fcdf2c59SCédric Le Goater     return addr;
523fcdf2c59SCédric Le Goater }
524fcdf2c59SCédric Le Goater 
525ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl)
526ac2810deSCédric Le Goater {
527ac2810deSCédric Le Goater     const AspeedSMCState *s = fl->controller;
528ac2810deSCédric Le Goater     uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id];
529ac2810deSCédric Le Goater     uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1;
530ac2810deSCédric Le Goater     uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3;
5310721309eSCédric Le Goater     uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8;
532ac2810deSCédric Le Goater 
5330721309eSCédric Le Goater     if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) {
5340721309eSCédric Le Goater         dummies /= 2;
5350721309eSCédric Le Goater     }
5360721309eSCédric Le Goater 
5370721309eSCédric Le Goater     return dummies;
538ac2810deSCédric Le Goater }
539ac2810deSCédric Le Goater 
54096c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr)
541fcdf2c59SCédric Le Goater {
542fcdf2c59SCédric Le Goater     const AspeedSMCState *s = fl->controller;
543fcdf2c59SCédric Le Goater     uint8_t cmd = aspeed_smc_flash_cmd(fl);
54496c4be95SCédric Le Goater     int i;
545fcdf2c59SCédric Le Goater 
546fcdf2c59SCédric Le Goater     /* Flash access can not exceed CS segment */
547fcdf2c59SCédric Le Goater     addr = aspeed_smc_check_segment_addr(fl, addr);
548fcdf2c59SCédric Le Goater 
549fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, cmd);
550fcdf2c59SCédric Le Goater 
551fcdf2c59SCédric Le Goater     if (aspeed_smc_flash_is_4byte(fl)) {
552fcdf2c59SCédric Le Goater         ssi_transfer(s->spi, (addr >> 24) & 0xff);
553fcdf2c59SCédric Le Goater     }
554fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 16) & 0xff);
555fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr >> 8) & 0xff);
556fcdf2c59SCédric Le Goater     ssi_transfer(s->spi, (addr & 0xff));
55796c4be95SCédric Le Goater 
55896c4be95SCédric Le Goater     /*
55996c4be95SCédric Le Goater      * Use fake transfers to model dummy bytes. The value should
56096c4be95SCédric Le Goater      * be configured to some non-zero value in fast read mode and
56196c4be95SCédric Le Goater      * zero in read mode. But, as the HW allows inconsistent
56296c4be95SCédric Le Goater      * settings, let's check for fast read mode.
56396c4be95SCédric Le Goater      */
56496c4be95SCédric Le Goater     if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) {
56596c4be95SCédric Le Goater         for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) {
5669149af2aSCédric Le Goater             ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff);
56796c4be95SCédric Le Goater         }
56896c4be95SCédric Le Goater     }
569fcdf2c59SCédric Le Goater }
570fcdf2c59SCédric Le Goater 
571924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
572924ed163SCédric Le Goater {
573924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
574fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
575924ed163SCédric Le Goater     uint64_t ret = 0;
576924ed163SCédric Le Goater     int i;
577924ed163SCédric Le Goater 
578fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
579fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
580924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
581924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
582924ed163SCédric Le Goater         }
583fcdf2c59SCédric Le Goater         break;
584fcdf2c59SCédric Le Goater     case CTRL_READMODE:
585fcdf2c59SCédric Le Goater     case CTRL_FREADMODE:
586fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
58796c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
588ac2810deSCédric Le Goater 
589fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
590fcdf2c59SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
591fcdf2c59SCédric Le Goater         }
592fcdf2c59SCédric Le Goater 
593fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
594fcdf2c59SCédric Le Goater         break;
595fcdf2c59SCédric Le Goater     default:
596fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
597fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
598924ed163SCédric Le Goater     }
599924ed163SCédric Le Goater 
600924ed163SCédric Le Goater     return ret;
601924ed163SCédric Le Goater }
602924ed163SCédric Le Goater 
603f95c4bffSCédric Le Goater /*
604f95c4bffSCédric Le Goater  * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a
605f95c4bffSCédric Le Goater  * common include header.
606f95c4bffSCédric Le Goater  */
607f95c4bffSCédric Le Goater typedef enum {
608f95c4bffSCédric Le Goater     READ = 0x3,         READ_4 = 0x13,
609f95c4bffSCédric Le Goater     FAST_READ = 0xb,    FAST_READ_4 = 0x0c,
610f95c4bffSCédric Le Goater     DOR = 0x3b,         DOR_4 = 0x3c,
611f95c4bffSCédric Le Goater     QOR = 0x6b,         QOR_4 = 0x6c,
612f95c4bffSCédric Le Goater     DIOR = 0xbb,        DIOR_4 = 0xbc,
613f95c4bffSCédric Le Goater     QIOR = 0xeb,        QIOR_4 = 0xec,
614f95c4bffSCédric Le Goater 
615f95c4bffSCédric Le Goater     PP = 0x2,           PP_4 = 0x12,
616f95c4bffSCédric Le Goater     DPP = 0xa2,
617f95c4bffSCédric Le Goater     QPP = 0x32,         QPP_4 = 0x34,
618f95c4bffSCédric Le Goater } FlashCMD;
619f95c4bffSCédric Le Goater 
620f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command)
621f95c4bffSCédric Le Goater {
622f95c4bffSCédric Le Goater     switch (command) { /* check for dummies */
623f95c4bffSCédric Le Goater     case READ: /* no dummy bytes/cycles */
624f95c4bffSCédric Le Goater     case PP:
625f95c4bffSCédric Le Goater     case DPP:
626f95c4bffSCédric Le Goater     case QPP:
627f95c4bffSCédric Le Goater     case READ_4:
628f95c4bffSCédric Le Goater     case PP_4:
629f95c4bffSCédric Le Goater     case QPP_4:
630f95c4bffSCédric Le Goater         return 0;
631f95c4bffSCédric Le Goater     case FAST_READ:
632f95c4bffSCédric Le Goater     case DOR:
633f95c4bffSCédric Le Goater     case QOR:
634f95c4bffSCédric Le Goater     case DOR_4:
635f95c4bffSCédric Le Goater     case QOR_4:
636f95c4bffSCédric Le Goater         return 1;
637f95c4bffSCédric Le Goater     case DIOR:
638f95c4bffSCédric Le Goater     case FAST_READ_4:
639f95c4bffSCédric Le Goater     case DIOR_4:
640f95c4bffSCédric Le Goater         return 2;
641f95c4bffSCédric Le Goater     case QIOR:
642f95c4bffSCédric Le Goater     case QIOR_4:
643f95c4bffSCédric Le Goater         return 4;
644f95c4bffSCédric Le Goater     default:
645f95c4bffSCédric Le Goater         return -1;
646f95c4bffSCédric Le Goater     }
647f95c4bffSCédric Le Goater }
648f95c4bffSCédric Le Goater 
649f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl,  uint64_t data,
650f95c4bffSCédric Le Goater                                 unsigned size)
651f95c4bffSCédric Le Goater {
652f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
653f95c4bffSCédric Le Goater     uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3;
654f95c4bffSCédric Le Goater 
655f95c4bffSCédric Le Goater     if (s->snoop_index == SNOOP_OFF) {
656f95c4bffSCédric Le Goater         return false; /* Do nothing */
657f95c4bffSCédric Le Goater 
658f95c4bffSCédric Le Goater     } else if (s->snoop_index == SNOOP_START) {
659f95c4bffSCédric Le Goater         uint8_t cmd = data & 0xff;
660f95c4bffSCédric Le Goater         int ndummies = aspeed_smc_num_dummies(cmd);
661f95c4bffSCédric Le Goater 
662f95c4bffSCédric Le Goater         /*
663f95c4bffSCédric Le Goater          * No dummy cycles are expected with the current command. Turn
664f95c4bffSCédric Le Goater          * off snooping and let the transfer proceed normally.
665f95c4bffSCédric Le Goater          */
666f95c4bffSCédric Le Goater         if (ndummies <= 0) {
667f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
668f95c4bffSCédric Le Goater             return false;
669f95c4bffSCédric Le Goater         }
670f95c4bffSCédric Le Goater 
671f95c4bffSCédric Le Goater         s->snoop_dummies = ndummies * 8;
672f95c4bffSCédric Le Goater 
673f95c4bffSCédric Le Goater     } else if (s->snoop_index >= addr_width + 1) {
674f95c4bffSCédric Le Goater 
675f95c4bffSCédric Le Goater         /* The SPI transfer has reached the dummy cycles sequence */
676f95c4bffSCédric Le Goater         for (; s->snoop_dummies; s->snoop_dummies--) {
677f95c4bffSCédric Le Goater             ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff);
678f95c4bffSCédric Le Goater         }
679f95c4bffSCédric Le Goater 
680f95c4bffSCédric Le Goater         /* If no more dummy cycles are expected, turn off snooping */
681f95c4bffSCédric Le Goater         if (!s->snoop_dummies) {
682f95c4bffSCédric Le Goater             s->snoop_index = SNOOP_OFF;
683f95c4bffSCédric Le Goater         } else {
684f95c4bffSCédric Le Goater             s->snoop_index += size;
685f95c4bffSCédric Le Goater         }
686f95c4bffSCédric Le Goater 
687f95c4bffSCédric Le Goater         /*
688f95c4bffSCédric Le Goater          * Dummy cycles have been faked already. Ignore the current
689f95c4bffSCédric Le Goater          * SPI transfer
690f95c4bffSCédric Le Goater          */
691f95c4bffSCédric Le Goater         return true;
692f95c4bffSCédric Le Goater     }
693f95c4bffSCédric Le Goater 
694f95c4bffSCédric Le Goater     s->snoop_index += size;
695f95c4bffSCédric Le Goater     return false;
696f95c4bffSCédric Le Goater }
697f95c4bffSCédric Le Goater 
698924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
699924ed163SCédric Le Goater                                    unsigned size)
700924ed163SCédric Le Goater {
701924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
702fcdf2c59SCédric Le Goater     AspeedSMCState *s = fl->controller;
703924ed163SCédric Le Goater     int i;
704924ed163SCédric Le Goater 
705f248a9dbSCédric Le Goater     if (!aspeed_smc_is_writable(fl)) {
706924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
707924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
708924ed163SCédric Le Goater         return;
709924ed163SCédric Le Goater     }
710924ed163SCédric Le Goater 
711fcdf2c59SCédric Le Goater     switch (aspeed_smc_flash_mode(fl)) {
712fcdf2c59SCédric Le Goater     case CTRL_USERMODE:
713f95c4bffSCédric Le Goater         if (aspeed_smc_do_snoop(fl, data, size)) {
714f95c4bffSCédric Le Goater             break;
715f95c4bffSCédric Le Goater         }
716f95c4bffSCédric Le Goater 
717fcdf2c59SCédric Le Goater         for (i = 0; i < size; i++) {
718fcdf2c59SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
719924ed163SCédric Le Goater         }
720fcdf2c59SCédric Le Goater         break;
721fcdf2c59SCédric Le Goater     case CTRL_WRITEMODE:
722fcdf2c59SCédric Le Goater         aspeed_smc_flash_select(fl);
72396c4be95SCédric Le Goater         aspeed_smc_flash_setup(fl, addr);
724924ed163SCédric Le Goater 
725924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
726924ed163SCédric Le Goater             ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
727924ed163SCédric Le Goater         }
728fcdf2c59SCédric Le Goater 
729fcdf2c59SCédric Le Goater         aspeed_smc_flash_unselect(fl);
730fcdf2c59SCédric Le Goater         break;
731fcdf2c59SCédric Le Goater     default:
732fcdf2c59SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n",
733fcdf2c59SCédric Le Goater                       __func__, aspeed_smc_flash_mode(fl));
734fcdf2c59SCédric Le Goater     }
735924ed163SCédric Le Goater }
736924ed163SCédric Le Goater 
737924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
738924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
739924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
740924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
741924ed163SCédric Le Goater     .valid = {
742924ed163SCédric Le Goater         .min_access_size = 1,
743924ed163SCédric Le Goater         .max_access_size = 4,
744924ed163SCédric Le Goater     },
7457c1c69bcSCédric Le Goater };
7467c1c69bcSCédric Le Goater 
747f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl)
7487c1c69bcSCédric Le Goater {
749f95c4bffSCédric Le Goater     AspeedSMCState *s = fl->controller;
750f95c4bffSCédric Le Goater 
751f95c4bffSCédric Le Goater     s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START;
7527c1c69bcSCédric Le Goater 
753f248a9dbSCédric Le Goater     qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl));
7547c1c69bcSCédric Le Goater }
7557c1c69bcSCédric Le Goater 
7567c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
7577c1c69bcSCédric Le Goater {
7587c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
7597c1c69bcSCédric Le Goater     int i;
7607c1c69bcSCédric Le Goater 
7617c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
7627c1c69bcSCédric Le Goater 
7637c1c69bcSCédric Le Goater     /* Unselect all slaves */
7647c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
7657c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
7661d247bd0SCédric Le Goater         qemu_set_irq(s->cs_lines[i], true);
7677c1c69bcSCédric Le Goater     }
7687c1c69bcSCédric Le Goater 
769a03cb1daSCédric Le Goater     /* setup default segment register values for all */
770a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
771a03cb1daSCédric Le Goater         s->regs[R_SEG_ADDR0 + i] =
772a03cb1daSCédric Le Goater             aspeed_smc_segment_to_reg(&s->ctrl->segments[i]);
773a03cb1daSCédric Le Goater     }
7740707b34dSCédric Le Goater 
775a57baeb4SCédric Le Goater     /* HW strapping flash type for FMC controllers  */
7760707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_ast2500_fmc) {
7770707b34dSCédric Le Goater         /* flash type is fixed to SPI for CE0 and CE1 */
7780707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7790707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1);
7800707b34dSCédric Le Goater     }
7810707b34dSCédric Le Goater 
7820707b34dSCédric Le Goater     /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the
7830707b34dSCédric Le Goater      * configuration of the palmetto-bmc machine */
7840707b34dSCédric Le Goater     if (s->ctrl->segments == aspeed_segments_fmc) {
7850707b34dSCédric Le Goater         s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0);
7860707b34dSCédric Le Goater     }
787f95c4bffSCédric Le Goater 
788f95c4bffSCédric Le Goater     s->snoop_index = SNOOP_OFF;
789f95c4bffSCédric Le Goater     s->snoop_dummies = 0;
7907c1c69bcSCédric Le Goater }
7917c1c69bcSCédric Le Goater 
7927c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
7937c1c69bcSCédric Le Goater {
7947c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
7957c1c69bcSCédric Le Goater 
7967c1c69bcSCédric Le Goater     addr >>= 2;
7977c1c69bcSCédric Le Goater 
79897c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
79997c2ed5dSCédric Le Goater         addr == s->r_timings ||
80097c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl ||
8012e1f0502SCédric Le Goater         addr == R_INTR_CTRL ||
8029149af2aSCédric Le Goater         addr == R_DUMMY_DATA ||
803c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_CTRL) ||
804c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) ||
805c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) ||
806c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_LEN) ||
807c4e1f0b4SCédric Le Goater         (s->ctrl->has_dma && addr == R_DMA_CHECKSUM) ||
808a03cb1daSCédric Le Goater         (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) ||
809597d6bb3SCédric Le Goater         (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) {
81097c2ed5dSCédric Le Goater         return s->regs[addr];
81197c2ed5dSCédric Le Goater     } else {
8127c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
8137c1c69bcSCédric Le Goater                       __func__, addr);
814b617ca92SCédric Le Goater         return -1;
8157c1c69bcSCédric Le Goater     }
8167c1c69bcSCédric Le Goater }
8177c1c69bcSCédric Le Goater 
8180d72c717SCédric Le Goater static uint8_t aspeed_smc_hclk_divisor(uint8_t hclk_mask)
8190d72c717SCédric Le Goater {
8200d72c717SCédric Le Goater     /* HCLK/1 .. HCLK/16 */
8210d72c717SCédric Le Goater     const uint8_t hclk_divisors[] = {
8220d72c717SCédric Le Goater         15, 7, 14, 6, 13, 5, 12, 4, 11, 3, 10, 2, 9, 1, 8, 0
8230d72c717SCédric Le Goater     };
8240d72c717SCédric Le Goater     int i;
8250d72c717SCédric Le Goater 
8260d72c717SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(hclk_divisors); i++) {
8270d72c717SCédric Le Goater         if (hclk_mask == hclk_divisors[i]) {
8280d72c717SCédric Le Goater             return i + 1;
8290d72c717SCédric Le Goater         }
8300d72c717SCédric Le Goater     }
8310d72c717SCédric Le Goater 
8320d72c717SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "invalid HCLK mask %x", hclk_mask);
8330d72c717SCédric Le Goater     return 0;
8340d72c717SCédric Le Goater }
8350d72c717SCédric Le Goater 
8360d72c717SCédric Le Goater /*
8370d72c717SCédric Le Goater  * When doing calibration, the SPI clock rate in the CE0 Control
8380d72c717SCédric Le Goater  * Register and the read delay cycles in the Read Timing Compensation
8390d72c717SCédric Le Goater  * Register are set using bit[11:4] of the DMA Control Register.
8400d72c717SCédric Le Goater  */
8410d72c717SCédric Le Goater static void aspeed_smc_dma_calibration(AspeedSMCState *s)
8420d72c717SCédric Le Goater {
8430d72c717SCédric Le Goater     uint8_t delay =
8440d72c717SCédric Le Goater         (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK;
8450d72c717SCédric Le Goater     uint8_t hclk_mask =
8460d72c717SCédric Le Goater         (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK;
8470d72c717SCédric Le Goater     uint8_t hclk_div = aspeed_smc_hclk_divisor(hclk_mask);
8480d72c717SCédric Le Goater     uint32_t hclk_shift = (hclk_div - 1) << 2;
8490d72c717SCédric Le Goater     uint8_t cs;
8500d72c717SCédric Le Goater 
8510d72c717SCédric Le Goater     /*
8520d72c717SCédric Le Goater      * The Read Timing Compensation Register values apply to all CS on
8530d72c717SCédric Le Goater      * the SPI bus and only HCLK/1 - HCLK/5 can have tunable delays
8540d72c717SCédric Le Goater      */
8550d72c717SCédric Le Goater     if (hclk_div && hclk_div < 6) {
8560d72c717SCédric Le Goater         s->regs[s->r_timings] &= ~(0xf << hclk_shift);
8570d72c717SCédric Le Goater         s->regs[s->r_timings] |= delay << hclk_shift;
8580d72c717SCédric Le Goater     }
8590d72c717SCédric Le Goater 
8600d72c717SCédric Le Goater     /*
8610d72c717SCédric Le Goater      * TODO: compute the CS from the DMA address and the segment
8620d72c717SCédric Le Goater      * registers. This is not really a problem for now because the
8630d72c717SCédric Le Goater      * Timing Register values apply to all CS and software uses CS0 to
8640d72c717SCédric Le Goater      * do calibration.
8650d72c717SCédric Le Goater      */
8660d72c717SCédric Le Goater     cs = 0;
8670d72c717SCédric Le Goater     s->regs[s->r_ctrl0 + cs] &=
8680d72c717SCédric Le Goater         ~(CE_CTRL_CLOCK_FREQ_MASK << CE_CTRL_CLOCK_FREQ_SHIFT);
8690d72c717SCédric Le Goater     s->regs[s->r_ctrl0 + cs] |= CE_CTRL_CLOCK_FREQ(hclk_div);
8700d72c717SCédric Le Goater }
8710d72c717SCédric Le Goater 
872c4e1f0b4SCédric Le Goater /*
873*5258c2a6SCédric Le Goater  * Emulate read errors in the DMA Checksum Register for high
874*5258c2a6SCédric Le Goater  * frequencies and optimistic settings of the Read Timing Compensation
875*5258c2a6SCédric Le Goater  * Register. This will help in tuning the SPI timing calibration
876*5258c2a6SCédric Le Goater  * algorithm.
877*5258c2a6SCédric Le Goater  */
878*5258c2a6SCédric Le Goater static bool aspeed_smc_inject_read_failure(AspeedSMCState *s)
879*5258c2a6SCédric Le Goater {
880*5258c2a6SCédric Le Goater     uint8_t delay =
881*5258c2a6SCédric Le Goater         (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK;
882*5258c2a6SCédric Le Goater     uint8_t hclk_mask =
883*5258c2a6SCédric Le Goater         (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK;
884*5258c2a6SCédric Le Goater 
885*5258c2a6SCédric Le Goater     /*
886*5258c2a6SCédric Le Goater      * Typical values of a palmetto-bmc machine.
887*5258c2a6SCédric Le Goater      */
888*5258c2a6SCédric Le Goater     switch (aspeed_smc_hclk_divisor(hclk_mask)) {
889*5258c2a6SCédric Le Goater     case 4 ... 16:
890*5258c2a6SCédric Le Goater         return false;
891*5258c2a6SCédric Le Goater     case 3: /* at least one HCLK cycle delay */
892*5258c2a6SCédric Le Goater         return (delay & 0x7) < 1;
893*5258c2a6SCédric Le Goater     case 2: /* at least two HCLK cycle delay */
894*5258c2a6SCédric Le Goater         return (delay & 0x7) < 2;
895*5258c2a6SCédric Le Goater     case 1: /* (> 100MHz) is above the max freq of the controller */
896*5258c2a6SCédric Le Goater         return true;
897*5258c2a6SCédric Le Goater     default:
898*5258c2a6SCédric Le Goater         g_assert_not_reached();
899*5258c2a6SCédric Le Goater     }
900*5258c2a6SCédric Le Goater }
901*5258c2a6SCédric Le Goater 
902*5258c2a6SCédric Le Goater /*
903c4e1f0b4SCédric Le Goater  * Accumulate the result of the reads to provide a checksum that will
904c4e1f0b4SCédric Le Goater  * be used to validate the read timing settings.
905c4e1f0b4SCédric Le Goater  */
906c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_checksum(AspeedSMCState *s)
907c4e1f0b4SCédric Le Goater {
908c4e1f0b4SCédric Le Goater     MemTxResult result;
909c4e1f0b4SCédric Le Goater     uint32_t data;
910c4e1f0b4SCédric Le Goater 
911c4e1f0b4SCédric Le Goater     if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) {
912c4e1f0b4SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
913c4e1f0b4SCédric Le Goater                       "%s: invalid direction for DMA checksum\n",  __func__);
914c4e1f0b4SCédric Le Goater         return;
915c4e1f0b4SCédric Le Goater     }
916c4e1f0b4SCédric Le Goater 
9170d72c717SCédric Le Goater     if (s->regs[R_DMA_CTRL] & DMA_CTRL_CALIB) {
9180d72c717SCédric Le Goater         aspeed_smc_dma_calibration(s);
9190d72c717SCédric Le Goater     }
9200d72c717SCédric Le Goater 
921c4e1f0b4SCédric Le Goater     while (s->regs[R_DMA_LEN]) {
922c4e1f0b4SCédric Le Goater         data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
923c4e1f0b4SCédric Le Goater                                     MEMTXATTRS_UNSPECIFIED, &result);
924c4e1f0b4SCédric Le Goater         if (result != MEMTX_OK) {
925c4e1f0b4SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n",
926c4e1f0b4SCédric Le Goater                           __func__, s->regs[R_DMA_FLASH_ADDR]);
927c4e1f0b4SCédric Le Goater             return;
928c4e1f0b4SCédric Le Goater         }
929c4e1f0b4SCédric Le Goater 
930c4e1f0b4SCédric Le Goater         /*
931c4e1f0b4SCédric Le Goater          * When the DMA is on-going, the DMA registers are updated
932c4e1f0b4SCédric Le Goater          * with the current working addresses and length.
933c4e1f0b4SCédric Le Goater          */
934c4e1f0b4SCédric Le Goater         s->regs[R_DMA_CHECKSUM] += data;
935c4e1f0b4SCédric Le Goater         s->regs[R_DMA_FLASH_ADDR] += 4;
936c4e1f0b4SCédric Le Goater         s->regs[R_DMA_LEN] -= 4;
937c4e1f0b4SCédric Le Goater     }
938*5258c2a6SCédric Le Goater 
939*5258c2a6SCédric Le Goater     if (s->inject_failure && aspeed_smc_inject_read_failure(s)) {
940*5258c2a6SCédric Le Goater         s->regs[R_DMA_CHECKSUM] = 0xbadc0de;
941*5258c2a6SCédric Le Goater     }
942*5258c2a6SCédric Le Goater 
943c4e1f0b4SCédric Le Goater }
944c4e1f0b4SCédric Le Goater 
945c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_rw(AspeedSMCState *s)
946c4e1f0b4SCédric Le Goater {
947c4e1f0b4SCédric Le Goater     MemTxResult result;
948c4e1f0b4SCédric Le Goater     uint32_t data;
949c4e1f0b4SCédric Le Goater 
950c4e1f0b4SCédric Le Goater     while (s->regs[R_DMA_LEN]) {
951c4e1f0b4SCédric Le Goater         if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) {
952c4e1f0b4SCédric Le Goater             data = address_space_ldl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR],
953c4e1f0b4SCédric Le Goater                                         MEMTXATTRS_UNSPECIFIED, &result);
954c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
955c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM read failed @%08x\n",
956c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_DRAM_ADDR]);
957c4e1f0b4SCédric Le Goater                 return;
958c4e1f0b4SCédric Le Goater             }
959c4e1f0b4SCédric Le Goater 
960c4e1f0b4SCédric Le Goater             address_space_stl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
961c4e1f0b4SCédric Le Goater                                  data, MEMTXATTRS_UNSPECIFIED, &result);
962c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
963c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash write failed @%08x\n",
964c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_FLASH_ADDR]);
965c4e1f0b4SCédric Le Goater                 return;
966c4e1f0b4SCédric Le Goater             }
967c4e1f0b4SCédric Le Goater         } else {
968c4e1f0b4SCédric Le Goater             data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR],
969c4e1f0b4SCédric Le Goater                                         MEMTXATTRS_UNSPECIFIED, &result);
970c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
971c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n",
972c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_FLASH_ADDR]);
973c4e1f0b4SCédric Le Goater                 return;
974c4e1f0b4SCédric Le Goater             }
975c4e1f0b4SCédric Le Goater 
976c4e1f0b4SCédric Le Goater             address_space_stl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR],
977c4e1f0b4SCédric Le Goater                                  data, MEMTXATTRS_UNSPECIFIED, &result);
978c4e1f0b4SCédric Le Goater             if (result != MEMTX_OK) {
979c4e1f0b4SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM write failed @%08x\n",
980c4e1f0b4SCédric Le Goater                               __func__, s->regs[R_DMA_DRAM_ADDR]);
981c4e1f0b4SCédric Le Goater                 return;
982c4e1f0b4SCédric Le Goater             }
983c4e1f0b4SCédric Le Goater         }
984c4e1f0b4SCédric Le Goater 
985c4e1f0b4SCédric Le Goater         /*
986c4e1f0b4SCédric Le Goater          * When the DMA is on-going, the DMA registers are updated
987c4e1f0b4SCédric Le Goater          * with the current working addresses and length.
988c4e1f0b4SCédric Le Goater          */
989c4e1f0b4SCédric Le Goater         s->regs[R_DMA_FLASH_ADDR] += 4;
990c4e1f0b4SCédric Le Goater         s->regs[R_DMA_DRAM_ADDR] += 4;
991c4e1f0b4SCédric Le Goater         s->regs[R_DMA_LEN] -= 4;
992c4e1f0b4SCédric Le Goater     }
993c4e1f0b4SCédric Le Goater }
994c4e1f0b4SCédric Le Goater 
995c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_stop(AspeedSMCState *s)
996c4e1f0b4SCédric Le Goater {
997c4e1f0b4SCédric Le Goater     /*
998c4e1f0b4SCédric Le Goater      * When the DMA is disabled, INTR_CTRL_DMA_STATUS=0 means the
999c4e1f0b4SCédric Le Goater      * engine is idle
1000c4e1f0b4SCédric Le Goater      */
1001c4e1f0b4SCédric Le Goater     s->regs[R_INTR_CTRL] &= ~INTR_CTRL_DMA_STATUS;
1002c4e1f0b4SCédric Le Goater     s->regs[R_DMA_CHECKSUM] = 0;
1003c4e1f0b4SCédric Le Goater 
1004c4e1f0b4SCédric Le Goater     /*
1005c4e1f0b4SCédric Le Goater      * Lower the DMA irq in any case. The IRQ control register could
1006c4e1f0b4SCédric Le Goater      * have been cleared before disabling the DMA.
1007c4e1f0b4SCédric Le Goater      */
1008c4e1f0b4SCédric Le Goater     qemu_irq_lower(s->irq);
1009c4e1f0b4SCédric Le Goater }
1010c4e1f0b4SCédric Le Goater 
1011c4e1f0b4SCédric Le Goater /*
1012c4e1f0b4SCédric Le Goater  * When INTR_CTRL_DMA_STATUS=1, the DMA has completed and a new DMA
1013c4e1f0b4SCédric Le Goater  * can start even if the result of the previous was not collected.
1014c4e1f0b4SCédric Le Goater  */
1015c4e1f0b4SCédric Le Goater static bool aspeed_smc_dma_in_progress(AspeedSMCState *s)
1016c4e1f0b4SCédric Le Goater {
1017c4e1f0b4SCédric Le Goater     return s->regs[R_DMA_CTRL] & DMA_CTRL_ENABLE &&
1018c4e1f0b4SCédric Le Goater         !(s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_STATUS);
1019c4e1f0b4SCédric Le Goater }
1020c4e1f0b4SCédric Le Goater 
1021c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_done(AspeedSMCState *s)
1022c4e1f0b4SCédric Le Goater {
1023c4e1f0b4SCédric Le Goater     s->regs[R_INTR_CTRL] |= INTR_CTRL_DMA_STATUS;
1024c4e1f0b4SCédric Le Goater     if (s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_EN) {
1025c4e1f0b4SCédric Le Goater         qemu_irq_raise(s->irq);
1026c4e1f0b4SCédric Le Goater     }
1027c4e1f0b4SCédric Le Goater }
1028c4e1f0b4SCédric Le Goater 
1029c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_ctrl(AspeedSMCState *s, uint64_t dma_ctrl)
1030c4e1f0b4SCédric Le Goater {
1031c4e1f0b4SCédric Le Goater     if (!(dma_ctrl & DMA_CTRL_ENABLE)) {
1032c4e1f0b4SCédric Le Goater         s->regs[R_DMA_CTRL] = dma_ctrl;
1033c4e1f0b4SCédric Le Goater 
1034c4e1f0b4SCédric Le Goater         aspeed_smc_dma_stop(s);
1035c4e1f0b4SCédric Le Goater         return;
1036c4e1f0b4SCédric Le Goater     }
1037c4e1f0b4SCédric Le Goater 
1038c4e1f0b4SCédric Le Goater     if (aspeed_smc_dma_in_progress(s)) {
1039c4e1f0b4SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: DMA in progress\n",  __func__);
1040c4e1f0b4SCédric Le Goater         return;
1041c4e1f0b4SCédric Le Goater     }
1042c4e1f0b4SCédric Le Goater 
1043c4e1f0b4SCédric Le Goater     s->regs[R_DMA_CTRL] = dma_ctrl;
1044c4e1f0b4SCédric Le Goater 
1045c4e1f0b4SCédric Le Goater     if (s->regs[R_DMA_CTRL] & DMA_CTRL_CKSUM) {
1046c4e1f0b4SCédric Le Goater         aspeed_smc_dma_checksum(s);
1047c4e1f0b4SCédric Le Goater     } else {
1048c4e1f0b4SCédric Le Goater         aspeed_smc_dma_rw(s);
1049c4e1f0b4SCédric Le Goater     }
1050c4e1f0b4SCédric Le Goater 
1051c4e1f0b4SCédric Le Goater     aspeed_smc_dma_done(s);
1052c4e1f0b4SCédric Le Goater }
1053c4e1f0b4SCédric Le Goater 
10547c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
10557c1c69bcSCédric Le Goater                              unsigned int size)
10567c1c69bcSCédric Le Goater {
10577c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
10587c1c69bcSCédric Le Goater     uint32_t value = data;
10597c1c69bcSCédric Le Goater 
10607c1c69bcSCédric Le Goater     addr >>= 2;
10617c1c69bcSCédric Le Goater 
106297c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
106397c2ed5dSCédric Le Goater         addr == s->r_timings ||
106497c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl) {
106597c2ed5dSCédric Le Goater         s->regs[addr] = value;
106697c2ed5dSCédric Le Goater     } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
1067f248a9dbSCédric Le Goater         int cs = addr - s->r_ctrl0;
106897c2ed5dSCédric Le Goater         s->regs[addr] = value;
1069f248a9dbSCédric Le Goater         aspeed_smc_flash_update_cs(&s->flashes[cs]);
1070a03cb1daSCédric Le Goater     } else if (addr >= R_SEG_ADDR0 &&
1071a03cb1daSCédric Le Goater                addr < R_SEG_ADDR0 + s->ctrl->max_slaves) {
1072a03cb1daSCédric Le Goater         int cs = addr - R_SEG_ADDR0;
1073a03cb1daSCédric Le Goater 
1074a03cb1daSCédric Le Goater         if (value != s->regs[R_SEG_ADDR0 + cs]) {
1075a03cb1daSCédric Le Goater             aspeed_smc_flash_set_segment(s, cs, value);
1076a03cb1daSCédric Le Goater         }
10779149af2aSCédric Le Goater     } else if (addr == R_DUMMY_DATA) {
10789149af2aSCédric Le Goater         s->regs[addr] = value & 0xff;
1079c4e1f0b4SCédric Le Goater     } else if (addr == R_INTR_CTRL) {
1080c4e1f0b4SCédric Le Goater         s->regs[addr] = value;
1081c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_CTRL) {
1082c4e1f0b4SCédric Le Goater         aspeed_smc_dma_ctrl(s, value);
1083c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) {
1084c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_DRAM_ADDR(s, value);
1085c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) {
1086c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_FLASH_ADDR(s, value);
1087c4e1f0b4SCédric Le Goater     } else if (s->ctrl->has_dma && addr == R_DMA_LEN) {
1088c4e1f0b4SCédric Le Goater         s->regs[addr] = DMA_LENGTH(value);
108997c2ed5dSCédric Le Goater     } else {
10907c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
10917c1c69bcSCédric Le Goater                       __func__, addr);
10927c1c69bcSCédric Le Goater         return;
10937c1c69bcSCédric Le Goater     }
10947c1c69bcSCédric Le Goater }
10957c1c69bcSCédric Le Goater 
10967c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
10977c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
10987c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
10997c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
11007c1c69bcSCédric Le Goater     .valid.unaligned = true,
11017c1c69bcSCédric Le Goater };
11027c1c69bcSCédric Le Goater 
1103c4e1f0b4SCédric Le Goater 
1104c4e1f0b4SCédric Le Goater /*
1105c4e1f0b4SCédric Le Goater  * Initialize the custom address spaces for DMAs
1106c4e1f0b4SCédric Le Goater  */
1107c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_setup(AspeedSMCState *s, Error **errp)
1108c4e1f0b4SCédric Le Goater {
1109c4e1f0b4SCédric Le Goater     char *name;
1110c4e1f0b4SCédric Le Goater 
1111c4e1f0b4SCédric Le Goater     if (!s->dram_mr) {
1112c4e1f0b4SCédric Le Goater         error_setg(errp, TYPE_ASPEED_SMC ": 'dram' link not set");
1113c4e1f0b4SCédric Le Goater         return;
1114c4e1f0b4SCédric Le Goater     }
1115c4e1f0b4SCédric Le Goater 
1116c4e1f0b4SCédric Le Goater     name = g_strdup_printf("%s-dma-flash", s->ctrl->name);
1117c4e1f0b4SCédric Le Goater     address_space_init(&s->flash_as, &s->mmio_flash, name);
1118c4e1f0b4SCédric Le Goater     g_free(name);
1119c4e1f0b4SCédric Le Goater 
1120c4e1f0b4SCédric Le Goater     name = g_strdup_printf("%s-dma-dram", s->ctrl->name);
1121c4e1f0b4SCédric Le Goater     address_space_init(&s->dram_as, s->dram_mr, name);
1122c4e1f0b4SCédric Le Goater     g_free(name);
1123c4e1f0b4SCédric Le Goater }
1124c4e1f0b4SCédric Le Goater 
11257c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
11267c1c69bcSCédric Le Goater {
11277c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
11287c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
11297c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
11307c1c69bcSCédric Le Goater     int i;
1131924ed163SCédric Le Goater     char name[32];
1132924ed163SCédric Le Goater     hwaddr offset = 0;
11337c1c69bcSCédric Le Goater 
11347c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
11357c1c69bcSCédric Le Goater 
11367c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
11377c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
11387c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
11397c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
11407c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
11417c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
11427c1c69bcSCédric Le Goater 
11437c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
11447c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
11457c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
11467c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
11477c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
11487c1c69bcSCédric Le Goater     }
11497c1c69bcSCédric Le Goater 
1150c4e1f0b4SCédric Le Goater     /* DMA irq. Keep it first for the initialization in the SoC */
1151c4e1f0b4SCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
1152c4e1f0b4SCédric Le Goater 
11537c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
11547c1c69bcSCédric Le Goater 
11557c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
11567c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
11577c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
11587c1c69bcSCédric Le Goater 
11597c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
11607c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
11617c1c69bcSCédric Le Goater     }
11627c1c69bcSCédric Le Goater 
11632da95fd8SCédric Le Goater     /* The memory region for the controller registers */
11647c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
1165087b57c9SCédric Le Goater                           s->ctrl->name, s->ctrl->nregs * 4);
11667c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
1167924ed163SCédric Le Goater 
1168924ed163SCédric Le Goater     /*
11692da95fd8SCédric Le Goater      * The container memory region representing the address space
11702da95fd8SCédric Le Goater      * window in which the flash modules are mapped. The size and
11712da95fd8SCédric Le Goater      * address depends on the SoC model and controller type.
1172924ed163SCédric Le Goater      */
1173924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
1174924ed163SCédric Le Goater 
1175924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
1176924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
1177dcb83444SCédric Le Goater                           s->ctrl->flash_window_size);
1178924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
1179924ed163SCédric Le Goater 
11802da95fd8SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves);
1181924ed163SCédric Le Goater 
11822da95fd8SCédric Le Goater     /*
11832da95fd8SCédric Le Goater      * Let's create a sub memory region for each possible slave. All
11842da95fd8SCédric Le Goater      * have a configurable memory segment in the overall flash mapping
11852da95fd8SCédric Le Goater      * window of the controller but, there is not necessarily a flash
11862da95fd8SCédric Le Goater      * module behind to handle the memory accesses. This depends on
11872da95fd8SCédric Le Goater      * the board configuration.
11882da95fd8SCédric Le Goater      */
11892da95fd8SCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
1190924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
1191924ed163SCédric Le Goater 
1192924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
1193924ed163SCédric Le Goater 
1194924ed163SCédric Le Goater         fl->id = i;
1195924ed163SCédric Le Goater         fl->controller = s;
1196924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
1197924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
1198924ed163SCédric Le Goater                               fl, name, fl->size);
1199924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
1200924ed163SCédric Le Goater         offset += fl->size;
1201924ed163SCédric Le Goater     }
1202c4e1f0b4SCédric Le Goater 
1203c4e1f0b4SCédric Le Goater     /* DMA support */
1204c4e1f0b4SCédric Le Goater     if (s->ctrl->has_dma) {
1205c4e1f0b4SCédric Le Goater         aspeed_smc_dma_setup(s, errp);
1206c4e1f0b4SCédric Le Goater     }
12077c1c69bcSCédric Le Goater }
12087c1c69bcSCédric Le Goater 
12097c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
12107c1c69bcSCédric Le Goater     .name = "aspeed.smc",
1211f95c4bffSCédric Le Goater     .version_id = 2,
1212f95c4bffSCédric Le Goater     .minimum_version_id = 2,
12137c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
12147c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
1215f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_index, AspeedSMCState),
1216f95c4bffSCédric Le Goater         VMSTATE_UINT8(snoop_dummies, AspeedSMCState),
12177c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
12187c1c69bcSCédric Le Goater     }
12197c1c69bcSCédric Le Goater };
12207c1c69bcSCédric Le Goater 
12217c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
12227c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
1223*5258c2a6SCédric Le Goater     DEFINE_PROP_BOOL("inject-failure", AspeedSMCState, inject_failure, false),
12246da4433fSCédric Le Goater     DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0),
1225c4e1f0b4SCédric Le Goater     DEFINE_PROP_LINK("dram", AspeedSMCState, dram_mr,
1226c4e1f0b4SCédric Le Goater                      TYPE_MEMORY_REGION, MemoryRegion *),
12277c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
12287c1c69bcSCédric Le Goater };
12297c1c69bcSCédric Le Goater 
12307c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
12317c1c69bcSCédric Le Goater {
12327c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
12337c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
12347c1c69bcSCédric Le Goater 
12357c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
12367c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
12377c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
12387c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
12397c1c69bcSCédric Le Goater     mc->ctrl = data;
12407c1c69bcSCédric Le Goater }
12417c1c69bcSCédric Le Goater 
12427c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
12437c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
12447c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
12457c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
12467c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
12477c1c69bcSCédric Le Goater     .abstract       = true,
12487c1c69bcSCédric Le Goater };
12497c1c69bcSCédric Le Goater 
12507c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
12517c1c69bcSCédric Le Goater {
12527c1c69bcSCédric Le Goater     int i;
12537c1c69bcSCédric Le Goater 
12547c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
12557c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
12567c1c69bcSCédric Le Goater         TypeInfo ti = {
12577c1c69bcSCédric Le Goater             .name       = controllers[i].name,
12587c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
12597c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
12607c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
12617c1c69bcSCédric Le Goater         };
12627c1c69bcSCédric Le Goater         type_register(&ti);
12637c1c69bcSCédric Le Goater     }
12647c1c69bcSCédric Le Goater }
12657c1c69bcSCédric Le Goater 
12667c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
1267