17c1c69bcSCédric Le Goater /* 27c1c69bcSCédric Le Goater * ASPEED AST2400 SMC Controller (SPI Flash Only) 37c1c69bcSCédric Le Goater * 47c1c69bcSCédric Le Goater * Copyright (C) 2016 IBM Corp. 57c1c69bcSCédric Le Goater * 67c1c69bcSCédric Le Goater * Permission is hereby granted, free of charge, to any person obtaining a copy 77c1c69bcSCédric Le Goater * of this software and associated documentation files (the "Software"), to deal 87c1c69bcSCédric Le Goater * in the Software without restriction, including without limitation the rights 97c1c69bcSCédric Le Goater * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 107c1c69bcSCédric Le Goater * copies of the Software, and to permit persons to whom the Software is 117c1c69bcSCédric Le Goater * furnished to do so, subject to the following conditions: 127c1c69bcSCédric Le Goater * 137c1c69bcSCédric Le Goater * The above copyright notice and this permission notice shall be included in 147c1c69bcSCédric Le Goater * all copies or substantial portions of the Software. 157c1c69bcSCédric Le Goater * 167c1c69bcSCédric Le Goater * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 177c1c69bcSCédric Le Goater * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 187c1c69bcSCédric Le Goater * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 197c1c69bcSCédric Le Goater * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 207c1c69bcSCédric Le Goater * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 217c1c69bcSCédric Le Goater * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 227c1c69bcSCédric Le Goater * THE SOFTWARE. 237c1c69bcSCédric Le Goater */ 247c1c69bcSCédric Le Goater 257c1c69bcSCédric Le Goater #include "qemu/osdep.h" 267c1c69bcSCédric Le Goater #include "hw/sysbus.h" 27d6454270SMarkus Armbruster #include "migration/vmstate.h" 287c1c69bcSCédric Le Goater #include "qemu/log.h" 290b8fa32fSMarkus Armbruster #include "qemu/module.h" 30d6e3f50aSPhilippe Mathieu-Daudé #include "qemu/error-report.h" 31c4e1f0b4SCédric Le Goater #include "qapi/error.h" 32c4e1f0b4SCédric Le Goater #include "exec/address-spaces.h" 33bcaa8dddSCédric Le Goater #include "qemu/units.h" 347c1c69bcSCédric Le Goater 3564552b6bSMarkus Armbruster #include "hw/irq.h" 36a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 377c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h" 387c1c69bcSCédric Le Goater 397c1c69bcSCédric Le Goater /* CE Type Setting Register */ 407c1c69bcSCédric Le Goater #define R_CONF (0x00 / 4) 417c1c69bcSCédric Le Goater #define CONF_LEGACY_DISABLE (1 << 31) 427c1c69bcSCédric Le Goater #define CONF_ENABLE_W4 20 437c1c69bcSCédric Le Goater #define CONF_ENABLE_W3 19 447c1c69bcSCédric Le Goater #define CONF_ENABLE_W2 18 457c1c69bcSCédric Le Goater #define CONF_ENABLE_W1 17 467c1c69bcSCédric Le Goater #define CONF_ENABLE_W0 16 470707b34dSCédric Le Goater #define CONF_FLASH_TYPE4 8 480707b34dSCédric Le Goater #define CONF_FLASH_TYPE3 6 490707b34dSCédric Le Goater #define CONF_FLASH_TYPE2 4 500707b34dSCédric Le Goater #define CONF_FLASH_TYPE1 2 510707b34dSCédric Le Goater #define CONF_FLASH_TYPE0 0 520707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NOR 0x0 530707b34dSCédric Le Goater #define CONF_FLASH_TYPE_NAND 0x1 54bcaa8dddSCédric Le Goater #define CONF_FLASH_TYPE_SPI 0x2 /* AST2600 is SPI only */ 557c1c69bcSCédric Le Goater 567c1c69bcSCédric Le Goater /* CE Control Register */ 577c1c69bcSCédric Le Goater #define R_CE_CTRL (0x04 / 4) 587c1c69bcSCédric Le Goater #define CTRL_EXTENDED4 4 /* 32 bit addressing for SPI */ 597c1c69bcSCédric Le Goater #define CTRL_EXTENDED3 3 /* 32 bit addressing for SPI */ 607c1c69bcSCédric Le Goater #define CTRL_EXTENDED2 2 /* 32 bit addressing for SPI */ 617c1c69bcSCédric Le Goater #define CTRL_EXTENDED1 1 /* 32 bit addressing for SPI */ 627c1c69bcSCédric Le Goater #define CTRL_EXTENDED0 0 /* 32 bit addressing for SPI */ 637c1c69bcSCédric Le Goater 647c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */ 657c1c69bcSCédric Le Goater #define R_INTR_CTRL (0x08 / 4) 667c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_STATUS (1 << 11) 677c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_STATUS (1 << 10) 687c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_STATUS (1 << 9) 697c1c69bcSCédric Le Goater #define INTR_CTRL_DMA_EN (1 << 3) 707c1c69bcSCédric Le Goater #define INTR_CTRL_CMD_ABORT_EN (1 << 2) 717c1c69bcSCédric Le Goater #define INTR_CTRL_WRITE_PROTECT_EN (1 << 1) 727c1c69bcSCédric Le Goater 737c1c69bcSCédric Le Goater /* CEx Control Register */ 747c1c69bcSCédric Le Goater #define R_CTRL0 (0x10 / 4) 75bcaa8dddSCédric Le Goater #define CTRL_IO_QPI (1 << 31) 76bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_DATA (1 << 30) 770721309eSCédric Le Goater #define CTRL_IO_DUAL_DATA (1 << 29) 780721309eSCédric Le Goater #define CTRL_IO_DUAL_ADDR_DATA (1 << 28) /* Includes dummies */ 79bcaa8dddSCédric Le Goater #define CTRL_IO_QUAD_ADDR_DATA (1 << 28) /* Includes dummies */ 807c1c69bcSCédric Le Goater #define CTRL_CMD_SHIFT 16 817c1c69bcSCédric Le Goater #define CTRL_CMD_MASK 0xff 82ac2810deSCédric Le Goater #define CTRL_DUMMY_HIGH_SHIFT 14 83fcdf2c59SCédric Le Goater #define CTRL_AST2400_SPI_4BYTE (1 << 13) 840d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_SHIFT 8 850d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ_MASK 0xf 860d72c717SCédric Le Goater #define CE_CTRL_CLOCK_FREQ(div) \ 870d72c717SCédric Le Goater (((div) & CE_CTRL_CLOCK_FREQ_MASK) << CE_CTRL_CLOCK_FREQ_SHIFT) 88ac2810deSCédric Le Goater #define CTRL_DUMMY_LOW_SHIFT 6 /* 2 bits [7:6] */ 897c1c69bcSCédric Le Goater #define CTRL_CE_STOP_ACTIVE (1 << 2) 907c1c69bcSCédric Le Goater #define CTRL_CMD_MODE_MASK 0x3 917c1c69bcSCédric Le Goater #define CTRL_READMODE 0x0 927c1c69bcSCédric Le Goater #define CTRL_FREADMODE 0x1 937c1c69bcSCédric Le Goater #define CTRL_WRITEMODE 0x2 947c1c69bcSCédric Le Goater #define CTRL_USERMODE 0x3 957c1c69bcSCédric Le Goater #define R_CTRL1 (0x14 / 4) 967c1c69bcSCédric Le Goater #define R_CTRL2 (0x18 / 4) 977c1c69bcSCédric Le Goater #define R_CTRL3 (0x1C / 4) 987c1c69bcSCédric Le Goater #define R_CTRL4 (0x20 / 4) 997c1c69bcSCédric Le Goater 1007c1c69bcSCédric Le Goater /* CEx Segment Address Register */ 1017c1c69bcSCédric Le Goater #define R_SEG_ADDR0 (0x30 / 4) 102a03cb1daSCédric Le Goater #define SEG_END_SHIFT 24 /* 8MB units */ 103a03cb1daSCédric Le Goater #define SEG_END_MASK 0xff 1047c1c69bcSCédric Le Goater #define SEG_START_SHIFT 16 /* address bit [A29-A23] */ 105a03cb1daSCédric Le Goater #define SEG_START_MASK 0xff 1067c1c69bcSCédric Le Goater #define R_SEG_ADDR1 (0x34 / 4) 1077c1c69bcSCédric Le Goater #define R_SEG_ADDR2 (0x38 / 4) 1087c1c69bcSCédric Le Goater #define R_SEG_ADDR3 (0x3C / 4) 1097c1c69bcSCédric Le Goater #define R_SEG_ADDR4 (0x40 / 4) 1107c1c69bcSCédric Le Goater 1117c1c69bcSCédric Le Goater /* Misc Control Register #1 */ 1127c1c69bcSCédric Le Goater #define R_MISC_CTRL1 (0x50 / 4) 1137c1c69bcSCédric Le Goater 1149149af2aSCédric Le Goater /* SPI dummy cycle data */ 1159149af2aSCédric Le Goater #define R_DUMMY_DATA (0x54 / 4) 1167c1c69bcSCédric Le Goater 1177c1c69bcSCédric Le Goater /* DMA Control/Status Register */ 1187c1c69bcSCédric Le Goater #define R_DMA_CTRL (0x80 / 4) 1197c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_MASK 0xf 1207c1c69bcSCédric Le Goater #define DMA_CTRL_DELAY_SHIFT 8 1217c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_MASK 0xf 1227c1c69bcSCédric Le Goater #define DMA_CTRL_FREQ_SHIFT 4 1230d72c717SCédric Le Goater #define DMA_CTRL_CALIB (1 << 3) 1247c1c69bcSCédric Le Goater #define DMA_CTRL_CKSUM (1 << 2) 125c4e1f0b4SCédric Le Goater #define DMA_CTRL_WRITE (1 << 1) 126c4e1f0b4SCédric Le Goater #define DMA_CTRL_ENABLE (1 << 0) 1277c1c69bcSCédric Le Goater 1287c1c69bcSCédric Le Goater /* DMA Flash Side Address */ 1297c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR (0x84 / 4) 1307c1c69bcSCédric Le Goater 1317c1c69bcSCédric Le Goater /* DMA DRAM Side Address */ 1327c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR (0x88 / 4) 1337c1c69bcSCédric Le Goater 1347c1c69bcSCédric Le Goater /* DMA Length Register */ 1357c1c69bcSCédric Le Goater #define R_DMA_LEN (0x8C / 4) 1367c1c69bcSCédric Le Goater 1377c1c69bcSCédric Le Goater /* Checksum Calculation Result */ 1387c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM (0x90 / 4) 1397c1c69bcSCédric Le Goater 140f286f04cSCédric Le Goater /* Read Timing Compensation Register */ 1417c1c69bcSCédric Le Goater #define R_TIMINGS (0x94 / 4) 1427c1c69bcSCédric Le Goater 143bcaa8dddSCédric Le Goater /* SPI controller registers and bits (AST2400) */ 1447c1c69bcSCédric Le Goater #define R_SPI_CONF (0x00 / 4) 1457c1c69bcSCédric Le Goater #define SPI_CONF_ENABLE_W0 0 1467c1c69bcSCédric Le Goater #define R_SPI_CTRL0 (0x4 / 4) 1477c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL (0x10 / 4) 1487c1c69bcSCédric Le Goater #define R_SPI_TIMINGS (0x14 / 4) 1497c1c69bcSCédric Le Goater 150087b57c9SCédric Le Goater #define ASPEED_SMC_R_SPI_MAX (0x20 / 4) 151087b57c9SCédric Le Goater #define ASPEED_SMC_R_SMC_MAX (0x20 / 4) 152087b57c9SCédric Le Goater 153dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE 0x10000000 154dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE 0x20000000 155dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE 0x30000000 1566dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE 0x38000000 157dcb83444SCédric Le Goater 158c4e1f0b4SCédric Le Goater /* 159c4e1f0b4SCédric Le Goater * DMA DRAM addresses should be 4 bytes aligned and the valid address 160c4e1f0b4SCédric Le Goater * range is 0x40000000 - 0x5FFFFFFF (AST2400) 161c4e1f0b4SCédric Le Goater * 0x80000000 - 0xBFFFFFFF (AST2500) 162c4e1f0b4SCédric Le Goater * 163c4e1f0b4SCédric Le Goater * DMA flash addresses should be 4 bytes aligned and the valid address 164c4e1f0b4SCédric Le Goater * range is 0x20000000 - 0x2FFFFFFF. 165c4e1f0b4SCédric Le Goater * 166c4e1f0b4SCédric Le Goater * DMA length is from 4 bytes to 32MB 167c4e1f0b4SCédric Le Goater * 0: 4 bytes 168c4e1f0b4SCédric Le Goater * 0x7FFFFF: 32M bytes 169c4e1f0b4SCédric Le Goater */ 170c4e1f0b4SCédric Le Goater #define DMA_DRAM_ADDR(s, val) ((s)->sdram_base | \ 171c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_dram_mask)) 172c4e1f0b4SCédric Le Goater #define DMA_FLASH_ADDR(s, val) ((s)->ctrl->flash_window_base | \ 173c4e1f0b4SCédric Le Goater ((val) & (s)->ctrl->dma_flash_mask)) 174c4e1f0b4SCédric Le Goater #define DMA_LENGTH(val) ((val) & 0x01FFFFFC) 175c4e1f0b4SCédric Le Goater 176fcdf2c59SCédric Le Goater /* Flash opcodes. */ 177fcdf2c59SCédric Le Goater #define SPI_OP_READ 0x03 /* Read data bytes (low frequency) */ 178fcdf2c59SCédric Le Goater 179f95c4bffSCédric Le Goater #define SNOOP_OFF 0xFF 180f95c4bffSCédric Le Goater #define SNOOP_START 0x0 181f95c4bffSCédric Le Goater 182924ed163SCédric Le Goater /* 183924ed163SCédric Le Goater * Default segments mapping addresses and size for each slave per 184924ed163SCédric Le Goater * controller. These can be changed when board is initialized with the 185a03cb1daSCédric Le Goater * Segment Address Registers. 186924ed163SCédric Le Goater */ 187924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = { 188924ed163SCédric Le Goater { 0x10000000, 32 * 1024 * 1024 }, 189924ed163SCédric Le Goater }; 190924ed163SCédric Le Goater 191924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = { 1926dc52326SCédric Le Goater { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */ 193924ed163SCédric Le Goater { 0x24000000, 32 * 1024 * 1024 }, 194924ed163SCédric Le Goater { 0x26000000, 32 * 1024 * 1024 }, 195924ed163SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 196924ed163SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 } 197924ed163SCédric Le Goater }; 198924ed163SCédric Le Goater 199924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = { 200924ed163SCédric Le Goater { 0x30000000, 64 * 1024 * 1024 }, 201924ed163SCédric Le Goater }; 202924ed163SCédric Le Goater 2036dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = { 2046dc52326SCédric Le Goater { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */ 2056dc52326SCédric Le Goater { 0x28000000, 32 * 1024 * 1024 }, 2066dc52326SCédric Le Goater { 0x2A000000, 32 * 1024 * 1024 }, 2076dc52326SCédric Le Goater }; 2086dc52326SCédric Le Goater 2096dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = { 2106dc52326SCédric Le Goater { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2116dc52326SCédric Le Goater { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2126dc52326SCédric Le Goater }; 2136dc52326SCédric Le Goater 2146dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = { 2156dc52326SCédric Le Goater { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */ 2166dc52326SCédric Le Goater { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */ 2176dc52326SCédric Le Goater }; 218d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 219d0e25040SCédric Le Goater const AspeedSegments *seg); 220d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, uint32_t reg, 221d0e25040SCédric Le Goater AspeedSegments *seg); 2226dc52326SCédric Le Goater 223bcaa8dddSCédric Le Goater /* 224bcaa8dddSCédric Le Goater * AST2600 definitions 225bcaa8dddSCédric Le Goater */ 226bcaa8dddSCédric Le Goater #define ASPEED26_SOC_FMC_FLASH_BASE 0x20000000 227bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI_FLASH_BASE 0x30000000 228bcaa8dddSCédric Le Goater #define ASPEED26_SOC_SPI2_FLASH_BASE 0x50000000 229bcaa8dddSCédric Le Goater 230bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_fmc[] = { 231bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 232bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 233bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 234bcaa8dddSCédric Le Goater }; 235bcaa8dddSCédric Le Goater 236bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi1[] = { 237bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 238bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 239bcaa8dddSCédric Le Goater }; 240bcaa8dddSCédric Le Goater 241bcaa8dddSCédric Le Goater static const AspeedSegments aspeed_segments_ast2600_spi2[] = { 242bcaa8dddSCédric Le Goater { 0x0, 128 * MiB }, /* start address is readonly */ 243bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 244bcaa8dddSCédric Le Goater { 0x0, 0 }, /* disabled */ 245bcaa8dddSCédric Le Goater }; 246bcaa8dddSCédric Le Goater 247bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 248bcaa8dddSCédric Le Goater const AspeedSegments *seg); 249bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 250bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg); 251bcaa8dddSCédric Le Goater 2527c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = { 253d09dc5b7SCédric Le Goater { 254811a5b1dSCédric Le Goater .name = "aspeed.smc-ast2400", 255d09dc5b7SCédric Le Goater .r_conf = R_CONF, 256d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 257d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 258d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 259f286f04cSCédric Le Goater .nregs_timings = 1, 260d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 261d09dc5b7SCédric Le Goater .max_slaves = 5, 262d09dc5b7SCédric Le Goater .segments = aspeed_segments_legacy, 263d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SMC_FLASH_BASE, 264d09dc5b7SCédric Le Goater .flash_window_size = 0x6000000, 265d09dc5b7SCédric Le Goater .has_dma = false, 266087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SMC_MAX, 267d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 268d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 269d09dc5b7SCédric Le Goater }, { 270811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2400", 271d09dc5b7SCédric Le Goater .r_conf = R_CONF, 272d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 273d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 274d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 275f286f04cSCédric Le Goater .nregs_timings = 1, 276d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 277d09dc5b7SCédric Le Goater .max_slaves = 5, 278d09dc5b7SCédric Le Goater .segments = aspeed_segments_fmc, 279d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 280d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 281d09dc5b7SCédric Le Goater .has_dma = true, 282c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 283c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x1FFFFFFC, 284087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 285d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 286d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 287d09dc5b7SCédric Le Goater }, { 288811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2400", 289d09dc5b7SCédric Le Goater .r_conf = R_SPI_CONF, 290d09dc5b7SCédric Le Goater .r_ce_ctrl = 0xff, 291d09dc5b7SCédric Le Goater .r_ctrl0 = R_SPI_CTRL0, 292d09dc5b7SCédric Le Goater .r_timings = R_SPI_TIMINGS, 293f286f04cSCédric Le Goater .nregs_timings = 1, 294d09dc5b7SCédric Le Goater .conf_enable_w0 = SPI_CONF_ENABLE_W0, 295d09dc5b7SCédric Le Goater .max_slaves = 1, 296d09dc5b7SCédric Le Goater .segments = aspeed_segments_spi, 297d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 298d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 299d09dc5b7SCédric Le Goater .has_dma = false, 300087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_SPI_MAX, 301d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 302d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 303d09dc5b7SCédric Le Goater }, { 304811a5b1dSCédric Le Goater .name = "aspeed.fmc-ast2500", 305d09dc5b7SCédric Le Goater .r_conf = R_CONF, 306d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 307d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 308d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 309f286f04cSCédric Le Goater .nregs_timings = 1, 310d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 311d09dc5b7SCédric Le Goater .max_slaves = 3, 312d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_fmc, 313d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_FMC_FLASH_BASE, 314d09dc5b7SCédric Le Goater .flash_window_size = 0x10000000, 315d09dc5b7SCédric Le Goater .has_dma = true, 316c4e1f0b4SCédric Le Goater .dma_flash_mask = 0x0FFFFFFC, 317c4e1f0b4SCédric Le Goater .dma_dram_mask = 0x3FFFFFFC, 318087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 319d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 320d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 321d09dc5b7SCédric Le Goater }, { 322811a5b1dSCédric Le Goater .name = "aspeed.spi1-ast2500", 323d09dc5b7SCédric Le Goater .r_conf = R_CONF, 324d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 325d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 326d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 327f286f04cSCédric Le Goater .nregs_timings = 1, 328d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 329d09dc5b7SCédric Le Goater .max_slaves = 2, 330d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi1, 331d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI_FLASH_BASE, 332d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 333d09dc5b7SCédric Le Goater .has_dma = false, 334087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 335d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 336d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 337d09dc5b7SCédric Le Goater }, { 338811a5b1dSCédric Le Goater .name = "aspeed.spi2-ast2500", 339d09dc5b7SCédric Le Goater .r_conf = R_CONF, 340d09dc5b7SCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 341d09dc5b7SCédric Le Goater .r_ctrl0 = R_CTRL0, 342d09dc5b7SCédric Le Goater .r_timings = R_TIMINGS, 343f286f04cSCédric Le Goater .nregs_timings = 1, 344d09dc5b7SCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 345d09dc5b7SCédric Le Goater .max_slaves = 2, 346d09dc5b7SCédric Le Goater .segments = aspeed_segments_ast2500_spi2, 347d09dc5b7SCédric Le Goater .flash_window_base = ASPEED_SOC_SPI2_FLASH_BASE, 348d09dc5b7SCédric Le Goater .flash_window_size = 0x8000000, 349d09dc5b7SCédric Le Goater .has_dma = false, 350087b57c9SCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 351d0e25040SCédric Le Goater .segment_to_reg = aspeed_smc_segment_to_reg, 352d0e25040SCédric Le Goater .reg_to_segment = aspeed_smc_reg_to_segment, 353bcaa8dddSCédric Le Goater }, { 354bcaa8dddSCédric Le Goater .name = "aspeed.fmc-ast2600", 355bcaa8dddSCédric Le Goater .r_conf = R_CONF, 356bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 357bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 358bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 359f286f04cSCédric Le Goater .nregs_timings = 1, 360bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 361bcaa8dddSCédric Le Goater .max_slaves = 3, 362bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_fmc, 363bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_FMC_FLASH_BASE, 364bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 365bcaa8dddSCédric Le Goater .has_dma = true, 366bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 367bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 368bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 369bcaa8dddSCédric Le Goater }, { 370bcaa8dddSCédric Le Goater .name = "aspeed.spi1-ast2600", 371bcaa8dddSCédric Le Goater .r_conf = R_CONF, 372bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 373bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 374bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 375f286f04cSCédric Le Goater .nregs_timings = 2, 376bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 377bcaa8dddSCédric Le Goater .max_slaves = 2, 378bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi1, 379bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI_FLASH_BASE, 380bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 381bcaa8dddSCédric Le Goater .has_dma = false, 382bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 383bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 384bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 385bcaa8dddSCédric Le Goater }, { 386bcaa8dddSCédric Le Goater .name = "aspeed.spi2-ast2600", 387bcaa8dddSCédric Le Goater .r_conf = R_CONF, 388bcaa8dddSCédric Le Goater .r_ce_ctrl = R_CE_CTRL, 389bcaa8dddSCédric Le Goater .r_ctrl0 = R_CTRL0, 390bcaa8dddSCédric Le Goater .r_timings = R_TIMINGS, 391f286f04cSCédric Le Goater .nregs_timings = 3, 392bcaa8dddSCédric Le Goater .conf_enable_w0 = CONF_ENABLE_W0, 393bcaa8dddSCédric Le Goater .max_slaves = 3, 394bcaa8dddSCédric Le Goater .segments = aspeed_segments_ast2600_spi2, 395bcaa8dddSCédric Le Goater .flash_window_base = ASPEED26_SOC_SPI2_FLASH_BASE, 396bcaa8dddSCédric Le Goater .flash_window_size = 0x10000000, 397bcaa8dddSCédric Le Goater .has_dma = false, 398bcaa8dddSCédric Le Goater .nregs = ASPEED_SMC_R_MAX, 399bcaa8dddSCédric Le Goater .segment_to_reg = aspeed_2600_smc_segment_to_reg, 400bcaa8dddSCédric Le Goater .reg_to_segment = aspeed_2600_smc_reg_to_segment, 401d09dc5b7SCédric Le Goater }, 402924ed163SCédric Le Goater }; 403924ed163SCédric Le Goater 404a03cb1daSCédric Le Goater /* 405d0e25040SCédric Le Goater * The Segment Registers of the AST2400 and AST2500 have a 8MB 406d0e25040SCédric Le Goater * unit. The address range of a flash SPI slave is encoded with 407d0e25040SCédric Le Goater * absolute addresses which should be part of the overall controller 408d0e25040SCédric Le Goater * window. 409a03cb1daSCédric Le Goater */ 410d0e25040SCédric Le Goater static uint32_t aspeed_smc_segment_to_reg(const AspeedSMCState *s, 411d0e25040SCédric Le Goater const AspeedSegments *seg) 412a03cb1daSCédric Le Goater { 413a03cb1daSCédric Le Goater uint32_t reg = 0; 414a03cb1daSCédric Le Goater reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT; 415a03cb1daSCédric Le Goater reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT; 416a03cb1daSCédric Le Goater return reg; 417a03cb1daSCédric Le Goater } 418a03cb1daSCédric Le Goater 419d0e25040SCédric Le Goater static void aspeed_smc_reg_to_segment(const AspeedSMCState *s, 420d0e25040SCédric Le Goater uint32_t reg, AspeedSegments *seg) 421a03cb1daSCédric Le Goater { 422a03cb1daSCédric Le Goater seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23; 423a03cb1daSCédric Le Goater seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr; 424a03cb1daSCédric Le Goater } 425a03cb1daSCédric Le Goater 426bcaa8dddSCédric Le Goater /* 427bcaa8dddSCédric Le Goater * The Segment Registers of the AST2600 have a 1MB unit. The address 428bcaa8dddSCédric Le Goater * range of a flash SPI slave is encoded with offsets in the overall 429bcaa8dddSCédric Le Goater * controller window. The previous SoC AST2400 and AST2500 used 430bcaa8dddSCédric Le Goater * absolute addresses. Only bits [27:20] are relevant and the end 431bcaa8dddSCédric Le Goater * address is an upper bound limit. 432bcaa8dddSCédric Le Goater */ 433bcaa8dddSCédric Le Goater #define AST2600_SEG_ADDR_MASK 0x0ff00000 434bcaa8dddSCédric Le Goater 435bcaa8dddSCédric Le Goater static uint32_t aspeed_2600_smc_segment_to_reg(const AspeedSMCState *s, 436bcaa8dddSCédric Le Goater const AspeedSegments *seg) 437bcaa8dddSCédric Le Goater { 438bcaa8dddSCédric Le Goater uint32_t reg = 0; 439bcaa8dddSCédric Le Goater 440bcaa8dddSCédric Le Goater /* Disabled segments have a nil register */ 441bcaa8dddSCédric Le Goater if (!seg->size) { 442bcaa8dddSCédric Le Goater return 0; 443bcaa8dddSCédric Le Goater } 444bcaa8dddSCédric Le Goater 445bcaa8dddSCédric Le Goater reg |= (seg->addr & AST2600_SEG_ADDR_MASK) >> 16; /* start offset */ 446bcaa8dddSCédric Le Goater reg |= (seg->addr + seg->size - 1) & AST2600_SEG_ADDR_MASK; /* end offset */ 447bcaa8dddSCédric Le Goater return reg; 448bcaa8dddSCédric Le Goater } 449bcaa8dddSCédric Le Goater 450bcaa8dddSCédric Le Goater static void aspeed_2600_smc_reg_to_segment(const AspeedSMCState *s, 451bcaa8dddSCédric Le Goater uint32_t reg, AspeedSegments *seg) 452bcaa8dddSCédric Le Goater { 453bcaa8dddSCédric Le Goater uint32_t start_offset = (reg << 16) & AST2600_SEG_ADDR_MASK; 454bcaa8dddSCédric Le Goater uint32_t end_offset = reg & AST2600_SEG_ADDR_MASK; 455bcaa8dddSCédric Le Goater 4562175eacfSCédric Le Goater if (reg) { 457bcaa8dddSCédric Le Goater seg->addr = s->ctrl->flash_window_base + start_offset; 458bcaa8dddSCédric Le Goater seg->size = end_offset + MiB - start_offset; 4592175eacfSCédric Le Goater } else { 4602175eacfSCédric Le Goater seg->addr = s->ctrl->flash_window_base; 4612175eacfSCédric Le Goater seg->size = 0; 4622175eacfSCédric Le Goater } 463bcaa8dddSCédric Le Goater } 464bcaa8dddSCédric Le Goater 465a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s, 466a03cb1daSCédric Le Goater const AspeedSegments *new, 467a03cb1daSCédric Le Goater int cs) 468a03cb1daSCédric Le Goater { 469a03cb1daSCédric Le Goater AspeedSegments seg; 470a03cb1daSCédric Le Goater int i; 471a03cb1daSCédric Le Goater 472a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; i++) { 473a03cb1daSCédric Le Goater if (i == cs) { 474a03cb1daSCédric Le Goater continue; 475a03cb1daSCédric Le Goater } 476a03cb1daSCédric Le Goater 477d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + i], &seg); 478a03cb1daSCédric Le Goater 479a03cb1daSCédric Le Goater if (new->addr + new->size > seg.addr && 480a03cb1daSCédric Le Goater new->addr < seg.addr + seg.size) { 481a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%" 482a03cb1daSCédric Le Goater HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with " 483a03cb1daSCédric Le Goater "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 484a03cb1daSCédric Le Goater s->ctrl->name, cs, new->addr, new->addr + new->size, 485a03cb1daSCédric Le Goater i, seg.addr, seg.addr + seg.size); 486a03cb1daSCédric Le Goater return true; 487a03cb1daSCédric Le Goater } 488a03cb1daSCédric Le Goater } 489a03cb1daSCédric Le Goater return false; 490a03cb1daSCédric Le Goater } 491a03cb1daSCédric Le Goater 492673b1f86SCédric Le Goater static void aspeed_smc_flash_set_segment_region(AspeedSMCState *s, int cs, 493673b1f86SCédric Le Goater uint64_t regval) 494673b1f86SCédric Le Goater { 495673b1f86SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[cs]; 496673b1f86SCédric Le Goater AspeedSegments seg; 497673b1f86SCédric Le Goater 498673b1f86SCédric Le Goater s->ctrl->reg_to_segment(s, regval, &seg); 499673b1f86SCédric Le Goater 500673b1f86SCédric Le Goater memory_region_transaction_begin(); 501673b1f86SCédric Le Goater memory_region_set_size(&fl->mmio, seg.size); 502673b1f86SCédric Le Goater memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base); 5032175eacfSCédric Le Goater memory_region_set_enabled(&fl->mmio, !!seg.size); 504673b1f86SCédric Le Goater memory_region_transaction_commit(); 505673b1f86SCédric Le Goater 506673b1f86SCédric Le Goater s->regs[R_SEG_ADDR0 + cs] = regval; 507673b1f86SCédric Le Goater } 508673b1f86SCédric Le Goater 509a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs, 510a03cb1daSCédric Le Goater uint64_t new) 511a03cb1daSCédric Le Goater { 512a03cb1daSCédric Le Goater AspeedSegments seg; 513a03cb1daSCédric Le Goater 514d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, new, &seg); 515a03cb1daSCédric Le Goater 516a03cb1daSCédric Le Goater /* The start address of CS0 is read-only */ 517a03cb1daSCédric Le Goater if (cs == 0 && seg.addr != s->ctrl->flash_window_base) { 518a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 519a03cb1daSCédric Le Goater "%s: Tried to change CS0 start address to 0x%" 520a03cb1daSCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, seg.addr); 5210584d3c3SCédric Le Goater seg.addr = s->ctrl->flash_window_base; 522d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 523a03cb1daSCédric Le Goater } 524a03cb1daSCédric Le Goater 525a03cb1daSCédric Le Goater /* 526a03cb1daSCédric Le Goater * The end address of the AST2500 spi controllers is also 527a03cb1daSCédric Le Goater * read-only. 528a03cb1daSCédric Le Goater */ 529a03cb1daSCédric Le Goater if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 || 530a03cb1daSCédric Le Goater s->ctrl->segments == aspeed_segments_ast2500_spi2) && 531a03cb1daSCédric Le Goater cs == s->ctrl->max_slaves && 532a03cb1daSCédric Le Goater seg.addr + seg.size != s->ctrl->segments[cs].addr + 533a03cb1daSCédric Le Goater s->ctrl->segments[cs].size) { 534a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 535a03cb1daSCédric Le Goater "%s: Tried to change CS%d end address to 0x%" 5360584d3c3SCédric Le Goater HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size); 5370584d3c3SCédric Le Goater seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size - 5380584d3c3SCédric Le Goater seg.addr; 539d0e25040SCédric Le Goater new = s->ctrl->segment_to_reg(s, &seg); 540a03cb1daSCédric Le Goater } 541a03cb1daSCédric Le Goater 542a03cb1daSCédric Le Goater /* Keep the segment in the overall flash window */ 5432175eacfSCédric Le Goater if (seg.size && 5442175eacfSCédric Le Goater (seg.addr + seg.size <= s->ctrl->flash_window_base || 5452175eacfSCédric Le Goater seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size)) { 546a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : " 547a03cb1daSCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 548a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 549a03cb1daSCédric Le Goater return; 550a03cb1daSCédric Le Goater } 551a03cb1daSCédric Le Goater 552a03cb1daSCédric Le Goater /* Check start address vs. alignment */ 5530584d3c3SCédric Le Goater if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) { 554a03cb1daSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not " 555a03cb1daSCédric Le Goater "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 556a03cb1daSCédric Le Goater s->ctrl->name, cs, seg.addr, seg.addr + seg.size); 557a03cb1daSCédric Le Goater } 558a03cb1daSCédric Le Goater 5590584d3c3SCédric Le Goater /* And segments should not overlap (in the specs) */ 5600584d3c3SCédric Le Goater aspeed_smc_flash_overlap(s, &seg, cs); 561a03cb1daSCédric Le Goater 562a03cb1daSCédric Le Goater /* All should be fine now to move the region */ 563673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, cs, new); 564a03cb1daSCédric Le Goater } 565a03cb1daSCédric Le Goater 566924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr, 567924ed163SCédric Le Goater unsigned size) 568924ed163SCédric Le Goater { 569924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u" 570924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size); 571924ed163SCédric Le Goater return 0; 572924ed163SCédric Le Goater } 573924ed163SCédric Le Goater 574924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr, 575924ed163SCédric Le Goater uint64_t data, unsigned size) 576924ed163SCédric Le Goater { 577924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%" 578924ed163SCédric Le Goater PRIx64 "\n", __func__, addr, size, data); 579924ed163SCédric Le Goater } 580924ed163SCédric Le Goater 581924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = { 582924ed163SCédric Le Goater .read = aspeed_smc_flash_default_read, 583924ed163SCédric Le Goater .write = aspeed_smc_flash_default_write, 584924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 585924ed163SCédric Le Goater .valid = { 586924ed163SCédric Le Goater .min_access_size = 1, 587924ed163SCédric Le Goater .max_access_size = 4, 588924ed163SCédric Le Goater }, 589924ed163SCédric Le Goater }; 590924ed163SCédric Le Goater 591f248a9dbSCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCFlash *fl) 592924ed163SCédric Le Goater { 593f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 594f248a9dbSCédric Le Goater 595f248a9dbSCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CMD_MODE_MASK; 596924ed163SCédric Le Goater } 597924ed163SCédric Le Goater 598f248a9dbSCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCFlash *fl) 599924ed163SCédric Le Goater { 600f248a9dbSCédric Le Goater const AspeedSMCState *s = fl->controller; 601f248a9dbSCédric Le Goater 602f248a9dbSCédric Le Goater return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + fl->id)); 603924ed163SCédric Le Goater } 604924ed163SCédric Le Goater 605fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_cmd(const AspeedSMCFlash *fl) 606fcdf2c59SCédric Le Goater { 607fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 608fcdf2c59SCédric Le Goater int cmd = (s->regs[s->r_ctrl0 + fl->id] >> CTRL_CMD_SHIFT) & CTRL_CMD_MASK; 609fcdf2c59SCédric Le Goater 610bcaa8dddSCédric Le Goater /* 611bcaa8dddSCédric Le Goater * In read mode, the default SPI command is READ (0x3). In other 612bcaa8dddSCédric Le Goater * modes, the command should necessarily be defined 613bcaa8dddSCédric Le Goater * 614bcaa8dddSCédric Le Goater * TODO: add support for READ4 (0x13) on AST2600 615bcaa8dddSCédric Le Goater */ 616fcdf2c59SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_READMODE) { 617fcdf2c59SCédric Le Goater cmd = SPI_OP_READ; 618fcdf2c59SCédric Le Goater } 619fcdf2c59SCédric Le Goater 620fcdf2c59SCédric Le Goater if (!cmd) { 621fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no command defined for mode %d\n", 622fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 623fcdf2c59SCédric Le Goater } 624fcdf2c59SCédric Le Goater 625fcdf2c59SCédric Le Goater return cmd; 626fcdf2c59SCédric Le Goater } 627fcdf2c59SCédric Le Goater 628fcdf2c59SCédric Le Goater static inline int aspeed_smc_flash_is_4byte(const AspeedSMCFlash *fl) 629fcdf2c59SCédric Le Goater { 630fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 631fcdf2c59SCédric Le Goater 632fcdf2c59SCédric Le Goater if (s->ctrl->segments == aspeed_segments_spi) { 633fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0] & CTRL_AST2400_SPI_4BYTE; 634fcdf2c59SCédric Le Goater } else { 635fcdf2c59SCédric Le Goater return s->regs[s->r_ce_ctrl] & (1 << (CTRL_EXTENDED0 + fl->id)); 636fcdf2c59SCédric Le Goater } 637fcdf2c59SCédric Le Goater } 638fcdf2c59SCédric Le Goater 639fcdf2c59SCédric Le Goater static inline bool aspeed_smc_is_ce_stop_active(const AspeedSMCFlash *fl) 640fcdf2c59SCédric Le Goater { 641fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 642fcdf2c59SCédric Le Goater 643fcdf2c59SCédric Le Goater return s->regs[s->r_ctrl0 + fl->id] & CTRL_CE_STOP_ACTIVE; 644fcdf2c59SCédric Le Goater } 645fcdf2c59SCédric Le Goater 646fcdf2c59SCédric Le Goater static void aspeed_smc_flash_select(AspeedSMCFlash *fl) 647fcdf2c59SCédric Le Goater { 648fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 649fcdf2c59SCédric Le Goater 650fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] &= ~CTRL_CE_STOP_ACTIVE; 651fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 652fcdf2c59SCédric Le Goater } 653fcdf2c59SCédric Le Goater 654fcdf2c59SCédric Le Goater static void aspeed_smc_flash_unselect(AspeedSMCFlash *fl) 655fcdf2c59SCédric Le Goater { 656fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 657fcdf2c59SCédric Le Goater 658fcdf2c59SCédric Le Goater s->regs[s->r_ctrl0 + fl->id] |= CTRL_CE_STOP_ACTIVE; 659fcdf2c59SCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 660fcdf2c59SCédric Le Goater } 661fcdf2c59SCédric Le Goater 662fcdf2c59SCédric Le Goater static uint32_t aspeed_smc_check_segment_addr(const AspeedSMCFlash *fl, 663fcdf2c59SCédric Le Goater uint32_t addr) 664fcdf2c59SCédric Le Goater { 665fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 666fcdf2c59SCédric Le Goater AspeedSegments seg; 667fcdf2c59SCédric Le Goater 668d0e25040SCédric Le Goater s->ctrl->reg_to_segment(s, s->regs[R_SEG_ADDR0 + fl->id], &seg); 669b4cc583fSCédric Le Goater if ((addr % seg.size) != addr) { 670fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 671fcdf2c59SCédric Le Goater "%s: invalid address 0x%08x for CS%d segment : " 672fcdf2c59SCédric Le Goater "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n", 673fcdf2c59SCédric Le Goater s->ctrl->name, addr, fl->id, seg.addr, 674fcdf2c59SCédric Le Goater seg.addr + seg.size); 675b4cc583fSCédric Le Goater addr %= seg.size; 676fcdf2c59SCédric Le Goater } 677fcdf2c59SCédric Le Goater 678fcdf2c59SCédric Le Goater return addr; 679fcdf2c59SCédric Le Goater } 680fcdf2c59SCédric Le Goater 681ac2810deSCédric Le Goater static int aspeed_smc_flash_dummies(const AspeedSMCFlash *fl) 682ac2810deSCédric Le Goater { 683ac2810deSCédric Le Goater const AspeedSMCState *s = fl->controller; 684ac2810deSCédric Le Goater uint32_t r_ctrl0 = s->regs[s->r_ctrl0 + fl->id]; 685ac2810deSCédric Le Goater uint32_t dummy_high = (r_ctrl0 >> CTRL_DUMMY_HIGH_SHIFT) & 0x1; 686ac2810deSCédric Le Goater uint32_t dummy_low = (r_ctrl0 >> CTRL_DUMMY_LOW_SHIFT) & 0x3; 6870721309eSCédric Le Goater uint32_t dummies = ((dummy_high << 2) | dummy_low) * 8; 688ac2810deSCédric Le Goater 6890721309eSCédric Le Goater if (r_ctrl0 & CTRL_IO_DUAL_ADDR_DATA) { 6900721309eSCédric Le Goater dummies /= 2; 6910721309eSCédric Le Goater } 6920721309eSCédric Le Goater 6930721309eSCédric Le Goater return dummies; 694ac2810deSCédric Le Goater } 695ac2810deSCédric Le Goater 69696c4be95SCédric Le Goater static void aspeed_smc_flash_setup(AspeedSMCFlash *fl, uint32_t addr) 697fcdf2c59SCédric Le Goater { 698fcdf2c59SCédric Le Goater const AspeedSMCState *s = fl->controller; 699fcdf2c59SCédric Le Goater uint8_t cmd = aspeed_smc_flash_cmd(fl); 70096c4be95SCédric Le Goater int i; 701fcdf2c59SCédric Le Goater 702fcdf2c59SCédric Le Goater /* Flash access can not exceed CS segment */ 703fcdf2c59SCédric Le Goater addr = aspeed_smc_check_segment_addr(fl, addr); 704fcdf2c59SCédric Le Goater 705fcdf2c59SCédric Le Goater ssi_transfer(s->spi, cmd); 706fcdf2c59SCédric Le Goater 707fcdf2c59SCédric Le Goater if (aspeed_smc_flash_is_4byte(fl)) { 708fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 24) & 0xff); 709fcdf2c59SCédric Le Goater } 710fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 16) & 0xff); 711fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr >> 8) & 0xff); 712fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (addr & 0xff)); 71396c4be95SCédric Le Goater 71496c4be95SCédric Le Goater /* 71596c4be95SCédric Le Goater * Use fake transfers to model dummy bytes. The value should 71696c4be95SCédric Le Goater * be configured to some non-zero value in fast read mode and 71796c4be95SCédric Le Goater * zero in read mode. But, as the HW allows inconsistent 71896c4be95SCédric Le Goater * settings, let's check for fast read mode. 71996c4be95SCédric Le Goater */ 72096c4be95SCédric Le Goater if (aspeed_smc_flash_mode(fl) == CTRL_FREADMODE) { 72196c4be95SCédric Le Goater for (i = 0; i < aspeed_smc_flash_dummies(fl); i++) { 7229149af2aSCédric Le Goater ssi_transfer(fl->controller->spi, s->regs[R_DUMMY_DATA] & 0xff); 72396c4be95SCédric Le Goater } 72496c4be95SCédric Le Goater } 725fcdf2c59SCédric Le Goater } 726fcdf2c59SCédric Le Goater 727924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size) 728924ed163SCédric Le Goater { 729924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 730fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 731924ed163SCédric Le Goater uint64_t ret = 0; 732924ed163SCédric Le Goater int i; 733924ed163SCédric Le Goater 734fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 735fcdf2c59SCédric Le Goater case CTRL_USERMODE: 736924ed163SCédric Le Goater for (i = 0; i < size; i++) { 737924ed163SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 738924ed163SCédric Le Goater } 739fcdf2c59SCédric Le Goater break; 740fcdf2c59SCédric Le Goater case CTRL_READMODE: 741fcdf2c59SCédric Le Goater case CTRL_FREADMODE: 742fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 74396c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 744ac2810deSCédric Le Goater 745fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 746fcdf2c59SCédric Le Goater ret |= ssi_transfer(s->spi, 0x0) << (8 * i); 747fcdf2c59SCédric Le Goater } 748fcdf2c59SCédric Le Goater 749fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 750fcdf2c59SCédric Le Goater break; 751fcdf2c59SCédric Le Goater default: 752fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 753fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 754924ed163SCédric Le Goater } 755924ed163SCédric Le Goater 756924ed163SCédric Le Goater return ret; 757924ed163SCédric Le Goater } 758924ed163SCédric Le Goater 759f95c4bffSCédric Le Goater /* 760f95c4bffSCédric Le Goater * TODO (clg@kaod.org): stolen from xilinx_spips.c. Should move to a 761f95c4bffSCédric Le Goater * common include header. 762f95c4bffSCédric Le Goater */ 763f95c4bffSCédric Le Goater typedef enum { 764f95c4bffSCédric Le Goater READ = 0x3, READ_4 = 0x13, 765f95c4bffSCédric Le Goater FAST_READ = 0xb, FAST_READ_4 = 0x0c, 766f95c4bffSCédric Le Goater DOR = 0x3b, DOR_4 = 0x3c, 767f95c4bffSCédric Le Goater QOR = 0x6b, QOR_4 = 0x6c, 768f95c4bffSCédric Le Goater DIOR = 0xbb, DIOR_4 = 0xbc, 769f95c4bffSCédric Le Goater QIOR = 0xeb, QIOR_4 = 0xec, 770f95c4bffSCédric Le Goater 771f95c4bffSCédric Le Goater PP = 0x2, PP_4 = 0x12, 772f95c4bffSCédric Le Goater DPP = 0xa2, 773f95c4bffSCédric Le Goater QPP = 0x32, QPP_4 = 0x34, 774f95c4bffSCédric Le Goater } FlashCMD; 775f95c4bffSCédric Le Goater 776f95c4bffSCédric Le Goater static int aspeed_smc_num_dummies(uint8_t command) 777f95c4bffSCédric Le Goater { 778f95c4bffSCédric Le Goater switch (command) { /* check for dummies */ 779f95c4bffSCédric Le Goater case READ: /* no dummy bytes/cycles */ 780f95c4bffSCédric Le Goater case PP: 781f95c4bffSCédric Le Goater case DPP: 782f95c4bffSCédric Le Goater case QPP: 783f95c4bffSCédric Le Goater case READ_4: 784f95c4bffSCédric Le Goater case PP_4: 785f95c4bffSCédric Le Goater case QPP_4: 786f95c4bffSCédric Le Goater return 0; 787f95c4bffSCédric Le Goater case FAST_READ: 788f95c4bffSCédric Le Goater case DOR: 789f95c4bffSCédric Le Goater case QOR: 790f95c4bffSCédric Le Goater case DOR_4: 791f95c4bffSCédric Le Goater case QOR_4: 792f95c4bffSCédric Le Goater return 1; 793f95c4bffSCédric Le Goater case DIOR: 794f95c4bffSCédric Le Goater case FAST_READ_4: 795f95c4bffSCédric Le Goater case DIOR_4: 796f95c4bffSCédric Le Goater return 2; 797f95c4bffSCédric Le Goater case QIOR: 798f95c4bffSCédric Le Goater case QIOR_4: 799f95c4bffSCédric Le Goater return 4; 800f95c4bffSCédric Le Goater default: 801f95c4bffSCédric Le Goater return -1; 802f95c4bffSCédric Le Goater } 803f95c4bffSCédric Le Goater } 804f95c4bffSCédric Le Goater 805f95c4bffSCédric Le Goater static bool aspeed_smc_do_snoop(AspeedSMCFlash *fl, uint64_t data, 806f95c4bffSCédric Le Goater unsigned size) 807f95c4bffSCédric Le Goater { 808f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 809f95c4bffSCédric Le Goater uint8_t addr_width = aspeed_smc_flash_is_4byte(fl) ? 4 : 3; 810f95c4bffSCédric Le Goater 811f95c4bffSCédric Le Goater if (s->snoop_index == SNOOP_OFF) { 812f95c4bffSCédric Le Goater return false; /* Do nothing */ 813f95c4bffSCédric Le Goater 814f95c4bffSCédric Le Goater } else if (s->snoop_index == SNOOP_START) { 815f95c4bffSCédric Le Goater uint8_t cmd = data & 0xff; 816f95c4bffSCédric Le Goater int ndummies = aspeed_smc_num_dummies(cmd); 817f95c4bffSCédric Le Goater 818f95c4bffSCédric Le Goater /* 819f95c4bffSCédric Le Goater * No dummy cycles are expected with the current command. Turn 820f95c4bffSCédric Le Goater * off snooping and let the transfer proceed normally. 821f95c4bffSCédric Le Goater */ 822f95c4bffSCédric Le Goater if (ndummies <= 0) { 823f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 824f95c4bffSCédric Le Goater return false; 825f95c4bffSCédric Le Goater } 826f95c4bffSCédric Le Goater 827f95c4bffSCédric Le Goater s->snoop_dummies = ndummies * 8; 828f95c4bffSCédric Le Goater 829f95c4bffSCédric Le Goater } else if (s->snoop_index >= addr_width + 1) { 830f95c4bffSCédric Le Goater 831f95c4bffSCédric Le Goater /* The SPI transfer has reached the dummy cycles sequence */ 832f95c4bffSCédric Le Goater for (; s->snoop_dummies; s->snoop_dummies--) { 833f95c4bffSCédric Le Goater ssi_transfer(s->spi, s->regs[R_DUMMY_DATA] & 0xff); 834f95c4bffSCédric Le Goater } 835f95c4bffSCédric Le Goater 836f95c4bffSCédric Le Goater /* If no more dummy cycles are expected, turn off snooping */ 837f95c4bffSCédric Le Goater if (!s->snoop_dummies) { 838f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 839f95c4bffSCédric Le Goater } else { 840f95c4bffSCédric Le Goater s->snoop_index += size; 841f95c4bffSCédric Le Goater } 842f95c4bffSCédric Le Goater 843f95c4bffSCédric Le Goater /* 844f95c4bffSCédric Le Goater * Dummy cycles have been faked already. Ignore the current 845f95c4bffSCédric Le Goater * SPI transfer 846f95c4bffSCédric Le Goater */ 847f95c4bffSCédric Le Goater return true; 848f95c4bffSCédric Le Goater } 849f95c4bffSCédric Le Goater 850f95c4bffSCédric Le Goater s->snoop_index += size; 851f95c4bffSCédric Le Goater return false; 852f95c4bffSCédric Le Goater } 853f95c4bffSCédric Le Goater 854924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data, 855924ed163SCédric Le Goater unsigned size) 856924ed163SCédric Le Goater { 857924ed163SCédric Le Goater AspeedSMCFlash *fl = opaque; 858fcdf2c59SCédric Le Goater AspeedSMCState *s = fl->controller; 859924ed163SCédric Le Goater int i; 860924ed163SCédric Le Goater 861f248a9dbSCédric Le Goater if (!aspeed_smc_is_writable(fl)) { 862924ed163SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%" 863924ed163SCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 864924ed163SCédric Le Goater return; 865924ed163SCédric Le Goater } 866924ed163SCédric Le Goater 867fcdf2c59SCédric Le Goater switch (aspeed_smc_flash_mode(fl)) { 868fcdf2c59SCédric Le Goater case CTRL_USERMODE: 869f95c4bffSCédric Le Goater if (aspeed_smc_do_snoop(fl, data, size)) { 870f95c4bffSCédric Le Goater break; 871f95c4bffSCédric Le Goater } 872f95c4bffSCédric Le Goater 873fcdf2c59SCédric Le Goater for (i = 0; i < size; i++) { 874fcdf2c59SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 875924ed163SCédric Le Goater } 876fcdf2c59SCédric Le Goater break; 877fcdf2c59SCédric Le Goater case CTRL_WRITEMODE: 878fcdf2c59SCédric Le Goater aspeed_smc_flash_select(fl); 87996c4be95SCédric Le Goater aspeed_smc_flash_setup(fl, addr); 880924ed163SCédric Le Goater 881924ed163SCédric Le Goater for (i = 0; i < size; i++) { 882924ed163SCédric Le Goater ssi_transfer(s->spi, (data >> (8 * i)) & 0xff); 883924ed163SCédric Le Goater } 884fcdf2c59SCédric Le Goater 885fcdf2c59SCédric Le Goater aspeed_smc_flash_unselect(fl); 886fcdf2c59SCédric Le Goater break; 887fcdf2c59SCédric Le Goater default: 888fcdf2c59SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid flash mode %d\n", 889fcdf2c59SCédric Le Goater __func__, aspeed_smc_flash_mode(fl)); 890fcdf2c59SCédric Le Goater } 891924ed163SCédric Le Goater } 892924ed163SCédric Le Goater 893924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = { 894924ed163SCédric Le Goater .read = aspeed_smc_flash_read, 895924ed163SCédric Le Goater .write = aspeed_smc_flash_write, 896924ed163SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 897924ed163SCédric Le Goater .valid = { 898924ed163SCédric Le Goater .min_access_size = 1, 899924ed163SCédric Le Goater .max_access_size = 4, 900924ed163SCédric Le Goater }, 9017c1c69bcSCédric Le Goater }; 9027c1c69bcSCédric Le Goater 903f248a9dbSCédric Le Goater static void aspeed_smc_flash_update_cs(AspeedSMCFlash *fl) 9047c1c69bcSCédric Le Goater { 905f95c4bffSCédric Le Goater AspeedSMCState *s = fl->controller; 906f95c4bffSCédric Le Goater 907f95c4bffSCédric Le Goater s->snoop_index = aspeed_smc_is_ce_stop_active(fl) ? SNOOP_OFF : SNOOP_START; 9087c1c69bcSCédric Le Goater 909f248a9dbSCédric Le Goater qemu_set_irq(s->cs_lines[fl->id], aspeed_smc_is_ce_stop_active(fl)); 9107c1c69bcSCédric Le Goater } 9117c1c69bcSCédric Le Goater 9127c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d) 9137c1c69bcSCédric Le Goater { 9147c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(d); 9157c1c69bcSCédric Le Goater int i; 9167c1c69bcSCédric Le Goater 9177c1c69bcSCédric Le Goater memset(s->regs, 0, sizeof s->regs); 9187c1c69bcSCédric Le Goater 9197c1c69bcSCédric Le Goater /* Unselect all slaves */ 9207c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 9217c1c69bcSCédric Le Goater s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE; 9221d247bd0SCédric Le Goater qemu_set_irq(s->cs_lines[i], true); 9237c1c69bcSCédric Le Goater } 9247c1c69bcSCédric Le Goater 925673b1f86SCédric Le Goater /* setup the default segment register values and regions for all */ 926a03cb1daSCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 927673b1f86SCédric Le Goater aspeed_smc_flash_set_segment_region(s, i, 928673b1f86SCédric Le Goater s->ctrl->segment_to_reg(s, &s->ctrl->segments[i])); 929a03cb1daSCédric Le Goater } 9300707b34dSCédric Le Goater 931bcaa8dddSCédric Le Goater /* HW strapping flash type for the AST2600 controllers */ 932bcaa8dddSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2600_fmc) { 933bcaa8dddSCédric Le Goater /* flash type is fixed to SPI for all */ 934bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 935bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 936bcaa8dddSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE2); 937bcaa8dddSCédric Le Goater } 938bcaa8dddSCédric Le Goater 939a57baeb4SCédric Le Goater /* HW strapping flash type for FMC controllers */ 9400707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_ast2500_fmc) { 9410707b34dSCédric Le Goater /* flash type is fixed to SPI for CE0 and CE1 */ 9420707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9430707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE1); 9440707b34dSCédric Le Goater } 9450707b34dSCédric Le Goater 9460707b34dSCédric Le Goater /* HW strapping for AST2400 FMC controllers (SCU70). Let's use the 9470707b34dSCédric Le Goater * configuration of the palmetto-bmc machine */ 9480707b34dSCédric Le Goater if (s->ctrl->segments == aspeed_segments_fmc) { 9490707b34dSCédric Le Goater s->regs[s->r_conf] |= (CONF_FLASH_TYPE_SPI << CONF_FLASH_TYPE0); 9500707b34dSCédric Le Goater } 951f95c4bffSCédric Le Goater 952f95c4bffSCédric Le Goater s->snoop_index = SNOOP_OFF; 953f95c4bffSCédric Le Goater s->snoop_dummies = 0; 9547c1c69bcSCédric Le Goater } 9557c1c69bcSCédric Le Goater 9567c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size) 9577c1c69bcSCédric Le Goater { 9587c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 9597c1c69bcSCédric Le Goater 9607c1c69bcSCédric Le Goater addr >>= 2; 9617c1c69bcSCédric Le Goater 96297c2ed5dSCédric Le Goater if (addr == s->r_conf || 963f286f04cSCédric Le Goater (addr >= s->r_timings && 964f286f04cSCédric Le Goater addr < s->r_timings + s->ctrl->nregs_timings) || 96597c2ed5dSCédric Le Goater addr == s->r_ce_ctrl || 9662e1f0502SCédric Le Goater addr == R_INTR_CTRL || 9679149af2aSCédric Le Goater addr == R_DUMMY_DATA || 968c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CTRL) || 969c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) || 970c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) || 971c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_LEN) || 972c4e1f0b4SCédric Le Goater (s->ctrl->has_dma && addr == R_DMA_CHECKSUM) || 973a03cb1daSCédric Le Goater (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) || 974597d6bb3SCédric Le Goater (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->ctrl->max_slaves)) { 97597c2ed5dSCédric Le Goater return s->regs[addr]; 97697c2ed5dSCédric Le Goater } else { 9777c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 9787c1c69bcSCédric Le Goater __func__, addr); 979b617ca92SCédric Le Goater return -1; 9807c1c69bcSCédric Le Goater } 9817c1c69bcSCédric Le Goater } 9827c1c69bcSCédric Le Goater 9830d72c717SCédric Le Goater static uint8_t aspeed_smc_hclk_divisor(uint8_t hclk_mask) 9840d72c717SCédric Le Goater { 9850d72c717SCédric Le Goater /* HCLK/1 .. HCLK/16 */ 9860d72c717SCédric Le Goater const uint8_t hclk_divisors[] = { 9870d72c717SCédric Le Goater 15, 7, 14, 6, 13, 5, 12, 4, 11, 3, 10, 2, 9, 1, 8, 0 9880d72c717SCédric Le Goater }; 9890d72c717SCédric Le Goater int i; 9900d72c717SCédric Le Goater 9910d72c717SCédric Le Goater for (i = 0; i < ARRAY_SIZE(hclk_divisors); i++) { 9920d72c717SCédric Le Goater if (hclk_mask == hclk_divisors[i]) { 9930d72c717SCédric Le Goater return i + 1; 9940d72c717SCédric Le Goater } 9950d72c717SCédric Le Goater } 9960d72c717SCédric Le Goater 9970d72c717SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "invalid HCLK mask %x", hclk_mask); 9980d72c717SCédric Le Goater return 0; 9990d72c717SCédric Le Goater } 10000d72c717SCédric Le Goater 10010d72c717SCédric Le Goater /* 10020d72c717SCédric Le Goater * When doing calibration, the SPI clock rate in the CE0 Control 10030d72c717SCédric Le Goater * Register and the read delay cycles in the Read Timing Compensation 10040d72c717SCédric Le Goater * Register are set using bit[11:4] of the DMA Control Register. 10050d72c717SCédric Le Goater */ 10060d72c717SCédric Le Goater static void aspeed_smc_dma_calibration(AspeedSMCState *s) 10070d72c717SCédric Le Goater { 10080d72c717SCédric Le Goater uint8_t delay = 10090d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 10100d72c717SCédric Le Goater uint8_t hclk_mask = 10110d72c717SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 10120d72c717SCédric Le Goater uint8_t hclk_div = aspeed_smc_hclk_divisor(hclk_mask); 10130d72c717SCédric Le Goater uint32_t hclk_shift = (hclk_div - 1) << 2; 10140d72c717SCédric Le Goater uint8_t cs; 10150d72c717SCédric Le Goater 10160d72c717SCédric Le Goater /* 10170d72c717SCédric Le Goater * The Read Timing Compensation Register values apply to all CS on 10180d72c717SCédric Le Goater * the SPI bus and only HCLK/1 - HCLK/5 can have tunable delays 10190d72c717SCédric Le Goater */ 10200d72c717SCédric Le Goater if (hclk_div && hclk_div < 6) { 10210d72c717SCédric Le Goater s->regs[s->r_timings] &= ~(0xf << hclk_shift); 10220d72c717SCédric Le Goater s->regs[s->r_timings] |= delay << hclk_shift; 10230d72c717SCédric Le Goater } 10240d72c717SCédric Le Goater 10250d72c717SCédric Le Goater /* 10260d72c717SCédric Le Goater * TODO: compute the CS from the DMA address and the segment 10270d72c717SCédric Le Goater * registers. This is not really a problem for now because the 10280d72c717SCédric Le Goater * Timing Register values apply to all CS and software uses CS0 to 10290d72c717SCédric Le Goater * do calibration. 10300d72c717SCédric Le Goater */ 10310d72c717SCédric Le Goater cs = 0; 10320d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] &= 10330d72c717SCédric Le Goater ~(CE_CTRL_CLOCK_FREQ_MASK << CE_CTRL_CLOCK_FREQ_SHIFT); 10340d72c717SCédric Le Goater s->regs[s->r_ctrl0 + cs] |= CE_CTRL_CLOCK_FREQ(hclk_div); 10350d72c717SCédric Le Goater } 10360d72c717SCédric Le Goater 1037c4e1f0b4SCédric Le Goater /* 10385258c2a6SCédric Le Goater * Emulate read errors in the DMA Checksum Register for high 10395258c2a6SCédric Le Goater * frequencies and optimistic settings of the Read Timing Compensation 10405258c2a6SCédric Le Goater * Register. This will help in tuning the SPI timing calibration 10415258c2a6SCédric Le Goater * algorithm. 10425258c2a6SCédric Le Goater */ 10435258c2a6SCédric Le Goater static bool aspeed_smc_inject_read_failure(AspeedSMCState *s) 10445258c2a6SCédric Le Goater { 10455258c2a6SCédric Le Goater uint8_t delay = 10465258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_DELAY_SHIFT) & DMA_CTRL_DELAY_MASK; 10475258c2a6SCédric Le Goater uint8_t hclk_mask = 10485258c2a6SCédric Le Goater (s->regs[R_DMA_CTRL] >> DMA_CTRL_FREQ_SHIFT) & DMA_CTRL_FREQ_MASK; 10495258c2a6SCédric Le Goater 10505258c2a6SCédric Le Goater /* 10515258c2a6SCédric Le Goater * Typical values of a palmetto-bmc machine. 10525258c2a6SCédric Le Goater */ 10535258c2a6SCédric Le Goater switch (aspeed_smc_hclk_divisor(hclk_mask)) { 10545258c2a6SCédric Le Goater case 4 ... 16: 10555258c2a6SCédric Le Goater return false; 10565258c2a6SCédric Le Goater case 3: /* at least one HCLK cycle delay */ 10575258c2a6SCédric Le Goater return (delay & 0x7) < 1; 10585258c2a6SCédric Le Goater case 2: /* at least two HCLK cycle delay */ 10595258c2a6SCédric Le Goater return (delay & 0x7) < 2; 10605258c2a6SCédric Le Goater case 1: /* (> 100MHz) is above the max freq of the controller */ 10615258c2a6SCédric Le Goater return true; 10625258c2a6SCédric Le Goater default: 10635258c2a6SCédric Le Goater g_assert_not_reached(); 10645258c2a6SCédric Le Goater } 10655258c2a6SCédric Le Goater } 10665258c2a6SCédric Le Goater 10675258c2a6SCédric Le Goater /* 1068c4e1f0b4SCédric Le Goater * Accumulate the result of the reads to provide a checksum that will 1069c4e1f0b4SCédric Le Goater * be used to validate the read timing settings. 1070c4e1f0b4SCédric Le Goater */ 1071c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_checksum(AspeedSMCState *s) 1072c4e1f0b4SCédric Le Goater { 1073c4e1f0b4SCédric Le Goater MemTxResult result; 1074c4e1f0b4SCédric Le Goater uint32_t data; 1075c4e1f0b4SCédric Le Goater 1076c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1077c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 1078c4e1f0b4SCédric Le Goater "%s: invalid direction for DMA checksum\n", __func__); 1079c4e1f0b4SCédric Le Goater return; 1080c4e1f0b4SCédric Le Goater } 1081c4e1f0b4SCédric Le Goater 10820d72c717SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CALIB) { 10830d72c717SCédric Le Goater aspeed_smc_dma_calibration(s); 10840d72c717SCédric Le Goater } 10850d72c717SCédric Le Goater 1086c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1087c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1088c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1089c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1090c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1091c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1092c4e1f0b4SCédric Le Goater return; 1093c4e1f0b4SCédric Le Goater } 1094c4e1f0b4SCédric Le Goater 1095c4e1f0b4SCédric Le Goater /* 1096c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1097c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1098c4e1f0b4SCédric Le Goater */ 1099c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] += data; 1100c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1101c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1102c4e1f0b4SCédric Le Goater } 11035258c2a6SCédric Le Goater 11045258c2a6SCédric Le Goater if (s->inject_failure && aspeed_smc_inject_read_failure(s)) { 11055258c2a6SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0xbadc0de; 11065258c2a6SCédric Le Goater } 11075258c2a6SCédric Le Goater 1108c4e1f0b4SCédric Le Goater } 1109c4e1f0b4SCédric Le Goater 1110c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_rw(AspeedSMCState *s) 1111c4e1f0b4SCédric Le Goater { 1112c4e1f0b4SCédric Le Goater MemTxResult result; 1113c4e1f0b4SCédric Le Goater uint32_t data; 1114c4e1f0b4SCédric Le Goater 1115c4e1f0b4SCédric Le Goater while (s->regs[R_DMA_LEN]) { 1116c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_WRITE) { 1117c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1118c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1119c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1120c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM read failed @%08x\n", 1121c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1122c4e1f0b4SCédric Le Goater return; 1123c4e1f0b4SCédric Le Goater } 1124c4e1f0b4SCédric Le Goater 1125c4e1f0b4SCédric Le Goater address_space_stl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1126c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1127c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1128c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash write failed @%08x\n", 1129c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1130c4e1f0b4SCédric Le Goater return; 1131c4e1f0b4SCédric Le Goater } 1132c4e1f0b4SCédric Le Goater } else { 1133c4e1f0b4SCédric Le Goater data = address_space_ldl_le(&s->flash_as, s->regs[R_DMA_FLASH_ADDR], 1134c4e1f0b4SCédric Le Goater MEMTXATTRS_UNSPECIFIED, &result); 1135c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1136c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Flash read failed @%08x\n", 1137c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_FLASH_ADDR]); 1138c4e1f0b4SCédric Le Goater return; 1139c4e1f0b4SCédric Le Goater } 1140c4e1f0b4SCédric Le Goater 1141c4e1f0b4SCédric Le Goater address_space_stl_le(&s->dram_as, s->regs[R_DMA_DRAM_ADDR], 1142c4e1f0b4SCédric Le Goater data, MEMTXATTRS_UNSPECIFIED, &result); 1143c4e1f0b4SCédric Le Goater if (result != MEMTX_OK) { 1144c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DRAM write failed @%08x\n", 1145c4e1f0b4SCédric Le Goater __func__, s->regs[R_DMA_DRAM_ADDR]); 1146c4e1f0b4SCédric Le Goater return; 1147c4e1f0b4SCédric Le Goater } 1148c4e1f0b4SCédric Le Goater } 1149c4e1f0b4SCédric Le Goater 1150c4e1f0b4SCédric Le Goater /* 1151c4e1f0b4SCédric Le Goater * When the DMA is on-going, the DMA registers are updated 1152c4e1f0b4SCédric Le Goater * with the current working addresses and length. 1153c4e1f0b4SCédric Le Goater */ 1154c4e1f0b4SCédric Le Goater s->regs[R_DMA_FLASH_ADDR] += 4; 1155c4e1f0b4SCédric Le Goater s->regs[R_DMA_DRAM_ADDR] += 4; 1156c4e1f0b4SCédric Le Goater s->regs[R_DMA_LEN] -= 4; 1157ae275f71SChristian Svensson s->regs[R_DMA_CHECKSUM] += data; 1158c4e1f0b4SCédric Le Goater } 1159c4e1f0b4SCédric Le Goater } 1160c4e1f0b4SCédric Le Goater 1161c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_stop(AspeedSMCState *s) 1162c4e1f0b4SCédric Le Goater { 1163c4e1f0b4SCédric Le Goater /* 1164c4e1f0b4SCédric Le Goater * When the DMA is disabled, INTR_CTRL_DMA_STATUS=0 means the 1165c4e1f0b4SCédric Le Goater * engine is idle 1166c4e1f0b4SCédric Le Goater */ 1167c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] &= ~INTR_CTRL_DMA_STATUS; 1168c4e1f0b4SCédric Le Goater s->regs[R_DMA_CHECKSUM] = 0; 1169c4e1f0b4SCédric Le Goater 1170c4e1f0b4SCédric Le Goater /* 1171c4e1f0b4SCédric Le Goater * Lower the DMA irq in any case. The IRQ control register could 1172c4e1f0b4SCédric Le Goater * have been cleared before disabling the DMA. 1173c4e1f0b4SCédric Le Goater */ 1174c4e1f0b4SCédric Le Goater qemu_irq_lower(s->irq); 1175c4e1f0b4SCédric Le Goater } 1176c4e1f0b4SCédric Le Goater 1177c4e1f0b4SCédric Le Goater /* 1178c4e1f0b4SCédric Le Goater * When INTR_CTRL_DMA_STATUS=1, the DMA has completed and a new DMA 1179c4e1f0b4SCédric Le Goater * can start even if the result of the previous was not collected. 1180c4e1f0b4SCédric Le Goater */ 1181c4e1f0b4SCédric Le Goater static bool aspeed_smc_dma_in_progress(AspeedSMCState *s) 1182c4e1f0b4SCédric Le Goater { 1183c4e1f0b4SCédric Le Goater return s->regs[R_DMA_CTRL] & DMA_CTRL_ENABLE && 1184c4e1f0b4SCédric Le Goater !(s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_STATUS); 1185c4e1f0b4SCédric Le Goater } 1186c4e1f0b4SCédric Le Goater 1187c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_done(AspeedSMCState *s) 1188c4e1f0b4SCédric Le Goater { 1189c4e1f0b4SCédric Le Goater s->regs[R_INTR_CTRL] |= INTR_CTRL_DMA_STATUS; 1190c4e1f0b4SCédric Le Goater if (s->regs[R_INTR_CTRL] & INTR_CTRL_DMA_EN) { 1191c4e1f0b4SCédric Le Goater qemu_irq_raise(s->irq); 1192c4e1f0b4SCédric Le Goater } 1193c4e1f0b4SCédric Le Goater } 1194c4e1f0b4SCédric Le Goater 1195c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_ctrl(AspeedSMCState *s, uint64_t dma_ctrl) 1196c4e1f0b4SCédric Le Goater { 1197c4e1f0b4SCédric Le Goater if (!(dma_ctrl & DMA_CTRL_ENABLE)) { 1198c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1199c4e1f0b4SCédric Le Goater 1200c4e1f0b4SCédric Le Goater aspeed_smc_dma_stop(s); 1201c4e1f0b4SCédric Le Goater return; 1202c4e1f0b4SCédric Le Goater } 1203c4e1f0b4SCédric Le Goater 1204c4e1f0b4SCédric Le Goater if (aspeed_smc_dma_in_progress(s)) { 1205c4e1f0b4SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: DMA in progress\n", __func__); 1206c4e1f0b4SCédric Le Goater return; 1207c4e1f0b4SCédric Le Goater } 1208c4e1f0b4SCédric Le Goater 1209c4e1f0b4SCédric Le Goater s->regs[R_DMA_CTRL] = dma_ctrl; 1210c4e1f0b4SCédric Le Goater 1211c4e1f0b4SCédric Le Goater if (s->regs[R_DMA_CTRL] & DMA_CTRL_CKSUM) { 1212c4e1f0b4SCédric Le Goater aspeed_smc_dma_checksum(s); 1213c4e1f0b4SCédric Le Goater } else { 1214c4e1f0b4SCédric Le Goater aspeed_smc_dma_rw(s); 1215c4e1f0b4SCédric Le Goater } 1216c4e1f0b4SCédric Le Goater 1217c4e1f0b4SCédric Le Goater aspeed_smc_dma_done(s); 1218c4e1f0b4SCédric Le Goater } 1219c4e1f0b4SCédric Le Goater 12207c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data, 12217c1c69bcSCédric Le Goater unsigned int size) 12227c1c69bcSCédric Le Goater { 12237c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(opaque); 12247c1c69bcSCédric Le Goater uint32_t value = data; 12257c1c69bcSCédric Le Goater 12267c1c69bcSCédric Le Goater addr >>= 2; 12277c1c69bcSCédric Le Goater 122897c2ed5dSCédric Le Goater if (addr == s->r_conf || 1229f286f04cSCédric Le Goater (addr >= s->r_timings && 1230f286f04cSCédric Le Goater addr < s->r_timings + s->ctrl->nregs_timings) || 123197c2ed5dSCédric Le Goater addr == s->r_ce_ctrl) { 123297c2ed5dSCédric Le Goater s->regs[addr] = value; 123397c2ed5dSCédric Le Goater } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) { 1234f248a9dbSCédric Le Goater int cs = addr - s->r_ctrl0; 123597c2ed5dSCédric Le Goater s->regs[addr] = value; 1236f248a9dbSCédric Le Goater aspeed_smc_flash_update_cs(&s->flashes[cs]); 1237a03cb1daSCédric Le Goater } else if (addr >= R_SEG_ADDR0 && 1238a03cb1daSCédric Le Goater addr < R_SEG_ADDR0 + s->ctrl->max_slaves) { 1239a03cb1daSCédric Le Goater int cs = addr - R_SEG_ADDR0; 1240a03cb1daSCédric Le Goater 1241a03cb1daSCédric Le Goater if (value != s->regs[R_SEG_ADDR0 + cs]) { 1242a03cb1daSCédric Le Goater aspeed_smc_flash_set_segment(s, cs, value); 1243a03cb1daSCédric Le Goater } 12449149af2aSCédric Le Goater } else if (addr == R_DUMMY_DATA) { 12459149af2aSCédric Le Goater s->regs[addr] = value & 0xff; 1246c4e1f0b4SCédric Le Goater } else if (addr == R_INTR_CTRL) { 1247c4e1f0b4SCédric Le Goater s->regs[addr] = value; 1248c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_CTRL) { 1249c4e1f0b4SCédric Le Goater aspeed_smc_dma_ctrl(s, value); 1250c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_DRAM_ADDR) { 1251c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_DRAM_ADDR(s, value); 1252c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_FLASH_ADDR) { 1253c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_FLASH_ADDR(s, value); 1254c4e1f0b4SCédric Le Goater } else if (s->ctrl->has_dma && addr == R_DMA_LEN) { 1255c4e1f0b4SCédric Le Goater s->regs[addr] = DMA_LENGTH(value); 125697c2ed5dSCédric Le Goater } else { 12577c1c69bcSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n", 12587c1c69bcSCédric Le Goater __func__, addr); 12597c1c69bcSCédric Le Goater return; 12607c1c69bcSCédric Le Goater } 12617c1c69bcSCédric Le Goater } 12627c1c69bcSCédric Le Goater 12637c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = { 12647c1c69bcSCédric Le Goater .read = aspeed_smc_read, 12657c1c69bcSCédric Le Goater .write = aspeed_smc_write, 12667c1c69bcSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 12677c1c69bcSCédric Le Goater .valid.unaligned = true, 12687c1c69bcSCédric Le Goater }; 12697c1c69bcSCédric Le Goater 1270c4e1f0b4SCédric Le Goater 1271c4e1f0b4SCédric Le Goater /* 1272c4e1f0b4SCédric Le Goater * Initialize the custom address spaces for DMAs 1273c4e1f0b4SCédric Le Goater */ 1274c4e1f0b4SCédric Le Goater static void aspeed_smc_dma_setup(AspeedSMCState *s, Error **errp) 1275c4e1f0b4SCédric Le Goater { 1276c4e1f0b4SCédric Le Goater char *name; 1277c4e1f0b4SCédric Le Goater 1278c4e1f0b4SCédric Le Goater if (!s->dram_mr) { 1279c4e1f0b4SCédric Le Goater error_setg(errp, TYPE_ASPEED_SMC ": 'dram' link not set"); 1280c4e1f0b4SCédric Le Goater return; 1281c4e1f0b4SCédric Le Goater } 1282c4e1f0b4SCédric Le Goater 1283c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-flash", s->ctrl->name); 1284c4e1f0b4SCédric Le Goater address_space_init(&s->flash_as, &s->mmio_flash, name); 1285c4e1f0b4SCédric Le Goater g_free(name); 1286c4e1f0b4SCédric Le Goater 1287c4e1f0b4SCédric Le Goater name = g_strdup_printf("%s-dma-dram", s->ctrl->name); 1288c4e1f0b4SCédric Le Goater address_space_init(&s->dram_as, s->dram_mr, name); 1289c4e1f0b4SCédric Le Goater g_free(name); 1290c4e1f0b4SCédric Le Goater } 1291c4e1f0b4SCédric Le Goater 12927c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp) 12937c1c69bcSCédric Le Goater { 12947c1c69bcSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 12957c1c69bcSCédric Le Goater AspeedSMCState *s = ASPEED_SMC(dev); 12967c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s); 12977c1c69bcSCédric Le Goater int i; 1298924ed163SCédric Le Goater char name[32]; 1299924ed163SCédric Le Goater hwaddr offset = 0; 13007c1c69bcSCédric Le Goater 13017c1c69bcSCédric Le Goater s->ctrl = mc->ctrl; 13027c1c69bcSCédric Le Goater 13037c1c69bcSCédric Le Goater /* keep a copy under AspeedSMCState to speed up accesses */ 13047c1c69bcSCédric Le Goater s->r_conf = s->ctrl->r_conf; 13057c1c69bcSCédric Le Goater s->r_ce_ctrl = s->ctrl->r_ce_ctrl; 13067c1c69bcSCédric Le Goater s->r_ctrl0 = s->ctrl->r_ctrl0; 13077c1c69bcSCédric Le Goater s->r_timings = s->ctrl->r_timings; 13087c1c69bcSCédric Le Goater s->conf_enable_w0 = s->ctrl->conf_enable_w0; 13097c1c69bcSCédric Le Goater 13107c1c69bcSCédric Le Goater /* Enforce some real HW limits */ 13117c1c69bcSCédric Le Goater if (s->num_cs > s->ctrl->max_slaves) { 13127c1c69bcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n", 13137c1c69bcSCédric Le Goater __func__, s->ctrl->max_slaves); 13147c1c69bcSCédric Le Goater s->num_cs = s->ctrl->max_slaves; 13157c1c69bcSCédric Le Goater } 13167c1c69bcSCédric Le Goater 1317c4e1f0b4SCédric Le Goater /* DMA irq. Keep it first for the initialization in the SoC */ 1318c4e1f0b4SCédric Le Goater sysbus_init_irq(sbd, &s->irq); 1319c4e1f0b4SCédric Le Goater 13207c1c69bcSCédric Le Goater s->spi = ssi_create_bus(dev, "spi"); 13217c1c69bcSCédric Le Goater 13227c1c69bcSCédric Le Goater /* Setup cs_lines for slaves */ 13237c1c69bcSCédric Le Goater s->cs_lines = g_new0(qemu_irq, s->num_cs); 13247c1c69bcSCédric Le Goater ssi_auto_connect_slaves(dev, s->cs_lines, s->spi); 13257c1c69bcSCédric Le Goater 13267c1c69bcSCédric Le Goater for (i = 0; i < s->num_cs; ++i) { 13277c1c69bcSCédric Le Goater sysbus_init_irq(sbd, &s->cs_lines[i]); 13287c1c69bcSCédric Le Goater } 13297c1c69bcSCédric Le Goater 13302da95fd8SCédric Le Goater /* The memory region for the controller registers */ 13317c1c69bcSCédric Le Goater memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s, 1332087b57c9SCédric Le Goater s->ctrl->name, s->ctrl->nregs * 4); 13337c1c69bcSCédric Le Goater sysbus_init_mmio(sbd, &s->mmio); 1334924ed163SCédric Le Goater 1335924ed163SCédric Le Goater /* 13362da95fd8SCédric Le Goater * The container memory region representing the address space 13372da95fd8SCédric Le Goater * window in which the flash modules are mapped. The size and 13382da95fd8SCédric Le Goater * address depends on the SoC model and controller type. 1339924ed163SCédric Le Goater */ 1340924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.flash", s->ctrl->name); 1341924ed163SCédric Le Goater 1342924ed163SCédric Le Goater memory_region_init_io(&s->mmio_flash, OBJECT(s), 1343924ed163SCédric Le Goater &aspeed_smc_flash_default_ops, s, name, 1344dcb83444SCédric Le Goater s->ctrl->flash_window_size); 1345924ed163SCédric Le Goater sysbus_init_mmio(sbd, &s->mmio_flash); 1346924ed163SCédric Le Goater 13472da95fd8SCédric Le Goater s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves); 1348924ed163SCédric Le Goater 13492da95fd8SCédric Le Goater /* 13502da95fd8SCédric Le Goater * Let's create a sub memory region for each possible slave. All 13512da95fd8SCédric Le Goater * have a configurable memory segment in the overall flash mapping 13522da95fd8SCédric Le Goater * window of the controller but, there is not necessarily a flash 13532da95fd8SCédric Le Goater * module behind to handle the memory accesses. This depends on 13542da95fd8SCédric Le Goater * the board configuration. 13552da95fd8SCédric Le Goater */ 13562da95fd8SCédric Le Goater for (i = 0; i < s->ctrl->max_slaves; ++i) { 1357924ed163SCédric Le Goater AspeedSMCFlash *fl = &s->flashes[i]; 1358924ed163SCédric Le Goater 1359924ed163SCédric Le Goater snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i); 1360924ed163SCédric Le Goater 1361924ed163SCédric Le Goater fl->id = i; 1362924ed163SCédric Le Goater fl->controller = s; 1363924ed163SCédric Le Goater fl->size = s->ctrl->segments[i].size; 1364924ed163SCédric Le Goater memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops, 1365924ed163SCédric Le Goater fl, name, fl->size); 1366924ed163SCédric Le Goater memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio); 1367924ed163SCédric Le Goater offset += fl->size; 1368924ed163SCédric Le Goater } 1369c4e1f0b4SCédric Le Goater 1370c4e1f0b4SCédric Le Goater /* DMA support */ 1371c4e1f0b4SCédric Le Goater if (s->ctrl->has_dma) { 1372c4e1f0b4SCédric Le Goater aspeed_smc_dma_setup(s, errp); 1373c4e1f0b4SCédric Le Goater } 13747c1c69bcSCédric Le Goater } 13757c1c69bcSCédric Le Goater 13767c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = { 13777c1c69bcSCédric Le Goater .name = "aspeed.smc", 1378f95c4bffSCédric Le Goater .version_id = 2, 1379f95c4bffSCédric Le Goater .minimum_version_id = 2, 13807c1c69bcSCédric Le Goater .fields = (VMStateField[]) { 13817c1c69bcSCédric Le Goater VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX), 1382f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_index, AspeedSMCState), 1383f95c4bffSCédric Le Goater VMSTATE_UINT8(snoop_dummies, AspeedSMCState), 13847c1c69bcSCédric Le Goater VMSTATE_END_OF_LIST() 13857c1c69bcSCédric Le Goater } 13867c1c69bcSCédric Le Goater }; 13877c1c69bcSCédric Le Goater 13887c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = { 13897c1c69bcSCédric Le Goater DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1), 13905258c2a6SCédric Le Goater DEFINE_PROP_BOOL("inject-failure", AspeedSMCState, inject_failure, false), 13916da4433fSCédric Le Goater DEFINE_PROP_UINT64("sdram-base", AspeedSMCState, sdram_base, 0), 1392c4e1f0b4SCédric Le Goater DEFINE_PROP_LINK("dram", AspeedSMCState, dram_mr, 1393c4e1f0b4SCédric Le Goater TYPE_MEMORY_REGION, MemoryRegion *), 13947c1c69bcSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 13957c1c69bcSCédric Le Goater }; 13967c1c69bcSCédric Le Goater 13977c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data) 13987c1c69bcSCédric Le Goater { 13997c1c69bcSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 14007c1c69bcSCédric Le Goater AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass); 14017c1c69bcSCédric Le Goater 14027c1c69bcSCédric Le Goater dc->realize = aspeed_smc_realize; 14037c1c69bcSCédric Le Goater dc->reset = aspeed_smc_reset; 1404*4f67d30bSMarc-André Lureau device_class_set_props(dc, aspeed_smc_properties); 14057c1c69bcSCédric Le Goater dc->vmsd = &vmstate_aspeed_smc; 14067c1c69bcSCédric Le Goater mc->ctrl = data; 14077c1c69bcSCédric Le Goater } 14087c1c69bcSCédric Le Goater 14097c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = { 14107c1c69bcSCédric Le Goater .name = TYPE_ASPEED_SMC, 14117c1c69bcSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 14127c1c69bcSCédric Le Goater .instance_size = sizeof(AspeedSMCState), 14137c1c69bcSCédric Le Goater .class_size = sizeof(AspeedSMCClass), 14147c1c69bcSCédric Le Goater .abstract = true, 14157c1c69bcSCédric Le Goater }; 14167c1c69bcSCédric Le Goater 14177c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void) 14187c1c69bcSCédric Le Goater { 14197c1c69bcSCédric Le Goater int i; 14207c1c69bcSCédric Le Goater 14217c1c69bcSCédric Le Goater type_register_static(&aspeed_smc_info); 14227c1c69bcSCédric Le Goater for (i = 0; i < ARRAY_SIZE(controllers); ++i) { 14237c1c69bcSCédric Le Goater TypeInfo ti = { 14247c1c69bcSCédric Le Goater .name = controllers[i].name, 14257c1c69bcSCédric Le Goater .parent = TYPE_ASPEED_SMC, 14267c1c69bcSCédric Le Goater .class_init = aspeed_smc_class_init, 14277c1c69bcSCédric Le Goater .class_data = (void *)&controllers[i], 14287c1c69bcSCédric Le Goater }; 14297c1c69bcSCédric Le Goater type_register(&ti); 14307c1c69bcSCédric Le Goater } 14317c1c69bcSCédric Le Goater } 14327c1c69bcSCédric Le Goater 14337c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types) 1434