xref: /qemu/hw/ssi/aspeed_smc.c (revision 0584d3c33f70445085d3f223015c67dfcea97ba3)
17c1c69bcSCédric Le Goater /*
27c1c69bcSCédric Le Goater  * ASPEED AST2400 SMC Controller (SPI Flash Only)
37c1c69bcSCédric Le Goater  *
47c1c69bcSCédric Le Goater  * Copyright (C) 2016 IBM Corp.
57c1c69bcSCédric Le Goater  *
67c1c69bcSCédric Le Goater  * Permission is hereby granted, free of charge, to any person obtaining a copy
77c1c69bcSCédric Le Goater  * of this software and associated documentation files (the "Software"), to deal
87c1c69bcSCédric Le Goater  * in the Software without restriction, including without limitation the rights
97c1c69bcSCédric Le Goater  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
107c1c69bcSCédric Le Goater  * copies of the Software, and to permit persons to whom the Software is
117c1c69bcSCédric Le Goater  * furnished to do so, subject to the following conditions:
127c1c69bcSCédric Le Goater  *
137c1c69bcSCédric Le Goater  * The above copyright notice and this permission notice shall be included in
147c1c69bcSCédric Le Goater  * all copies or substantial portions of the Software.
157c1c69bcSCédric Le Goater  *
167c1c69bcSCédric Le Goater  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
177c1c69bcSCédric Le Goater  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
187c1c69bcSCédric Le Goater  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
197c1c69bcSCédric Le Goater  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
207c1c69bcSCédric Le Goater  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
217c1c69bcSCédric Le Goater  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
227c1c69bcSCédric Le Goater  * THE SOFTWARE.
237c1c69bcSCédric Le Goater  */
247c1c69bcSCédric Le Goater 
257c1c69bcSCédric Le Goater #include "qemu/osdep.h"
267c1c69bcSCédric Le Goater #include "hw/sysbus.h"
277c1c69bcSCédric Le Goater #include "sysemu/sysemu.h"
287c1c69bcSCédric Le Goater #include "qemu/log.h"
297c1c69bcSCédric Le Goater #include "include/qemu/error-report.h"
307c1c69bcSCédric Le Goater #include "exec/address-spaces.h"
317c1c69bcSCédric Le Goater 
327c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
337c1c69bcSCédric Le Goater 
347c1c69bcSCédric Le Goater /* CE Type Setting Register */
357c1c69bcSCédric Le Goater #define R_CONF            (0x00 / 4)
367c1c69bcSCédric Le Goater #define   CONF_LEGACY_DISABLE  (1 << 31)
377c1c69bcSCédric Le Goater #define   CONF_ENABLE_W4       20
387c1c69bcSCédric Le Goater #define   CONF_ENABLE_W3       19
397c1c69bcSCédric Le Goater #define   CONF_ENABLE_W2       18
407c1c69bcSCédric Le Goater #define   CONF_ENABLE_W1       17
417c1c69bcSCédric Le Goater #define   CONF_ENABLE_W0       16
427c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE4     9
437c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE3     7
447c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE2     5
457c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE1     3
467c1c69bcSCédric Le Goater #define   CONF_FLASH_TYPE0     1
477c1c69bcSCédric Le Goater 
487c1c69bcSCédric Le Goater /* CE Control Register */
497c1c69bcSCédric Le Goater #define R_CE_CTRL            (0x04 / 4)
507c1c69bcSCédric Le Goater #define   CTRL_EXTENDED4       4  /* 32 bit addressing for SPI */
517c1c69bcSCédric Le Goater #define   CTRL_EXTENDED3       3  /* 32 bit addressing for SPI */
527c1c69bcSCédric Le Goater #define   CTRL_EXTENDED2       2  /* 32 bit addressing for SPI */
537c1c69bcSCédric Le Goater #define   CTRL_EXTENDED1       1  /* 32 bit addressing for SPI */
547c1c69bcSCédric Le Goater #define   CTRL_EXTENDED0       0  /* 32 bit addressing for SPI */
557c1c69bcSCédric Le Goater 
567c1c69bcSCédric Le Goater /* Interrupt Control and Status Register */
577c1c69bcSCédric Le Goater #define R_INTR_CTRL       (0x08 / 4)
587c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_STATUS            (1 << 11)
597c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_STATUS      (1 << 10)
607c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_STATUS  (1 << 9)
617c1c69bcSCédric Le Goater #define   INTR_CTRL_DMA_EN                (1 << 3)
627c1c69bcSCédric Le Goater #define   INTR_CTRL_CMD_ABORT_EN          (1 << 2)
637c1c69bcSCédric Le Goater #define   INTR_CTRL_WRITE_PROTECT_EN      (1 << 1)
647c1c69bcSCédric Le Goater 
657c1c69bcSCédric Le Goater /* CEx Control Register */
667c1c69bcSCédric Le Goater #define R_CTRL0           (0x10 / 4)
677c1c69bcSCédric Le Goater #define   CTRL_CMD_SHIFT           16
687c1c69bcSCédric Le Goater #define   CTRL_CMD_MASK            0xff
697c1c69bcSCédric Le Goater #define   CTRL_CE_STOP_ACTIVE      (1 << 2)
707c1c69bcSCédric Le Goater #define   CTRL_CMD_MODE_MASK       0x3
717c1c69bcSCédric Le Goater #define     CTRL_READMODE          0x0
727c1c69bcSCédric Le Goater #define     CTRL_FREADMODE         0x1
737c1c69bcSCédric Le Goater #define     CTRL_WRITEMODE         0x2
747c1c69bcSCédric Le Goater #define     CTRL_USERMODE          0x3
757c1c69bcSCédric Le Goater #define R_CTRL1           (0x14 / 4)
767c1c69bcSCédric Le Goater #define R_CTRL2           (0x18 / 4)
777c1c69bcSCédric Le Goater #define R_CTRL3           (0x1C / 4)
787c1c69bcSCédric Le Goater #define R_CTRL4           (0x20 / 4)
797c1c69bcSCédric Le Goater 
807c1c69bcSCédric Le Goater /* CEx Segment Address Register */
817c1c69bcSCédric Le Goater #define R_SEG_ADDR0       (0x30 / 4)
82a03cb1daSCédric Le Goater #define   SEG_END_SHIFT        24   /* 8MB units */
83a03cb1daSCédric Le Goater #define   SEG_END_MASK         0xff
847c1c69bcSCédric Le Goater #define   SEG_START_SHIFT      16   /* address bit [A29-A23] */
85a03cb1daSCédric Le Goater #define   SEG_START_MASK       0xff
867c1c69bcSCédric Le Goater #define R_SEG_ADDR1       (0x34 / 4)
877c1c69bcSCédric Le Goater #define R_SEG_ADDR2       (0x38 / 4)
887c1c69bcSCédric Le Goater #define R_SEG_ADDR3       (0x3C / 4)
897c1c69bcSCédric Le Goater #define R_SEG_ADDR4       (0x40 / 4)
907c1c69bcSCédric Le Goater 
917c1c69bcSCédric Le Goater /* Misc Control Register #1 */
927c1c69bcSCédric Le Goater #define R_MISC_CTRL1      (0x50 / 4)
937c1c69bcSCédric Le Goater 
947c1c69bcSCédric Le Goater /* Misc Control Register #2 */
957c1c69bcSCédric Le Goater #define R_MISC_CTRL2      (0x54 / 4)
967c1c69bcSCédric Le Goater 
977c1c69bcSCédric Le Goater /* DMA Control/Status Register */
987c1c69bcSCédric Le Goater #define R_DMA_CTRL        (0x80 / 4)
997c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_MASK   0xf
1007c1c69bcSCédric Le Goater #define   DMA_CTRL_DELAY_SHIFT  8
1017c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_MASK    0xf
1027c1c69bcSCédric Le Goater #define   DMA_CTRL_FREQ_SHIFT   4
1037c1c69bcSCédric Le Goater #define   DMA_CTRL_MODE         (1 << 3)
1047c1c69bcSCédric Le Goater #define   DMA_CTRL_CKSUM        (1 << 2)
1057c1c69bcSCédric Le Goater #define   DMA_CTRL_DIR          (1 << 1)
1067c1c69bcSCédric Le Goater #define   DMA_CTRL_EN           (1 << 0)
1077c1c69bcSCédric Le Goater 
1087c1c69bcSCédric Le Goater /* DMA Flash Side Address */
1097c1c69bcSCédric Le Goater #define R_DMA_FLASH_ADDR  (0x84 / 4)
1107c1c69bcSCédric Le Goater 
1117c1c69bcSCédric Le Goater /* DMA DRAM Side Address */
1127c1c69bcSCédric Le Goater #define R_DMA_DRAM_ADDR   (0x88 / 4)
1137c1c69bcSCédric Le Goater 
1147c1c69bcSCédric Le Goater /* DMA Length Register */
1157c1c69bcSCédric Le Goater #define R_DMA_LEN         (0x8C / 4)
1167c1c69bcSCédric Le Goater 
1177c1c69bcSCédric Le Goater /* Checksum Calculation Result */
1187c1c69bcSCédric Le Goater #define R_DMA_CHECKSUM    (0x90 / 4)
1197c1c69bcSCédric Le Goater 
1207c1c69bcSCédric Le Goater /* Misc Control Register #2 */
1217c1c69bcSCédric Le Goater #define R_TIMINGS         (0x94 / 4)
1227c1c69bcSCédric Le Goater 
1237c1c69bcSCédric Le Goater /* SPI controller registers and bits */
1247c1c69bcSCédric Le Goater #define R_SPI_CONF        (0x00 / 4)
1257c1c69bcSCédric Le Goater #define   SPI_CONF_ENABLE_W0   0
1267c1c69bcSCédric Le Goater #define R_SPI_CTRL0       (0x4 / 4)
1277c1c69bcSCédric Le Goater #define R_SPI_MISC_CTRL   (0x10 / 4)
1287c1c69bcSCédric Le Goater #define R_SPI_TIMINGS     (0x14 / 4)
1297c1c69bcSCédric Le Goater 
130dcb83444SCédric Le Goater #define ASPEED_SOC_SMC_FLASH_BASE   0x10000000
131dcb83444SCédric Le Goater #define ASPEED_SOC_FMC_FLASH_BASE   0x20000000
132dcb83444SCédric Le Goater #define ASPEED_SOC_SPI_FLASH_BASE   0x30000000
1336dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_FLASH_BASE  0x38000000
134dcb83444SCédric Le Goater 
135924ed163SCédric Le Goater /*
136924ed163SCédric Le Goater  * Default segments mapping addresses and size for each slave per
137924ed163SCédric Le Goater  * controller. These can be changed when board is initialized with the
138a03cb1daSCédric Le Goater  * Segment Address Registers.
139924ed163SCédric Le Goater  */
140924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_legacy[] = {
141924ed163SCédric Le Goater     { 0x10000000, 32 * 1024 * 1024 },
142924ed163SCédric Le Goater };
143924ed163SCédric Le Goater 
144924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_fmc[] = {
1456dc52326SCédric Le Goater     { 0x20000000, 64 * 1024 * 1024 }, /* start address is readonly */
146924ed163SCédric Le Goater     { 0x24000000, 32 * 1024 * 1024 },
147924ed163SCédric Le Goater     { 0x26000000, 32 * 1024 * 1024 },
148924ed163SCédric Le Goater     { 0x28000000, 32 * 1024 * 1024 },
149924ed163SCédric Le Goater     { 0x2A000000, 32 * 1024 * 1024 }
150924ed163SCédric Le Goater };
151924ed163SCédric Le Goater 
152924ed163SCédric Le Goater static const AspeedSegments aspeed_segments_spi[] = {
153924ed163SCédric Le Goater     { 0x30000000, 64 * 1024 * 1024 },
154924ed163SCédric Le Goater };
155924ed163SCédric Le Goater 
1566dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_fmc[] = {
1576dc52326SCédric Le Goater     { 0x20000000, 128 * 1024 * 1024 }, /* start address is readonly */
1586dc52326SCédric Le Goater     { 0x28000000,  32 * 1024 * 1024 },
1596dc52326SCédric Le Goater     { 0x2A000000,  32 * 1024 * 1024 },
1606dc52326SCédric Le Goater };
1616dc52326SCédric Le Goater 
1626dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi1[] = {
1636dc52326SCédric Le Goater     { 0x30000000, 32 * 1024 * 1024 }, /* start address is readonly */
1646dc52326SCédric Le Goater     { 0x32000000, 96 * 1024 * 1024 }, /* end address is readonly */
1656dc52326SCédric Le Goater };
1666dc52326SCédric Le Goater 
1676dc52326SCédric Le Goater static const AspeedSegments aspeed_segments_ast2500_spi2[] = {
1686dc52326SCédric Le Goater     { 0x38000000, 32 * 1024 * 1024 }, /* start address is readonly */
1696dc52326SCédric Le Goater     { 0x3A000000, 96 * 1024 * 1024 }, /* end address is readonly */
1706dc52326SCédric Le Goater };
1716dc52326SCédric Le Goater 
1727c1c69bcSCédric Le Goater static const AspeedSMCController controllers[] = {
1737c1c69bcSCédric Le Goater     { "aspeed.smc.smc", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
174dcb83444SCédric Le Goater       CONF_ENABLE_W0, 5, aspeed_segments_legacy,
175dcb83444SCédric Le Goater       ASPEED_SOC_SMC_FLASH_BASE, 0x6000000 },
1767c1c69bcSCédric Le Goater     { "aspeed.smc.fmc", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
177dcb83444SCédric Le Goater       CONF_ENABLE_W0, 5, aspeed_segments_fmc,
178dcb83444SCédric Le Goater       ASPEED_SOC_FMC_FLASH_BASE, 0x10000000 },
1797c1c69bcSCédric Le Goater     { "aspeed.smc.spi", R_SPI_CONF, 0xff, R_SPI_CTRL0, R_SPI_TIMINGS,
180dcb83444SCédric Le Goater       SPI_CONF_ENABLE_W0, 1, aspeed_segments_spi,
181dcb83444SCédric Le Goater       ASPEED_SOC_SPI_FLASH_BASE, 0x10000000 },
1826dc52326SCédric Le Goater     { "aspeed.smc.ast2500-fmc", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
1836dc52326SCédric Le Goater       CONF_ENABLE_W0, 3, aspeed_segments_ast2500_fmc,
1846dc52326SCédric Le Goater       ASPEED_SOC_FMC_FLASH_BASE, 0x10000000 },
1856dc52326SCédric Le Goater     { "aspeed.smc.ast2500-spi1", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
1866dc52326SCédric Le Goater       CONF_ENABLE_W0, 2, aspeed_segments_ast2500_spi1,
1876dc52326SCédric Le Goater       ASPEED_SOC_SPI_FLASH_BASE, 0x8000000 },
1886dc52326SCédric Le Goater     { "aspeed.smc.ast2500-spi2", R_CONF, R_CE_CTRL, R_CTRL0, R_TIMINGS,
1896dc52326SCédric Le Goater       CONF_ENABLE_W0, 2, aspeed_segments_ast2500_spi2,
1906dc52326SCédric Le Goater       ASPEED_SOC_SPI2_FLASH_BASE, 0x8000000 },
191924ed163SCédric Le Goater };
192924ed163SCédric Le Goater 
193a03cb1daSCédric Le Goater /*
194a03cb1daSCédric Le Goater  * The Segment Register uses a 8MB unit to encode the start address
195a03cb1daSCédric Le Goater  * and the end address of the mapping window of a flash SPI slave :
196a03cb1daSCédric Le Goater  *
197a03cb1daSCédric Le Goater  *        | byte 1 | byte 2 | byte 3 | byte 4 |
198a03cb1daSCédric Le Goater  *        +--------+--------+--------+--------+
199a03cb1daSCédric Le Goater  *        |  end   |  start |   0    |   0    |
200a03cb1daSCédric Le Goater  *
201a03cb1daSCédric Le Goater  */
202a03cb1daSCédric Le Goater static inline uint32_t aspeed_smc_segment_to_reg(const AspeedSegments *seg)
203a03cb1daSCédric Le Goater {
204a03cb1daSCédric Le Goater     uint32_t reg = 0;
205a03cb1daSCédric Le Goater     reg |= ((seg->addr >> 23) & SEG_START_MASK) << SEG_START_SHIFT;
206a03cb1daSCédric Le Goater     reg |= (((seg->addr + seg->size) >> 23) & SEG_END_MASK) << SEG_END_SHIFT;
207a03cb1daSCédric Le Goater     return reg;
208a03cb1daSCédric Le Goater }
209a03cb1daSCédric Le Goater 
210a03cb1daSCédric Le Goater static inline void aspeed_smc_reg_to_segment(uint32_t reg, AspeedSegments *seg)
211a03cb1daSCédric Le Goater {
212a03cb1daSCédric Le Goater     seg->addr = ((reg >> SEG_START_SHIFT) & SEG_START_MASK) << 23;
213a03cb1daSCédric Le Goater     seg->size = (((reg >> SEG_END_SHIFT) & SEG_END_MASK) << 23) - seg->addr;
214a03cb1daSCédric Le Goater }
215a03cb1daSCédric Le Goater 
216a03cb1daSCédric Le Goater static bool aspeed_smc_flash_overlap(const AspeedSMCState *s,
217a03cb1daSCédric Le Goater                                      const AspeedSegments *new,
218a03cb1daSCédric Le Goater                                      int cs)
219a03cb1daSCédric Le Goater {
220a03cb1daSCédric Le Goater     AspeedSegments seg;
221a03cb1daSCédric Le Goater     int i;
222a03cb1daSCédric Le Goater 
223a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; i++) {
224a03cb1daSCédric Le Goater         if (i == cs) {
225a03cb1daSCédric Le Goater             continue;
226a03cb1daSCédric Le Goater         }
227a03cb1daSCédric Le Goater 
228a03cb1daSCédric Le Goater         aspeed_smc_reg_to_segment(s->regs[R_SEG_ADDR0 + i], &seg);
229a03cb1daSCédric Le Goater 
230a03cb1daSCédric Le Goater         if (new->addr + new->size > seg.addr &&
231a03cb1daSCédric Le Goater             new->addr < seg.addr + seg.size) {
232a03cb1daSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment CS%d [ 0x%"
233a03cb1daSCédric Le Goater                           HWADDR_PRIx" - 0x%"HWADDR_PRIx" ] overlaps with "
234a03cb1daSCédric Le Goater                           "CS%d [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
235a03cb1daSCédric Le Goater                           s->ctrl->name, cs, new->addr, new->addr + new->size,
236a03cb1daSCédric Le Goater                           i, seg.addr, seg.addr + seg.size);
237a03cb1daSCédric Le Goater             return true;
238a03cb1daSCédric Le Goater         }
239a03cb1daSCédric Le Goater     }
240a03cb1daSCédric Le Goater     return false;
241a03cb1daSCédric Le Goater }
242a03cb1daSCédric Le Goater 
243a03cb1daSCédric Le Goater static void aspeed_smc_flash_set_segment(AspeedSMCState *s, int cs,
244a03cb1daSCédric Le Goater                                          uint64_t new)
245a03cb1daSCédric Le Goater {
246a03cb1daSCédric Le Goater     AspeedSMCFlash *fl = &s->flashes[cs];
247a03cb1daSCédric Le Goater     AspeedSegments seg;
248a03cb1daSCédric Le Goater 
249a03cb1daSCédric Le Goater     aspeed_smc_reg_to_segment(new, &seg);
250a03cb1daSCédric Le Goater 
251a03cb1daSCédric Le Goater     /* The start address of CS0 is read-only */
252a03cb1daSCédric Le Goater     if (cs == 0 && seg.addr != s->ctrl->flash_window_base) {
253a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
254a03cb1daSCédric Le Goater                       "%s: Tried to change CS0 start address to 0x%"
255a03cb1daSCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, seg.addr);
256*0584d3c3SCédric Le Goater         seg.addr = s->ctrl->flash_window_base;
257*0584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
258a03cb1daSCédric Le Goater     }
259a03cb1daSCédric Le Goater 
260a03cb1daSCédric Le Goater     /*
261a03cb1daSCédric Le Goater      * The end address of the AST2500 spi controllers is also
262a03cb1daSCédric Le Goater      * read-only.
263a03cb1daSCédric Le Goater      */
264a03cb1daSCédric Le Goater     if ((s->ctrl->segments == aspeed_segments_ast2500_spi1 ||
265a03cb1daSCédric Le Goater          s->ctrl->segments == aspeed_segments_ast2500_spi2) &&
266a03cb1daSCédric Le Goater         cs == s->ctrl->max_slaves &&
267a03cb1daSCédric Le Goater         seg.addr + seg.size != s->ctrl->segments[cs].addr +
268a03cb1daSCédric Le Goater         s->ctrl->segments[cs].size) {
269a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
270a03cb1daSCédric Le Goater                       "%s: Tried to change CS%d end address to 0x%"
271*0584d3c3SCédric Le Goater                       HWADDR_PRIx "\n", s->ctrl->name, cs, seg.addr + seg.size);
272*0584d3c3SCédric Le Goater         seg.size = s->ctrl->segments[cs].addr + s->ctrl->segments[cs].size -
273*0584d3c3SCédric Le Goater             seg.addr;
274*0584d3c3SCédric Le Goater         new = aspeed_smc_segment_to_reg(&seg);
275a03cb1daSCédric Le Goater     }
276a03cb1daSCédric Le Goater 
277a03cb1daSCédric Le Goater     /* Keep the segment in the overall flash window */
278a03cb1daSCédric Le Goater     if (seg.addr + seg.size <= s->ctrl->flash_window_base ||
279a03cb1daSCédric Le Goater         seg.addr > s->ctrl->flash_window_base + s->ctrl->flash_window_size) {
280a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is invalid : "
281a03cb1daSCédric Le Goater                       "[ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
282a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
283a03cb1daSCédric Le Goater         return;
284a03cb1daSCédric Le Goater     }
285a03cb1daSCédric Le Goater 
286a03cb1daSCédric Le Goater     /* Check start address vs. alignment */
287*0584d3c3SCédric Le Goater     if (seg.size && !QEMU_IS_ALIGNED(seg.addr, seg.size)) {
288a03cb1daSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: new segment for CS%d is not "
289a03cb1daSCédric Le Goater                       "aligned : [ 0x%"HWADDR_PRIx" - 0x%"HWADDR_PRIx" ]\n",
290a03cb1daSCédric Le Goater                       s->ctrl->name, cs, seg.addr, seg.addr + seg.size);
291a03cb1daSCédric Le Goater     }
292a03cb1daSCédric Le Goater 
293*0584d3c3SCédric Le Goater     /* And segments should not overlap (in the specs) */
294*0584d3c3SCédric Le Goater     aspeed_smc_flash_overlap(s, &seg, cs);
295a03cb1daSCédric Le Goater 
296a03cb1daSCédric Le Goater     /* All should be fine now to move the region */
297a03cb1daSCédric Le Goater     memory_region_transaction_begin();
298a03cb1daSCédric Le Goater     memory_region_set_size(&fl->mmio, seg.size);
299a03cb1daSCédric Le Goater     memory_region_set_address(&fl->mmio, seg.addr - s->ctrl->flash_window_base);
300a03cb1daSCédric Le Goater     memory_region_set_enabled(&fl->mmio, true);
301a03cb1daSCédric Le Goater     memory_region_transaction_commit();
302a03cb1daSCédric Le Goater 
303a03cb1daSCédric Le Goater     s->regs[R_SEG_ADDR0 + cs] = new;
304a03cb1daSCédric Le Goater }
305a03cb1daSCédric Le Goater 
306924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_default_read(void *opaque, hwaddr addr,
307924ed163SCédric Le Goater                                               unsigned size)
308924ed163SCédric Le Goater {
309924ed163SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u"
310924ed163SCédric Le Goater                   PRIx64 "\n", __func__, addr, size);
311924ed163SCédric Le Goater     return 0;
312924ed163SCédric Le Goater }
313924ed163SCédric Le Goater 
314924ed163SCédric Le Goater static void aspeed_smc_flash_default_write(void *opaque, hwaddr addr,
315924ed163SCédric Le Goater                                            uint64_t data, unsigned size)
316924ed163SCédric Le Goater {
317924ed163SCédric Le Goater    qemu_log_mask(LOG_GUEST_ERROR, "%s: To 0x%" HWADDR_PRIx " of size %u: 0x%"
318924ed163SCédric Le Goater                  PRIx64 "\n", __func__, addr, size, data);
319924ed163SCédric Le Goater }
320924ed163SCédric Le Goater 
321924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_default_ops = {
322924ed163SCédric Le Goater     .read = aspeed_smc_flash_default_read,
323924ed163SCédric Le Goater     .write = aspeed_smc_flash_default_write,
324924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
325924ed163SCédric Le Goater     .valid = {
326924ed163SCédric Le Goater         .min_access_size = 1,
327924ed163SCédric Le Goater         .max_access_size = 4,
328924ed163SCédric Le Goater     },
329924ed163SCédric Le Goater };
330924ed163SCédric Le Goater 
331924ed163SCédric Le Goater static inline int aspeed_smc_flash_mode(const AspeedSMCState *s, int cs)
332924ed163SCédric Le Goater {
333924ed163SCédric Le Goater     return s->regs[s->r_ctrl0 + cs] & CTRL_CMD_MODE_MASK;
334924ed163SCédric Le Goater }
335924ed163SCédric Le Goater 
336924ed163SCédric Le Goater static inline bool aspeed_smc_is_usermode(const AspeedSMCState *s, int cs)
337924ed163SCédric Le Goater {
338924ed163SCédric Le Goater     return aspeed_smc_flash_mode(s, cs) == CTRL_USERMODE;
339924ed163SCédric Le Goater }
340924ed163SCédric Le Goater 
341924ed163SCédric Le Goater static inline bool aspeed_smc_is_writable(const AspeedSMCState *s, int cs)
342924ed163SCédric Le Goater {
343924ed163SCédric Le Goater     return s->regs[s->r_conf] & (1 << (s->conf_enable_w0 + cs));
344924ed163SCédric Le Goater }
345924ed163SCédric Le Goater 
346924ed163SCédric Le Goater static uint64_t aspeed_smc_flash_read(void *opaque, hwaddr addr, unsigned size)
347924ed163SCédric Le Goater {
348924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
349924ed163SCédric Le Goater     const AspeedSMCState *s = fl->controller;
350924ed163SCédric Le Goater     uint64_t ret = 0;
351924ed163SCédric Le Goater     int i;
352924ed163SCédric Le Goater 
353924ed163SCédric Le Goater     if (aspeed_smc_is_usermode(s, fl->id)) {
354924ed163SCédric Le Goater         for (i = 0; i < size; i++) {
355924ed163SCédric Le Goater             ret |= ssi_transfer(s->spi, 0x0) << (8 * i);
356924ed163SCédric Le Goater         }
357924ed163SCédric Le Goater     } else {
358924ed163SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n",
359924ed163SCédric Le Goater                       __func__);
360924ed163SCédric Le Goater         ret = -1;
361924ed163SCédric Le Goater     }
362924ed163SCédric Le Goater 
363924ed163SCédric Le Goater     return ret;
364924ed163SCédric Le Goater }
365924ed163SCédric Le Goater 
366924ed163SCédric Le Goater static void aspeed_smc_flash_write(void *opaque, hwaddr addr, uint64_t data,
367924ed163SCédric Le Goater                            unsigned size)
368924ed163SCédric Le Goater {
369924ed163SCédric Le Goater     AspeedSMCFlash *fl = opaque;
370924ed163SCédric Le Goater     const AspeedSMCState *s = fl->controller;
371924ed163SCédric Le Goater     int i;
372924ed163SCédric Le Goater 
373924ed163SCédric Le Goater     if (!aspeed_smc_is_writable(s, fl->id)) {
374924ed163SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: flash is not writable at 0x%"
375924ed163SCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
376924ed163SCédric Le Goater         return;
377924ed163SCédric Le Goater     }
378924ed163SCédric Le Goater 
379924ed163SCédric Le Goater     if (!aspeed_smc_is_usermode(s, fl->id)) {
380924ed163SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: usermode not implemented\n",
381924ed163SCédric Le Goater                       __func__);
382924ed163SCédric Le Goater         return;
383924ed163SCédric Le Goater     }
384924ed163SCédric Le Goater 
385924ed163SCédric Le Goater     for (i = 0; i < size; i++) {
386924ed163SCédric Le Goater         ssi_transfer(s->spi, (data >> (8 * i)) & 0xff);
387924ed163SCédric Le Goater     }
388924ed163SCédric Le Goater }
389924ed163SCédric Le Goater 
390924ed163SCédric Le Goater static const MemoryRegionOps aspeed_smc_flash_ops = {
391924ed163SCédric Le Goater     .read = aspeed_smc_flash_read,
392924ed163SCédric Le Goater     .write = aspeed_smc_flash_write,
393924ed163SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
394924ed163SCédric Le Goater     .valid = {
395924ed163SCédric Le Goater         .min_access_size = 1,
396924ed163SCédric Le Goater         .max_access_size = 4,
397924ed163SCédric Le Goater     },
3987c1c69bcSCédric Le Goater };
3997c1c69bcSCédric Le Goater 
4007c1c69bcSCédric Le Goater static bool aspeed_smc_is_ce_stop_active(const AspeedSMCState *s, int cs)
4017c1c69bcSCédric Le Goater {
4027c1c69bcSCédric Le Goater     return s->regs[s->r_ctrl0 + cs] & CTRL_CE_STOP_ACTIVE;
4037c1c69bcSCédric Le Goater }
4047c1c69bcSCédric Le Goater 
4057c1c69bcSCédric Le Goater static void aspeed_smc_update_cs(const AspeedSMCState *s)
4067c1c69bcSCédric Le Goater {
4077c1c69bcSCédric Le Goater     int i;
4087c1c69bcSCédric Le Goater 
4097c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
4107c1c69bcSCédric Le Goater         qemu_set_irq(s->cs_lines[i], aspeed_smc_is_ce_stop_active(s, i));
4117c1c69bcSCédric Le Goater     }
4127c1c69bcSCédric Le Goater }
4137c1c69bcSCédric Le Goater 
4147c1c69bcSCédric Le Goater static void aspeed_smc_reset(DeviceState *d)
4157c1c69bcSCédric Le Goater {
4167c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(d);
4177c1c69bcSCédric Le Goater     int i;
4187c1c69bcSCédric Le Goater 
4197c1c69bcSCédric Le Goater     memset(s->regs, 0, sizeof s->regs);
4207c1c69bcSCédric Le Goater 
4212e1f0502SCédric Le Goater     /* Pretend DMA is done (u-boot initialization) */
4222e1f0502SCédric Le Goater     s->regs[R_INTR_CTRL] = INTR_CTRL_DMA_STATUS;
4232e1f0502SCédric Le Goater 
4247c1c69bcSCédric Le Goater     /* Unselect all slaves */
4257c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
4267c1c69bcSCédric Le Goater         s->regs[s->r_ctrl0 + i] |= CTRL_CE_STOP_ACTIVE;
4277c1c69bcSCédric Le Goater     }
4287c1c69bcSCédric Le Goater 
429a03cb1daSCédric Le Goater     /* setup default segment register values for all */
430a03cb1daSCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
431a03cb1daSCédric Le Goater         s->regs[R_SEG_ADDR0 + i] =
432a03cb1daSCédric Le Goater             aspeed_smc_segment_to_reg(&s->ctrl->segments[i]);
433a03cb1daSCédric Le Goater     }
434a03cb1daSCédric Le Goater 
4357c1c69bcSCédric Le Goater     aspeed_smc_update_cs(s);
4367c1c69bcSCédric Le Goater }
4377c1c69bcSCédric Le Goater 
4387c1c69bcSCédric Le Goater static uint64_t aspeed_smc_read(void *opaque, hwaddr addr, unsigned int size)
4397c1c69bcSCédric Le Goater {
4407c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
4417c1c69bcSCédric Le Goater 
4427c1c69bcSCédric Le Goater     addr >>= 2;
4437c1c69bcSCédric Le Goater 
4447c1c69bcSCédric Le Goater     if (addr >= ARRAY_SIZE(s->regs)) {
4457c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
4467c1c69bcSCédric Le Goater                       "%s: Out-of-bounds read at 0x%" HWADDR_PRIx "\n",
4477c1c69bcSCédric Le Goater                       __func__, addr);
4487c1c69bcSCédric Le Goater         return 0;
4497c1c69bcSCédric Le Goater     }
4507c1c69bcSCédric Le Goater 
45197c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
45297c2ed5dSCédric Le Goater         addr == s->r_timings ||
45397c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl ||
4542e1f0502SCédric Le Goater         addr == R_INTR_CTRL ||
455a03cb1daSCédric Le Goater         (addr >= R_SEG_ADDR0 && addr < R_SEG_ADDR0 + s->ctrl->max_slaves) ||
45697c2ed5dSCédric Le Goater         (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs)) {
45797c2ed5dSCédric Le Goater         return s->regs[addr];
45897c2ed5dSCédric Le Goater     } else {
4597c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
4607c1c69bcSCédric Le Goater                       __func__, addr);
4617c1c69bcSCédric Le Goater         return 0;
4627c1c69bcSCédric Le Goater     }
4637c1c69bcSCédric Le Goater }
4647c1c69bcSCédric Le Goater 
4657c1c69bcSCédric Le Goater static void aspeed_smc_write(void *opaque, hwaddr addr, uint64_t data,
4667c1c69bcSCédric Le Goater                              unsigned int size)
4677c1c69bcSCédric Le Goater {
4687c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(opaque);
4697c1c69bcSCédric Le Goater     uint32_t value = data;
4707c1c69bcSCédric Le Goater 
4717c1c69bcSCédric Le Goater     addr >>= 2;
4727c1c69bcSCédric Le Goater 
4737c1c69bcSCédric Le Goater     if (addr >= ARRAY_SIZE(s->regs)) {
4747c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
4757c1c69bcSCédric Le Goater                       "%s: Out-of-bounds write at 0x%" HWADDR_PRIx "\n",
4767c1c69bcSCédric Le Goater                       __func__, addr);
4777c1c69bcSCédric Le Goater         return;
4787c1c69bcSCédric Le Goater     }
4797c1c69bcSCédric Le Goater 
48097c2ed5dSCédric Le Goater     if (addr == s->r_conf ||
48197c2ed5dSCédric Le Goater         addr == s->r_timings ||
48297c2ed5dSCédric Le Goater         addr == s->r_ce_ctrl) {
48397c2ed5dSCédric Le Goater         s->regs[addr] = value;
48497c2ed5dSCédric Le Goater     } else if (addr >= s->r_ctrl0 && addr < s->r_ctrl0 + s->num_cs) {
48597c2ed5dSCédric Le Goater         s->regs[addr] = value;
48697c2ed5dSCédric Le Goater         aspeed_smc_update_cs(s);
487a03cb1daSCédric Le Goater     } else if (addr >= R_SEG_ADDR0 &&
488a03cb1daSCédric Le Goater                addr < R_SEG_ADDR0 + s->ctrl->max_slaves) {
489a03cb1daSCédric Le Goater         int cs = addr - R_SEG_ADDR0;
490a03cb1daSCédric Le Goater 
491a03cb1daSCédric Le Goater         if (value != s->regs[R_SEG_ADDR0 + cs]) {
492a03cb1daSCédric Le Goater             aspeed_smc_flash_set_segment(s, cs, value);
493a03cb1daSCédric Le Goater         }
49497c2ed5dSCédric Le Goater     } else {
4957c1c69bcSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: not implemented: 0x%" HWADDR_PRIx "\n",
4967c1c69bcSCédric Le Goater                       __func__, addr);
4977c1c69bcSCédric Le Goater         return;
4987c1c69bcSCédric Le Goater     }
4997c1c69bcSCédric Le Goater }
5007c1c69bcSCédric Le Goater 
5017c1c69bcSCédric Le Goater static const MemoryRegionOps aspeed_smc_ops = {
5027c1c69bcSCédric Le Goater     .read = aspeed_smc_read,
5037c1c69bcSCédric Le Goater     .write = aspeed_smc_write,
5047c1c69bcSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
5057c1c69bcSCédric Le Goater     .valid.unaligned = true,
5067c1c69bcSCédric Le Goater };
5077c1c69bcSCédric Le Goater 
5087c1c69bcSCédric Le Goater static void aspeed_smc_realize(DeviceState *dev, Error **errp)
5097c1c69bcSCédric Le Goater {
5107c1c69bcSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
5117c1c69bcSCédric Le Goater     AspeedSMCState *s = ASPEED_SMC(dev);
5127c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_GET_CLASS(s);
5137c1c69bcSCédric Le Goater     int i;
514924ed163SCédric Le Goater     char name[32];
515924ed163SCédric Le Goater     hwaddr offset = 0;
5167c1c69bcSCédric Le Goater 
5177c1c69bcSCédric Le Goater     s->ctrl = mc->ctrl;
5187c1c69bcSCédric Le Goater 
5197c1c69bcSCédric Le Goater     /* keep a copy under AspeedSMCState to speed up accesses */
5207c1c69bcSCédric Le Goater     s->r_conf = s->ctrl->r_conf;
5217c1c69bcSCédric Le Goater     s->r_ce_ctrl = s->ctrl->r_ce_ctrl;
5227c1c69bcSCédric Le Goater     s->r_ctrl0 = s->ctrl->r_ctrl0;
5237c1c69bcSCédric Le Goater     s->r_timings = s->ctrl->r_timings;
5247c1c69bcSCédric Le Goater     s->conf_enable_w0 = s->ctrl->conf_enable_w0;
5257c1c69bcSCédric Le Goater 
5267c1c69bcSCédric Le Goater     /* Enforce some real HW limits */
5277c1c69bcSCédric Le Goater     if (s->num_cs > s->ctrl->max_slaves) {
5287c1c69bcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: num_cs cannot exceed: %d\n",
5297c1c69bcSCédric Le Goater                       __func__, s->ctrl->max_slaves);
5307c1c69bcSCédric Le Goater         s->num_cs = s->ctrl->max_slaves;
5317c1c69bcSCédric Le Goater     }
5327c1c69bcSCédric Le Goater 
5337c1c69bcSCédric Le Goater     s->spi = ssi_create_bus(dev, "spi");
5347c1c69bcSCédric Le Goater 
5357c1c69bcSCédric Le Goater     /* Setup cs_lines for slaves */
5367c1c69bcSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
5377c1c69bcSCédric Le Goater     s->cs_lines = g_new0(qemu_irq, s->num_cs);
5387c1c69bcSCédric Le Goater     ssi_auto_connect_slaves(dev, s->cs_lines, s->spi);
5397c1c69bcSCédric Le Goater 
5407c1c69bcSCédric Le Goater     for (i = 0; i < s->num_cs; ++i) {
5417c1c69bcSCédric Le Goater         sysbus_init_irq(sbd, &s->cs_lines[i]);
5427c1c69bcSCédric Le Goater     }
5437c1c69bcSCédric Le Goater 
5447c1c69bcSCédric Le Goater     aspeed_smc_reset(dev);
5457c1c69bcSCédric Le Goater 
5462da95fd8SCédric Le Goater     /* The memory region for the controller registers */
5477c1c69bcSCédric Le Goater     memory_region_init_io(&s->mmio, OBJECT(s), &aspeed_smc_ops, s,
5487c1c69bcSCédric Le Goater                           s->ctrl->name, ASPEED_SMC_R_MAX * 4);
5497c1c69bcSCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio);
550924ed163SCédric Le Goater 
551924ed163SCédric Le Goater     /*
5522da95fd8SCédric Le Goater      * The container memory region representing the address space
5532da95fd8SCédric Le Goater      * window in which the flash modules are mapped. The size and
5542da95fd8SCédric Le Goater      * address depends on the SoC model and controller type.
555924ed163SCédric Le Goater      */
556924ed163SCédric Le Goater     snprintf(name, sizeof(name), "%s.flash", s->ctrl->name);
557924ed163SCédric Le Goater 
558924ed163SCédric Le Goater     memory_region_init_io(&s->mmio_flash, OBJECT(s),
559924ed163SCédric Le Goater                           &aspeed_smc_flash_default_ops, s, name,
560dcb83444SCédric Le Goater                           s->ctrl->flash_window_size);
561924ed163SCédric Le Goater     sysbus_init_mmio(sbd, &s->mmio_flash);
562924ed163SCédric Le Goater 
5632da95fd8SCédric Le Goater     s->flashes = g_new0(AspeedSMCFlash, s->ctrl->max_slaves);
564924ed163SCédric Le Goater 
5652da95fd8SCédric Le Goater     /*
5662da95fd8SCédric Le Goater      * Let's create a sub memory region for each possible slave. All
5672da95fd8SCédric Le Goater      * have a configurable memory segment in the overall flash mapping
5682da95fd8SCédric Le Goater      * window of the controller but, there is not necessarily a flash
5692da95fd8SCédric Le Goater      * module behind to handle the memory accesses. This depends on
5702da95fd8SCédric Le Goater      * the board configuration.
5712da95fd8SCédric Le Goater      */
5722da95fd8SCédric Le Goater     for (i = 0; i < s->ctrl->max_slaves; ++i) {
573924ed163SCédric Le Goater         AspeedSMCFlash *fl = &s->flashes[i];
574924ed163SCédric Le Goater 
575924ed163SCédric Le Goater         snprintf(name, sizeof(name), "%s.%d", s->ctrl->name, i);
576924ed163SCédric Le Goater 
577924ed163SCédric Le Goater         fl->id = i;
578924ed163SCédric Le Goater         fl->controller = s;
579924ed163SCédric Le Goater         fl->size = s->ctrl->segments[i].size;
580924ed163SCédric Le Goater         memory_region_init_io(&fl->mmio, OBJECT(s), &aspeed_smc_flash_ops,
581924ed163SCédric Le Goater                               fl, name, fl->size);
582924ed163SCédric Le Goater         memory_region_add_subregion(&s->mmio_flash, offset, &fl->mmio);
583924ed163SCédric Le Goater         offset += fl->size;
584924ed163SCédric Le Goater     }
5857c1c69bcSCédric Le Goater }
5867c1c69bcSCédric Le Goater 
5877c1c69bcSCédric Le Goater static const VMStateDescription vmstate_aspeed_smc = {
5887c1c69bcSCédric Le Goater     .name = "aspeed.smc",
5897c1c69bcSCédric Le Goater     .version_id = 1,
5907c1c69bcSCédric Le Goater     .minimum_version_id = 1,
5917c1c69bcSCédric Le Goater     .fields = (VMStateField[]) {
5927c1c69bcSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedSMCState, ASPEED_SMC_R_MAX),
5937c1c69bcSCédric Le Goater         VMSTATE_END_OF_LIST()
5947c1c69bcSCédric Le Goater     }
5957c1c69bcSCédric Le Goater };
5967c1c69bcSCédric Le Goater 
5977c1c69bcSCédric Le Goater static Property aspeed_smc_properties[] = {
5987c1c69bcSCédric Le Goater     DEFINE_PROP_UINT32("num-cs", AspeedSMCState, num_cs, 1),
5997c1c69bcSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
6007c1c69bcSCédric Le Goater };
6017c1c69bcSCédric Le Goater 
6027c1c69bcSCédric Le Goater static void aspeed_smc_class_init(ObjectClass *klass, void *data)
6037c1c69bcSCédric Le Goater {
6047c1c69bcSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
6057c1c69bcSCédric Le Goater     AspeedSMCClass *mc = ASPEED_SMC_CLASS(klass);
6067c1c69bcSCédric Le Goater 
6077c1c69bcSCédric Le Goater     dc->realize = aspeed_smc_realize;
6087c1c69bcSCédric Le Goater     dc->reset = aspeed_smc_reset;
6097c1c69bcSCédric Le Goater     dc->props = aspeed_smc_properties;
6107c1c69bcSCédric Le Goater     dc->vmsd = &vmstate_aspeed_smc;
6117c1c69bcSCédric Le Goater     mc->ctrl = data;
6127c1c69bcSCédric Le Goater }
6137c1c69bcSCédric Le Goater 
6147c1c69bcSCédric Le Goater static const TypeInfo aspeed_smc_info = {
6157c1c69bcSCédric Le Goater     .name           = TYPE_ASPEED_SMC,
6167c1c69bcSCédric Le Goater     .parent         = TYPE_SYS_BUS_DEVICE,
6177c1c69bcSCédric Le Goater     .instance_size  = sizeof(AspeedSMCState),
6187c1c69bcSCédric Le Goater     .class_size     = sizeof(AspeedSMCClass),
6197c1c69bcSCédric Le Goater     .abstract       = true,
6207c1c69bcSCédric Le Goater };
6217c1c69bcSCédric Le Goater 
6227c1c69bcSCédric Le Goater static void aspeed_smc_register_types(void)
6237c1c69bcSCédric Le Goater {
6247c1c69bcSCédric Le Goater     int i;
6257c1c69bcSCédric Le Goater 
6267c1c69bcSCédric Le Goater     type_register_static(&aspeed_smc_info);
6277c1c69bcSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(controllers); ++i) {
6287c1c69bcSCédric Le Goater         TypeInfo ti = {
6297c1c69bcSCédric Le Goater             .name       = controllers[i].name,
6307c1c69bcSCédric Le Goater             .parent     = TYPE_ASPEED_SMC,
6317c1c69bcSCédric Le Goater             .class_init = aspeed_smc_class_init,
6327c1c69bcSCédric Le Goater             .class_data = (void *)&controllers[i],
6337c1c69bcSCédric Le Goater         };
6347c1c69bcSCédric Le Goater         type_register(&ti);
6357c1c69bcSCédric Le Goater     }
6367c1c69bcSCédric Le Goater }
6377c1c69bcSCédric Le Goater 
6387c1c69bcSCédric Le Goater type_init(aspeed_smc_register_types)
639