1249ad85aSXiaojuan Yang /* SPDX-License-Identifier: GPL-2.0-or-later */
2249ad85aSXiaojuan Yang /*
3249ad85aSXiaojuan Yang * QEMU Loongson 7A1000 msi interrupt controller.
4249ad85aSXiaojuan Yang *
5249ad85aSXiaojuan Yang * Copyright (C) 2021 Loongson Technology Corporation Limited
6249ad85aSXiaojuan Yang */
7249ad85aSXiaojuan Yang
8249ad85aSXiaojuan Yang #include "qemu/osdep.h"
9249ad85aSXiaojuan Yang #include "hw/sysbus.h"
10249ad85aSXiaojuan Yang #include "hw/irq.h"
11249ad85aSXiaojuan Yang #include "hw/intc/loongarch_pch_msi.h"
12249ad85aSXiaojuan Yang #include "hw/intc/loongarch_pch_pic.h"
13249ad85aSXiaojuan Yang #include "hw/pci/msi.h"
14249ad85aSXiaojuan Yang #include "hw/misc/unimp.h"
15249ad85aSXiaojuan Yang #include "migration/vmstate.h"
16249ad85aSXiaojuan Yang #include "trace.h"
17249ad85aSXiaojuan Yang
loongarch_msi_mem_read(void * opaque,hwaddr addr,unsigned size)18249ad85aSXiaojuan Yang static uint64_t loongarch_msi_mem_read(void *opaque, hwaddr addr, unsigned size)
19249ad85aSXiaojuan Yang {
20249ad85aSXiaojuan Yang return 0;
21249ad85aSXiaojuan Yang }
22249ad85aSXiaojuan Yang
loongarch_msi_mem_write(void * opaque,hwaddr addr,uint64_t val,unsigned size)23249ad85aSXiaojuan Yang static void loongarch_msi_mem_write(void *opaque, hwaddr addr,
24249ad85aSXiaojuan Yang uint64_t val, unsigned size)
25249ad85aSXiaojuan Yang {
26490c03abSMao Bibo LoongArchPCHMSI *s = (LoongArchPCHMSI *)opaque;
27490c03abSMao Bibo int irq_num;
28249ad85aSXiaojuan Yang
29490c03abSMao Bibo /*
30490c03abSMao Bibo * vector number is irq number from upper extioi intc
31490c03abSMao Bibo * need subtract irq base to get msi vector offset
32490c03abSMao Bibo */
33490c03abSMao Bibo irq_num = (val & 0xff) - s->irq_base;
34249ad85aSXiaojuan Yang trace_loongarch_msi_set_irq(irq_num);
356027d274STianrui Zhao assert(irq_num < s->irq_num);
36249ad85aSXiaojuan Yang qemu_set_irq(s->pch_msi_irq[irq_num], 1);
37249ad85aSXiaojuan Yang }
38249ad85aSXiaojuan Yang
39249ad85aSXiaojuan Yang static const MemoryRegionOps loongarch_pch_msi_ops = {
40249ad85aSXiaojuan Yang .read = loongarch_msi_mem_read,
41249ad85aSXiaojuan Yang .write = loongarch_msi_mem_write,
42249ad85aSXiaojuan Yang .endianness = DEVICE_LITTLE_ENDIAN,
43249ad85aSXiaojuan Yang };
44249ad85aSXiaojuan Yang
loongarch_pch_msi_realize(DeviceState * dev,Error ** errp)456027d274STianrui Zhao static void loongarch_pch_msi_realize(DeviceState *dev, Error **errp)
466027d274STianrui Zhao {
476027d274STianrui Zhao LoongArchPCHMSI *s = LOONGARCH_PCH_MSI(dev);
486027d274STianrui Zhao
496027d274STianrui Zhao if (!s->irq_num || s->irq_num > PCH_MSI_IRQ_NUM) {
506027d274STianrui Zhao error_setg(errp, "Invalid 'msi_irq_num'");
516027d274STianrui Zhao return;
526027d274STianrui Zhao }
536027d274STianrui Zhao
546027d274STianrui Zhao s->pch_msi_irq = g_new(qemu_irq, s->irq_num);
556027d274STianrui Zhao qdev_init_gpio_out(dev, s->pch_msi_irq, s->irq_num);
566027d274STianrui Zhao }
576027d274STianrui Zhao
loongarch_pch_msi_unrealize(DeviceState * dev)586027d274STianrui Zhao static void loongarch_pch_msi_unrealize(DeviceState *dev)
596027d274STianrui Zhao {
606027d274STianrui Zhao LoongArchPCHMSI *s = LOONGARCH_PCH_MSI(dev);
616027d274STianrui Zhao
626027d274STianrui Zhao g_free(s->pch_msi_irq);
636027d274STianrui Zhao }
646027d274STianrui Zhao
loongarch_pch_msi_init(Object * obj)65249ad85aSXiaojuan Yang static void loongarch_pch_msi_init(Object *obj)
66249ad85aSXiaojuan Yang {
67249ad85aSXiaojuan Yang LoongArchPCHMSI *s = LOONGARCH_PCH_MSI(obj);
68249ad85aSXiaojuan Yang SysBusDevice *sbd = SYS_BUS_DEVICE(obj);
69249ad85aSXiaojuan Yang
70249ad85aSXiaojuan Yang memory_region_init_io(&s->msi_mmio, obj, &loongarch_pch_msi_ops,
71249ad85aSXiaojuan Yang s, TYPE_LOONGARCH_PCH_MSI, 0x8);
72249ad85aSXiaojuan Yang sysbus_init_mmio(sbd, &s->msi_mmio);
73249ad85aSXiaojuan Yang msi_nonbroken = true;
74249ad85aSXiaojuan Yang
75249ad85aSXiaojuan Yang }
76249ad85aSXiaojuan Yang
77783e3b21SRichard Henderson static const Property loongarch_msi_properties[] = {
78490c03abSMao Bibo DEFINE_PROP_UINT32("msi_irq_base", LoongArchPCHMSI, irq_base, 0),
796027d274STianrui Zhao DEFINE_PROP_UINT32("msi_irq_num", LoongArchPCHMSI, irq_num, 0),
80490c03abSMao Bibo };
81490c03abSMao Bibo
loongarch_pch_msi_class_init(ObjectClass * klass,const void * data)82*12d1a768SPhilippe Mathieu-Daudé static void loongarch_pch_msi_class_init(ObjectClass *klass, const void *data)
83490c03abSMao Bibo {
84490c03abSMao Bibo DeviceClass *dc = DEVICE_CLASS(klass);
85490c03abSMao Bibo
866027d274STianrui Zhao dc->realize = loongarch_pch_msi_realize;
876027d274STianrui Zhao dc->unrealize = loongarch_pch_msi_unrealize;
88490c03abSMao Bibo device_class_set_props(dc, loongarch_msi_properties);
89490c03abSMao Bibo }
90490c03abSMao Bibo
91249ad85aSXiaojuan Yang static const TypeInfo loongarch_pch_msi_info = {
92249ad85aSXiaojuan Yang .name = TYPE_LOONGARCH_PCH_MSI,
93249ad85aSXiaojuan Yang .parent = TYPE_SYS_BUS_DEVICE,
94249ad85aSXiaojuan Yang .instance_size = sizeof(LoongArchPCHMSI),
95249ad85aSXiaojuan Yang .instance_init = loongarch_pch_msi_init,
96490c03abSMao Bibo .class_init = loongarch_pch_msi_class_init,
97249ad85aSXiaojuan Yang };
98249ad85aSXiaojuan Yang
loongarch_pch_msi_register_types(void)99249ad85aSXiaojuan Yang static void loongarch_pch_msi_register_types(void)
100249ad85aSXiaojuan Yang {
101249ad85aSXiaojuan Yang type_register_static(&loongarch_pch_msi_info);
102249ad85aSXiaojuan Yang }
103249ad85aSXiaojuan Yang
104249ad85aSXiaojuan Yang type_init(loongarch_pch_msi_register_types)
105