1d08f68b8SStefan Hajnoczi /*
2d08f68b8SStefan Hajnoczi * libqos VIRTIO 1.0 PCI driver
3d08f68b8SStefan Hajnoczi *
4d08f68b8SStefan Hajnoczi * Copyright (c) 2019 Red Hat, Inc
5d08f68b8SStefan Hajnoczi *
6d08f68b8SStefan Hajnoczi * This work is licensed under the terms of the GNU GPL, version 2 or later.
7d08f68b8SStefan Hajnoczi * See the COPYING file in the top-level directory.
8d08f68b8SStefan Hajnoczi */
9d08f68b8SStefan Hajnoczi
10d08f68b8SStefan Hajnoczi #include "qemu/osdep.h"
11d08f68b8SStefan Hajnoczi #include "standard-headers/linux/pci_regs.h"
12d08f68b8SStefan Hajnoczi #include "standard-headers/linux/virtio_pci.h"
13d08f68b8SStefan Hajnoczi #include "standard-headers/linux/virtio_config.h"
14d08f68b8SStefan Hajnoczi #include "virtio-pci-modern.h"
15d08f68b8SStefan Hajnoczi
config_readb(QVirtioDevice * d,uint64_t addr)16d08f68b8SStefan Hajnoczi static uint8_t config_readb(QVirtioDevice *d, uint64_t addr)
17d08f68b8SStefan Hajnoczi {
18d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
19d08f68b8SStefan Hajnoczi return qpci_io_readb(dev->pdev, dev->bar, dev->device_cfg_offset + addr);
20d08f68b8SStefan Hajnoczi }
21d08f68b8SStefan Hajnoczi
config_readw(QVirtioDevice * d,uint64_t addr)22d08f68b8SStefan Hajnoczi static uint16_t config_readw(QVirtioDevice *d, uint64_t addr)
23d08f68b8SStefan Hajnoczi {
24d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
25d08f68b8SStefan Hajnoczi return qpci_io_readw(dev->pdev, dev->bar, dev->device_cfg_offset + addr);
26d08f68b8SStefan Hajnoczi }
27d08f68b8SStefan Hajnoczi
config_readl(QVirtioDevice * d,uint64_t addr)28d08f68b8SStefan Hajnoczi static uint32_t config_readl(QVirtioDevice *d, uint64_t addr)
29d08f68b8SStefan Hajnoczi {
30d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
31d08f68b8SStefan Hajnoczi return qpci_io_readl(dev->pdev, dev->bar, dev->device_cfg_offset + addr);
32d08f68b8SStefan Hajnoczi }
33d08f68b8SStefan Hajnoczi
config_readq(QVirtioDevice * d,uint64_t addr)34d08f68b8SStefan Hajnoczi static uint64_t config_readq(QVirtioDevice *d, uint64_t addr)
35d08f68b8SStefan Hajnoczi {
36d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
37d08f68b8SStefan Hajnoczi return qpci_io_readq(dev->pdev, dev->bar, dev->device_cfg_offset + addr);
38d08f68b8SStefan Hajnoczi }
39d08f68b8SStefan Hajnoczi
get_features(QVirtioDevice * d)40d08f68b8SStefan Hajnoczi static uint64_t get_features(QVirtioDevice *d)
41d08f68b8SStefan Hajnoczi {
42d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
43d08f68b8SStefan Hajnoczi uint64_t lo, hi;
44d08f68b8SStefan Hajnoczi
45d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
46d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
47d08f68b8SStefan Hajnoczi device_feature_select),
48d08f68b8SStefan Hajnoczi 0);
49d08f68b8SStefan Hajnoczi lo = qpci_io_readl(dev->pdev, dev->bar, dev->common_cfg_offset +
50d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, device_feature));
51d08f68b8SStefan Hajnoczi
52d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
53d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
54d08f68b8SStefan Hajnoczi device_feature_select),
55d08f68b8SStefan Hajnoczi 1);
56d08f68b8SStefan Hajnoczi hi = qpci_io_readl(dev->pdev, dev->bar, dev->common_cfg_offset +
57d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, device_feature));
58d08f68b8SStefan Hajnoczi
59d08f68b8SStefan Hajnoczi return (hi << 32) | lo;
60d08f68b8SStefan Hajnoczi }
61d08f68b8SStefan Hajnoczi
set_features(QVirtioDevice * d,uint64_t features)62d08f68b8SStefan Hajnoczi static void set_features(QVirtioDevice *d, uint64_t features)
63d08f68b8SStefan Hajnoczi {
64d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
65d08f68b8SStefan Hajnoczi
66d08f68b8SStefan Hajnoczi /* Drivers must enable VIRTIO 1.0 or else use the Legacy interface */
67d08f68b8SStefan Hajnoczi g_assert_cmphex(features & (1ull << VIRTIO_F_VERSION_1), !=, 0);
68d08f68b8SStefan Hajnoczi
69d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
70d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
71d08f68b8SStefan Hajnoczi guest_feature_select),
72d08f68b8SStefan Hajnoczi 0);
73d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
74d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
75d08f68b8SStefan Hajnoczi guest_feature),
76d08f68b8SStefan Hajnoczi features);
77d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
78d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
79d08f68b8SStefan Hajnoczi guest_feature_select),
80d08f68b8SStefan Hajnoczi 1);
81d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
82d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
83d08f68b8SStefan Hajnoczi guest_feature),
84d08f68b8SStefan Hajnoczi features >> 32);
85d08f68b8SStefan Hajnoczi }
86d08f68b8SStefan Hajnoczi
get_guest_features(QVirtioDevice * d)87d08f68b8SStefan Hajnoczi static uint64_t get_guest_features(QVirtioDevice *d)
88d08f68b8SStefan Hajnoczi {
89d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
90d08f68b8SStefan Hajnoczi uint64_t lo, hi;
91d08f68b8SStefan Hajnoczi
92d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
93d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
94d08f68b8SStefan Hajnoczi guest_feature_select),
95d08f68b8SStefan Hajnoczi 0);
96d08f68b8SStefan Hajnoczi lo = qpci_io_readl(dev->pdev, dev->bar, dev->common_cfg_offset +
97d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, guest_feature));
98d08f68b8SStefan Hajnoczi
99d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
100d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
101d08f68b8SStefan Hajnoczi guest_feature_select),
102d08f68b8SStefan Hajnoczi 1);
103d08f68b8SStefan Hajnoczi hi = qpci_io_readl(dev->pdev, dev->bar, dev->common_cfg_offset +
104d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, guest_feature));
105d08f68b8SStefan Hajnoczi
106d08f68b8SStefan Hajnoczi return (hi << 32) | lo;
107d08f68b8SStefan Hajnoczi }
108d08f68b8SStefan Hajnoczi
get_status(QVirtioDevice * d)109d08f68b8SStefan Hajnoczi static uint8_t get_status(QVirtioDevice *d)
110d08f68b8SStefan Hajnoczi {
111d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
112d08f68b8SStefan Hajnoczi
113d08f68b8SStefan Hajnoczi return qpci_io_readb(dev->pdev, dev->bar, dev->common_cfg_offset +
114d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
115d08f68b8SStefan Hajnoczi device_status));
116d08f68b8SStefan Hajnoczi }
117d08f68b8SStefan Hajnoczi
set_status(QVirtioDevice * d,uint8_t status)118d08f68b8SStefan Hajnoczi static void set_status(QVirtioDevice *d, uint8_t status)
119d08f68b8SStefan Hajnoczi {
120d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
121d08f68b8SStefan Hajnoczi
122d08f68b8SStefan Hajnoczi return qpci_io_writeb(dev->pdev, dev->bar, dev->common_cfg_offset +
123d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
124d08f68b8SStefan Hajnoczi device_status),
125d08f68b8SStefan Hajnoczi status);
126d08f68b8SStefan Hajnoczi }
127d08f68b8SStefan Hajnoczi
get_msix_status(QVirtioPCIDevice * dev,uint32_t msix_entry,uint32_t msix_addr,uint32_t msix_data)128d08f68b8SStefan Hajnoczi static bool get_msix_status(QVirtioPCIDevice *dev, uint32_t msix_entry,
129d08f68b8SStefan Hajnoczi uint32_t msix_addr, uint32_t msix_data)
130d08f68b8SStefan Hajnoczi {
131d08f68b8SStefan Hajnoczi uint32_t data;
132d08f68b8SStefan Hajnoczi
133d08f68b8SStefan Hajnoczi g_assert_cmpint(msix_entry, !=, -1);
134d08f68b8SStefan Hajnoczi if (qpci_msix_masked(dev->pdev, msix_entry)) {
135d08f68b8SStefan Hajnoczi /* No ISR checking should be done if masked, but read anyway */
136d08f68b8SStefan Hajnoczi return qpci_msix_pending(dev->pdev, msix_entry);
137d08f68b8SStefan Hajnoczi }
138d08f68b8SStefan Hajnoczi
139d08f68b8SStefan Hajnoczi data = qtest_readl(dev->pdev->bus->qts, msix_addr);
140d08f68b8SStefan Hajnoczi if (data == msix_data) {
141d08f68b8SStefan Hajnoczi qtest_writel(dev->pdev->bus->qts, msix_addr, 0);
142d08f68b8SStefan Hajnoczi return true;
143d08f68b8SStefan Hajnoczi } else {
144d08f68b8SStefan Hajnoczi return false;
145d08f68b8SStefan Hajnoczi }
146d08f68b8SStefan Hajnoczi }
147d08f68b8SStefan Hajnoczi
get_queue_isr_status(QVirtioDevice * d,QVirtQueue * vq)148d08f68b8SStefan Hajnoczi static bool get_queue_isr_status(QVirtioDevice *d, QVirtQueue *vq)
149d08f68b8SStefan Hajnoczi {
150d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
151d08f68b8SStefan Hajnoczi
152d08f68b8SStefan Hajnoczi if (dev->pdev->msix_enabled) {
153d08f68b8SStefan Hajnoczi QVirtQueuePCI *vqpci = container_of(vq, QVirtQueuePCI, vq);
154d08f68b8SStefan Hajnoczi
155d08f68b8SStefan Hajnoczi return get_msix_status(dev, vqpci->msix_entry, vqpci->msix_addr,
156d08f68b8SStefan Hajnoczi vqpci->msix_data);
157d08f68b8SStefan Hajnoczi }
158d08f68b8SStefan Hajnoczi
159d08f68b8SStefan Hajnoczi return qpci_io_readb(dev->pdev, dev->bar, dev->isr_cfg_offset) & 1;
160d08f68b8SStefan Hajnoczi }
161d08f68b8SStefan Hajnoczi
get_config_isr_status(QVirtioDevice * d)162d08f68b8SStefan Hajnoczi static bool get_config_isr_status(QVirtioDevice *d)
163d08f68b8SStefan Hajnoczi {
164d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
165d08f68b8SStefan Hajnoczi
166d08f68b8SStefan Hajnoczi if (dev->pdev->msix_enabled) {
167d08f68b8SStefan Hajnoczi return get_msix_status(dev, dev->config_msix_entry,
168d08f68b8SStefan Hajnoczi dev->config_msix_addr, dev->config_msix_data);
169d08f68b8SStefan Hajnoczi }
170d08f68b8SStefan Hajnoczi
171d08f68b8SStefan Hajnoczi return qpci_io_readb(dev->pdev, dev->bar, dev->isr_cfg_offset) & 2;
172d08f68b8SStefan Hajnoczi }
173d08f68b8SStefan Hajnoczi
wait_config_isr_status(QVirtioDevice * d,gint64 timeout_us)174d08f68b8SStefan Hajnoczi static void wait_config_isr_status(QVirtioDevice *d, gint64 timeout_us)
175d08f68b8SStefan Hajnoczi {
176d08f68b8SStefan Hajnoczi gint64 start_time = g_get_monotonic_time();
177d08f68b8SStefan Hajnoczi
178*059d06c8SAlex Bennée while (!get_config_isr_status(d)) {
179d08f68b8SStefan Hajnoczi g_assert(g_get_monotonic_time() - start_time <= timeout_us);
180*059d06c8SAlex Bennée }
181d08f68b8SStefan Hajnoczi }
182d08f68b8SStefan Hajnoczi
queue_select(QVirtioDevice * d,uint16_t index)183d08f68b8SStefan Hajnoczi static void queue_select(QVirtioDevice *d, uint16_t index)
184d08f68b8SStefan Hajnoczi {
185d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
186d08f68b8SStefan Hajnoczi
187d08f68b8SStefan Hajnoczi qpci_io_writew(dev->pdev, dev->bar, dev->common_cfg_offset +
188d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_select),
189d08f68b8SStefan Hajnoczi index);
190d08f68b8SStefan Hajnoczi }
191d08f68b8SStefan Hajnoczi
get_queue_size(QVirtioDevice * d)192d08f68b8SStefan Hajnoczi static uint16_t get_queue_size(QVirtioDevice *d)
193d08f68b8SStefan Hajnoczi {
194d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
195d08f68b8SStefan Hajnoczi
196d08f68b8SStefan Hajnoczi return qpci_io_readw(dev->pdev, dev->bar, dev->common_cfg_offset +
197d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_size));
198d08f68b8SStefan Hajnoczi }
199d08f68b8SStefan Hajnoczi
set_queue_address(QVirtioDevice * d,QVirtQueue * vq)200d08f68b8SStefan Hajnoczi static void set_queue_address(QVirtioDevice *d, QVirtQueue *vq)
201d08f68b8SStefan Hajnoczi {
202d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
203d08f68b8SStefan Hajnoczi
204d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
205d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_desc_lo),
206d08f68b8SStefan Hajnoczi vq->desc);
207d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
208d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_desc_hi),
209d08f68b8SStefan Hajnoczi vq->desc >> 32);
210d08f68b8SStefan Hajnoczi
211d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
212d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_avail_lo),
213d08f68b8SStefan Hajnoczi vq->avail);
214d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
215d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_avail_hi),
216d08f68b8SStefan Hajnoczi vq->avail >> 32);
217d08f68b8SStefan Hajnoczi
218d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
219d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_used_lo),
220d08f68b8SStefan Hajnoczi vq->used);
221d08f68b8SStefan Hajnoczi qpci_io_writel(dev->pdev, dev->bar, dev->common_cfg_offset +
222d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_used_hi),
223d08f68b8SStefan Hajnoczi vq->used >> 32);
224d08f68b8SStefan Hajnoczi }
225d08f68b8SStefan Hajnoczi
virtqueue_setup(QVirtioDevice * d,QGuestAllocator * alloc,uint16_t index)226d08f68b8SStefan Hajnoczi static QVirtQueue *virtqueue_setup(QVirtioDevice *d, QGuestAllocator *alloc,
227d08f68b8SStefan Hajnoczi uint16_t index)
228d08f68b8SStefan Hajnoczi {
229d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
230d08f68b8SStefan Hajnoczi QVirtQueue *vq;
231d08f68b8SStefan Hajnoczi QVirtQueuePCI *vqpci;
232d08f68b8SStefan Hajnoczi uint16_t notify_off;
233d08f68b8SStefan Hajnoczi
234d08f68b8SStefan Hajnoczi vq = qvirtio_pci_virtqueue_setup_common(d, alloc, index);
235d08f68b8SStefan Hajnoczi vqpci = container_of(vq, QVirtQueuePCI, vq);
236d08f68b8SStefan Hajnoczi
237d08f68b8SStefan Hajnoczi notify_off = qpci_io_readw(dev->pdev, dev->bar, dev->common_cfg_offset +
238d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
239d08f68b8SStefan Hajnoczi queue_notify_off));
240d08f68b8SStefan Hajnoczi
241d08f68b8SStefan Hajnoczi vqpci->notify_offset = dev->notify_cfg_offset +
242d08f68b8SStefan Hajnoczi notify_off * dev->notify_off_multiplier;
243d08f68b8SStefan Hajnoczi
244d08f68b8SStefan Hajnoczi qpci_io_writew(dev->pdev, dev->bar, dev->common_cfg_offset +
245d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_enable), 1);
246d08f68b8SStefan Hajnoczi
247d08f68b8SStefan Hajnoczi return vq;
248d08f68b8SStefan Hajnoczi }
249d08f68b8SStefan Hajnoczi
virtqueue_kick(QVirtioDevice * d,QVirtQueue * vq)250d08f68b8SStefan Hajnoczi static void virtqueue_kick(QVirtioDevice *d, QVirtQueue *vq)
251d08f68b8SStefan Hajnoczi {
252d08f68b8SStefan Hajnoczi QVirtioPCIDevice *dev = container_of(d, QVirtioPCIDevice, vdev);
253d08f68b8SStefan Hajnoczi QVirtQueuePCI *vqpci = container_of(vq, QVirtQueuePCI, vq);
254d08f68b8SStefan Hajnoczi
255d08f68b8SStefan Hajnoczi qpci_io_writew(dev->pdev, dev->bar, vqpci->notify_offset, vq->index);
256d08f68b8SStefan Hajnoczi }
257d08f68b8SStefan Hajnoczi
258d08f68b8SStefan Hajnoczi static const QVirtioBus qvirtio_pci_virtio_1 = {
259d08f68b8SStefan Hajnoczi .config_readb = config_readb,
260d08f68b8SStefan Hajnoczi .config_readw = config_readw,
261d08f68b8SStefan Hajnoczi .config_readl = config_readl,
262d08f68b8SStefan Hajnoczi .config_readq = config_readq,
263d08f68b8SStefan Hajnoczi .get_features = get_features,
264d08f68b8SStefan Hajnoczi .set_features = set_features,
265d08f68b8SStefan Hajnoczi .get_guest_features = get_guest_features,
266d08f68b8SStefan Hajnoczi .get_status = get_status,
267d08f68b8SStefan Hajnoczi .set_status = set_status,
268d08f68b8SStefan Hajnoczi .get_queue_isr_status = get_queue_isr_status,
269d08f68b8SStefan Hajnoczi .wait_config_isr_status = wait_config_isr_status,
270d08f68b8SStefan Hajnoczi .queue_select = queue_select,
271d08f68b8SStefan Hajnoczi .get_queue_size = get_queue_size,
272d08f68b8SStefan Hajnoczi .set_queue_address = set_queue_address,
273d08f68b8SStefan Hajnoczi .virtqueue_setup = virtqueue_setup,
274d08f68b8SStefan Hajnoczi .virtqueue_cleanup = qvirtio_pci_virtqueue_cleanup_common,
275d08f68b8SStefan Hajnoczi .virtqueue_kick = virtqueue_kick,
276d08f68b8SStefan Hajnoczi };
277d08f68b8SStefan Hajnoczi
set_config_vector(QVirtioPCIDevice * d,uint16_t entry)278d08f68b8SStefan Hajnoczi static void set_config_vector(QVirtioPCIDevice *d, uint16_t entry)
279d08f68b8SStefan Hajnoczi {
280d08f68b8SStefan Hajnoczi uint16_t vector;
281d08f68b8SStefan Hajnoczi
282d08f68b8SStefan Hajnoczi qpci_io_writew(d->pdev, d->bar, d->common_cfg_offset +
283d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, msix_config), entry);
284d08f68b8SStefan Hajnoczi vector = qpci_io_readw(d->pdev, d->bar, d->common_cfg_offset +
285d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
286d08f68b8SStefan Hajnoczi msix_config));
287d08f68b8SStefan Hajnoczi g_assert_cmphex(vector, !=, VIRTIO_MSI_NO_VECTOR);
288d08f68b8SStefan Hajnoczi }
289d08f68b8SStefan Hajnoczi
set_queue_vector(QVirtioPCIDevice * d,uint16_t vq_idx,uint16_t entry)290d08f68b8SStefan Hajnoczi static void set_queue_vector(QVirtioPCIDevice *d, uint16_t vq_idx,
291d08f68b8SStefan Hajnoczi uint16_t entry)
292d08f68b8SStefan Hajnoczi {
293d08f68b8SStefan Hajnoczi uint16_t vector;
294d08f68b8SStefan Hajnoczi
295d08f68b8SStefan Hajnoczi queue_select(&d->vdev, vq_idx);
296d08f68b8SStefan Hajnoczi qpci_io_writew(d->pdev, d->bar, d->common_cfg_offset +
297d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg, queue_msix_vector),
298d08f68b8SStefan Hajnoczi entry);
299d08f68b8SStefan Hajnoczi vector = qpci_io_readw(d->pdev, d->bar, d->common_cfg_offset +
300d08f68b8SStefan Hajnoczi offsetof(struct virtio_pci_common_cfg,
301d08f68b8SStefan Hajnoczi queue_msix_vector));
302d08f68b8SStefan Hajnoczi g_assert_cmphex(vector, !=, VIRTIO_MSI_NO_VECTOR);
303d08f68b8SStefan Hajnoczi }
304d08f68b8SStefan Hajnoczi
305d08f68b8SStefan Hajnoczi static const QVirtioPCIMSIXOps qvirtio_pci_msix_ops_virtio_1 = {
306d08f68b8SStefan Hajnoczi .set_config_vector = set_config_vector,
307d08f68b8SStefan Hajnoczi .set_queue_vector = set_queue_vector,
308d08f68b8SStefan Hajnoczi };
309d08f68b8SStefan Hajnoczi
probe_device_type(QVirtioPCIDevice * dev)310d08f68b8SStefan Hajnoczi static bool probe_device_type(QVirtioPCIDevice *dev)
311d08f68b8SStefan Hajnoczi {
312d08f68b8SStefan Hajnoczi uint16_t vendor_id;
313d08f68b8SStefan Hajnoczi uint16_t device_id;
314d08f68b8SStefan Hajnoczi
315d08f68b8SStefan Hajnoczi /* "Drivers MUST match devices with the PCI Vendor ID 0x1AF4" */
316d08f68b8SStefan Hajnoczi vendor_id = qpci_config_readw(dev->pdev, PCI_VENDOR_ID);
317d08f68b8SStefan Hajnoczi if (vendor_id != 0x1af4) {
318d08f68b8SStefan Hajnoczi return false;
319d08f68b8SStefan Hajnoczi }
320d08f68b8SStefan Hajnoczi
321d08f68b8SStefan Hajnoczi /*
322d08f68b8SStefan Hajnoczi * "Any PCI device with ... PCI Device ID 0x1000 through 0x107F inclusive
323d08f68b8SStefan Hajnoczi * is a virtio device"
324d08f68b8SStefan Hajnoczi */
325d08f68b8SStefan Hajnoczi device_id = qpci_config_readw(dev->pdev, PCI_DEVICE_ID);
326d08f68b8SStefan Hajnoczi if (device_id < 0x1000 || device_id > 0x107f) {
327d08f68b8SStefan Hajnoczi return false;
328d08f68b8SStefan Hajnoczi }
329d08f68b8SStefan Hajnoczi
330d08f68b8SStefan Hajnoczi /*
331d08f68b8SStefan Hajnoczi * "Devices MAY utilize a Transitional PCI Device ID range, 0x1000 to
332d08f68b8SStefan Hajnoczi * 0x103F depending on the device type"
333d08f68b8SStefan Hajnoczi */
334d08f68b8SStefan Hajnoczi if (device_id < 0x1040) {
335d08f68b8SStefan Hajnoczi /*
336d08f68b8SStefan Hajnoczi * "Transitional devices MUST have the PCI Subsystem Device ID matching
337d08f68b8SStefan Hajnoczi * the Virtio Device ID"
338d08f68b8SStefan Hajnoczi */
339d08f68b8SStefan Hajnoczi dev->vdev.device_type = qpci_config_readw(dev->pdev, PCI_SUBSYSTEM_ID);
340d08f68b8SStefan Hajnoczi } else {
341d08f68b8SStefan Hajnoczi /*
342d08f68b8SStefan Hajnoczi * "The PCI Device ID is calculated by adding 0x1040 to the Virtio
343d08f68b8SStefan Hajnoczi * Device ID"
344d08f68b8SStefan Hajnoczi */
345d08f68b8SStefan Hajnoczi dev->vdev.device_type = device_id - 0x1040;
346d08f68b8SStefan Hajnoczi }
347d08f68b8SStefan Hajnoczi
348d08f68b8SStefan Hajnoczi return true;
349d08f68b8SStefan Hajnoczi }
350d08f68b8SStefan Hajnoczi
351d08f68b8SStefan Hajnoczi /* Find the first VIRTIO 1.0 PCI structure for a given type */
find_structure(QVirtioPCIDevice * dev,uint8_t cfg_type,uint8_t * bar,uint32_t * offset,uint32_t * length,uint8_t * cfg_addr)352d08f68b8SStefan Hajnoczi static bool find_structure(QVirtioPCIDevice *dev, uint8_t cfg_type,
353d08f68b8SStefan Hajnoczi uint8_t *bar, uint32_t *offset, uint32_t *length,
354d08f68b8SStefan Hajnoczi uint8_t *cfg_addr)
355d08f68b8SStefan Hajnoczi {
356d08f68b8SStefan Hajnoczi uint8_t addr = 0;
357d08f68b8SStefan Hajnoczi
358d08f68b8SStefan Hajnoczi while ((addr = qpci_find_capability(dev->pdev, PCI_CAP_ID_VNDR,
359d08f68b8SStefan Hajnoczi addr)) != 0) {
360d08f68b8SStefan Hajnoczi uint8_t type;
361d08f68b8SStefan Hajnoczi
362d08f68b8SStefan Hajnoczi type = qpci_config_readb(dev->pdev,
363d08f68b8SStefan Hajnoczi addr + offsetof(struct virtio_pci_cap, cfg_type));
364d08f68b8SStefan Hajnoczi if (type != cfg_type) {
365d08f68b8SStefan Hajnoczi continue;
366d08f68b8SStefan Hajnoczi }
367d08f68b8SStefan Hajnoczi
368d08f68b8SStefan Hajnoczi *bar = qpci_config_readb(dev->pdev,
369d08f68b8SStefan Hajnoczi addr + offsetof(struct virtio_pci_cap, bar));
370d08f68b8SStefan Hajnoczi *offset = qpci_config_readl(dev->pdev,
371d08f68b8SStefan Hajnoczi addr + offsetof(struct virtio_pci_cap, offset));
372d08f68b8SStefan Hajnoczi *length = qpci_config_readl(dev->pdev,
373d08f68b8SStefan Hajnoczi addr + offsetof(struct virtio_pci_cap, length));
374d08f68b8SStefan Hajnoczi if (cfg_addr) {
375d08f68b8SStefan Hajnoczi *cfg_addr = addr;
376d08f68b8SStefan Hajnoczi }
377d08f68b8SStefan Hajnoczi
378d08f68b8SStefan Hajnoczi return true;
379d08f68b8SStefan Hajnoczi }
380d08f68b8SStefan Hajnoczi
381d08f68b8SStefan Hajnoczi return false;
382d08f68b8SStefan Hajnoczi }
383d08f68b8SStefan Hajnoczi
probe_device_layout(QVirtioPCIDevice * dev)384d08f68b8SStefan Hajnoczi static bool probe_device_layout(QVirtioPCIDevice *dev)
385d08f68b8SStefan Hajnoczi {
386d08f68b8SStefan Hajnoczi uint8_t bar;
387d08f68b8SStefan Hajnoczi uint8_t cfg_addr;
388d08f68b8SStefan Hajnoczi uint32_t length;
389d08f68b8SStefan Hajnoczi
390d08f68b8SStefan Hajnoczi /*
391d08f68b8SStefan Hajnoczi * Due to the qpci_iomap() API we only support devices that put all
392d08f68b8SStefan Hajnoczi * structures in the same PCI BAR. Luckily this is true with QEMU.
393d08f68b8SStefan Hajnoczi */
394d08f68b8SStefan Hajnoczi
395d08f68b8SStefan Hajnoczi if (!find_structure(dev, VIRTIO_PCI_CAP_COMMON_CFG, &bar,
396d08f68b8SStefan Hajnoczi &dev->common_cfg_offset, &length, NULL)) {
397d08f68b8SStefan Hajnoczi return false;
398d08f68b8SStefan Hajnoczi }
399d08f68b8SStefan Hajnoczi dev->bar_idx = bar;
400d08f68b8SStefan Hajnoczi
401d08f68b8SStefan Hajnoczi if (!find_structure(dev, VIRTIO_PCI_CAP_NOTIFY_CFG, &bar,
402d08f68b8SStefan Hajnoczi &dev->notify_cfg_offset, &length, &cfg_addr)) {
403d08f68b8SStefan Hajnoczi return false;
404d08f68b8SStefan Hajnoczi }
405d08f68b8SStefan Hajnoczi g_assert_cmphex(bar, ==, dev->bar_idx);
406d08f68b8SStefan Hajnoczi
407d08f68b8SStefan Hajnoczi dev->notify_off_multiplier = qpci_config_readl(dev->pdev,
408d08f68b8SStefan Hajnoczi cfg_addr + offsetof(struct virtio_pci_notify_cap,
409d08f68b8SStefan Hajnoczi notify_off_multiplier));
410d08f68b8SStefan Hajnoczi
411d08f68b8SStefan Hajnoczi if (!find_structure(dev, VIRTIO_PCI_CAP_ISR_CFG, &bar,
412d08f68b8SStefan Hajnoczi &dev->isr_cfg_offset, &length, NULL)) {
413d08f68b8SStefan Hajnoczi return false;
414d08f68b8SStefan Hajnoczi }
415d08f68b8SStefan Hajnoczi g_assert_cmphex(bar, ==, dev->bar_idx);
416d08f68b8SStefan Hajnoczi
417d08f68b8SStefan Hajnoczi if (!find_structure(dev, VIRTIO_PCI_CAP_DEVICE_CFG, &bar,
418d08f68b8SStefan Hajnoczi &dev->device_cfg_offset, &length, NULL)) {
419d08f68b8SStefan Hajnoczi return false;
420d08f68b8SStefan Hajnoczi }
421d08f68b8SStefan Hajnoczi g_assert_cmphex(bar, ==, dev->bar_idx);
422d08f68b8SStefan Hajnoczi
423d08f68b8SStefan Hajnoczi return true;
424d08f68b8SStefan Hajnoczi }
425d08f68b8SStefan Hajnoczi
426d08f68b8SStefan Hajnoczi /* Probe a VIRTIO 1.0 device */
qvirtio_pci_init_virtio_1(QVirtioPCIDevice * dev)427d08f68b8SStefan Hajnoczi bool qvirtio_pci_init_virtio_1(QVirtioPCIDevice *dev)
428d08f68b8SStefan Hajnoczi {
429d08f68b8SStefan Hajnoczi if (!probe_device_type(dev)) {
430d08f68b8SStefan Hajnoczi return false;
431d08f68b8SStefan Hajnoczi }
432d08f68b8SStefan Hajnoczi
433d08f68b8SStefan Hajnoczi if (!probe_device_layout(dev)) {
434d08f68b8SStefan Hajnoczi return false;
435d08f68b8SStefan Hajnoczi }
436d08f68b8SStefan Hajnoczi
437d08f68b8SStefan Hajnoczi dev->vdev.bus = &qvirtio_pci_virtio_1;
438d08f68b8SStefan Hajnoczi dev->msix_ops = &qvirtio_pci_msix_ops_virtio_1;
439d08f68b8SStefan Hajnoczi dev->vdev.big_endian = false;
440d08f68b8SStefan Hajnoczi return true;
441d08f68b8SStefan Hajnoczi }
442