xref: /qemu/target/arm/tcg/translate-mve.c (revision 98e40fbd792e13e98abd7f3d17f18a24edea4984)
16390eed4SPeter Maydell /*
26390eed4SPeter Maydell  *  ARM translation: M-profile MVE instructions
36390eed4SPeter Maydell  *
46390eed4SPeter Maydell  *  Copyright (c) 2021 Linaro, Ltd.
56390eed4SPeter Maydell  *
66390eed4SPeter Maydell  * This library is free software; you can redistribute it and/or
76390eed4SPeter Maydell  * modify it under the terms of the GNU Lesser General Public
86390eed4SPeter Maydell  * License as published by the Free Software Foundation; either
96390eed4SPeter Maydell  * version 2.1 of the License, or (at your option) any later version.
106390eed4SPeter Maydell  *
116390eed4SPeter Maydell  * This library is distributed in the hope that it will be useful,
126390eed4SPeter Maydell  * but WITHOUT ANY WARRANTY; without even the implied warranty of
136390eed4SPeter Maydell  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
146390eed4SPeter Maydell  * Lesser General Public License for more details.
156390eed4SPeter Maydell  *
166390eed4SPeter Maydell  * You should have received a copy of the GNU Lesser General Public
176390eed4SPeter Maydell  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
186390eed4SPeter Maydell  */
196390eed4SPeter Maydell 
206390eed4SPeter Maydell #include "qemu/osdep.h"
216390eed4SPeter Maydell #include "tcg/tcg-op.h"
226390eed4SPeter Maydell #include "tcg/tcg-op-gvec.h"
236390eed4SPeter Maydell #include "exec/exec-all.h"
246390eed4SPeter Maydell #include "exec/gen-icount.h"
256390eed4SPeter Maydell #include "translate.h"
266390eed4SPeter Maydell #include "translate-a32.h"
276390eed4SPeter Maydell 
28395b92d5SPeter Maydell static inline int vidup_imm(DisasContext *s, int x)
29395b92d5SPeter Maydell {
30395b92d5SPeter Maydell     return 1 << x;
31395b92d5SPeter Maydell }
32395b92d5SPeter Maydell 
336390eed4SPeter Maydell /* Include the generated decoder */
346390eed4SPeter Maydell #include "decode-mve.c.inc"
35507b6a50SPeter Maydell 
36507b6a50SPeter Maydell typedef void MVEGenLdStFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
37dc18628bSPeter Maydell typedef void MVEGenLdStSGFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
38075e7e97SPeter Maydell typedef void MVEGenLdStIlFn(TCGv_ptr, TCGv_i32, TCGv_i32);
390f0f2bd5SPeter Maydell typedef void MVEGenOneOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
4068245e44SPeter Maydell typedef void MVEGenTwoOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_ptr);
41e51896b3SPeter Maydell typedef void MVEGenTwoOpScalarFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
42f9ed6174SPeter Maydell typedef void MVEGenTwoOpShiftFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
43640cdf20SPeter Maydell typedef void MVEGenLongDualAccOpFn(TCGv_i64, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i64);
446f060a63SPeter Maydell typedef void MVEGenVADDVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32);
45eab84139SPeter Maydell typedef void MVEGenOneOpImmFn(TCGv_ptr, TCGv_ptr, TCGv_i64);
46395b92d5SPeter Maydell typedef void MVEGenVIDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32);
47395b92d5SPeter Maydell typedef void MVEGenVIWDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32, TCGv_i32);
48eff5d9a9SPeter Maydell typedef void MVEGenCmpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
49cce81873SPeter Maydell typedef void MVEGenScalarCmpFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
507f061c0aSPeter Maydell typedef void MVEGenVABAVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
51f0ffff51SPeter Maydell typedef void MVEGenDualAccOpFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
5253fc5f61SPeter Maydell typedef void MVEGenVCVTRmodeFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
53507b6a50SPeter Maydell 
54507b6a50SPeter Maydell /* Return the offset of a Qn register (same semantics as aa32_vfp_qreg()) */
55507b6a50SPeter Maydell static inline long mve_qreg_offset(unsigned reg)
56507b6a50SPeter Maydell {
57507b6a50SPeter Maydell     return offsetof(CPUARMState, vfp.zregs[reg].d[0]);
58507b6a50SPeter Maydell }
59507b6a50SPeter Maydell 
60507b6a50SPeter Maydell static TCGv_ptr mve_qreg_ptr(unsigned reg)
61507b6a50SPeter Maydell {
62507b6a50SPeter Maydell     TCGv_ptr ret = tcg_temp_new_ptr();
63507b6a50SPeter Maydell     tcg_gen_addi_ptr(ret, cpu_env, mve_qreg_offset(reg));
64507b6a50SPeter Maydell     return ret;
65507b6a50SPeter Maydell }
66507b6a50SPeter Maydell 
67507b6a50SPeter Maydell static bool mve_check_qreg_bank(DisasContext *s, int qmask)
68507b6a50SPeter Maydell {
69507b6a50SPeter Maydell     /*
70507b6a50SPeter Maydell      * Check whether Qregs are in range. For v8.1M only Q0..Q7
71507b6a50SPeter Maydell      * are supported, see VFPSmallRegisterBank().
72507b6a50SPeter Maydell      */
73507b6a50SPeter Maydell     return qmask < 8;
74507b6a50SPeter Maydell }
75507b6a50SPeter Maydell 
764f57ef95SPeter Maydell bool mve_eci_check(DisasContext *s)
77507b6a50SPeter Maydell {
78507b6a50SPeter Maydell     /*
79507b6a50SPeter Maydell      * This is a beatwise insn: check that ECI is valid (not a
80507b6a50SPeter Maydell      * reserved value) and note that we are handling it.
81507b6a50SPeter Maydell      * Return true if OK, false if we generated an exception.
82507b6a50SPeter Maydell      */
83507b6a50SPeter Maydell     s->eci_handled = true;
84507b6a50SPeter Maydell     switch (s->eci) {
85507b6a50SPeter Maydell     case ECI_NONE:
86507b6a50SPeter Maydell     case ECI_A0:
87507b6a50SPeter Maydell     case ECI_A0A1:
88507b6a50SPeter Maydell     case ECI_A0A1A2:
89507b6a50SPeter Maydell     case ECI_A0A1A2B0:
90507b6a50SPeter Maydell         return true;
91507b6a50SPeter Maydell     default:
92507b6a50SPeter Maydell         /* Reserved value: INVSTATE UsageFault */
93507b6a50SPeter Maydell         gen_exception_insn(s, s->pc_curr, EXCP_INVSTATE, syn_uncategorized(),
94507b6a50SPeter Maydell                            default_exception_el(s));
95507b6a50SPeter Maydell         return false;
96507b6a50SPeter Maydell     }
97507b6a50SPeter Maydell }
98507b6a50SPeter Maydell 
990f31e37cSPeter Maydell void mve_update_eci(DisasContext *s)
100507b6a50SPeter Maydell {
101507b6a50SPeter Maydell     /*
102507b6a50SPeter Maydell      * The helper function will always update the CPUState field,
103507b6a50SPeter Maydell      * so we only need to update the DisasContext field.
104507b6a50SPeter Maydell      */
105507b6a50SPeter Maydell     if (s->eci) {
106507b6a50SPeter Maydell         s->eci = (s->eci == ECI_A0A1A2B0) ? ECI_A0 : ECI_NONE;
107507b6a50SPeter Maydell     }
108507b6a50SPeter Maydell }
109507b6a50SPeter Maydell 
1104f57ef95SPeter Maydell void mve_update_and_store_eci(DisasContext *s)
111387debdbSPeter Maydell {
112387debdbSPeter Maydell     /*
113387debdbSPeter Maydell      * For insns which don't call a helper function that will call
114387debdbSPeter Maydell      * mve_advance_vpt(), this version updates s->eci and also stores
115387debdbSPeter Maydell      * it out to the CPUState field.
116387debdbSPeter Maydell      */
117387debdbSPeter Maydell     if (s->eci) {
118387debdbSPeter Maydell         mve_update_eci(s);
119387debdbSPeter Maydell         store_cpu_field(tcg_constant_i32(s->eci << 4), condexec_bits);
120387debdbSPeter Maydell     }
121387debdbSPeter Maydell }
122387debdbSPeter Maydell 
1231d2386f7SPeter Maydell static bool mve_skip_first_beat(DisasContext *s)
1241d2386f7SPeter Maydell {
1251d2386f7SPeter Maydell     /* Return true if PSR.ECI says we must skip the first beat of this insn */
1261d2386f7SPeter Maydell     switch (s->eci) {
1271d2386f7SPeter Maydell     case ECI_NONE:
1281d2386f7SPeter Maydell         return false;
1291d2386f7SPeter Maydell     case ECI_A0:
1301d2386f7SPeter Maydell     case ECI_A0A1:
1311d2386f7SPeter Maydell     case ECI_A0A1A2:
1321d2386f7SPeter Maydell     case ECI_A0A1A2B0:
1331d2386f7SPeter Maydell         return true;
1341d2386f7SPeter Maydell     default:
1351d2386f7SPeter Maydell         g_assert_not_reached();
1361d2386f7SPeter Maydell     }
1371d2386f7SPeter Maydell }
1381d2386f7SPeter Maydell 
139d59ccc30SPeter Maydell static bool do_ldst(DisasContext *s, arg_VLDR_VSTR *a, MVEGenLdStFn *fn,
140d59ccc30SPeter Maydell                     unsigned msize)
141507b6a50SPeter Maydell {
142507b6a50SPeter Maydell     TCGv_i32 addr;
143507b6a50SPeter Maydell     uint32_t offset;
144507b6a50SPeter Maydell     TCGv_ptr qreg;
145507b6a50SPeter Maydell 
146507b6a50SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
147507b6a50SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
148507b6a50SPeter Maydell         !fn) {
149507b6a50SPeter Maydell         return false;
150507b6a50SPeter Maydell     }
151507b6a50SPeter Maydell 
152507b6a50SPeter Maydell     /* CONSTRAINED UNPREDICTABLE: we choose to UNDEF */
153507b6a50SPeter Maydell     if (a->rn == 15 || (a->rn == 13 && a->w)) {
154507b6a50SPeter Maydell         return false;
155507b6a50SPeter Maydell     }
156507b6a50SPeter Maydell 
157507b6a50SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
158507b6a50SPeter Maydell         return true;
159507b6a50SPeter Maydell     }
160507b6a50SPeter Maydell 
161d59ccc30SPeter Maydell     offset = a->imm << msize;
162507b6a50SPeter Maydell     if (!a->a) {
163507b6a50SPeter Maydell         offset = -offset;
164507b6a50SPeter Maydell     }
165507b6a50SPeter Maydell     addr = load_reg(s, a->rn);
166507b6a50SPeter Maydell     if (a->p) {
167507b6a50SPeter Maydell         tcg_gen_addi_i32(addr, addr, offset);
168507b6a50SPeter Maydell     }
169507b6a50SPeter Maydell 
170507b6a50SPeter Maydell     qreg = mve_qreg_ptr(a->qd);
171507b6a50SPeter Maydell     fn(cpu_env, qreg, addr);
172507b6a50SPeter Maydell     tcg_temp_free_ptr(qreg);
173507b6a50SPeter Maydell 
174507b6a50SPeter Maydell     /*
175507b6a50SPeter Maydell      * Writeback always happens after the last beat of the insn,
176507b6a50SPeter Maydell      * regardless of predication
177507b6a50SPeter Maydell      */
178507b6a50SPeter Maydell     if (a->w) {
179507b6a50SPeter Maydell         if (!a->p) {
180507b6a50SPeter Maydell             tcg_gen_addi_i32(addr, addr, offset);
181507b6a50SPeter Maydell         }
182507b6a50SPeter Maydell         store_reg(s, a->rn, addr);
183507b6a50SPeter Maydell     } else {
184507b6a50SPeter Maydell         tcg_temp_free_i32(addr);
185507b6a50SPeter Maydell     }
186507b6a50SPeter Maydell     mve_update_eci(s);
187507b6a50SPeter Maydell     return true;
188507b6a50SPeter Maydell }
189507b6a50SPeter Maydell 
190507b6a50SPeter Maydell static bool trans_VLDR_VSTR(DisasContext *s, arg_VLDR_VSTR *a)
191507b6a50SPeter Maydell {
192507b6a50SPeter Maydell     static MVEGenLdStFn * const ldstfns[4][2] = {
193507b6a50SPeter Maydell         { gen_helper_mve_vstrb, gen_helper_mve_vldrb },
194507b6a50SPeter Maydell         { gen_helper_mve_vstrh, gen_helper_mve_vldrh },
195507b6a50SPeter Maydell         { gen_helper_mve_vstrw, gen_helper_mve_vldrw },
196507b6a50SPeter Maydell         { NULL, NULL }
197507b6a50SPeter Maydell     };
198d59ccc30SPeter Maydell     return do_ldst(s, a, ldstfns[a->size][a->l], a->size);
199507b6a50SPeter Maydell }
2002fc6b751SPeter Maydell 
201d59ccc30SPeter Maydell #define DO_VLDST_WIDE_NARROW(OP, SLD, ULD, ST, MSIZE)           \
2022fc6b751SPeter Maydell     static bool trans_##OP(DisasContext *s, arg_VLDR_VSTR *a)   \
2032fc6b751SPeter Maydell     {                                                           \
2042fc6b751SPeter Maydell         static MVEGenLdStFn * const ldstfns[2][2] = {           \
2052fc6b751SPeter Maydell             { gen_helper_mve_##ST, gen_helper_mve_##SLD },      \
2062fc6b751SPeter Maydell             { NULL, gen_helper_mve_##ULD },                     \
2072fc6b751SPeter Maydell         };                                                      \
208d59ccc30SPeter Maydell         return do_ldst(s, a, ldstfns[a->u][a->l], MSIZE);       \
2092fc6b751SPeter Maydell     }
2102fc6b751SPeter Maydell 
211d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_H, vldrb_sh, vldrb_uh, vstrb_h, MO_8)
212d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_W, vldrb_sw, vldrb_uw, vstrb_w, MO_8)
213d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTH_W, vldrh_sw, vldrh_uw, vstrh_w, MO_16)
2140f0f2bd5SPeter Maydell 
215dc18628bSPeter Maydell static bool do_ldst_sg(DisasContext *s, arg_vldst_sg *a, MVEGenLdStSGFn fn)
216dc18628bSPeter Maydell {
217dc18628bSPeter Maydell     TCGv_i32 addr;
218dc18628bSPeter Maydell     TCGv_ptr qd, qm;
219dc18628bSPeter Maydell 
220dc18628bSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
221dc18628bSPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
222dc18628bSPeter Maydell         !fn || a->rn == 15) {
223dc18628bSPeter Maydell         /* Rn case is UNPREDICTABLE */
224dc18628bSPeter Maydell         return false;
225dc18628bSPeter Maydell     }
226dc18628bSPeter Maydell 
227dc18628bSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
228dc18628bSPeter Maydell         return true;
229dc18628bSPeter Maydell     }
230dc18628bSPeter Maydell 
231dc18628bSPeter Maydell     addr = load_reg(s, a->rn);
232dc18628bSPeter Maydell 
233dc18628bSPeter Maydell     qd = mve_qreg_ptr(a->qd);
234dc18628bSPeter Maydell     qm = mve_qreg_ptr(a->qm);
235dc18628bSPeter Maydell     fn(cpu_env, qd, qm, addr);
236dc18628bSPeter Maydell     tcg_temp_free_ptr(qd);
237dc18628bSPeter Maydell     tcg_temp_free_ptr(qm);
238dc18628bSPeter Maydell     tcg_temp_free_i32(addr);
239dc18628bSPeter Maydell     mve_update_eci(s);
240dc18628bSPeter Maydell     return true;
241dc18628bSPeter Maydell }
242dc18628bSPeter Maydell 
243dc18628bSPeter Maydell /*
244dc18628bSPeter Maydell  * The naming scheme here is "vldrb_sg_sh == in-memory byte loads
245dc18628bSPeter Maydell  * signextended to halfword elements in register". _os_ indicates that
246dc18628bSPeter Maydell  * the offsets in Qm should be scaled by the element size.
247dc18628bSPeter Maydell  */
248dc18628bSPeter Maydell /* This macro is just to make the arrays more compact in these functions */
249dc18628bSPeter Maydell #define F(N) gen_helper_mve_##N
250dc18628bSPeter Maydell 
251dc18628bSPeter Maydell /* VLDRB/VSTRB (ie msize 1) with OS=1 is UNPREDICTABLE; we UNDEF */
252dc18628bSPeter Maydell static bool trans_VLDR_S_sg(DisasContext *s, arg_vldst_sg *a)
253dc18628bSPeter Maydell {
254dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
255dc18628bSPeter Maydell             { NULL, F(vldrb_sg_sh), F(vldrb_sg_sw), NULL },
256dc18628bSPeter Maydell             { NULL, NULL,           F(vldrh_sg_sw), NULL },
257dc18628bSPeter Maydell             { NULL, NULL,           NULL,           NULL },
258dc18628bSPeter Maydell             { NULL, NULL,           NULL,           NULL }
259dc18628bSPeter Maydell         }, {
260dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
261dc18628bSPeter Maydell             { NULL, NULL,              F(vldrh_sg_os_sw), NULL },
262dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
263dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL }
264dc18628bSPeter Maydell         }
265dc18628bSPeter Maydell     };
266dc18628bSPeter Maydell     if (a->qd == a->qm) {
267dc18628bSPeter Maydell         return false; /* UNPREDICTABLE */
268dc18628bSPeter Maydell     }
269dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
270dc18628bSPeter Maydell }
271dc18628bSPeter Maydell 
272dc18628bSPeter Maydell static bool trans_VLDR_U_sg(DisasContext *s, arg_vldst_sg *a)
273dc18628bSPeter Maydell {
274dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
275dc18628bSPeter Maydell             { F(vldrb_sg_ub), F(vldrb_sg_uh), F(vldrb_sg_uw), NULL },
276dc18628bSPeter Maydell             { NULL,           F(vldrh_sg_uh), F(vldrh_sg_uw), NULL },
277dc18628bSPeter Maydell             { NULL,           NULL,           F(vldrw_sg_uw), NULL },
278dc18628bSPeter Maydell             { NULL,           NULL,           NULL,           F(vldrd_sg_ud) }
279dc18628bSPeter Maydell         }, {
280dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
281dc18628bSPeter Maydell             { NULL, F(vldrh_sg_os_uh), F(vldrh_sg_os_uw), NULL },
282dc18628bSPeter Maydell             { NULL, NULL,              F(vldrw_sg_os_uw), NULL },
283dc18628bSPeter Maydell             { NULL, NULL,              NULL,              F(vldrd_sg_os_ud) }
284dc18628bSPeter Maydell         }
285dc18628bSPeter Maydell     };
286dc18628bSPeter Maydell     if (a->qd == a->qm) {
287dc18628bSPeter Maydell         return false; /* UNPREDICTABLE */
288dc18628bSPeter Maydell     }
289dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
290dc18628bSPeter Maydell }
291dc18628bSPeter Maydell 
292dc18628bSPeter Maydell static bool trans_VSTR_sg(DisasContext *s, arg_vldst_sg *a)
293dc18628bSPeter Maydell {
294dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
295dc18628bSPeter Maydell             { F(vstrb_sg_ub), F(vstrb_sg_uh), F(vstrb_sg_uw), NULL },
296dc18628bSPeter Maydell             { NULL,           F(vstrh_sg_uh), F(vstrh_sg_uw), NULL },
297dc18628bSPeter Maydell             { NULL,           NULL,           F(vstrw_sg_uw), NULL },
298dc18628bSPeter Maydell             { NULL,           NULL,           NULL,           F(vstrd_sg_ud) }
299dc18628bSPeter Maydell         }, {
300dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
301dc18628bSPeter Maydell             { NULL, F(vstrh_sg_os_uh), F(vstrh_sg_os_uw), NULL },
302dc18628bSPeter Maydell             { NULL, NULL,              F(vstrw_sg_os_uw), NULL },
303dc18628bSPeter Maydell             { NULL, NULL,              NULL,              F(vstrd_sg_os_ud) }
304dc18628bSPeter Maydell         }
305dc18628bSPeter Maydell     };
306dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
307dc18628bSPeter Maydell }
308dc18628bSPeter Maydell 
309dc18628bSPeter Maydell #undef F
310dc18628bSPeter Maydell 
311fac80f08SPeter Maydell static bool do_ldst_sg_imm(DisasContext *s, arg_vldst_sg_imm *a,
312fac80f08SPeter Maydell                            MVEGenLdStSGFn *fn, unsigned msize)
313fac80f08SPeter Maydell {
314fac80f08SPeter Maydell     uint32_t offset;
315fac80f08SPeter Maydell     TCGv_ptr qd, qm;
316fac80f08SPeter Maydell 
317fac80f08SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
318fac80f08SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
319fac80f08SPeter Maydell         !fn) {
320fac80f08SPeter Maydell         return false;
321fac80f08SPeter Maydell     }
322fac80f08SPeter Maydell 
323fac80f08SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
324fac80f08SPeter Maydell         return true;
325fac80f08SPeter Maydell     }
326fac80f08SPeter Maydell 
327fac80f08SPeter Maydell     offset = a->imm << msize;
328fac80f08SPeter Maydell     if (!a->a) {
329fac80f08SPeter Maydell         offset = -offset;
330fac80f08SPeter Maydell     }
331fac80f08SPeter Maydell 
332fac80f08SPeter Maydell     qd = mve_qreg_ptr(a->qd);
333fac80f08SPeter Maydell     qm = mve_qreg_ptr(a->qm);
334fac80f08SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(offset));
335fac80f08SPeter Maydell     tcg_temp_free_ptr(qd);
336fac80f08SPeter Maydell     tcg_temp_free_ptr(qm);
337fac80f08SPeter Maydell     mve_update_eci(s);
338fac80f08SPeter Maydell     return true;
339fac80f08SPeter Maydell }
340fac80f08SPeter Maydell 
341fac80f08SPeter Maydell static bool trans_VLDRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
342fac80f08SPeter Maydell {
343fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
344fac80f08SPeter Maydell         gen_helper_mve_vldrw_sg_uw,
345fac80f08SPeter Maydell         gen_helper_mve_vldrw_sg_wb_uw,
346fac80f08SPeter Maydell     };
347fac80f08SPeter Maydell     if (a->qd == a->qm) {
348fac80f08SPeter Maydell         return false; /* UNPREDICTABLE */
349fac80f08SPeter Maydell     }
350fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
351fac80f08SPeter Maydell }
352fac80f08SPeter Maydell 
353fac80f08SPeter Maydell static bool trans_VLDRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
354fac80f08SPeter Maydell {
355fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
356fac80f08SPeter Maydell         gen_helper_mve_vldrd_sg_ud,
357fac80f08SPeter Maydell         gen_helper_mve_vldrd_sg_wb_ud,
358fac80f08SPeter Maydell     };
359fac80f08SPeter Maydell     if (a->qd == a->qm) {
360fac80f08SPeter Maydell         return false; /* UNPREDICTABLE */
361fac80f08SPeter Maydell     }
362fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
363fac80f08SPeter Maydell }
364fac80f08SPeter Maydell 
365fac80f08SPeter Maydell static bool trans_VSTRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
366fac80f08SPeter Maydell {
367fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
368fac80f08SPeter Maydell         gen_helper_mve_vstrw_sg_uw,
369fac80f08SPeter Maydell         gen_helper_mve_vstrw_sg_wb_uw,
370fac80f08SPeter Maydell     };
371fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
372fac80f08SPeter Maydell }
373fac80f08SPeter Maydell 
374fac80f08SPeter Maydell static bool trans_VSTRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
375fac80f08SPeter Maydell {
376fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
377fac80f08SPeter Maydell         gen_helper_mve_vstrd_sg_ud,
378fac80f08SPeter Maydell         gen_helper_mve_vstrd_sg_wb_ud,
379fac80f08SPeter Maydell     };
380fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
381fac80f08SPeter Maydell }
382fac80f08SPeter Maydell 
383075e7e97SPeter Maydell static bool do_vldst_il(DisasContext *s, arg_vldst_il *a, MVEGenLdStIlFn *fn,
384075e7e97SPeter Maydell                         int addrinc)
385075e7e97SPeter Maydell {
386075e7e97SPeter Maydell     TCGv_i32 rn;
387075e7e97SPeter Maydell 
388075e7e97SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
389075e7e97SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
390075e7e97SPeter Maydell         !fn || (a->rn == 13 && a->w) || a->rn == 15) {
391075e7e97SPeter Maydell         /* Variously UNPREDICTABLE or UNDEF or related-encoding */
392075e7e97SPeter Maydell         return false;
393075e7e97SPeter Maydell     }
394075e7e97SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
395075e7e97SPeter Maydell         return true;
396075e7e97SPeter Maydell     }
397075e7e97SPeter Maydell 
398075e7e97SPeter Maydell     rn = load_reg(s, a->rn);
399075e7e97SPeter Maydell     /*
400075e7e97SPeter Maydell      * We pass the index of Qd, not a pointer, because the helper must
401075e7e97SPeter Maydell      * access multiple Q registers starting at Qd and working up.
402075e7e97SPeter Maydell      */
403075e7e97SPeter Maydell     fn(cpu_env, tcg_constant_i32(a->qd), rn);
404075e7e97SPeter Maydell 
405075e7e97SPeter Maydell     if (a->w) {
406075e7e97SPeter Maydell         tcg_gen_addi_i32(rn, rn, addrinc);
407075e7e97SPeter Maydell         store_reg(s, a->rn, rn);
408075e7e97SPeter Maydell     } else {
409075e7e97SPeter Maydell         tcg_temp_free_i32(rn);
410075e7e97SPeter Maydell     }
411075e7e97SPeter Maydell     mve_update_and_store_eci(s);
412075e7e97SPeter Maydell     return true;
413075e7e97SPeter Maydell }
414075e7e97SPeter Maydell 
415075e7e97SPeter Maydell /* This macro is just to make the arrays more compact in these functions */
416075e7e97SPeter Maydell #define F(N) gen_helper_mve_##N
417075e7e97SPeter Maydell 
418075e7e97SPeter Maydell static bool trans_VLD2(DisasContext *s, arg_vldst_il *a)
419075e7e97SPeter Maydell {
420075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
421075e7e97SPeter Maydell         { F(vld20b), F(vld20h), F(vld20w), NULL, },
422075e7e97SPeter Maydell         { F(vld21b), F(vld21h), F(vld21w), NULL, },
423075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
424075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
425075e7e97SPeter Maydell     };
426075e7e97SPeter Maydell     if (a->qd > 6) {
427075e7e97SPeter Maydell         return false;
428075e7e97SPeter Maydell     }
429075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 32);
430075e7e97SPeter Maydell }
431075e7e97SPeter Maydell 
432075e7e97SPeter Maydell static bool trans_VLD4(DisasContext *s, arg_vldst_il *a)
433075e7e97SPeter Maydell {
434075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
435075e7e97SPeter Maydell         { F(vld40b), F(vld40h), F(vld40w), NULL, },
436075e7e97SPeter Maydell         { F(vld41b), F(vld41h), F(vld41w), NULL, },
437075e7e97SPeter Maydell         { F(vld42b), F(vld42h), F(vld42w), NULL, },
438075e7e97SPeter Maydell         { F(vld43b), F(vld43h), F(vld43w), NULL, },
439075e7e97SPeter Maydell     };
440075e7e97SPeter Maydell     if (a->qd > 4) {
441075e7e97SPeter Maydell         return false;
442075e7e97SPeter Maydell     }
443075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 64);
444075e7e97SPeter Maydell }
445075e7e97SPeter Maydell 
446075e7e97SPeter Maydell static bool trans_VST2(DisasContext *s, arg_vldst_il *a)
447075e7e97SPeter Maydell {
448075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
449075e7e97SPeter Maydell         { F(vst20b), F(vst20h), F(vst20w), NULL, },
450075e7e97SPeter Maydell         { F(vst21b), F(vst21h), F(vst21w), NULL, },
451075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
452075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
453075e7e97SPeter Maydell     };
454075e7e97SPeter Maydell     if (a->qd > 6) {
455075e7e97SPeter Maydell         return false;
456075e7e97SPeter Maydell     }
457075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 32);
458075e7e97SPeter Maydell }
459075e7e97SPeter Maydell 
460075e7e97SPeter Maydell static bool trans_VST4(DisasContext *s, arg_vldst_il *a)
461075e7e97SPeter Maydell {
462075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
463075e7e97SPeter Maydell         { F(vst40b), F(vst40h), F(vst40w), NULL, },
464075e7e97SPeter Maydell         { F(vst41b), F(vst41h), F(vst41w), NULL, },
465075e7e97SPeter Maydell         { F(vst42b), F(vst42h), F(vst42w), NULL, },
466075e7e97SPeter Maydell         { F(vst43b), F(vst43h), F(vst43w), NULL, },
467075e7e97SPeter Maydell     };
468075e7e97SPeter Maydell     if (a->qd > 4) {
469075e7e97SPeter Maydell         return false;
470075e7e97SPeter Maydell     }
471075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 64);
472075e7e97SPeter Maydell }
473075e7e97SPeter Maydell 
474075e7e97SPeter Maydell #undef F
475075e7e97SPeter Maydell 
476ab59362fSPeter Maydell static bool trans_VDUP(DisasContext *s, arg_VDUP *a)
477ab59362fSPeter Maydell {
478ab59362fSPeter Maydell     TCGv_ptr qd;
479ab59362fSPeter Maydell     TCGv_i32 rt;
480ab59362fSPeter Maydell 
481ab59362fSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
482ab59362fSPeter Maydell         !mve_check_qreg_bank(s, a->qd)) {
483ab59362fSPeter Maydell         return false;
484ab59362fSPeter Maydell     }
485ab59362fSPeter Maydell     if (a->rt == 13 || a->rt == 15) {
486ab59362fSPeter Maydell         /* UNPREDICTABLE; we choose to UNDEF */
487ab59362fSPeter Maydell         return false;
488ab59362fSPeter Maydell     }
489ab59362fSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
490ab59362fSPeter Maydell         return true;
491ab59362fSPeter Maydell     }
492ab59362fSPeter Maydell 
493ab59362fSPeter Maydell     qd = mve_qreg_ptr(a->qd);
494ab59362fSPeter Maydell     rt = load_reg(s, a->rt);
495ab59362fSPeter Maydell     tcg_gen_dup_i32(a->size, rt, rt);
496ab59362fSPeter Maydell     gen_helper_mve_vdup(cpu_env, qd, rt);
497ab59362fSPeter Maydell     tcg_temp_free_ptr(qd);
498ab59362fSPeter Maydell     tcg_temp_free_i32(rt);
499ab59362fSPeter Maydell     mve_update_eci(s);
500ab59362fSPeter Maydell     return true;
501ab59362fSPeter Maydell }
502ab59362fSPeter Maydell 
5030f0f2bd5SPeter Maydell static bool do_1op(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn)
5040f0f2bd5SPeter Maydell {
5050f0f2bd5SPeter Maydell     TCGv_ptr qd, qm;
5060f0f2bd5SPeter Maydell 
5070f0f2bd5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
5080f0f2bd5SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
5090f0f2bd5SPeter Maydell         !fn) {
5100f0f2bd5SPeter Maydell         return false;
5110f0f2bd5SPeter Maydell     }
5120f0f2bd5SPeter Maydell 
5130f0f2bd5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
5140f0f2bd5SPeter Maydell         return true;
5150f0f2bd5SPeter Maydell     }
5160f0f2bd5SPeter Maydell 
5170f0f2bd5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
5180f0f2bd5SPeter Maydell     qm = mve_qreg_ptr(a->qm);
5190f0f2bd5SPeter Maydell     fn(cpu_env, qd, qm);
5200f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qd);
5210f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qm);
5220f0f2bd5SPeter Maydell     mve_update_eci(s);
5230f0f2bd5SPeter Maydell     return true;
5240f0f2bd5SPeter Maydell }
5250f0f2bd5SPeter Maydell 
5260f0f2bd5SPeter Maydell #define DO_1OP(INSN, FN)                                        \
5270f0f2bd5SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
5280f0f2bd5SPeter Maydell     {                                                           \
5290f0f2bd5SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                  \
5300f0f2bd5SPeter Maydell             gen_helper_mve_##FN##b,                             \
5310f0f2bd5SPeter Maydell             gen_helper_mve_##FN##h,                             \
5320f0f2bd5SPeter Maydell             gen_helper_mve_##FN##w,                             \
5330f0f2bd5SPeter Maydell             NULL,                                               \
5340f0f2bd5SPeter Maydell         };                                                      \
5350f0f2bd5SPeter Maydell         return do_1op(s, a, fns[a->size]);                      \
5360f0f2bd5SPeter Maydell     }
5370f0f2bd5SPeter Maydell 
5380f0f2bd5SPeter Maydell DO_1OP(VCLZ, vclz)
5396437f1f7SPeter Maydell DO_1OP(VCLS, vcls)
54059c91773SPeter Maydell DO_1OP(VABS, vabs)
541399a8c76SPeter Maydell DO_1OP(VNEG, vneg)
542398e7cd3SPeter Maydell DO_1OP(VQABS, vqabs)
543398e7cd3SPeter Maydell DO_1OP(VQNEG, vqneg)
544d5c571eaSPeter Maydell DO_1OP(VMAXA, vmaxa)
545d5c571eaSPeter Maydell DO_1OP(VMINA, vmina)
546249b5309SPeter Maydell 
5472ec0dcf0SPeter Maydell /*
5482ec0dcf0SPeter Maydell  * For simple float/int conversions we use the fixed-point
5492ec0dcf0SPeter Maydell  * conversion helpers with a zero shift count
5502ec0dcf0SPeter Maydell  */
5512ec0dcf0SPeter Maydell #define DO_VCVT(INSN, HFN, SFN)                                         \
5522ec0dcf0SPeter Maydell     static void gen_##INSN##h(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm)   \
5532ec0dcf0SPeter Maydell     {                                                                   \
5542ec0dcf0SPeter Maydell         gen_helper_mve_##HFN(env, qd, qm, tcg_constant_i32(0));         \
5552ec0dcf0SPeter Maydell     }                                                                   \
5562ec0dcf0SPeter Maydell     static void gen_##INSN##s(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm)   \
5572ec0dcf0SPeter Maydell     {                                                                   \
5582ec0dcf0SPeter Maydell         gen_helper_mve_##SFN(env, qd, qm, tcg_constant_i32(0));         \
5592ec0dcf0SPeter Maydell     }                                                                   \
5602ec0dcf0SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)               \
5612ec0dcf0SPeter Maydell     {                                                                   \
5622ec0dcf0SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                          \
5632ec0dcf0SPeter Maydell             NULL,                                                       \
5642ec0dcf0SPeter Maydell             gen_##INSN##h,                                              \
5652ec0dcf0SPeter Maydell             gen_##INSN##s,                                              \
5662ec0dcf0SPeter Maydell             NULL,                                                       \
5672ec0dcf0SPeter Maydell         };                                                              \
5682ec0dcf0SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                         \
5692ec0dcf0SPeter Maydell             return false;                                               \
5702ec0dcf0SPeter Maydell         }                                                               \
5712ec0dcf0SPeter Maydell         return do_1op(s, a, fns[a->size]);                              \
5722ec0dcf0SPeter Maydell     }
5732ec0dcf0SPeter Maydell 
5742ec0dcf0SPeter Maydell DO_VCVT(VCVT_SF, vcvt_sh, vcvt_sf)
5752ec0dcf0SPeter Maydell DO_VCVT(VCVT_UF, vcvt_uh, vcvt_uf)
5762ec0dcf0SPeter Maydell DO_VCVT(VCVT_FS, vcvt_hs, vcvt_fs)
5772ec0dcf0SPeter Maydell DO_VCVT(VCVT_FU, vcvt_hu, vcvt_fu)
5782ec0dcf0SPeter Maydell 
57953fc5f61SPeter Maydell static bool do_vcvt_rmode(DisasContext *s, arg_1op *a,
58053fc5f61SPeter Maydell                           enum arm_fprounding rmode, bool u)
58153fc5f61SPeter Maydell {
58253fc5f61SPeter Maydell     /*
58353fc5f61SPeter Maydell      * Handle VCVT fp to int with specified rounding mode.
58453fc5f61SPeter Maydell      * This is a 1op fn but we must pass the rounding mode as
58553fc5f61SPeter Maydell      * an immediate to the helper.
58653fc5f61SPeter Maydell      */
58753fc5f61SPeter Maydell     TCGv_ptr qd, qm;
58853fc5f61SPeter Maydell     static MVEGenVCVTRmodeFn * const fns[4][2] = {
58953fc5f61SPeter Maydell         { NULL, NULL },
59053fc5f61SPeter Maydell         { gen_helper_mve_vcvt_rm_sh, gen_helper_mve_vcvt_rm_uh },
59153fc5f61SPeter Maydell         { gen_helper_mve_vcvt_rm_ss, gen_helper_mve_vcvt_rm_us },
59253fc5f61SPeter Maydell         { NULL, NULL },
59353fc5f61SPeter Maydell     };
59453fc5f61SPeter Maydell     MVEGenVCVTRmodeFn *fn = fns[a->size][u];
59553fc5f61SPeter Maydell 
59653fc5f61SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s) ||
59753fc5f61SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
59853fc5f61SPeter Maydell         !fn) {
59953fc5f61SPeter Maydell         return false;
60053fc5f61SPeter Maydell     }
60153fc5f61SPeter Maydell 
60253fc5f61SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
60353fc5f61SPeter Maydell         return true;
60453fc5f61SPeter Maydell     }
60553fc5f61SPeter Maydell 
60653fc5f61SPeter Maydell     qd = mve_qreg_ptr(a->qd);
60753fc5f61SPeter Maydell     qm = mve_qreg_ptr(a->qm);
60853fc5f61SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(arm_rmode_to_sf(rmode)));
60953fc5f61SPeter Maydell     tcg_temp_free_ptr(qd);
61053fc5f61SPeter Maydell     tcg_temp_free_ptr(qm);
61153fc5f61SPeter Maydell     mve_update_eci(s);
61253fc5f61SPeter Maydell     return true;
61353fc5f61SPeter Maydell }
61453fc5f61SPeter Maydell 
61553fc5f61SPeter Maydell #define DO_VCVT_RMODE(INSN, RMODE, U)                           \
61653fc5f61SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
61753fc5f61SPeter Maydell     {                                                           \
61853fc5f61SPeter Maydell         return do_vcvt_rmode(s, a, RMODE, U);                   \
61953fc5f61SPeter Maydell     }                                                           \
62053fc5f61SPeter Maydell 
62153fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTAS, FPROUNDING_TIEAWAY, false)
62253fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTAU, FPROUNDING_TIEAWAY, true)
62353fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTNS, FPROUNDING_TIEEVEN, false)
62453fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTNU, FPROUNDING_TIEEVEN, true)
62553fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTPS, FPROUNDING_POSINF, false)
62653fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTPU, FPROUNDING_POSINF, true)
62753fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTMS, FPROUNDING_NEGINF, false)
62853fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTMU, FPROUNDING_NEGINF, true)
62953fc5f61SPeter Maydell 
63073d260dbSPeter Maydell #define DO_VCVT_SH(INSN, FN)                                    \
63173d260dbSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
63273d260dbSPeter Maydell     {                                                           \
63373d260dbSPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
63473d260dbSPeter Maydell             return false;                                       \
63573d260dbSPeter Maydell         }                                                       \
63673d260dbSPeter Maydell         return do_1op(s, a, gen_helper_mve_##FN);               \
63773d260dbSPeter Maydell     }                                                           \
63873d260dbSPeter Maydell 
63973d260dbSPeter Maydell DO_VCVT_SH(VCVTB_SH, vcvtb_sh)
64073d260dbSPeter Maydell DO_VCVT_SH(VCVTT_SH, vcvtt_sh)
64173d260dbSPeter Maydell DO_VCVT_SH(VCVTB_HS, vcvtb_hs)
64273d260dbSPeter Maydell DO_VCVT_SH(VCVTT_HS, vcvtt_hs)
64373d260dbSPeter Maydell 
644*98e40fbdSPeter Maydell #define DO_VRINT(INSN, RMODE)                                           \
645*98e40fbdSPeter Maydell     static void gen_##INSN##h(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm)   \
646*98e40fbdSPeter Maydell     {                                                                   \
647*98e40fbdSPeter Maydell         gen_helper_mve_vrint_rm_h(env, qd, qm,                          \
648*98e40fbdSPeter Maydell                                   tcg_constant_i32(arm_rmode_to_sf(RMODE))); \
649*98e40fbdSPeter Maydell     }                                                                   \
650*98e40fbdSPeter Maydell     static void gen_##INSN##s(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm)   \
651*98e40fbdSPeter Maydell     {                                                                   \
652*98e40fbdSPeter Maydell         gen_helper_mve_vrint_rm_s(env, qd, qm,                          \
653*98e40fbdSPeter Maydell                                   tcg_constant_i32(arm_rmode_to_sf(RMODE))); \
654*98e40fbdSPeter Maydell     }                                                                   \
655*98e40fbdSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)               \
656*98e40fbdSPeter Maydell     {                                                                   \
657*98e40fbdSPeter Maydell         static MVEGenOneOpFn * const fns[] = {                          \
658*98e40fbdSPeter Maydell             NULL,                                                       \
659*98e40fbdSPeter Maydell             gen_##INSN##h,                                              \
660*98e40fbdSPeter Maydell             gen_##INSN##s,                                              \
661*98e40fbdSPeter Maydell             NULL,                                                       \
662*98e40fbdSPeter Maydell         };                                                              \
663*98e40fbdSPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                         \
664*98e40fbdSPeter Maydell             return false;                                               \
665*98e40fbdSPeter Maydell         }                                                               \
666*98e40fbdSPeter Maydell         return do_1op(s, a, fns[a->size]);                              \
667*98e40fbdSPeter Maydell     }
668*98e40fbdSPeter Maydell 
669*98e40fbdSPeter Maydell DO_VRINT(VRINTN, FPROUNDING_TIEEVEN)
670*98e40fbdSPeter Maydell DO_VRINT(VRINTA, FPROUNDING_TIEAWAY)
671*98e40fbdSPeter Maydell DO_VRINT(VRINTZ, FPROUNDING_ZERO)
672*98e40fbdSPeter Maydell DO_VRINT(VRINTM, FPROUNDING_NEGINF)
673*98e40fbdSPeter Maydell DO_VRINT(VRINTP, FPROUNDING_POSINF)
674*98e40fbdSPeter Maydell 
675*98e40fbdSPeter Maydell static bool trans_VRINTX(DisasContext *s, arg_1op *a)
676*98e40fbdSPeter Maydell {
677*98e40fbdSPeter Maydell     static MVEGenOneOpFn * const fns[] = {
678*98e40fbdSPeter Maydell         NULL,
679*98e40fbdSPeter Maydell         gen_helper_mve_vrintx_h,
680*98e40fbdSPeter Maydell         gen_helper_mve_vrintx_s,
681*98e40fbdSPeter Maydell         NULL,
682*98e40fbdSPeter Maydell     };
683*98e40fbdSPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
684*98e40fbdSPeter Maydell         return false;
685*98e40fbdSPeter Maydell     }
686*98e40fbdSPeter Maydell     return do_1op(s, a, fns[a->size]);
687*98e40fbdSPeter Maydell }
688*98e40fbdSPeter Maydell 
68954dc78a9SPeter Maydell /* Narrowing moves: only size 0 and 1 are valid */
69054dc78a9SPeter Maydell #define DO_VMOVN(INSN, FN) \
69154dc78a9SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
69254dc78a9SPeter Maydell     {                                                           \
69354dc78a9SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                  \
69454dc78a9SPeter Maydell             gen_helper_mve_##FN##b,                             \
69554dc78a9SPeter Maydell             gen_helper_mve_##FN##h,                             \
69654dc78a9SPeter Maydell             NULL,                                               \
69754dc78a9SPeter Maydell             NULL,                                               \
69854dc78a9SPeter Maydell         };                                                      \
69954dc78a9SPeter Maydell         return do_1op(s, a, fns[a->size]);                      \
70054dc78a9SPeter Maydell     }
70154dc78a9SPeter Maydell 
70254dc78a9SPeter Maydell DO_VMOVN(VMOVNB, vmovnb)
70354dc78a9SPeter Maydell DO_VMOVN(VMOVNT, vmovnt)
70454dc78a9SPeter Maydell DO_VMOVN(VQMOVUNB, vqmovunb)
70554dc78a9SPeter Maydell DO_VMOVN(VQMOVUNT, vqmovunt)
70654dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BS, vqmovnbs)
70754dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TS, vqmovnts)
70854dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BU, vqmovnbu)
70954dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TU, vqmovntu)
71054dc78a9SPeter Maydell 
711249b5309SPeter Maydell static bool trans_VREV16(DisasContext *s, arg_1op *a)
712249b5309SPeter Maydell {
713249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
714249b5309SPeter Maydell         gen_helper_mve_vrev16b,
715249b5309SPeter Maydell         NULL,
716249b5309SPeter Maydell         NULL,
717249b5309SPeter Maydell         NULL,
718249b5309SPeter Maydell     };
719249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
720249b5309SPeter Maydell }
721249b5309SPeter Maydell 
722249b5309SPeter Maydell static bool trans_VREV32(DisasContext *s, arg_1op *a)
723249b5309SPeter Maydell {
724249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
725249b5309SPeter Maydell         gen_helper_mve_vrev32b,
726249b5309SPeter Maydell         gen_helper_mve_vrev32h,
727249b5309SPeter Maydell         NULL,
728249b5309SPeter Maydell         NULL,
729249b5309SPeter Maydell     };
730249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
731249b5309SPeter Maydell }
732249b5309SPeter Maydell 
733249b5309SPeter Maydell static bool trans_VREV64(DisasContext *s, arg_1op *a)
734249b5309SPeter Maydell {
735249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
736249b5309SPeter Maydell         gen_helper_mve_vrev64b,
737249b5309SPeter Maydell         gen_helper_mve_vrev64h,
738249b5309SPeter Maydell         gen_helper_mve_vrev64w,
739249b5309SPeter Maydell         NULL,
740249b5309SPeter Maydell     };
741249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
742249b5309SPeter Maydell }
7438abd3c80SPeter Maydell 
7448abd3c80SPeter Maydell static bool trans_VMVN(DisasContext *s, arg_1op *a)
7458abd3c80SPeter Maydell {
7468abd3c80SPeter Maydell     return do_1op(s, a, gen_helper_mve_vmvn);
7478abd3c80SPeter Maydell }
74859c91773SPeter Maydell 
74959c91773SPeter Maydell static bool trans_VABS_fp(DisasContext *s, arg_1op *a)
75059c91773SPeter Maydell {
75159c91773SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
75259c91773SPeter Maydell         NULL,
75359c91773SPeter Maydell         gen_helper_mve_vfabsh,
75459c91773SPeter Maydell         gen_helper_mve_vfabss,
75559c91773SPeter Maydell         NULL,
75659c91773SPeter Maydell     };
75759c91773SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
75859c91773SPeter Maydell         return false;
75959c91773SPeter Maydell     }
76059c91773SPeter Maydell     return do_1op(s, a, fns[a->size]);
76159c91773SPeter Maydell }
762399a8c76SPeter Maydell 
763399a8c76SPeter Maydell static bool trans_VNEG_fp(DisasContext *s, arg_1op *a)
764399a8c76SPeter Maydell {
765399a8c76SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
766399a8c76SPeter Maydell         NULL,
767399a8c76SPeter Maydell         gen_helper_mve_vfnegh,
768399a8c76SPeter Maydell         gen_helper_mve_vfnegs,
769399a8c76SPeter Maydell         NULL,
770399a8c76SPeter Maydell     };
771399a8c76SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
772399a8c76SPeter Maydell         return false;
773399a8c76SPeter Maydell     }
774399a8c76SPeter Maydell     return do_1op(s, a, fns[a->size]);
775399a8c76SPeter Maydell }
77668245e44SPeter Maydell 
77768245e44SPeter Maydell static bool do_2op(DisasContext *s, arg_2op *a, MVEGenTwoOpFn fn)
77868245e44SPeter Maydell {
77968245e44SPeter Maydell     TCGv_ptr qd, qn, qm;
78068245e44SPeter Maydell 
78168245e44SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
78268245e44SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn | a->qm) ||
78368245e44SPeter Maydell         !fn) {
78468245e44SPeter Maydell         return false;
78568245e44SPeter Maydell     }
78668245e44SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
78768245e44SPeter Maydell         return true;
78868245e44SPeter Maydell     }
78968245e44SPeter Maydell 
79068245e44SPeter Maydell     qd = mve_qreg_ptr(a->qd);
79168245e44SPeter Maydell     qn = mve_qreg_ptr(a->qn);
79268245e44SPeter Maydell     qm = mve_qreg_ptr(a->qm);
79368245e44SPeter Maydell     fn(cpu_env, qd, qn, qm);
79468245e44SPeter Maydell     tcg_temp_free_ptr(qd);
79568245e44SPeter Maydell     tcg_temp_free_ptr(qn);
79668245e44SPeter Maydell     tcg_temp_free_ptr(qm);
79768245e44SPeter Maydell     mve_update_eci(s);
79868245e44SPeter Maydell     return true;
79968245e44SPeter Maydell }
80068245e44SPeter Maydell 
80168245e44SPeter Maydell #define DO_LOGIC(INSN, HELPER)                                  \
80268245e44SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
80368245e44SPeter Maydell     {                                                           \
80468245e44SPeter Maydell         return do_2op(s, a, HELPER);                            \
80568245e44SPeter Maydell     }
80668245e44SPeter Maydell 
80768245e44SPeter Maydell DO_LOGIC(VAND, gen_helper_mve_vand)
80868245e44SPeter Maydell DO_LOGIC(VBIC, gen_helper_mve_vbic)
80968245e44SPeter Maydell DO_LOGIC(VORR, gen_helper_mve_vorr)
81068245e44SPeter Maydell DO_LOGIC(VORN, gen_helper_mve_vorn)
81168245e44SPeter Maydell DO_LOGIC(VEOR, gen_helper_mve_veor)
8129333fe4dSPeter Maydell 
813c386443bSPeter Maydell DO_LOGIC(VPSEL, gen_helper_mve_vpsel)
814c386443bSPeter Maydell 
8159333fe4dSPeter Maydell #define DO_2OP(INSN, FN) \
8169333fe4dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
8179333fe4dSPeter Maydell     {                                                           \
8189333fe4dSPeter Maydell         static MVEGenTwoOpFn * const fns[] = {                  \
8199333fe4dSPeter Maydell             gen_helper_mve_##FN##b,                             \
8209333fe4dSPeter Maydell             gen_helper_mve_##FN##h,                             \
8219333fe4dSPeter Maydell             gen_helper_mve_##FN##w,                             \
8229333fe4dSPeter Maydell             NULL,                                               \
8239333fe4dSPeter Maydell         };                                                      \
8249333fe4dSPeter Maydell         return do_2op(s, a, fns[a->size]);                      \
8259333fe4dSPeter Maydell     }
8269333fe4dSPeter Maydell 
8279333fe4dSPeter Maydell DO_2OP(VADD, vadd)
8289333fe4dSPeter Maydell DO_2OP(VSUB, vsub)
8299333fe4dSPeter Maydell DO_2OP(VMUL, vmul)
830ba62cc56SPeter Maydell DO_2OP(VMULH_S, vmulhs)
831ba62cc56SPeter Maydell DO_2OP(VMULH_U, vmulhu)
832fca87b78SPeter Maydell DO_2OP(VRMULH_S, vrmulhs)
833fca87b78SPeter Maydell DO_2OP(VRMULH_U, vrmulhu)
834cd367ff3SPeter Maydell DO_2OP(VMAX_S, vmaxs)
835cd367ff3SPeter Maydell DO_2OP(VMAX_U, vmaxu)
836cd367ff3SPeter Maydell DO_2OP(VMIN_S, vmins)
837cd367ff3SPeter Maydell DO_2OP(VMIN_U, vminu)
838bc67aa8dSPeter Maydell DO_2OP(VABD_S, vabds)
839bc67aa8dSPeter Maydell DO_2OP(VABD_U, vabdu)
840abc48e31SPeter Maydell DO_2OP(VHADD_S, vhadds)
841abc48e31SPeter Maydell DO_2OP(VHADD_U, vhaddu)
842abc48e31SPeter Maydell DO_2OP(VHSUB_S, vhsubs)
843abc48e31SPeter Maydell DO_2OP(VHSUB_U, vhsubu)
844ac6ad1dcSPeter Maydell DO_2OP(VMULL_BS, vmullbs)
845ac6ad1dcSPeter Maydell DO_2OP(VMULL_BU, vmullbu)
846ac6ad1dcSPeter Maydell DO_2OP(VMULL_TS, vmullts)
847ac6ad1dcSPeter Maydell DO_2OP(VMULL_TU, vmulltu)
848380caf6cSPeter Maydell DO_2OP(VQDMULH, vqdmulh)
849380caf6cSPeter Maydell DO_2OP(VQRDMULH, vqrdmulh)
850f741707bSPeter Maydell DO_2OP(VQADD_S, vqadds)
851f741707bSPeter Maydell DO_2OP(VQADD_U, vqaddu)
852f741707bSPeter Maydell DO_2OP(VQSUB_S, vqsubs)
853f741707bSPeter Maydell DO_2OP(VQSUB_U, vqsubu)
8540372cad8SPeter Maydell DO_2OP(VSHL_S, vshls)
8550372cad8SPeter Maydell DO_2OP(VSHL_U, vshlu)
856bb002345SPeter Maydell DO_2OP(VRSHL_S, vrshls)
857bb002345SPeter Maydell DO_2OP(VRSHL_U, vrshlu)
858483da661SPeter Maydell DO_2OP(VQSHL_S, vqshls)
859483da661SPeter Maydell DO_2OP(VQSHL_U, vqshlu)
8609dc868c4SPeter Maydell DO_2OP(VQRSHL_S, vqrshls)
8619dc868c4SPeter Maydell DO_2OP(VQRSHL_U, vqrshlu)
862fd677f80SPeter Maydell DO_2OP(VQDMLADH, vqdmladh)
863fd677f80SPeter Maydell DO_2OP(VQDMLADHX, vqdmladhx)
864fd677f80SPeter Maydell DO_2OP(VQRDMLADH, vqrdmladh)
865fd677f80SPeter Maydell DO_2OP(VQRDMLADHX, vqrdmladhx)
86692f11732SPeter Maydell DO_2OP(VQDMLSDH, vqdmlsdh)
86792f11732SPeter Maydell DO_2OP(VQDMLSDHX, vqdmlsdhx)
86892f11732SPeter Maydell DO_2OP(VQRDMLSDH, vqrdmlsdh)
86992f11732SPeter Maydell DO_2OP(VQRDMLSDHX, vqrdmlsdhx)
8701eb987a8SPeter Maydell DO_2OP(VRHADD_S, vrhadds)
8711eb987a8SPeter Maydell DO_2OP(VRHADD_U, vrhaddu)
87267ec113bSPeter Maydell /*
87367ec113bSPeter Maydell  * VCADD Qd == Qm at size MO_32 is UNPREDICTABLE; we choose not to diagnose
87467ec113bSPeter Maydell  * so we can reuse the DO_2OP macro. (Our implementation calculates the
8758625693aSPeter Maydell  * "expected" results in this case.) Similarly for VHCADD.
87667ec113bSPeter Maydell  */
87767ec113bSPeter Maydell DO_2OP(VCADD90, vcadd90)
87867ec113bSPeter Maydell DO_2OP(VCADD270, vcadd270)
8798625693aSPeter Maydell DO_2OP(VHCADD90, vhcadd90)
8808625693aSPeter Maydell DO_2OP(VHCADD270, vhcadd270)
8811d2386f7SPeter Maydell 
88243364321SPeter Maydell static bool trans_VQDMULLB(DisasContext *s, arg_2op *a)
88343364321SPeter Maydell {
88443364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
88543364321SPeter Maydell         NULL,
88643364321SPeter Maydell         gen_helper_mve_vqdmullbh,
88743364321SPeter Maydell         gen_helper_mve_vqdmullbw,
88843364321SPeter Maydell         NULL,
88943364321SPeter Maydell     };
89043364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
89143364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
89243364321SPeter Maydell         return false;
89343364321SPeter Maydell     }
89443364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
89543364321SPeter Maydell }
89643364321SPeter Maydell 
89743364321SPeter Maydell static bool trans_VQDMULLT(DisasContext *s, arg_2op *a)
89843364321SPeter Maydell {
89943364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
90043364321SPeter Maydell         NULL,
90143364321SPeter Maydell         gen_helper_mve_vqdmullth,
90243364321SPeter Maydell         gen_helper_mve_vqdmulltw,
90343364321SPeter Maydell         NULL,
90443364321SPeter Maydell     };
90543364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
90643364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
90743364321SPeter Maydell         return false;
90843364321SPeter Maydell     }
90943364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
91043364321SPeter Maydell }
91143364321SPeter Maydell 
912c1bd78cbSPeter Maydell static bool trans_VMULLP_B(DisasContext *s, arg_2op *a)
913c1bd78cbSPeter Maydell {
914c1bd78cbSPeter Maydell     /*
915c1bd78cbSPeter Maydell      * Note that a->size indicates the output size, ie VMULL.P8
916c1bd78cbSPeter Maydell      * is the 8x8->16 operation and a->size is MO_16; VMULL.P16
917c1bd78cbSPeter Maydell      * is the 16x16->32 operation and a->size is MO_32.
918c1bd78cbSPeter Maydell      */
919c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
920c1bd78cbSPeter Maydell         NULL,
921c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbh,
922c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbw,
923c1bd78cbSPeter Maydell         NULL,
924c1bd78cbSPeter Maydell     };
925c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
926c1bd78cbSPeter Maydell }
927c1bd78cbSPeter Maydell 
928c1bd78cbSPeter Maydell static bool trans_VMULLP_T(DisasContext *s, arg_2op *a)
929c1bd78cbSPeter Maydell {
930c1bd78cbSPeter Maydell     /* a->size is as for trans_VMULLP_B */
931c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
932c1bd78cbSPeter Maydell         NULL,
933c1bd78cbSPeter Maydell         gen_helper_mve_vmullpth,
934c1bd78cbSPeter Maydell         gen_helper_mve_vmullptw,
935c1bd78cbSPeter Maydell         NULL,
936c1bd78cbSPeter Maydell     };
937c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
938c1bd78cbSPeter Maydell }
939c1bd78cbSPeter Maydell 
94089bc4c4fSPeter Maydell /*
94189bc4c4fSPeter Maydell  * VADC and VSBC: these perform an add-with-carry or subtract-with-carry
94289bc4c4fSPeter Maydell  * of the 32-bit elements in each lane of the input vectors, where the
94389bc4c4fSPeter Maydell  * carry-out of each add is the carry-in of the next.  The initial carry
94489bc4c4fSPeter Maydell  * input is either fixed (0 for VADCI, 1 for VSBCI) or is from FPSCR.C
94589bc4c4fSPeter Maydell  * (for VADC and VSBC); the carry out at the end is written back to FPSCR.C.
94689bc4c4fSPeter Maydell  * These insns are subject to beat-wise execution.  Partial execution
94789bc4c4fSPeter Maydell  * of an I=1 (initial carry input fixed) insn which does not
94889bc4c4fSPeter Maydell  * execute the first beat must start with the current FPSCR.NZCV
94989bc4c4fSPeter Maydell  * value, not the fixed constant input.
95089bc4c4fSPeter Maydell  */
95189bc4c4fSPeter Maydell static bool trans_VADC(DisasContext *s, arg_2op *a)
95289bc4c4fSPeter Maydell {
95389bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadc);
95489bc4c4fSPeter Maydell }
95589bc4c4fSPeter Maydell 
95689bc4c4fSPeter Maydell static bool trans_VADCI(DisasContext *s, arg_2op *a)
95789bc4c4fSPeter Maydell {
95889bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
95989bc4c4fSPeter Maydell         return trans_VADC(s, a);
96089bc4c4fSPeter Maydell     }
96189bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadci);
96289bc4c4fSPeter Maydell }
96389bc4c4fSPeter Maydell 
96489bc4c4fSPeter Maydell static bool trans_VSBC(DisasContext *s, arg_2op *a)
96589bc4c4fSPeter Maydell {
96689bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbc);
96789bc4c4fSPeter Maydell }
96889bc4c4fSPeter Maydell 
96989bc4c4fSPeter Maydell static bool trans_VSBCI(DisasContext *s, arg_2op *a)
97089bc4c4fSPeter Maydell {
97189bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
97289bc4c4fSPeter Maydell         return trans_VSBC(s, a);
97389bc4c4fSPeter Maydell     }
97489bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbci);
97589bc4c4fSPeter Maydell }
97689bc4c4fSPeter Maydell 
9771e35cd91SPeter Maydell #define DO_2OP_FP(INSN, FN)                                     \
9781e35cd91SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
9791e35cd91SPeter Maydell     {                                                           \
9801e35cd91SPeter Maydell         static MVEGenTwoOpFn * const fns[] = {                  \
9811e35cd91SPeter Maydell             NULL,                                               \
9821e35cd91SPeter Maydell             gen_helper_mve_##FN##h,                             \
9831e35cd91SPeter Maydell             gen_helper_mve_##FN##s,                             \
9841e35cd91SPeter Maydell             NULL,                                               \
9851e35cd91SPeter Maydell         };                                                      \
9861e35cd91SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
9871e35cd91SPeter Maydell             return false;                                       \
9881e35cd91SPeter Maydell         }                                                       \
9891e35cd91SPeter Maydell         return do_2op(s, a, fns[a->size]);                      \
9901e35cd91SPeter Maydell     }
9911e35cd91SPeter Maydell 
9921e35cd91SPeter Maydell DO_2OP_FP(VADD_fp, vfadd)
99382af0153SPeter Maydell DO_2OP_FP(VSUB_fp, vfsub)
99482af0153SPeter Maydell DO_2OP_FP(VMUL_fp, vfmul)
99582af0153SPeter Maydell DO_2OP_FP(VABD_fp, vfabd)
99682af0153SPeter Maydell DO_2OP_FP(VMAXNM, vmaxnm)
99782af0153SPeter Maydell DO_2OP_FP(VMINNM, vminnm)
998104afc68SPeter Maydell DO_2OP_FP(VCADD90_fp, vfcadd90)
999104afc68SPeter Maydell DO_2OP_FP(VCADD270_fp, vfcadd270)
10003173c0ddSPeter Maydell DO_2OP_FP(VFMA, vfma)
10013173c0ddSPeter Maydell DO_2OP_FP(VFMS, vfms)
1002d3cd965cSPeter Maydell DO_2OP_FP(VCMUL0, vcmul0)
1003d3cd965cSPeter Maydell DO_2OP_FP(VCMUL90, vcmul90)
1004d3cd965cSPeter Maydell DO_2OP_FP(VCMUL180, vcmul180)
1005d3cd965cSPeter Maydell DO_2OP_FP(VCMUL270, vcmul270)
1006d3cd965cSPeter Maydell DO_2OP_FP(VCMLA0, vcmla0)
1007d3cd965cSPeter Maydell DO_2OP_FP(VCMLA90, vcmla90)
1008d3cd965cSPeter Maydell DO_2OP_FP(VCMLA180, vcmla180)
1009d3cd965cSPeter Maydell DO_2OP_FP(VCMLA270, vcmla270)
101090257a4fSPeter Maydell DO_2OP_FP(VMAXNMA, vmaxnma)
101190257a4fSPeter Maydell DO_2OP_FP(VMINNMA, vminnma)
10121e35cd91SPeter Maydell 
1013e51896b3SPeter Maydell static bool do_2op_scalar(DisasContext *s, arg_2scalar *a,
1014e51896b3SPeter Maydell                           MVEGenTwoOpScalarFn fn)
1015e51896b3SPeter Maydell {
1016e51896b3SPeter Maydell     TCGv_ptr qd, qn;
1017e51896b3SPeter Maydell     TCGv_i32 rm;
1018e51896b3SPeter Maydell 
1019e51896b3SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1020e51896b3SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn) ||
1021e51896b3SPeter Maydell         !fn) {
1022e51896b3SPeter Maydell         return false;
1023e51896b3SPeter Maydell     }
1024e51896b3SPeter Maydell     if (a->rm == 13 || a->rm == 15) {
1025e51896b3SPeter Maydell         /* UNPREDICTABLE */
1026e51896b3SPeter Maydell         return false;
1027e51896b3SPeter Maydell     }
1028e51896b3SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1029e51896b3SPeter Maydell         return true;
1030e51896b3SPeter Maydell     }
1031e51896b3SPeter Maydell 
1032e51896b3SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1033e51896b3SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1034e51896b3SPeter Maydell     rm = load_reg(s, a->rm);
1035e51896b3SPeter Maydell     fn(cpu_env, qd, qn, rm);
1036e51896b3SPeter Maydell     tcg_temp_free_i32(rm);
1037e51896b3SPeter Maydell     tcg_temp_free_ptr(qd);
1038e51896b3SPeter Maydell     tcg_temp_free_ptr(qn);
1039e51896b3SPeter Maydell     mve_update_eci(s);
1040e51896b3SPeter Maydell     return true;
1041e51896b3SPeter Maydell }
1042e51896b3SPeter Maydell 
1043e51896b3SPeter Maydell #define DO_2OP_SCALAR(INSN, FN)                                 \
1044e51896b3SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2scalar *a)   \
1045e51896b3SPeter Maydell     {                                                           \
1046e51896b3SPeter Maydell         static MVEGenTwoOpScalarFn * const fns[] = {            \
1047e51896b3SPeter Maydell             gen_helper_mve_##FN##b,                             \
1048e51896b3SPeter Maydell             gen_helper_mve_##FN##h,                             \
1049e51896b3SPeter Maydell             gen_helper_mve_##FN##w,                             \
1050e51896b3SPeter Maydell             NULL,                                               \
1051e51896b3SPeter Maydell         };                                                      \
1052e51896b3SPeter Maydell         return do_2op_scalar(s, a, fns[a->size]);               \
1053e51896b3SPeter Maydell     }
1054e51896b3SPeter Maydell 
1055e51896b3SPeter Maydell DO_2OP_SCALAR(VADD_scalar, vadd_scalar)
105691a358fdSPeter Maydell DO_2OP_SCALAR(VSUB_scalar, vsub_scalar)
105791a358fdSPeter Maydell DO_2OP_SCALAR(VMUL_scalar, vmul_scalar)
1058644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_S_scalar, vhadds_scalar)
1059644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_U_scalar, vhaddu_scalar)
1060644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_S_scalar, vhsubs_scalar)
1061644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_U_scalar, vhsubu_scalar)
106239f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_S_scalar, vqadds_scalar)
106339f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_U_scalar, vqaddu_scalar)
106439f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_S_scalar, vqsubs_scalar)
106539f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_U_scalar, vqsubu_scalar)
106666c05767SPeter Maydell DO_2OP_SCALAR(VQDMULH_scalar, vqdmulh_scalar)
106766c05767SPeter Maydell DO_2OP_SCALAR(VQRDMULH_scalar, vqrdmulh_scalar)
1068b050543bSPeter Maydell DO_2OP_SCALAR(VBRSR, vbrsr)
1069c69e34c6SPeter Maydell DO_2OP_SCALAR(VMLA, vmla)
10706b895bf8SPeter Maydell DO_2OP_SCALAR(VMLAS, vmlas)
10718be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLAH, vqdmlah)
10728be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLAH, vqrdmlah)
10738be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLASH, vqdmlash)
10748be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLASH, vqrdmlash)
1075e51896b3SPeter Maydell 
1076a8890353SPeter Maydell static bool trans_VQDMULLB_scalar(DisasContext *s, arg_2scalar *a)
1077a8890353SPeter Maydell {
1078a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
1079a8890353SPeter Maydell         NULL,
1080a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarh,
1081a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarw,
1082a8890353SPeter Maydell         NULL,
1083a8890353SPeter Maydell     };
1084a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
1085a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
1086a8890353SPeter Maydell         return false;
1087a8890353SPeter Maydell     }
1088a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
1089a8890353SPeter Maydell }
1090a8890353SPeter Maydell 
1091a8890353SPeter Maydell static bool trans_VQDMULLT_scalar(DisasContext *s, arg_2scalar *a)
1092a8890353SPeter Maydell {
1093a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
1094a8890353SPeter Maydell         NULL,
1095a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarh,
1096a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarw,
1097a8890353SPeter Maydell         NULL,
1098a8890353SPeter Maydell     };
1099a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
1100a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
1101a8890353SPeter Maydell         return false;
1102a8890353SPeter Maydell     }
1103a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
1104a8890353SPeter Maydell }
1105a8890353SPeter Maydell 
1106abfe39b2SPeter Maydell 
1107abfe39b2SPeter Maydell #define DO_2OP_FP_SCALAR(INSN, FN)                              \
1108abfe39b2SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2scalar *a)   \
1109abfe39b2SPeter Maydell     {                                                           \
1110abfe39b2SPeter Maydell         static MVEGenTwoOpScalarFn * const fns[] = {            \
1111abfe39b2SPeter Maydell             NULL,                                               \
1112abfe39b2SPeter Maydell             gen_helper_mve_##FN##h,                             \
1113abfe39b2SPeter Maydell             gen_helper_mve_##FN##s,                             \
1114abfe39b2SPeter Maydell             NULL,                                               \
1115abfe39b2SPeter Maydell         };                                                      \
1116abfe39b2SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
1117abfe39b2SPeter Maydell             return false;                                       \
1118abfe39b2SPeter Maydell         }                                                       \
1119abfe39b2SPeter Maydell         return do_2op_scalar(s, a, fns[a->size]);               \
1120abfe39b2SPeter Maydell     }
1121abfe39b2SPeter Maydell 
1122abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VADD_fp_scalar, vfadd_scalar)
1123abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VSUB_fp_scalar, vfsub_scalar)
1124abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VMUL_fp_scalar, vfmul_scalar)
11254773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMA_scalar, vfma_scalar)
11264773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMAS_scalar, vfmas_scalar)
1127abfe39b2SPeter Maydell 
11281d2386f7SPeter Maydell static bool do_long_dual_acc(DisasContext *s, arg_vmlaldav *a,
1129640cdf20SPeter Maydell                              MVEGenLongDualAccOpFn *fn)
11301d2386f7SPeter Maydell {
11311d2386f7SPeter Maydell     TCGv_ptr qn, qm;
11321d2386f7SPeter Maydell     TCGv_i64 rda;
11331d2386f7SPeter Maydell     TCGv_i32 rdalo, rdahi;
11341d2386f7SPeter Maydell 
11351d2386f7SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
11361d2386f7SPeter Maydell         !mve_check_qreg_bank(s, a->qn | a->qm) ||
11371d2386f7SPeter Maydell         !fn) {
11381d2386f7SPeter Maydell         return false;
11391d2386f7SPeter Maydell     }
11401d2386f7SPeter Maydell     /*
11411d2386f7SPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
11421d2386f7SPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
11431d2386f7SPeter Maydell      */
11441d2386f7SPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
11451d2386f7SPeter Maydell         return false;
11461d2386f7SPeter Maydell     }
11471d2386f7SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
11481d2386f7SPeter Maydell         return true;
11491d2386f7SPeter Maydell     }
11501d2386f7SPeter Maydell 
11511d2386f7SPeter Maydell     qn = mve_qreg_ptr(a->qn);
11521d2386f7SPeter Maydell     qm = mve_qreg_ptr(a->qm);
11531d2386f7SPeter Maydell 
11541d2386f7SPeter Maydell     /*
11551d2386f7SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
11561d2386f7SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
11571d2386f7SPeter Maydell      * beat must start with the current rda value, not 0.
11581d2386f7SPeter Maydell      */
11591d2386f7SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
11601d2386f7SPeter Maydell         rda = tcg_temp_new_i64();
11611d2386f7SPeter Maydell         rdalo = load_reg(s, a->rdalo);
11621d2386f7SPeter Maydell         rdahi = load_reg(s, a->rdahi);
11631d2386f7SPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
11641d2386f7SPeter Maydell         tcg_temp_free_i32(rdalo);
11651d2386f7SPeter Maydell         tcg_temp_free_i32(rdahi);
11661d2386f7SPeter Maydell     } else {
11671d2386f7SPeter Maydell         rda = tcg_const_i64(0);
11681d2386f7SPeter Maydell     }
11691d2386f7SPeter Maydell 
11701d2386f7SPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
11711d2386f7SPeter Maydell     tcg_temp_free_ptr(qn);
11721d2386f7SPeter Maydell     tcg_temp_free_ptr(qm);
11731d2386f7SPeter Maydell 
11741d2386f7SPeter Maydell     rdalo = tcg_temp_new_i32();
11751d2386f7SPeter Maydell     rdahi = tcg_temp_new_i32();
11761d2386f7SPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
11771d2386f7SPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
11781d2386f7SPeter Maydell     store_reg(s, a->rdalo, rdalo);
11791d2386f7SPeter Maydell     store_reg(s, a->rdahi, rdahi);
11801d2386f7SPeter Maydell     tcg_temp_free_i64(rda);
11811d2386f7SPeter Maydell     mve_update_eci(s);
11821d2386f7SPeter Maydell     return true;
11831d2386f7SPeter Maydell }
11841d2386f7SPeter Maydell 
11851d2386f7SPeter Maydell static bool trans_VMLALDAV_S(DisasContext *s, arg_vmlaldav *a)
11861d2386f7SPeter Maydell {
1187640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
11881d2386f7SPeter Maydell         { NULL, NULL },
11891d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsh, gen_helper_mve_vmlaldavxsh },
11901d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsw, gen_helper_mve_vmlaldavxsw },
11911d2386f7SPeter Maydell         { NULL, NULL },
11921d2386f7SPeter Maydell     };
11931d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
11941d2386f7SPeter Maydell }
11951d2386f7SPeter Maydell 
11961d2386f7SPeter Maydell static bool trans_VMLALDAV_U(DisasContext *s, arg_vmlaldav *a)
11971d2386f7SPeter Maydell {
1198640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
11991d2386f7SPeter Maydell         { NULL, NULL },
12001d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuh, NULL },
12011d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuw, NULL },
12021d2386f7SPeter Maydell         { NULL, NULL },
12031d2386f7SPeter Maydell     };
12041d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
12051d2386f7SPeter Maydell }
1206181cd971SPeter Maydell 
1207181cd971SPeter Maydell static bool trans_VMLSLDAV(DisasContext *s, arg_vmlaldav *a)
1208181cd971SPeter Maydell {
1209640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
1210181cd971SPeter Maydell         { NULL, NULL },
1211181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsh, gen_helper_mve_vmlsldavxsh },
1212181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsw, gen_helper_mve_vmlsldavxsw },
1213181cd971SPeter Maydell         { NULL, NULL },
1214181cd971SPeter Maydell     };
1215181cd971SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
1216181cd971SPeter Maydell }
121738548747SPeter Maydell 
121838548747SPeter Maydell static bool trans_VRMLALDAVH_S(DisasContext *s, arg_vmlaldav *a)
121938548747SPeter Maydell {
1220640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
122138548747SPeter Maydell         gen_helper_mve_vrmlaldavhsw, gen_helper_mve_vrmlaldavhxsw,
122238548747SPeter Maydell     };
122338548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
122438548747SPeter Maydell }
122538548747SPeter Maydell 
122638548747SPeter Maydell static bool trans_VRMLALDAVH_U(DisasContext *s, arg_vmlaldav *a)
122738548747SPeter Maydell {
1228640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
122938548747SPeter Maydell         gen_helper_mve_vrmlaldavhuw, NULL,
123038548747SPeter Maydell     };
123138548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
123238548747SPeter Maydell }
123338548747SPeter Maydell 
123438548747SPeter Maydell static bool trans_VRMLSLDAVH(DisasContext *s, arg_vmlaldav *a)
123538548747SPeter Maydell {
1236640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
123738548747SPeter Maydell         gen_helper_mve_vrmlsldavhsw, gen_helper_mve_vrmlsldavhxsw,
123838548747SPeter Maydell     };
123938548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
124038548747SPeter Maydell }
1241387debdbSPeter Maydell 
1242f0ffff51SPeter Maydell static bool do_dual_acc(DisasContext *s, arg_vmladav *a, MVEGenDualAccOpFn *fn)
1243f0ffff51SPeter Maydell {
1244f0ffff51SPeter Maydell     TCGv_ptr qn, qm;
1245f0ffff51SPeter Maydell     TCGv_i32 rda;
1246f0ffff51SPeter Maydell 
1247f0ffff51SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1248f0ffff51SPeter Maydell         !mve_check_qreg_bank(s, a->qn) ||
1249f0ffff51SPeter Maydell         !fn) {
1250f0ffff51SPeter Maydell         return false;
1251f0ffff51SPeter Maydell     }
1252f0ffff51SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1253f0ffff51SPeter Maydell         return true;
1254f0ffff51SPeter Maydell     }
1255f0ffff51SPeter Maydell 
1256f0ffff51SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1257f0ffff51SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1258f0ffff51SPeter Maydell 
1259f0ffff51SPeter Maydell     /*
1260f0ffff51SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
1261f0ffff51SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
1262f0ffff51SPeter Maydell      * beat must start with the current rda value, not 0.
1263f0ffff51SPeter Maydell      */
1264f0ffff51SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
1265f0ffff51SPeter Maydell         rda = load_reg(s, a->rda);
1266f0ffff51SPeter Maydell     } else {
1267f0ffff51SPeter Maydell         rda = tcg_const_i32(0);
1268f0ffff51SPeter Maydell     }
1269f0ffff51SPeter Maydell 
1270f0ffff51SPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
1271f0ffff51SPeter Maydell     store_reg(s, a->rda, rda);
1272f0ffff51SPeter Maydell     tcg_temp_free_ptr(qn);
1273f0ffff51SPeter Maydell     tcg_temp_free_ptr(qm);
1274f0ffff51SPeter Maydell 
1275f0ffff51SPeter Maydell     mve_update_eci(s);
1276f0ffff51SPeter Maydell     return true;
1277f0ffff51SPeter Maydell }
1278f0ffff51SPeter Maydell 
1279f0ffff51SPeter Maydell #define DO_DUAL_ACC(INSN, FN)                                           \
1280f0ffff51SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vmladav *a)           \
1281f0ffff51SPeter Maydell     {                                                                   \
1282f0ffff51SPeter Maydell         static MVEGenDualAccOpFn * const fns[4][2] = {                  \
1283f0ffff51SPeter Maydell             { gen_helper_mve_##FN##b, gen_helper_mve_##FN##xb },        \
1284f0ffff51SPeter Maydell             { gen_helper_mve_##FN##h, gen_helper_mve_##FN##xh },        \
1285f0ffff51SPeter Maydell             { gen_helper_mve_##FN##w, gen_helper_mve_##FN##xw },        \
1286f0ffff51SPeter Maydell             { NULL, NULL },                                             \
1287f0ffff51SPeter Maydell         };                                                              \
1288f0ffff51SPeter Maydell         return do_dual_acc(s, a, fns[a->size][a->x]);                   \
1289f0ffff51SPeter Maydell     }
1290f0ffff51SPeter Maydell 
1291f0ffff51SPeter Maydell DO_DUAL_ACC(VMLADAV_S, vmladavs)
1292f0ffff51SPeter Maydell DO_DUAL_ACC(VMLSDAV, vmlsdav)
1293f0ffff51SPeter Maydell 
1294f0ffff51SPeter Maydell static bool trans_VMLADAV_U(DisasContext *s, arg_vmladav *a)
1295f0ffff51SPeter Maydell {
1296f0ffff51SPeter Maydell     static MVEGenDualAccOpFn * const fns[4][2] = {
1297f0ffff51SPeter Maydell         { gen_helper_mve_vmladavub, NULL },
1298f0ffff51SPeter Maydell         { gen_helper_mve_vmladavuh, NULL },
1299f0ffff51SPeter Maydell         { gen_helper_mve_vmladavuw, NULL },
1300f0ffff51SPeter Maydell         { NULL, NULL },
1301f0ffff51SPeter Maydell     };
1302f0ffff51SPeter Maydell     return do_dual_acc(s, a, fns[a->size][a->x]);
1303f0ffff51SPeter Maydell }
1304f0ffff51SPeter Maydell 
130555251786SPeter Maydell static void gen_vpst(DisasContext *s, uint32_t mask)
1306387debdbSPeter Maydell {
1307387debdbSPeter Maydell     /*
1308387debdbSPeter Maydell      * Set the VPR mask fields. We take advantage of MASK01 and MASK23
1309387debdbSPeter Maydell      * being adjacent fields in the register.
1310387debdbSPeter Maydell      *
131155251786SPeter Maydell      * Updating the masks is not predicated, but it is subject to beat-wise
1312387debdbSPeter Maydell      * execution, and the mask is updated on the odd-numbered beats.
1313387debdbSPeter Maydell      * So if PSR.ECI says we should skip beat 1, we mustn't update the
1314387debdbSPeter Maydell      * 01 mask field.
1315387debdbSPeter Maydell      */
131655251786SPeter Maydell     TCGv_i32 vpr = load_cpu_field(v7m.vpr);
1317387debdbSPeter Maydell     switch (s->eci) {
1318387debdbSPeter Maydell     case ECI_NONE:
1319387debdbSPeter Maydell     case ECI_A0:
1320387debdbSPeter Maydell         /* Update both 01 and 23 fields */
1321387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
132255251786SPeter Maydell                             tcg_constant_i32(mask | (mask << 4)),
1323387debdbSPeter Maydell                             R_V7M_VPR_MASK01_SHIFT,
1324387debdbSPeter Maydell                             R_V7M_VPR_MASK01_LENGTH + R_V7M_VPR_MASK23_LENGTH);
1325387debdbSPeter Maydell         break;
1326387debdbSPeter Maydell     case ECI_A0A1:
1327387debdbSPeter Maydell     case ECI_A0A1A2:
1328387debdbSPeter Maydell     case ECI_A0A1A2B0:
1329387debdbSPeter Maydell         /* Update only the 23 mask field */
1330387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
133155251786SPeter Maydell                             tcg_constant_i32(mask),
1332387debdbSPeter Maydell                             R_V7M_VPR_MASK23_SHIFT, R_V7M_VPR_MASK23_LENGTH);
1333387debdbSPeter Maydell         break;
1334387debdbSPeter Maydell     default:
1335387debdbSPeter Maydell         g_assert_not_reached();
1336387debdbSPeter Maydell     }
1337387debdbSPeter Maydell     store_cpu_field(vpr, v7m.vpr);
133855251786SPeter Maydell }
133955251786SPeter Maydell 
134055251786SPeter Maydell static bool trans_VPST(DisasContext *s, arg_VPST *a)
134155251786SPeter Maydell {
134255251786SPeter Maydell     /* mask == 0 is a "related encoding" */
134355251786SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !a->mask) {
134455251786SPeter Maydell         return false;
134555251786SPeter Maydell     }
134655251786SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
134755251786SPeter Maydell         return true;
134855251786SPeter Maydell     }
134955251786SPeter Maydell     gen_vpst(s, a->mask);
1350387debdbSPeter Maydell     mve_update_and_store_eci(s);
1351387debdbSPeter Maydell     return true;
1352387debdbSPeter Maydell }
13536f060a63SPeter Maydell 
1354fea3958fSPeter Maydell static bool trans_VPNOT(DisasContext *s, arg_VPNOT *a)
1355fea3958fSPeter Maydell {
1356fea3958fSPeter Maydell     /*
1357fea3958fSPeter Maydell      * Invert the predicate in VPR.P0. We have call out to
1358fea3958fSPeter Maydell      * a helper because this insn itself is beatwise and can
1359fea3958fSPeter Maydell      * be predicated.
1360fea3958fSPeter Maydell      */
1361fea3958fSPeter Maydell     if (!dc_isar_feature(aa32_mve, s)) {
1362fea3958fSPeter Maydell         return false;
1363fea3958fSPeter Maydell     }
1364fea3958fSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1365fea3958fSPeter Maydell         return true;
1366fea3958fSPeter Maydell     }
1367fea3958fSPeter Maydell 
1368fea3958fSPeter Maydell     gen_helper_mve_vpnot(cpu_env);
1369fea3958fSPeter Maydell     mve_update_eci(s);
1370fea3958fSPeter Maydell     return true;
1371fea3958fSPeter Maydell }
1372fea3958fSPeter Maydell 
13736f060a63SPeter Maydell static bool trans_VADDV(DisasContext *s, arg_VADDV *a)
13746f060a63SPeter Maydell {
13756f060a63SPeter Maydell     /* VADDV: vector add across vector */
13766f060a63SPeter Maydell     static MVEGenVADDVFn * const fns[4][2] = {
13776f060a63SPeter Maydell         { gen_helper_mve_vaddvsb, gen_helper_mve_vaddvub },
13786f060a63SPeter Maydell         { gen_helper_mve_vaddvsh, gen_helper_mve_vaddvuh },
13796f060a63SPeter Maydell         { gen_helper_mve_vaddvsw, gen_helper_mve_vaddvuw },
13806f060a63SPeter Maydell         { NULL, NULL }
13816f060a63SPeter Maydell     };
13826f060a63SPeter Maydell     TCGv_ptr qm;
13836f060a63SPeter Maydell     TCGv_i32 rda;
13846f060a63SPeter Maydell 
13856f060a63SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
13866f060a63SPeter Maydell         a->size == 3) {
13876f060a63SPeter Maydell         return false;
13886f060a63SPeter Maydell     }
13896f060a63SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
13906f060a63SPeter Maydell         return true;
13916f060a63SPeter Maydell     }
13926f060a63SPeter Maydell 
13936f060a63SPeter Maydell     /*
13946f060a63SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
13956f060a63SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
13966f060a63SPeter Maydell      * beat must start with the current value of Rda, not zero.
13976f060a63SPeter Maydell      */
13986f060a63SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
13996f060a63SPeter Maydell         /* Accumulate input from Rda */
14006f060a63SPeter Maydell         rda = load_reg(s, a->rda);
14016f060a63SPeter Maydell     } else {
14026f060a63SPeter Maydell         /* Accumulate starting at zero */
14036f060a63SPeter Maydell         rda = tcg_const_i32(0);
14046f060a63SPeter Maydell     }
14056f060a63SPeter Maydell 
14066f060a63SPeter Maydell     qm = mve_qreg_ptr(a->qm);
14076f060a63SPeter Maydell     fns[a->size][a->u](rda, cpu_env, qm, rda);
14086f060a63SPeter Maydell     store_reg(s, a->rda, rda);
14096f060a63SPeter Maydell     tcg_temp_free_ptr(qm);
14106f060a63SPeter Maydell 
14116f060a63SPeter Maydell     mve_update_eci(s);
14126f060a63SPeter Maydell     return true;
14136f060a63SPeter Maydell }
1414eab84139SPeter Maydell 
1415d43ebd9dSPeter Maydell static bool trans_VADDLV(DisasContext *s, arg_VADDLV *a)
1416d43ebd9dSPeter Maydell {
1417d43ebd9dSPeter Maydell     /*
1418d43ebd9dSPeter Maydell      * Vector Add Long Across Vector: accumulate the 32-bit
1419d43ebd9dSPeter Maydell      * elements of the vector into a 64-bit result stored in
1420d43ebd9dSPeter Maydell      * a pair of general-purpose registers.
1421d43ebd9dSPeter Maydell      * No need to check Qm's bank: it is only 3 bits in decode.
1422d43ebd9dSPeter Maydell      */
1423d43ebd9dSPeter Maydell     TCGv_ptr qm;
1424d43ebd9dSPeter Maydell     TCGv_i64 rda;
1425d43ebd9dSPeter Maydell     TCGv_i32 rdalo, rdahi;
1426d43ebd9dSPeter Maydell 
1427d43ebd9dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s)) {
1428d43ebd9dSPeter Maydell         return false;
1429d43ebd9dSPeter Maydell     }
1430d43ebd9dSPeter Maydell     /*
1431d43ebd9dSPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
1432d43ebd9dSPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
1433d43ebd9dSPeter Maydell      */
1434d43ebd9dSPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
1435d43ebd9dSPeter Maydell         return false;
1436d43ebd9dSPeter Maydell     }
1437d43ebd9dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1438d43ebd9dSPeter Maydell         return true;
1439d43ebd9dSPeter Maydell     }
1440d43ebd9dSPeter Maydell 
1441d43ebd9dSPeter Maydell     /*
1442d43ebd9dSPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
1443d43ebd9dSPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
1444d43ebd9dSPeter Maydell      * beat must start with the current value of RdaHi:RdaLo, not zero.
1445d43ebd9dSPeter Maydell      */
1446d43ebd9dSPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
1447d43ebd9dSPeter Maydell         /* Accumulate input from RdaHi:RdaLo */
1448d43ebd9dSPeter Maydell         rda = tcg_temp_new_i64();
1449d43ebd9dSPeter Maydell         rdalo = load_reg(s, a->rdalo);
1450d43ebd9dSPeter Maydell         rdahi = load_reg(s, a->rdahi);
1451d43ebd9dSPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
1452d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdalo);
1453d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdahi);
1454d43ebd9dSPeter Maydell     } else {
1455d43ebd9dSPeter Maydell         /* Accumulate starting at zero */
1456d43ebd9dSPeter Maydell         rda = tcg_const_i64(0);
1457d43ebd9dSPeter Maydell     }
1458d43ebd9dSPeter Maydell 
1459d43ebd9dSPeter Maydell     qm = mve_qreg_ptr(a->qm);
1460d43ebd9dSPeter Maydell     if (a->u) {
1461d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_u(rda, cpu_env, qm, rda);
1462d43ebd9dSPeter Maydell     } else {
1463d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_s(rda, cpu_env, qm, rda);
1464d43ebd9dSPeter Maydell     }
1465d43ebd9dSPeter Maydell     tcg_temp_free_ptr(qm);
1466d43ebd9dSPeter Maydell 
1467d43ebd9dSPeter Maydell     rdalo = tcg_temp_new_i32();
1468d43ebd9dSPeter Maydell     rdahi = tcg_temp_new_i32();
1469d43ebd9dSPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
1470d43ebd9dSPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
1471d43ebd9dSPeter Maydell     store_reg(s, a->rdalo, rdalo);
1472d43ebd9dSPeter Maydell     store_reg(s, a->rdahi, rdahi);
1473d43ebd9dSPeter Maydell     tcg_temp_free_i64(rda);
1474d43ebd9dSPeter Maydell     mve_update_eci(s);
1475d43ebd9dSPeter Maydell     return true;
1476d43ebd9dSPeter Maydell }
1477d43ebd9dSPeter Maydell 
1478eab84139SPeter Maydell static bool do_1imm(DisasContext *s, arg_1imm *a, MVEGenOneOpImmFn *fn)
1479eab84139SPeter Maydell {
1480eab84139SPeter Maydell     TCGv_ptr qd;
1481eab84139SPeter Maydell     uint64_t imm;
1482eab84139SPeter Maydell 
1483eab84139SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1484eab84139SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
1485eab84139SPeter Maydell         !fn) {
1486eab84139SPeter Maydell         return false;
1487eab84139SPeter Maydell     }
1488eab84139SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1489eab84139SPeter Maydell         return true;
1490eab84139SPeter Maydell     }
1491eab84139SPeter Maydell 
1492eab84139SPeter Maydell     imm = asimd_imm_const(a->imm, a->cmode, a->op);
1493eab84139SPeter Maydell 
1494eab84139SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1495eab84139SPeter Maydell     fn(cpu_env, qd, tcg_constant_i64(imm));
1496eab84139SPeter Maydell     tcg_temp_free_ptr(qd);
1497eab84139SPeter Maydell     mve_update_eci(s);
1498eab84139SPeter Maydell     return true;
1499eab84139SPeter Maydell }
1500eab84139SPeter Maydell 
1501eab84139SPeter Maydell static bool trans_Vimm_1r(DisasContext *s, arg_1imm *a)
1502eab84139SPeter Maydell {
1503eab84139SPeter Maydell     /* Handle decode of cmode/op here between VORR/VBIC/VMOV */
1504eab84139SPeter Maydell     MVEGenOneOpImmFn *fn;
1505eab84139SPeter Maydell 
1506eab84139SPeter Maydell     if ((a->cmode & 1) && a->cmode < 12) {
1507eab84139SPeter Maydell         if (a->op) {
1508eab84139SPeter Maydell             /*
1509eab84139SPeter Maydell              * For op=1, the immediate will be inverted by asimd_imm_const(),
1510eab84139SPeter Maydell              * so the VBIC becomes a logical AND operation.
1511eab84139SPeter Maydell              */
1512eab84139SPeter Maydell             fn = gen_helper_mve_vandi;
1513eab84139SPeter Maydell         } else {
1514eab84139SPeter Maydell             fn = gen_helper_mve_vorri;
1515eab84139SPeter Maydell         }
1516eab84139SPeter Maydell     } else {
1517eab84139SPeter Maydell         /* There is one unallocated cmode/op combination in this space */
1518eab84139SPeter Maydell         if (a->cmode == 15 && a->op == 1) {
1519eab84139SPeter Maydell             return false;
1520eab84139SPeter Maydell         }
1521eab84139SPeter Maydell         /* asimd_imm_const() sorts out VMVNI vs VMOVI for us */
1522eab84139SPeter Maydell         fn = gen_helper_mve_vmovi;
1523eab84139SPeter Maydell     }
1524eab84139SPeter Maydell     return do_1imm(s, a, fn);
1525eab84139SPeter Maydell }
1526f9ed6174SPeter Maydell 
1527f9ed6174SPeter Maydell static bool do_2shift(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn,
1528f9ed6174SPeter Maydell                       bool negateshift)
1529f9ed6174SPeter Maydell {
1530f9ed6174SPeter Maydell     TCGv_ptr qd, qm;
1531f9ed6174SPeter Maydell     int shift = a->shift;
1532f9ed6174SPeter Maydell 
1533f9ed6174SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1534f9ed6174SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
1535f9ed6174SPeter Maydell         !fn) {
1536f9ed6174SPeter Maydell         return false;
1537f9ed6174SPeter Maydell     }
1538f9ed6174SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1539f9ed6174SPeter Maydell         return true;
1540f9ed6174SPeter Maydell     }
1541f9ed6174SPeter Maydell 
1542f9ed6174SPeter Maydell     /*
1543f9ed6174SPeter Maydell      * When we handle a right shift insn using a left-shift helper
1544f9ed6174SPeter Maydell      * which permits a negative shift count to indicate a right-shift,
1545f9ed6174SPeter Maydell      * we must negate the shift count.
1546f9ed6174SPeter Maydell      */
1547f9ed6174SPeter Maydell     if (negateshift) {
1548f9ed6174SPeter Maydell         shift = -shift;
1549f9ed6174SPeter Maydell     }
1550f9ed6174SPeter Maydell 
1551f9ed6174SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1552f9ed6174SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1553f9ed6174SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(shift));
1554f9ed6174SPeter Maydell     tcg_temp_free_ptr(qd);
1555f9ed6174SPeter Maydell     tcg_temp_free_ptr(qm);
1556f9ed6174SPeter Maydell     mve_update_eci(s);
1557f9ed6174SPeter Maydell     return true;
1558f9ed6174SPeter Maydell }
1559f9ed6174SPeter Maydell 
1560f9ed6174SPeter Maydell #define DO_2SHIFT(INSN, FN, NEGATESHIFT)                         \
1561f9ed6174SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1562f9ed6174SPeter Maydell     {                                                           \
1563f9ed6174SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1564f9ed6174SPeter Maydell             gen_helper_mve_##FN##b,                             \
1565f9ed6174SPeter Maydell             gen_helper_mve_##FN##h,                             \
1566f9ed6174SPeter Maydell             gen_helper_mve_##FN##w,                             \
1567f9ed6174SPeter Maydell             NULL,                                               \
1568f9ed6174SPeter Maydell         };                                                      \
1569f9ed6174SPeter Maydell         return do_2shift(s, a, fns[a->size], NEGATESHIFT);      \
1570f9ed6174SPeter Maydell     }
1571f9ed6174SPeter Maydell 
1572f9ed6174SPeter Maydell DO_2SHIFT(VSHLI, vshli_u, false)
1573f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_S, vqshli_s, false)
1574f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_U, vqshli_u, false)
1575f9ed6174SPeter Maydell DO_2SHIFT(VQSHLUI, vqshlui_s, false)
15763394116fSPeter Maydell /* These right shifts use a left-shift helper with negated shift count */
15773394116fSPeter Maydell DO_2SHIFT(VSHRI_S, vshli_s, true)
15783394116fSPeter Maydell DO_2SHIFT(VSHRI_U, vshli_u, true)
15793394116fSPeter Maydell DO_2SHIFT(VRSHRI_S, vrshli_s, true)
15803394116fSPeter Maydell DO_2SHIFT(VRSHRI_U, vrshli_u, true)
1581c2262707SPeter Maydell 
1582a78b25faSPeter Maydell DO_2SHIFT(VSRI, vsri, false)
1583a78b25faSPeter Maydell DO_2SHIFT(VSLI, vsli, false)
1584a78b25faSPeter Maydell 
15852a4b939cSPeter Maydell #define DO_2SHIFT_FP(INSN, FN)                                  \
15862a4b939cSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
15872a4b939cSPeter Maydell     {                                                           \
15882a4b939cSPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
15892a4b939cSPeter Maydell             return false;                                       \
15902a4b939cSPeter Maydell         }                                                       \
15912a4b939cSPeter Maydell         return do_2shift(s, a, gen_helper_mve_##FN, false);     \
15922a4b939cSPeter Maydell     }
15932a4b939cSPeter Maydell 
15942a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SH_fixed, vcvt_sh)
15952a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UH_fixed, vcvt_uh)
15962a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HS_fixed, vcvt_hs)
15972a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HU_fixed, vcvt_hu)
15982a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SF_fixed, vcvt_sf)
15992a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UF_fixed, vcvt_uf)
16002a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FS_fixed, vcvt_fs)
16012a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FU_fixed, vcvt_fu)
16022a4b939cSPeter Maydell 
16031b15a97dSPeter Maydell static bool do_2shift_scalar(DisasContext *s, arg_shl_scalar *a,
16041b15a97dSPeter Maydell                              MVEGenTwoOpShiftFn *fn)
16051b15a97dSPeter Maydell {
16061b15a97dSPeter Maydell     TCGv_ptr qda;
16071b15a97dSPeter Maydell     TCGv_i32 rm;
16081b15a97dSPeter Maydell 
16091b15a97dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
16101b15a97dSPeter Maydell         !mve_check_qreg_bank(s, a->qda) ||
16111b15a97dSPeter Maydell         a->rm == 13 || a->rm == 15 || !fn) {
16121b15a97dSPeter Maydell         /* Rm cases are UNPREDICTABLE */
16131b15a97dSPeter Maydell         return false;
16141b15a97dSPeter Maydell     }
16151b15a97dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
16161b15a97dSPeter Maydell         return true;
16171b15a97dSPeter Maydell     }
16181b15a97dSPeter Maydell 
16191b15a97dSPeter Maydell     qda = mve_qreg_ptr(a->qda);
16201b15a97dSPeter Maydell     rm = load_reg(s, a->rm);
16211b15a97dSPeter Maydell     fn(cpu_env, qda, qda, rm);
16221b15a97dSPeter Maydell     tcg_temp_free_ptr(qda);
16231b15a97dSPeter Maydell     tcg_temp_free_i32(rm);
16241b15a97dSPeter Maydell     mve_update_eci(s);
16251b15a97dSPeter Maydell     return true;
16261b15a97dSPeter Maydell }
16271b15a97dSPeter Maydell 
16281b15a97dSPeter Maydell #define DO_2SHIFT_SCALAR(INSN, FN)                                      \
16291b15a97dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_shl_scalar *a)        \
16301b15a97dSPeter Maydell     {                                                                   \
16311b15a97dSPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {                     \
16321b15a97dSPeter Maydell             gen_helper_mve_##FN##b,                                     \
16331b15a97dSPeter Maydell             gen_helper_mve_##FN##h,                                     \
16341b15a97dSPeter Maydell             gen_helper_mve_##FN##w,                                     \
16351b15a97dSPeter Maydell             NULL,                                                       \
16361b15a97dSPeter Maydell         };                                                              \
16371b15a97dSPeter Maydell         return do_2shift_scalar(s, a, fns[a->size]);                    \
16381b15a97dSPeter Maydell     }
16391b15a97dSPeter Maydell 
16401b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_S_scalar, vshli_s)
16411b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_U_scalar, vshli_u)
16421b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_S_scalar, vrshli_s)
16431b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_U_scalar, vrshli_u)
16441b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_S_scalar, vqshli_s)
16451b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_U_scalar, vqshli_u)
16461b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_S_scalar, vqrshli_s)
16471b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_U_scalar, vqrshli_u)
16481b15a97dSPeter Maydell 
1649c2262707SPeter Maydell #define DO_VSHLL(INSN, FN)                                      \
1650c2262707SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1651c2262707SPeter Maydell     {                                                           \
1652c2262707SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1653c2262707SPeter Maydell             gen_helper_mve_##FN##b,                             \
1654c2262707SPeter Maydell             gen_helper_mve_##FN##h,                             \
1655c2262707SPeter Maydell         };                                                      \
1656c2262707SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1657c2262707SPeter Maydell     }
1658c2262707SPeter Maydell 
1659c2262707SPeter Maydell DO_VSHLL(VSHLL_BS, vshllbs)
1660c2262707SPeter Maydell DO_VSHLL(VSHLL_BU, vshllbu)
1661c2262707SPeter Maydell DO_VSHLL(VSHLL_TS, vshllts)
1662c2262707SPeter Maydell DO_VSHLL(VSHLL_TU, vshlltu)
1663162e2655SPeter Maydell 
1664162e2655SPeter Maydell #define DO_2SHIFT_N(INSN, FN)                                   \
1665162e2655SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1666162e2655SPeter Maydell     {                                                           \
1667162e2655SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1668162e2655SPeter Maydell             gen_helper_mve_##FN##b,                             \
1669162e2655SPeter Maydell             gen_helper_mve_##FN##h,                             \
1670162e2655SPeter Maydell         };                                                      \
1671162e2655SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1672162e2655SPeter Maydell     }
1673162e2655SPeter Maydell 
1674162e2655SPeter Maydell DO_2SHIFT_N(VSHRNB, vshrnb)
1675162e2655SPeter Maydell DO_2SHIFT_N(VSHRNT, vshrnt)
1676162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNB, vrshrnb)
1677162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNT, vrshrnt)
1678d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_S, vqshrnb_s)
1679d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_S, vqshrnt_s)
1680d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_U, vqshrnb_u)
1681d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_U, vqshrnt_u)
1682d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNB, vqshrunb)
1683d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNT, vqshrunt)
1684d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_S, vqrshrnb_s)
1685d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_S, vqrshrnt_s)
1686d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_U, vqrshrnb_u)
1687d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_U, vqrshrnt_u)
1688d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNB, vqrshrunb)
1689d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNT, vqrshrunt)
16902e6a4ce0SPeter Maydell 
16912e6a4ce0SPeter Maydell static bool trans_VSHLC(DisasContext *s, arg_VSHLC *a)
16922e6a4ce0SPeter Maydell {
16932e6a4ce0SPeter Maydell     /*
16942e6a4ce0SPeter Maydell      * Whole Vector Left Shift with Carry. The carry is taken
16952e6a4ce0SPeter Maydell      * from a general purpose register and written back there.
16962e6a4ce0SPeter Maydell      * An imm of 0 means "shift by 32".
16972e6a4ce0SPeter Maydell      */
16982e6a4ce0SPeter Maydell     TCGv_ptr qd;
16992e6a4ce0SPeter Maydell     TCGv_i32 rdm;
17002e6a4ce0SPeter Maydell 
17012e6a4ce0SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
17022e6a4ce0SPeter Maydell         return false;
17032e6a4ce0SPeter Maydell     }
17042e6a4ce0SPeter Maydell     if (a->rdm == 13 || a->rdm == 15) {
17052e6a4ce0SPeter Maydell         /* CONSTRAINED UNPREDICTABLE: we UNDEF */
17062e6a4ce0SPeter Maydell         return false;
17072e6a4ce0SPeter Maydell     }
17082e6a4ce0SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
17092e6a4ce0SPeter Maydell         return true;
17102e6a4ce0SPeter Maydell     }
17112e6a4ce0SPeter Maydell 
17122e6a4ce0SPeter Maydell     qd = mve_qreg_ptr(a->qd);
17132e6a4ce0SPeter Maydell     rdm = load_reg(s, a->rdm);
17142e6a4ce0SPeter Maydell     gen_helper_mve_vshlc(rdm, cpu_env, qd, rdm, tcg_constant_i32(a->imm));
17152e6a4ce0SPeter Maydell     store_reg(s, a->rdm, rdm);
17162e6a4ce0SPeter Maydell     tcg_temp_free_ptr(qd);
17172e6a4ce0SPeter Maydell     mve_update_eci(s);
17182e6a4ce0SPeter Maydell     return true;
17192e6a4ce0SPeter Maydell }
1720395b92d5SPeter Maydell 
1721395b92d5SPeter Maydell static bool do_vidup(DisasContext *s, arg_vidup *a, MVEGenVIDUPFn *fn)
1722395b92d5SPeter Maydell {
1723395b92d5SPeter Maydell     TCGv_ptr qd;
1724395b92d5SPeter Maydell     TCGv_i32 rn;
1725395b92d5SPeter Maydell 
1726395b92d5SPeter Maydell     /*
1727395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIDUP, VDDUP).
1728395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1729395b92d5SPeter Maydell      * or decreasing values, starting from Rn.
1730395b92d5SPeter Maydell      */
1731395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1732395b92d5SPeter Maydell         return false;
1733395b92d5SPeter Maydell     }
1734395b92d5SPeter Maydell     if (a->size == MO_64) {
1735395b92d5SPeter Maydell         /* size 0b11 is another encoding */
1736395b92d5SPeter Maydell         return false;
1737395b92d5SPeter Maydell     }
1738395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1739395b92d5SPeter Maydell         return true;
1740395b92d5SPeter Maydell     }
1741395b92d5SPeter Maydell 
1742395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1743395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1744395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, tcg_constant_i32(a->imm));
1745395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1746395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1747395b92d5SPeter Maydell     mve_update_eci(s);
1748395b92d5SPeter Maydell     return true;
1749395b92d5SPeter Maydell }
1750395b92d5SPeter Maydell 
1751395b92d5SPeter Maydell static bool do_viwdup(DisasContext *s, arg_viwdup *a, MVEGenVIWDUPFn *fn)
1752395b92d5SPeter Maydell {
1753395b92d5SPeter Maydell     TCGv_ptr qd;
1754395b92d5SPeter Maydell     TCGv_i32 rn, rm;
1755395b92d5SPeter Maydell 
1756395b92d5SPeter Maydell     /*
1757395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIWDUp, VDWDUP)
1758395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1759395b92d5SPeter Maydell      * or decreasing values, starting from Rn. Rm specifies a point where
1760395b92d5SPeter Maydell      * the count wraps back around to 0. The updated offset is written back
1761395b92d5SPeter Maydell      * to Rn.
1762395b92d5SPeter Maydell      */
1763395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1764395b92d5SPeter Maydell         return false;
1765395b92d5SPeter Maydell     }
1766395b92d5SPeter Maydell     if (!fn || a->rm == 13 || a->rm == 15) {
1767395b92d5SPeter Maydell         /*
1768395b92d5SPeter Maydell          * size 0b11 is another encoding; Rm == 13 is UNPREDICTABLE;
1769395b92d5SPeter Maydell          * Rm == 13 is VIWDUP, VDWDUP.
1770395b92d5SPeter Maydell          */
1771395b92d5SPeter Maydell         return false;
1772395b92d5SPeter Maydell     }
1773395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1774395b92d5SPeter Maydell         return true;
1775395b92d5SPeter Maydell     }
1776395b92d5SPeter Maydell 
1777395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1778395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1779395b92d5SPeter Maydell     rm = load_reg(s, a->rm);
1780395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, rm, tcg_constant_i32(a->imm));
1781395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1782395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1783395b92d5SPeter Maydell     tcg_temp_free_i32(rm);
1784395b92d5SPeter Maydell     mve_update_eci(s);
1785395b92d5SPeter Maydell     return true;
1786395b92d5SPeter Maydell }
1787395b92d5SPeter Maydell 
1788395b92d5SPeter Maydell static bool trans_VIDUP(DisasContext *s, arg_vidup *a)
1789395b92d5SPeter Maydell {
1790395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1791395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1792395b92d5SPeter Maydell         gen_helper_mve_viduph,
1793395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1794395b92d5SPeter Maydell         NULL,
1795395b92d5SPeter Maydell     };
1796395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1797395b92d5SPeter Maydell }
1798395b92d5SPeter Maydell 
1799395b92d5SPeter Maydell static bool trans_VDDUP(DisasContext *s, arg_vidup *a)
1800395b92d5SPeter Maydell {
1801395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1802395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1803395b92d5SPeter Maydell         gen_helper_mve_viduph,
1804395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1805395b92d5SPeter Maydell         NULL,
1806395b92d5SPeter Maydell     };
1807395b92d5SPeter Maydell     /* VDDUP is just like VIDUP but with a negative immediate */
1808395b92d5SPeter Maydell     a->imm = -a->imm;
1809395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1810395b92d5SPeter Maydell }
1811395b92d5SPeter Maydell 
1812395b92d5SPeter Maydell static bool trans_VIWDUP(DisasContext *s, arg_viwdup *a)
1813395b92d5SPeter Maydell {
1814395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1815395b92d5SPeter Maydell         gen_helper_mve_viwdupb,
1816395b92d5SPeter Maydell         gen_helper_mve_viwduph,
1817395b92d5SPeter Maydell         gen_helper_mve_viwdupw,
1818395b92d5SPeter Maydell         NULL,
1819395b92d5SPeter Maydell     };
1820395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1821395b92d5SPeter Maydell }
1822395b92d5SPeter Maydell 
1823395b92d5SPeter Maydell static bool trans_VDWDUP(DisasContext *s, arg_viwdup *a)
1824395b92d5SPeter Maydell {
1825395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1826395b92d5SPeter Maydell         gen_helper_mve_vdwdupb,
1827395b92d5SPeter Maydell         gen_helper_mve_vdwduph,
1828395b92d5SPeter Maydell         gen_helper_mve_vdwdupw,
1829395b92d5SPeter Maydell         NULL,
1830395b92d5SPeter Maydell     };
1831395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1832395b92d5SPeter Maydell }
1833eff5d9a9SPeter Maydell 
1834eff5d9a9SPeter Maydell static bool do_vcmp(DisasContext *s, arg_vcmp *a, MVEGenCmpFn *fn)
1835eff5d9a9SPeter Maydell {
1836eff5d9a9SPeter Maydell     TCGv_ptr qn, qm;
1837eff5d9a9SPeter Maydell 
1838eff5d9a9SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1839eff5d9a9SPeter Maydell         !fn) {
1840eff5d9a9SPeter Maydell         return false;
1841eff5d9a9SPeter Maydell     }
1842eff5d9a9SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1843eff5d9a9SPeter Maydell         return true;
1844eff5d9a9SPeter Maydell     }
1845eff5d9a9SPeter Maydell 
1846eff5d9a9SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1847eff5d9a9SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1848eff5d9a9SPeter Maydell     fn(cpu_env, qn, qm);
1849eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qn);
1850eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qm);
1851eff5d9a9SPeter Maydell     if (a->mask) {
1852eff5d9a9SPeter Maydell         /* VPT */
1853eff5d9a9SPeter Maydell         gen_vpst(s, a->mask);
1854eff5d9a9SPeter Maydell     }
1855eff5d9a9SPeter Maydell     mve_update_eci(s);
1856eff5d9a9SPeter Maydell     return true;
1857eff5d9a9SPeter Maydell }
1858eff5d9a9SPeter Maydell 
1859cce81873SPeter Maydell static bool do_vcmp_scalar(DisasContext *s, arg_vcmp_scalar *a,
1860cce81873SPeter Maydell                            MVEGenScalarCmpFn *fn)
1861cce81873SPeter Maydell {
1862cce81873SPeter Maydell     TCGv_ptr qn;
1863cce81873SPeter Maydell     TCGv_i32 rm;
1864cce81873SPeter Maydell 
1865cce81873SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !fn || a->rm == 13) {
1866cce81873SPeter Maydell         return false;
1867cce81873SPeter Maydell     }
1868cce81873SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1869cce81873SPeter Maydell         return true;
1870cce81873SPeter Maydell     }
1871cce81873SPeter Maydell 
1872cce81873SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1873cce81873SPeter Maydell     if (a->rm == 15) {
1874cce81873SPeter Maydell         /* Encoding Rm=0b1111 means "constant zero" */
1875cce81873SPeter Maydell         rm = tcg_constant_i32(0);
1876cce81873SPeter Maydell     } else {
1877cce81873SPeter Maydell         rm = load_reg(s, a->rm);
1878cce81873SPeter Maydell     }
1879cce81873SPeter Maydell     fn(cpu_env, qn, rm);
1880cce81873SPeter Maydell     tcg_temp_free_ptr(qn);
1881cce81873SPeter Maydell     tcg_temp_free_i32(rm);
1882cce81873SPeter Maydell     if (a->mask) {
1883cce81873SPeter Maydell         /* VPT */
1884cce81873SPeter Maydell         gen_vpst(s, a->mask);
1885cce81873SPeter Maydell     }
1886cce81873SPeter Maydell     mve_update_eci(s);
1887cce81873SPeter Maydell     return true;
1888cce81873SPeter Maydell }
1889cce81873SPeter Maydell 
1890eff5d9a9SPeter Maydell #define DO_VCMP(INSN, FN)                                       \
1891eff5d9a9SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vcmp *a)      \
1892eff5d9a9SPeter Maydell     {                                                           \
1893eff5d9a9SPeter Maydell         static MVEGenCmpFn * const fns[] = {                    \
1894eff5d9a9SPeter Maydell             gen_helper_mve_##FN##b,                             \
1895eff5d9a9SPeter Maydell             gen_helper_mve_##FN##h,                             \
1896eff5d9a9SPeter Maydell             gen_helper_mve_##FN##w,                             \
1897eff5d9a9SPeter Maydell             NULL,                                               \
1898eff5d9a9SPeter Maydell         };                                                      \
1899eff5d9a9SPeter Maydell         return do_vcmp(s, a, fns[a->size]);                     \
1900cce81873SPeter Maydell     }                                                           \
1901cce81873SPeter Maydell     static bool trans_##INSN##_scalar(DisasContext *s,          \
1902cce81873SPeter Maydell                                       arg_vcmp_scalar *a)       \
1903cce81873SPeter Maydell     {                                                           \
1904cce81873SPeter Maydell         static MVEGenScalarCmpFn * const fns[] = {              \
1905cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarb,                      \
1906cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarh,                      \
1907cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarw,                      \
1908cce81873SPeter Maydell             NULL,                                               \
1909cce81873SPeter Maydell         };                                                      \
1910cce81873SPeter Maydell         return do_vcmp_scalar(s, a, fns[a->size]);              \
1911eff5d9a9SPeter Maydell     }
1912eff5d9a9SPeter Maydell 
1913eff5d9a9SPeter Maydell DO_VCMP(VCMPEQ, vcmpeq)
1914eff5d9a9SPeter Maydell DO_VCMP(VCMPNE, vcmpne)
1915eff5d9a9SPeter Maydell DO_VCMP(VCMPCS, vcmpcs)
1916eff5d9a9SPeter Maydell DO_VCMP(VCMPHI, vcmphi)
1917eff5d9a9SPeter Maydell DO_VCMP(VCMPGE, vcmpge)
1918eff5d9a9SPeter Maydell DO_VCMP(VCMPLT, vcmplt)
1919eff5d9a9SPeter Maydell DO_VCMP(VCMPGT, vcmpgt)
1920eff5d9a9SPeter Maydell DO_VCMP(VCMPLE, vcmple)
1921688ba4cfSPeter Maydell 
1922c87fe6d2SPeter Maydell #define DO_VCMP_FP(INSN, FN)                                    \
1923c87fe6d2SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vcmp *a)      \
1924c87fe6d2SPeter Maydell     {                                                           \
1925c87fe6d2SPeter Maydell         static MVEGenCmpFn * const fns[] = {                    \
1926c87fe6d2SPeter Maydell             NULL,                                               \
1927c87fe6d2SPeter Maydell             gen_helper_mve_##FN##h,                             \
1928c87fe6d2SPeter Maydell             gen_helper_mve_##FN##s,                             \
1929c87fe6d2SPeter Maydell             NULL,                                               \
1930c87fe6d2SPeter Maydell         };                                                      \
1931c87fe6d2SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
1932c87fe6d2SPeter Maydell             return false;                                       \
1933c87fe6d2SPeter Maydell         }                                                       \
1934c87fe6d2SPeter Maydell         return do_vcmp(s, a, fns[a->size]);                     \
1935c2d8f6bbSPeter Maydell     }                                                           \
1936c2d8f6bbSPeter Maydell     static bool trans_##INSN##_scalar(DisasContext *s,          \
1937c2d8f6bbSPeter Maydell                                       arg_vcmp_scalar *a)       \
1938c2d8f6bbSPeter Maydell     {                                                           \
1939c2d8f6bbSPeter Maydell         static MVEGenScalarCmpFn * const fns[] = {              \
1940c2d8f6bbSPeter Maydell             NULL,                                               \
1941c2d8f6bbSPeter Maydell             gen_helper_mve_##FN##_scalarh,                      \
1942c2d8f6bbSPeter Maydell             gen_helper_mve_##FN##_scalars,                      \
1943c2d8f6bbSPeter Maydell             NULL,                                               \
1944c2d8f6bbSPeter Maydell         };                                                      \
1945c2d8f6bbSPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
1946c2d8f6bbSPeter Maydell             return false;                                       \
1947c2d8f6bbSPeter Maydell         }                                                       \
1948c2d8f6bbSPeter Maydell         return do_vcmp_scalar(s, a, fns[a->size]);              \
1949c87fe6d2SPeter Maydell     }
1950c87fe6d2SPeter Maydell 
1951c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPEQ_fp, vfcmpeq)
1952c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPNE_fp, vfcmpne)
1953c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGE_fp, vfcmpge)
1954c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLT_fp, vfcmplt)
1955c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGT_fp, vfcmpgt)
1956c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLE_fp, vfcmple)
1957c87fe6d2SPeter Maydell 
1958688ba4cfSPeter Maydell static bool do_vmaxv(DisasContext *s, arg_vmaxv *a, MVEGenVADDVFn fn)
1959688ba4cfSPeter Maydell {
1960688ba4cfSPeter Maydell     /*
1961688ba4cfSPeter Maydell      * MIN/MAX operations across a vector: compute the min or
1962688ba4cfSPeter Maydell      * max of the initial value in a general purpose register
1963688ba4cfSPeter Maydell      * and all the elements in the vector, and store it back
1964688ba4cfSPeter Maydell      * into the general purpose register.
1965688ba4cfSPeter Maydell      */
1966688ba4cfSPeter Maydell     TCGv_ptr qm;
1967688ba4cfSPeter Maydell     TCGv_i32 rda;
1968688ba4cfSPeter Maydell 
1969688ba4cfSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1970688ba4cfSPeter Maydell         !fn || a->rda == 13 || a->rda == 15) {
1971688ba4cfSPeter Maydell         /* Rda cases are UNPREDICTABLE */
1972688ba4cfSPeter Maydell         return false;
1973688ba4cfSPeter Maydell     }
1974688ba4cfSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1975688ba4cfSPeter Maydell         return true;
1976688ba4cfSPeter Maydell     }
1977688ba4cfSPeter Maydell 
1978688ba4cfSPeter Maydell     qm = mve_qreg_ptr(a->qm);
1979688ba4cfSPeter Maydell     rda = load_reg(s, a->rda);
1980688ba4cfSPeter Maydell     fn(rda, cpu_env, qm, rda);
1981688ba4cfSPeter Maydell     store_reg(s, a->rda, rda);
1982688ba4cfSPeter Maydell     tcg_temp_free_ptr(qm);
1983688ba4cfSPeter Maydell     mve_update_eci(s);
1984688ba4cfSPeter Maydell     return true;
1985688ba4cfSPeter Maydell }
1986688ba4cfSPeter Maydell 
1987688ba4cfSPeter Maydell #define DO_VMAXV(INSN, FN)                                      \
1988688ba4cfSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vmaxv *a)     \
1989688ba4cfSPeter Maydell     {                                                           \
1990688ba4cfSPeter Maydell         static MVEGenVADDVFn * const fns[] = {                  \
1991688ba4cfSPeter Maydell             gen_helper_mve_##FN##b,                             \
1992688ba4cfSPeter Maydell             gen_helper_mve_##FN##h,                             \
1993688ba4cfSPeter Maydell             gen_helper_mve_##FN##w,                             \
1994688ba4cfSPeter Maydell             NULL,                                               \
1995688ba4cfSPeter Maydell         };                                                      \
1996688ba4cfSPeter Maydell         return do_vmaxv(s, a, fns[a->size]);                    \
1997688ba4cfSPeter Maydell     }
1998688ba4cfSPeter Maydell 
1999688ba4cfSPeter Maydell DO_VMAXV(VMAXV_S, vmaxvs)
2000688ba4cfSPeter Maydell DO_VMAXV(VMAXV_U, vmaxvu)
2001688ba4cfSPeter Maydell DO_VMAXV(VMAXAV, vmaxav)
2002688ba4cfSPeter Maydell DO_VMAXV(VMINV_S, vminvs)
2003688ba4cfSPeter Maydell DO_VMAXV(VMINV_U, vminvu)
2004688ba4cfSPeter Maydell DO_VMAXV(VMINAV, vminav)
20057f061c0aSPeter Maydell 
200629f80e7dSPeter Maydell #define DO_VMAXV_FP(INSN, FN)                                   \
200729f80e7dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vmaxv *a)     \
200829f80e7dSPeter Maydell     {                                                           \
200929f80e7dSPeter Maydell         static MVEGenVADDVFn * const fns[] = {                  \
201029f80e7dSPeter Maydell             NULL,                                               \
201129f80e7dSPeter Maydell             gen_helper_mve_##FN##h,                             \
201229f80e7dSPeter Maydell             gen_helper_mve_##FN##s,                             \
201329f80e7dSPeter Maydell             NULL,                                               \
201429f80e7dSPeter Maydell         };                                                      \
201529f80e7dSPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
201629f80e7dSPeter Maydell             return false;                                       \
201729f80e7dSPeter Maydell         }                                                       \
201829f80e7dSPeter Maydell         return do_vmaxv(s, a, fns[a->size]);                    \
201929f80e7dSPeter Maydell     }
202029f80e7dSPeter Maydell 
202129f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMV, vmaxnmv)
202229f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMV, vminnmv)
202329f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMAV, vmaxnmav)
202429f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMAV, vminnmav)
202529f80e7dSPeter Maydell 
20267f061c0aSPeter Maydell static bool do_vabav(DisasContext *s, arg_vabav *a, MVEGenVABAVFn *fn)
20277f061c0aSPeter Maydell {
20287f061c0aSPeter Maydell     /* Absolute difference accumulated across vector */
20297f061c0aSPeter Maydell     TCGv_ptr qn, qm;
20307f061c0aSPeter Maydell     TCGv_i32 rda;
20317f061c0aSPeter Maydell 
20327f061c0aSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
20337f061c0aSPeter Maydell         !mve_check_qreg_bank(s, a->qm | a->qn) ||
20347f061c0aSPeter Maydell         !fn || a->rda == 13 || a->rda == 15) {
20357f061c0aSPeter Maydell         /* Rda cases are UNPREDICTABLE */
20367f061c0aSPeter Maydell         return false;
20377f061c0aSPeter Maydell     }
20387f061c0aSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
20397f061c0aSPeter Maydell         return true;
20407f061c0aSPeter Maydell     }
20417f061c0aSPeter Maydell 
20427f061c0aSPeter Maydell     qm = mve_qreg_ptr(a->qm);
20437f061c0aSPeter Maydell     qn = mve_qreg_ptr(a->qn);
20447f061c0aSPeter Maydell     rda = load_reg(s, a->rda);
20457f061c0aSPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
20467f061c0aSPeter Maydell     store_reg(s, a->rda, rda);
20477f061c0aSPeter Maydell     tcg_temp_free_ptr(qm);
20487f061c0aSPeter Maydell     tcg_temp_free_ptr(qn);
20497f061c0aSPeter Maydell     mve_update_eci(s);
20507f061c0aSPeter Maydell     return true;
20517f061c0aSPeter Maydell }
20527f061c0aSPeter Maydell 
20537f061c0aSPeter Maydell #define DO_VABAV(INSN, FN)                                      \
20547f061c0aSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vabav *a)     \
20557f061c0aSPeter Maydell     {                                                           \
20567f061c0aSPeter Maydell         static MVEGenVABAVFn * const fns[] = {                  \
20577f061c0aSPeter Maydell             gen_helper_mve_##FN##b,                             \
20587f061c0aSPeter Maydell             gen_helper_mve_##FN##h,                             \
20597f061c0aSPeter Maydell             gen_helper_mve_##FN##w,                             \
20607f061c0aSPeter Maydell             NULL,                                               \
20617f061c0aSPeter Maydell         };                                                      \
20627f061c0aSPeter Maydell         return do_vabav(s, a, fns[a->size]);                    \
20637f061c0aSPeter Maydell     }
20647f061c0aSPeter Maydell 
20657f061c0aSPeter Maydell DO_VABAV(VABAV_S, vabavs)
20667f061c0aSPeter Maydell DO_VABAV(VABAV_U, vabavu)
20671241f148SPeter Maydell 
20681241f148SPeter Maydell static bool trans_VMOV_to_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
20691241f148SPeter Maydell {
20701241f148SPeter Maydell     /*
20711241f148SPeter Maydell      * VMOV two 32-bit vector lanes to two general-purpose registers.
20721241f148SPeter Maydell      * This insn is not predicated but it is subject to beat-wise
20731241f148SPeter Maydell      * execution if it is not in an IT block. For us this means
20741241f148SPeter Maydell      * only that if PSR.ECI says we should not be executing the beat
20751241f148SPeter Maydell      * corresponding to the lane of the vector register being accessed
20761241f148SPeter Maydell      * then we should skip perfoming the move, and that we need to do
20771241f148SPeter Maydell      * the usual check for bad ECI state and advance of ECI state.
20781241f148SPeter Maydell      * (If PSR.ECI is non-zero then we cannot be in an IT block.)
20791241f148SPeter Maydell      */
20801241f148SPeter Maydell     TCGv_i32 tmp;
20811241f148SPeter Maydell     int vd;
20821241f148SPeter Maydell 
20831241f148SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
20841241f148SPeter Maydell         a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15 ||
20851241f148SPeter Maydell         a->rt == a->rt2) {
20861241f148SPeter Maydell         /* Rt/Rt2 cases are UNPREDICTABLE */
20871241f148SPeter Maydell         return false;
20881241f148SPeter Maydell     }
20891241f148SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
20901241f148SPeter Maydell         return true;
20911241f148SPeter Maydell     }
20921241f148SPeter Maydell 
20931241f148SPeter Maydell     /* Convert Qreg index to Dreg for read_neon_element32() etc */
20941241f148SPeter Maydell     vd = a->qd * 2;
20951241f148SPeter Maydell 
20961241f148SPeter Maydell     if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
20971241f148SPeter Maydell         tmp = tcg_temp_new_i32();
20981241f148SPeter Maydell         read_neon_element32(tmp, vd, a->idx, MO_32);
20991241f148SPeter Maydell         store_reg(s, a->rt, tmp);
21001241f148SPeter Maydell     }
21011241f148SPeter Maydell     if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
21021241f148SPeter Maydell         tmp = tcg_temp_new_i32();
21031241f148SPeter Maydell         read_neon_element32(tmp, vd + 1, a->idx, MO_32);
21041241f148SPeter Maydell         store_reg(s, a->rt2, tmp);
21051241f148SPeter Maydell     }
21061241f148SPeter Maydell 
21071241f148SPeter Maydell     mve_update_and_store_eci(s);
21081241f148SPeter Maydell     return true;
21091241f148SPeter Maydell }
21101241f148SPeter Maydell 
21111241f148SPeter Maydell static bool trans_VMOV_from_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
21121241f148SPeter Maydell {
21131241f148SPeter Maydell     /*
21141241f148SPeter Maydell      * VMOV two general-purpose registers to two 32-bit vector lanes.
21151241f148SPeter Maydell      * This insn is not predicated but it is subject to beat-wise
21161241f148SPeter Maydell      * execution if it is not in an IT block. For us this means
21171241f148SPeter Maydell      * only that if PSR.ECI says we should not be executing the beat
21181241f148SPeter Maydell      * corresponding to the lane of the vector register being accessed
21191241f148SPeter Maydell      * then we should skip perfoming the move, and that we need to do
21201241f148SPeter Maydell      * the usual check for bad ECI state and advance of ECI state.
21211241f148SPeter Maydell      * (If PSR.ECI is non-zero then we cannot be in an IT block.)
21221241f148SPeter Maydell      */
21231241f148SPeter Maydell     TCGv_i32 tmp;
21241241f148SPeter Maydell     int vd;
21251241f148SPeter Maydell 
21261241f148SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
21271241f148SPeter Maydell         a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15) {
21281241f148SPeter Maydell         /* Rt/Rt2 cases are UNPREDICTABLE */
21291241f148SPeter Maydell         return false;
21301241f148SPeter Maydell     }
21311241f148SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
21321241f148SPeter Maydell         return true;
21331241f148SPeter Maydell     }
21341241f148SPeter Maydell 
21351241f148SPeter Maydell     /* Convert Qreg idx to Dreg for read_neon_element32() etc */
21361241f148SPeter Maydell     vd = a->qd * 2;
21371241f148SPeter Maydell 
21381241f148SPeter Maydell     if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
21391241f148SPeter Maydell         tmp = load_reg(s, a->rt);
21401241f148SPeter Maydell         write_neon_element32(tmp, vd, a->idx, MO_32);
21411241f148SPeter Maydell         tcg_temp_free_i32(tmp);
21421241f148SPeter Maydell     }
21431241f148SPeter Maydell     if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
21441241f148SPeter Maydell         tmp = load_reg(s, a->rt2);
21451241f148SPeter Maydell         write_neon_element32(tmp, vd + 1, a->idx, MO_32);
21461241f148SPeter Maydell         tcg_temp_free_i32(tmp);
21471241f148SPeter Maydell     }
21481241f148SPeter Maydell 
21491241f148SPeter Maydell     mve_update_and_store_eci(s);
21501241f148SPeter Maydell     return true;
21511241f148SPeter Maydell }
2152