xref: /qemu/target/arm/tcg/translate-mve.c (revision 4773e74e5f58dbf5637a27f37cd3b95b0ee33ac8)
16390eed4SPeter Maydell /*
26390eed4SPeter Maydell  *  ARM translation: M-profile MVE instructions
36390eed4SPeter Maydell  *
46390eed4SPeter Maydell  *  Copyright (c) 2021 Linaro, Ltd.
56390eed4SPeter Maydell  *
66390eed4SPeter Maydell  * This library is free software; you can redistribute it and/or
76390eed4SPeter Maydell  * modify it under the terms of the GNU Lesser General Public
86390eed4SPeter Maydell  * License as published by the Free Software Foundation; either
96390eed4SPeter Maydell  * version 2.1 of the License, or (at your option) any later version.
106390eed4SPeter Maydell  *
116390eed4SPeter Maydell  * This library is distributed in the hope that it will be useful,
126390eed4SPeter Maydell  * but WITHOUT ANY WARRANTY; without even the implied warranty of
136390eed4SPeter Maydell  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
146390eed4SPeter Maydell  * Lesser General Public License for more details.
156390eed4SPeter Maydell  *
166390eed4SPeter Maydell  * You should have received a copy of the GNU Lesser General Public
176390eed4SPeter Maydell  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
186390eed4SPeter Maydell  */
196390eed4SPeter Maydell 
206390eed4SPeter Maydell #include "qemu/osdep.h"
216390eed4SPeter Maydell #include "tcg/tcg-op.h"
226390eed4SPeter Maydell #include "tcg/tcg-op-gvec.h"
236390eed4SPeter Maydell #include "exec/exec-all.h"
246390eed4SPeter Maydell #include "exec/gen-icount.h"
256390eed4SPeter Maydell #include "translate.h"
266390eed4SPeter Maydell #include "translate-a32.h"
276390eed4SPeter Maydell 
28395b92d5SPeter Maydell static inline int vidup_imm(DisasContext *s, int x)
29395b92d5SPeter Maydell {
30395b92d5SPeter Maydell     return 1 << x;
31395b92d5SPeter Maydell }
32395b92d5SPeter Maydell 
336390eed4SPeter Maydell /* Include the generated decoder */
346390eed4SPeter Maydell #include "decode-mve.c.inc"
35507b6a50SPeter Maydell 
36507b6a50SPeter Maydell typedef void MVEGenLdStFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
37dc18628bSPeter Maydell typedef void MVEGenLdStSGFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
38075e7e97SPeter Maydell typedef void MVEGenLdStIlFn(TCGv_ptr, TCGv_i32, TCGv_i32);
390f0f2bd5SPeter Maydell typedef void MVEGenOneOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
4068245e44SPeter Maydell typedef void MVEGenTwoOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_ptr);
41e51896b3SPeter Maydell typedef void MVEGenTwoOpScalarFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
42f9ed6174SPeter Maydell typedef void MVEGenTwoOpShiftFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
43640cdf20SPeter Maydell typedef void MVEGenLongDualAccOpFn(TCGv_i64, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i64);
446f060a63SPeter Maydell typedef void MVEGenVADDVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32);
45eab84139SPeter Maydell typedef void MVEGenOneOpImmFn(TCGv_ptr, TCGv_ptr, TCGv_i64);
46395b92d5SPeter Maydell typedef void MVEGenVIDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32);
47395b92d5SPeter Maydell typedef void MVEGenVIWDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32, TCGv_i32);
48eff5d9a9SPeter Maydell typedef void MVEGenCmpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
49cce81873SPeter Maydell typedef void MVEGenScalarCmpFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
507f061c0aSPeter Maydell typedef void MVEGenVABAVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
51f0ffff51SPeter Maydell typedef void MVEGenDualAccOpFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
52507b6a50SPeter Maydell 
53507b6a50SPeter Maydell /* Return the offset of a Qn register (same semantics as aa32_vfp_qreg()) */
54507b6a50SPeter Maydell static inline long mve_qreg_offset(unsigned reg)
55507b6a50SPeter Maydell {
56507b6a50SPeter Maydell     return offsetof(CPUARMState, vfp.zregs[reg].d[0]);
57507b6a50SPeter Maydell }
58507b6a50SPeter Maydell 
59507b6a50SPeter Maydell static TCGv_ptr mve_qreg_ptr(unsigned reg)
60507b6a50SPeter Maydell {
61507b6a50SPeter Maydell     TCGv_ptr ret = tcg_temp_new_ptr();
62507b6a50SPeter Maydell     tcg_gen_addi_ptr(ret, cpu_env, mve_qreg_offset(reg));
63507b6a50SPeter Maydell     return ret;
64507b6a50SPeter Maydell }
65507b6a50SPeter Maydell 
66507b6a50SPeter Maydell static bool mve_check_qreg_bank(DisasContext *s, int qmask)
67507b6a50SPeter Maydell {
68507b6a50SPeter Maydell     /*
69507b6a50SPeter Maydell      * Check whether Qregs are in range. For v8.1M only Q0..Q7
70507b6a50SPeter Maydell      * are supported, see VFPSmallRegisterBank().
71507b6a50SPeter Maydell      */
72507b6a50SPeter Maydell     return qmask < 8;
73507b6a50SPeter Maydell }
74507b6a50SPeter Maydell 
754f57ef95SPeter Maydell bool mve_eci_check(DisasContext *s)
76507b6a50SPeter Maydell {
77507b6a50SPeter Maydell     /*
78507b6a50SPeter Maydell      * This is a beatwise insn: check that ECI is valid (not a
79507b6a50SPeter Maydell      * reserved value) and note that we are handling it.
80507b6a50SPeter Maydell      * Return true if OK, false if we generated an exception.
81507b6a50SPeter Maydell      */
82507b6a50SPeter Maydell     s->eci_handled = true;
83507b6a50SPeter Maydell     switch (s->eci) {
84507b6a50SPeter Maydell     case ECI_NONE:
85507b6a50SPeter Maydell     case ECI_A0:
86507b6a50SPeter Maydell     case ECI_A0A1:
87507b6a50SPeter Maydell     case ECI_A0A1A2:
88507b6a50SPeter Maydell     case ECI_A0A1A2B0:
89507b6a50SPeter Maydell         return true;
90507b6a50SPeter Maydell     default:
91507b6a50SPeter Maydell         /* Reserved value: INVSTATE UsageFault */
92507b6a50SPeter Maydell         gen_exception_insn(s, s->pc_curr, EXCP_INVSTATE, syn_uncategorized(),
93507b6a50SPeter Maydell                            default_exception_el(s));
94507b6a50SPeter Maydell         return false;
95507b6a50SPeter Maydell     }
96507b6a50SPeter Maydell }
97507b6a50SPeter Maydell 
980f31e37cSPeter Maydell void mve_update_eci(DisasContext *s)
99507b6a50SPeter Maydell {
100507b6a50SPeter Maydell     /*
101507b6a50SPeter Maydell      * The helper function will always update the CPUState field,
102507b6a50SPeter Maydell      * so we only need to update the DisasContext field.
103507b6a50SPeter Maydell      */
104507b6a50SPeter Maydell     if (s->eci) {
105507b6a50SPeter Maydell         s->eci = (s->eci == ECI_A0A1A2B0) ? ECI_A0 : ECI_NONE;
106507b6a50SPeter Maydell     }
107507b6a50SPeter Maydell }
108507b6a50SPeter Maydell 
1094f57ef95SPeter Maydell void mve_update_and_store_eci(DisasContext *s)
110387debdbSPeter Maydell {
111387debdbSPeter Maydell     /*
112387debdbSPeter Maydell      * For insns which don't call a helper function that will call
113387debdbSPeter Maydell      * mve_advance_vpt(), this version updates s->eci and also stores
114387debdbSPeter Maydell      * it out to the CPUState field.
115387debdbSPeter Maydell      */
116387debdbSPeter Maydell     if (s->eci) {
117387debdbSPeter Maydell         mve_update_eci(s);
118387debdbSPeter Maydell         store_cpu_field(tcg_constant_i32(s->eci << 4), condexec_bits);
119387debdbSPeter Maydell     }
120387debdbSPeter Maydell }
121387debdbSPeter Maydell 
1221d2386f7SPeter Maydell static bool mve_skip_first_beat(DisasContext *s)
1231d2386f7SPeter Maydell {
1241d2386f7SPeter Maydell     /* Return true if PSR.ECI says we must skip the first beat of this insn */
1251d2386f7SPeter Maydell     switch (s->eci) {
1261d2386f7SPeter Maydell     case ECI_NONE:
1271d2386f7SPeter Maydell         return false;
1281d2386f7SPeter Maydell     case ECI_A0:
1291d2386f7SPeter Maydell     case ECI_A0A1:
1301d2386f7SPeter Maydell     case ECI_A0A1A2:
1311d2386f7SPeter Maydell     case ECI_A0A1A2B0:
1321d2386f7SPeter Maydell         return true;
1331d2386f7SPeter Maydell     default:
1341d2386f7SPeter Maydell         g_assert_not_reached();
1351d2386f7SPeter Maydell     }
1361d2386f7SPeter Maydell }
1371d2386f7SPeter Maydell 
138d59ccc30SPeter Maydell static bool do_ldst(DisasContext *s, arg_VLDR_VSTR *a, MVEGenLdStFn *fn,
139d59ccc30SPeter Maydell                     unsigned msize)
140507b6a50SPeter Maydell {
141507b6a50SPeter Maydell     TCGv_i32 addr;
142507b6a50SPeter Maydell     uint32_t offset;
143507b6a50SPeter Maydell     TCGv_ptr qreg;
144507b6a50SPeter Maydell 
145507b6a50SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
146507b6a50SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
147507b6a50SPeter Maydell         !fn) {
148507b6a50SPeter Maydell         return false;
149507b6a50SPeter Maydell     }
150507b6a50SPeter Maydell 
151507b6a50SPeter Maydell     /* CONSTRAINED UNPREDICTABLE: we choose to UNDEF */
152507b6a50SPeter Maydell     if (a->rn == 15 || (a->rn == 13 && a->w)) {
153507b6a50SPeter Maydell         return false;
154507b6a50SPeter Maydell     }
155507b6a50SPeter Maydell 
156507b6a50SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
157507b6a50SPeter Maydell         return true;
158507b6a50SPeter Maydell     }
159507b6a50SPeter Maydell 
160d59ccc30SPeter Maydell     offset = a->imm << msize;
161507b6a50SPeter Maydell     if (!a->a) {
162507b6a50SPeter Maydell         offset = -offset;
163507b6a50SPeter Maydell     }
164507b6a50SPeter Maydell     addr = load_reg(s, a->rn);
165507b6a50SPeter Maydell     if (a->p) {
166507b6a50SPeter Maydell         tcg_gen_addi_i32(addr, addr, offset);
167507b6a50SPeter Maydell     }
168507b6a50SPeter Maydell 
169507b6a50SPeter Maydell     qreg = mve_qreg_ptr(a->qd);
170507b6a50SPeter Maydell     fn(cpu_env, qreg, addr);
171507b6a50SPeter Maydell     tcg_temp_free_ptr(qreg);
172507b6a50SPeter Maydell 
173507b6a50SPeter Maydell     /*
174507b6a50SPeter Maydell      * Writeback always happens after the last beat of the insn,
175507b6a50SPeter Maydell      * regardless of predication
176507b6a50SPeter Maydell      */
177507b6a50SPeter Maydell     if (a->w) {
178507b6a50SPeter Maydell         if (!a->p) {
179507b6a50SPeter Maydell             tcg_gen_addi_i32(addr, addr, offset);
180507b6a50SPeter Maydell         }
181507b6a50SPeter Maydell         store_reg(s, a->rn, addr);
182507b6a50SPeter Maydell     } else {
183507b6a50SPeter Maydell         tcg_temp_free_i32(addr);
184507b6a50SPeter Maydell     }
185507b6a50SPeter Maydell     mve_update_eci(s);
186507b6a50SPeter Maydell     return true;
187507b6a50SPeter Maydell }
188507b6a50SPeter Maydell 
189507b6a50SPeter Maydell static bool trans_VLDR_VSTR(DisasContext *s, arg_VLDR_VSTR *a)
190507b6a50SPeter Maydell {
191507b6a50SPeter Maydell     static MVEGenLdStFn * const ldstfns[4][2] = {
192507b6a50SPeter Maydell         { gen_helper_mve_vstrb, gen_helper_mve_vldrb },
193507b6a50SPeter Maydell         { gen_helper_mve_vstrh, gen_helper_mve_vldrh },
194507b6a50SPeter Maydell         { gen_helper_mve_vstrw, gen_helper_mve_vldrw },
195507b6a50SPeter Maydell         { NULL, NULL }
196507b6a50SPeter Maydell     };
197d59ccc30SPeter Maydell     return do_ldst(s, a, ldstfns[a->size][a->l], a->size);
198507b6a50SPeter Maydell }
1992fc6b751SPeter Maydell 
200d59ccc30SPeter Maydell #define DO_VLDST_WIDE_NARROW(OP, SLD, ULD, ST, MSIZE)           \
2012fc6b751SPeter Maydell     static bool trans_##OP(DisasContext *s, arg_VLDR_VSTR *a)   \
2022fc6b751SPeter Maydell     {                                                           \
2032fc6b751SPeter Maydell         static MVEGenLdStFn * const ldstfns[2][2] = {           \
2042fc6b751SPeter Maydell             { gen_helper_mve_##ST, gen_helper_mve_##SLD },      \
2052fc6b751SPeter Maydell             { NULL, gen_helper_mve_##ULD },                     \
2062fc6b751SPeter Maydell         };                                                      \
207d59ccc30SPeter Maydell         return do_ldst(s, a, ldstfns[a->u][a->l], MSIZE);       \
2082fc6b751SPeter Maydell     }
2092fc6b751SPeter Maydell 
210d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_H, vldrb_sh, vldrb_uh, vstrb_h, MO_8)
211d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_W, vldrb_sw, vldrb_uw, vstrb_w, MO_8)
212d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTH_W, vldrh_sw, vldrh_uw, vstrh_w, MO_16)
2130f0f2bd5SPeter Maydell 
214dc18628bSPeter Maydell static bool do_ldst_sg(DisasContext *s, arg_vldst_sg *a, MVEGenLdStSGFn fn)
215dc18628bSPeter Maydell {
216dc18628bSPeter Maydell     TCGv_i32 addr;
217dc18628bSPeter Maydell     TCGv_ptr qd, qm;
218dc18628bSPeter Maydell 
219dc18628bSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
220dc18628bSPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
221dc18628bSPeter Maydell         !fn || a->rn == 15) {
222dc18628bSPeter Maydell         /* Rn case is UNPREDICTABLE */
223dc18628bSPeter Maydell         return false;
224dc18628bSPeter Maydell     }
225dc18628bSPeter Maydell 
226dc18628bSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
227dc18628bSPeter Maydell         return true;
228dc18628bSPeter Maydell     }
229dc18628bSPeter Maydell 
230dc18628bSPeter Maydell     addr = load_reg(s, a->rn);
231dc18628bSPeter Maydell 
232dc18628bSPeter Maydell     qd = mve_qreg_ptr(a->qd);
233dc18628bSPeter Maydell     qm = mve_qreg_ptr(a->qm);
234dc18628bSPeter Maydell     fn(cpu_env, qd, qm, addr);
235dc18628bSPeter Maydell     tcg_temp_free_ptr(qd);
236dc18628bSPeter Maydell     tcg_temp_free_ptr(qm);
237dc18628bSPeter Maydell     tcg_temp_free_i32(addr);
238dc18628bSPeter Maydell     mve_update_eci(s);
239dc18628bSPeter Maydell     return true;
240dc18628bSPeter Maydell }
241dc18628bSPeter Maydell 
242dc18628bSPeter Maydell /*
243dc18628bSPeter Maydell  * The naming scheme here is "vldrb_sg_sh == in-memory byte loads
244dc18628bSPeter Maydell  * signextended to halfword elements in register". _os_ indicates that
245dc18628bSPeter Maydell  * the offsets in Qm should be scaled by the element size.
246dc18628bSPeter Maydell  */
247dc18628bSPeter Maydell /* This macro is just to make the arrays more compact in these functions */
248dc18628bSPeter Maydell #define F(N) gen_helper_mve_##N
249dc18628bSPeter Maydell 
250dc18628bSPeter Maydell /* VLDRB/VSTRB (ie msize 1) with OS=1 is UNPREDICTABLE; we UNDEF */
251dc18628bSPeter Maydell static bool trans_VLDR_S_sg(DisasContext *s, arg_vldst_sg *a)
252dc18628bSPeter Maydell {
253dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
254dc18628bSPeter Maydell             { NULL, F(vldrb_sg_sh), F(vldrb_sg_sw), NULL },
255dc18628bSPeter Maydell             { NULL, NULL,           F(vldrh_sg_sw), NULL },
256dc18628bSPeter Maydell             { NULL, NULL,           NULL,           NULL },
257dc18628bSPeter Maydell             { NULL, NULL,           NULL,           NULL }
258dc18628bSPeter Maydell         }, {
259dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
260dc18628bSPeter Maydell             { NULL, NULL,              F(vldrh_sg_os_sw), NULL },
261dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
262dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL }
263dc18628bSPeter Maydell         }
264dc18628bSPeter Maydell     };
265dc18628bSPeter Maydell     if (a->qd == a->qm) {
266dc18628bSPeter Maydell         return false; /* UNPREDICTABLE */
267dc18628bSPeter Maydell     }
268dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
269dc18628bSPeter Maydell }
270dc18628bSPeter Maydell 
271dc18628bSPeter Maydell static bool trans_VLDR_U_sg(DisasContext *s, arg_vldst_sg *a)
272dc18628bSPeter Maydell {
273dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
274dc18628bSPeter Maydell             { F(vldrb_sg_ub), F(vldrb_sg_uh), F(vldrb_sg_uw), NULL },
275dc18628bSPeter Maydell             { NULL,           F(vldrh_sg_uh), F(vldrh_sg_uw), NULL },
276dc18628bSPeter Maydell             { NULL,           NULL,           F(vldrw_sg_uw), NULL },
277dc18628bSPeter Maydell             { NULL,           NULL,           NULL,           F(vldrd_sg_ud) }
278dc18628bSPeter Maydell         }, {
279dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
280dc18628bSPeter Maydell             { NULL, F(vldrh_sg_os_uh), F(vldrh_sg_os_uw), NULL },
281dc18628bSPeter Maydell             { NULL, NULL,              F(vldrw_sg_os_uw), NULL },
282dc18628bSPeter Maydell             { NULL, NULL,              NULL,              F(vldrd_sg_os_ud) }
283dc18628bSPeter Maydell         }
284dc18628bSPeter Maydell     };
285dc18628bSPeter Maydell     if (a->qd == a->qm) {
286dc18628bSPeter Maydell         return false; /* UNPREDICTABLE */
287dc18628bSPeter Maydell     }
288dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
289dc18628bSPeter Maydell }
290dc18628bSPeter Maydell 
291dc18628bSPeter Maydell static bool trans_VSTR_sg(DisasContext *s, arg_vldst_sg *a)
292dc18628bSPeter Maydell {
293dc18628bSPeter Maydell     static MVEGenLdStSGFn * const fns[2][4][4] = { {
294dc18628bSPeter Maydell             { F(vstrb_sg_ub), F(vstrb_sg_uh), F(vstrb_sg_uw), NULL },
295dc18628bSPeter Maydell             { NULL,           F(vstrh_sg_uh), F(vstrh_sg_uw), NULL },
296dc18628bSPeter Maydell             { NULL,           NULL,           F(vstrw_sg_uw), NULL },
297dc18628bSPeter Maydell             { NULL,           NULL,           NULL,           F(vstrd_sg_ud) }
298dc18628bSPeter Maydell         }, {
299dc18628bSPeter Maydell             { NULL, NULL,              NULL,              NULL },
300dc18628bSPeter Maydell             { NULL, F(vstrh_sg_os_uh), F(vstrh_sg_os_uw), NULL },
301dc18628bSPeter Maydell             { NULL, NULL,              F(vstrw_sg_os_uw), NULL },
302dc18628bSPeter Maydell             { NULL, NULL,              NULL,              F(vstrd_sg_os_ud) }
303dc18628bSPeter Maydell         }
304dc18628bSPeter Maydell     };
305dc18628bSPeter Maydell     return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
306dc18628bSPeter Maydell }
307dc18628bSPeter Maydell 
308dc18628bSPeter Maydell #undef F
309dc18628bSPeter Maydell 
310fac80f08SPeter Maydell static bool do_ldst_sg_imm(DisasContext *s, arg_vldst_sg_imm *a,
311fac80f08SPeter Maydell                            MVEGenLdStSGFn *fn, unsigned msize)
312fac80f08SPeter Maydell {
313fac80f08SPeter Maydell     uint32_t offset;
314fac80f08SPeter Maydell     TCGv_ptr qd, qm;
315fac80f08SPeter Maydell 
316fac80f08SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
317fac80f08SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
318fac80f08SPeter Maydell         !fn) {
319fac80f08SPeter Maydell         return false;
320fac80f08SPeter Maydell     }
321fac80f08SPeter Maydell 
322fac80f08SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
323fac80f08SPeter Maydell         return true;
324fac80f08SPeter Maydell     }
325fac80f08SPeter Maydell 
326fac80f08SPeter Maydell     offset = a->imm << msize;
327fac80f08SPeter Maydell     if (!a->a) {
328fac80f08SPeter Maydell         offset = -offset;
329fac80f08SPeter Maydell     }
330fac80f08SPeter Maydell 
331fac80f08SPeter Maydell     qd = mve_qreg_ptr(a->qd);
332fac80f08SPeter Maydell     qm = mve_qreg_ptr(a->qm);
333fac80f08SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(offset));
334fac80f08SPeter Maydell     tcg_temp_free_ptr(qd);
335fac80f08SPeter Maydell     tcg_temp_free_ptr(qm);
336fac80f08SPeter Maydell     mve_update_eci(s);
337fac80f08SPeter Maydell     return true;
338fac80f08SPeter Maydell }
339fac80f08SPeter Maydell 
340fac80f08SPeter Maydell static bool trans_VLDRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
341fac80f08SPeter Maydell {
342fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
343fac80f08SPeter Maydell         gen_helper_mve_vldrw_sg_uw,
344fac80f08SPeter Maydell         gen_helper_mve_vldrw_sg_wb_uw,
345fac80f08SPeter Maydell     };
346fac80f08SPeter Maydell     if (a->qd == a->qm) {
347fac80f08SPeter Maydell         return false; /* UNPREDICTABLE */
348fac80f08SPeter Maydell     }
349fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
350fac80f08SPeter Maydell }
351fac80f08SPeter Maydell 
352fac80f08SPeter Maydell static bool trans_VLDRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
353fac80f08SPeter Maydell {
354fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
355fac80f08SPeter Maydell         gen_helper_mve_vldrd_sg_ud,
356fac80f08SPeter Maydell         gen_helper_mve_vldrd_sg_wb_ud,
357fac80f08SPeter Maydell     };
358fac80f08SPeter Maydell     if (a->qd == a->qm) {
359fac80f08SPeter Maydell         return false; /* UNPREDICTABLE */
360fac80f08SPeter Maydell     }
361fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
362fac80f08SPeter Maydell }
363fac80f08SPeter Maydell 
364fac80f08SPeter Maydell static bool trans_VSTRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
365fac80f08SPeter Maydell {
366fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
367fac80f08SPeter Maydell         gen_helper_mve_vstrw_sg_uw,
368fac80f08SPeter Maydell         gen_helper_mve_vstrw_sg_wb_uw,
369fac80f08SPeter Maydell     };
370fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
371fac80f08SPeter Maydell }
372fac80f08SPeter Maydell 
373fac80f08SPeter Maydell static bool trans_VSTRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
374fac80f08SPeter Maydell {
375fac80f08SPeter Maydell     static MVEGenLdStSGFn * const fns[] = {
376fac80f08SPeter Maydell         gen_helper_mve_vstrd_sg_ud,
377fac80f08SPeter Maydell         gen_helper_mve_vstrd_sg_wb_ud,
378fac80f08SPeter Maydell     };
379fac80f08SPeter Maydell     return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
380fac80f08SPeter Maydell }
381fac80f08SPeter Maydell 
382075e7e97SPeter Maydell static bool do_vldst_il(DisasContext *s, arg_vldst_il *a, MVEGenLdStIlFn *fn,
383075e7e97SPeter Maydell                         int addrinc)
384075e7e97SPeter Maydell {
385075e7e97SPeter Maydell     TCGv_i32 rn;
386075e7e97SPeter Maydell 
387075e7e97SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
388075e7e97SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
389075e7e97SPeter Maydell         !fn || (a->rn == 13 && a->w) || a->rn == 15) {
390075e7e97SPeter Maydell         /* Variously UNPREDICTABLE or UNDEF or related-encoding */
391075e7e97SPeter Maydell         return false;
392075e7e97SPeter Maydell     }
393075e7e97SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
394075e7e97SPeter Maydell         return true;
395075e7e97SPeter Maydell     }
396075e7e97SPeter Maydell 
397075e7e97SPeter Maydell     rn = load_reg(s, a->rn);
398075e7e97SPeter Maydell     /*
399075e7e97SPeter Maydell      * We pass the index of Qd, not a pointer, because the helper must
400075e7e97SPeter Maydell      * access multiple Q registers starting at Qd and working up.
401075e7e97SPeter Maydell      */
402075e7e97SPeter Maydell     fn(cpu_env, tcg_constant_i32(a->qd), rn);
403075e7e97SPeter Maydell 
404075e7e97SPeter Maydell     if (a->w) {
405075e7e97SPeter Maydell         tcg_gen_addi_i32(rn, rn, addrinc);
406075e7e97SPeter Maydell         store_reg(s, a->rn, rn);
407075e7e97SPeter Maydell     } else {
408075e7e97SPeter Maydell         tcg_temp_free_i32(rn);
409075e7e97SPeter Maydell     }
410075e7e97SPeter Maydell     mve_update_and_store_eci(s);
411075e7e97SPeter Maydell     return true;
412075e7e97SPeter Maydell }
413075e7e97SPeter Maydell 
414075e7e97SPeter Maydell /* This macro is just to make the arrays more compact in these functions */
415075e7e97SPeter Maydell #define F(N) gen_helper_mve_##N
416075e7e97SPeter Maydell 
417075e7e97SPeter Maydell static bool trans_VLD2(DisasContext *s, arg_vldst_il *a)
418075e7e97SPeter Maydell {
419075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
420075e7e97SPeter Maydell         { F(vld20b), F(vld20h), F(vld20w), NULL, },
421075e7e97SPeter Maydell         { F(vld21b), F(vld21h), F(vld21w), NULL, },
422075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
423075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
424075e7e97SPeter Maydell     };
425075e7e97SPeter Maydell     if (a->qd > 6) {
426075e7e97SPeter Maydell         return false;
427075e7e97SPeter Maydell     }
428075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 32);
429075e7e97SPeter Maydell }
430075e7e97SPeter Maydell 
431075e7e97SPeter Maydell static bool trans_VLD4(DisasContext *s, arg_vldst_il *a)
432075e7e97SPeter Maydell {
433075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
434075e7e97SPeter Maydell         { F(vld40b), F(vld40h), F(vld40w), NULL, },
435075e7e97SPeter Maydell         { F(vld41b), F(vld41h), F(vld41w), NULL, },
436075e7e97SPeter Maydell         { F(vld42b), F(vld42h), F(vld42w), NULL, },
437075e7e97SPeter Maydell         { F(vld43b), F(vld43h), F(vld43w), NULL, },
438075e7e97SPeter Maydell     };
439075e7e97SPeter Maydell     if (a->qd > 4) {
440075e7e97SPeter Maydell         return false;
441075e7e97SPeter Maydell     }
442075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 64);
443075e7e97SPeter Maydell }
444075e7e97SPeter Maydell 
445075e7e97SPeter Maydell static bool trans_VST2(DisasContext *s, arg_vldst_il *a)
446075e7e97SPeter Maydell {
447075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
448075e7e97SPeter Maydell         { F(vst20b), F(vst20h), F(vst20w), NULL, },
449075e7e97SPeter Maydell         { F(vst21b), F(vst21h), F(vst21w), NULL, },
450075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
451075e7e97SPeter Maydell         { NULL, NULL, NULL, NULL },
452075e7e97SPeter Maydell     };
453075e7e97SPeter Maydell     if (a->qd > 6) {
454075e7e97SPeter Maydell         return false;
455075e7e97SPeter Maydell     }
456075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 32);
457075e7e97SPeter Maydell }
458075e7e97SPeter Maydell 
459075e7e97SPeter Maydell static bool trans_VST4(DisasContext *s, arg_vldst_il *a)
460075e7e97SPeter Maydell {
461075e7e97SPeter Maydell     static MVEGenLdStIlFn * const fns[4][4] = {
462075e7e97SPeter Maydell         { F(vst40b), F(vst40h), F(vst40w), NULL, },
463075e7e97SPeter Maydell         { F(vst41b), F(vst41h), F(vst41w), NULL, },
464075e7e97SPeter Maydell         { F(vst42b), F(vst42h), F(vst42w), NULL, },
465075e7e97SPeter Maydell         { F(vst43b), F(vst43h), F(vst43w), NULL, },
466075e7e97SPeter Maydell     };
467075e7e97SPeter Maydell     if (a->qd > 4) {
468075e7e97SPeter Maydell         return false;
469075e7e97SPeter Maydell     }
470075e7e97SPeter Maydell     return do_vldst_il(s, a, fns[a->pat][a->size], 64);
471075e7e97SPeter Maydell }
472075e7e97SPeter Maydell 
473075e7e97SPeter Maydell #undef F
474075e7e97SPeter Maydell 
475ab59362fSPeter Maydell static bool trans_VDUP(DisasContext *s, arg_VDUP *a)
476ab59362fSPeter Maydell {
477ab59362fSPeter Maydell     TCGv_ptr qd;
478ab59362fSPeter Maydell     TCGv_i32 rt;
479ab59362fSPeter Maydell 
480ab59362fSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
481ab59362fSPeter Maydell         !mve_check_qreg_bank(s, a->qd)) {
482ab59362fSPeter Maydell         return false;
483ab59362fSPeter Maydell     }
484ab59362fSPeter Maydell     if (a->rt == 13 || a->rt == 15) {
485ab59362fSPeter Maydell         /* UNPREDICTABLE; we choose to UNDEF */
486ab59362fSPeter Maydell         return false;
487ab59362fSPeter Maydell     }
488ab59362fSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
489ab59362fSPeter Maydell         return true;
490ab59362fSPeter Maydell     }
491ab59362fSPeter Maydell 
492ab59362fSPeter Maydell     qd = mve_qreg_ptr(a->qd);
493ab59362fSPeter Maydell     rt = load_reg(s, a->rt);
494ab59362fSPeter Maydell     tcg_gen_dup_i32(a->size, rt, rt);
495ab59362fSPeter Maydell     gen_helper_mve_vdup(cpu_env, qd, rt);
496ab59362fSPeter Maydell     tcg_temp_free_ptr(qd);
497ab59362fSPeter Maydell     tcg_temp_free_i32(rt);
498ab59362fSPeter Maydell     mve_update_eci(s);
499ab59362fSPeter Maydell     return true;
500ab59362fSPeter Maydell }
501ab59362fSPeter Maydell 
5020f0f2bd5SPeter Maydell static bool do_1op(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn)
5030f0f2bd5SPeter Maydell {
5040f0f2bd5SPeter Maydell     TCGv_ptr qd, qm;
5050f0f2bd5SPeter Maydell 
5060f0f2bd5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
5070f0f2bd5SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
5080f0f2bd5SPeter Maydell         !fn) {
5090f0f2bd5SPeter Maydell         return false;
5100f0f2bd5SPeter Maydell     }
5110f0f2bd5SPeter Maydell 
5120f0f2bd5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
5130f0f2bd5SPeter Maydell         return true;
5140f0f2bd5SPeter Maydell     }
5150f0f2bd5SPeter Maydell 
5160f0f2bd5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
5170f0f2bd5SPeter Maydell     qm = mve_qreg_ptr(a->qm);
5180f0f2bd5SPeter Maydell     fn(cpu_env, qd, qm);
5190f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qd);
5200f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qm);
5210f0f2bd5SPeter Maydell     mve_update_eci(s);
5220f0f2bd5SPeter Maydell     return true;
5230f0f2bd5SPeter Maydell }
5240f0f2bd5SPeter Maydell 
5250f0f2bd5SPeter Maydell #define DO_1OP(INSN, FN)                                        \
5260f0f2bd5SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
5270f0f2bd5SPeter Maydell     {                                                           \
5280f0f2bd5SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                  \
5290f0f2bd5SPeter Maydell             gen_helper_mve_##FN##b,                             \
5300f0f2bd5SPeter Maydell             gen_helper_mve_##FN##h,                             \
5310f0f2bd5SPeter Maydell             gen_helper_mve_##FN##w,                             \
5320f0f2bd5SPeter Maydell             NULL,                                               \
5330f0f2bd5SPeter Maydell         };                                                      \
5340f0f2bd5SPeter Maydell         return do_1op(s, a, fns[a->size]);                      \
5350f0f2bd5SPeter Maydell     }
5360f0f2bd5SPeter Maydell 
5370f0f2bd5SPeter Maydell DO_1OP(VCLZ, vclz)
5386437f1f7SPeter Maydell DO_1OP(VCLS, vcls)
53959c91773SPeter Maydell DO_1OP(VABS, vabs)
540399a8c76SPeter Maydell DO_1OP(VNEG, vneg)
541398e7cd3SPeter Maydell DO_1OP(VQABS, vqabs)
542398e7cd3SPeter Maydell DO_1OP(VQNEG, vqneg)
543d5c571eaSPeter Maydell DO_1OP(VMAXA, vmaxa)
544d5c571eaSPeter Maydell DO_1OP(VMINA, vmina)
545249b5309SPeter Maydell 
54654dc78a9SPeter Maydell /* Narrowing moves: only size 0 and 1 are valid */
54754dc78a9SPeter Maydell #define DO_VMOVN(INSN, FN) \
54854dc78a9SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
54954dc78a9SPeter Maydell     {                                                           \
55054dc78a9SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                  \
55154dc78a9SPeter Maydell             gen_helper_mve_##FN##b,                             \
55254dc78a9SPeter Maydell             gen_helper_mve_##FN##h,                             \
55354dc78a9SPeter Maydell             NULL,                                               \
55454dc78a9SPeter Maydell             NULL,                                               \
55554dc78a9SPeter Maydell         };                                                      \
55654dc78a9SPeter Maydell         return do_1op(s, a, fns[a->size]);                      \
55754dc78a9SPeter Maydell     }
55854dc78a9SPeter Maydell 
55954dc78a9SPeter Maydell DO_VMOVN(VMOVNB, vmovnb)
56054dc78a9SPeter Maydell DO_VMOVN(VMOVNT, vmovnt)
56154dc78a9SPeter Maydell DO_VMOVN(VQMOVUNB, vqmovunb)
56254dc78a9SPeter Maydell DO_VMOVN(VQMOVUNT, vqmovunt)
56354dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BS, vqmovnbs)
56454dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TS, vqmovnts)
56554dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BU, vqmovnbu)
56654dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TU, vqmovntu)
56754dc78a9SPeter Maydell 
568249b5309SPeter Maydell static bool trans_VREV16(DisasContext *s, arg_1op *a)
569249b5309SPeter Maydell {
570249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
571249b5309SPeter Maydell         gen_helper_mve_vrev16b,
572249b5309SPeter Maydell         NULL,
573249b5309SPeter Maydell         NULL,
574249b5309SPeter Maydell         NULL,
575249b5309SPeter Maydell     };
576249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
577249b5309SPeter Maydell }
578249b5309SPeter Maydell 
579249b5309SPeter Maydell static bool trans_VREV32(DisasContext *s, arg_1op *a)
580249b5309SPeter Maydell {
581249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
582249b5309SPeter Maydell         gen_helper_mve_vrev32b,
583249b5309SPeter Maydell         gen_helper_mve_vrev32h,
584249b5309SPeter Maydell         NULL,
585249b5309SPeter Maydell         NULL,
586249b5309SPeter Maydell     };
587249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
588249b5309SPeter Maydell }
589249b5309SPeter Maydell 
590249b5309SPeter Maydell static bool trans_VREV64(DisasContext *s, arg_1op *a)
591249b5309SPeter Maydell {
592249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
593249b5309SPeter Maydell         gen_helper_mve_vrev64b,
594249b5309SPeter Maydell         gen_helper_mve_vrev64h,
595249b5309SPeter Maydell         gen_helper_mve_vrev64w,
596249b5309SPeter Maydell         NULL,
597249b5309SPeter Maydell     };
598249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
599249b5309SPeter Maydell }
6008abd3c80SPeter Maydell 
6018abd3c80SPeter Maydell static bool trans_VMVN(DisasContext *s, arg_1op *a)
6028abd3c80SPeter Maydell {
6038abd3c80SPeter Maydell     return do_1op(s, a, gen_helper_mve_vmvn);
6048abd3c80SPeter Maydell }
60559c91773SPeter Maydell 
60659c91773SPeter Maydell static bool trans_VABS_fp(DisasContext *s, arg_1op *a)
60759c91773SPeter Maydell {
60859c91773SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
60959c91773SPeter Maydell         NULL,
61059c91773SPeter Maydell         gen_helper_mve_vfabsh,
61159c91773SPeter Maydell         gen_helper_mve_vfabss,
61259c91773SPeter Maydell         NULL,
61359c91773SPeter Maydell     };
61459c91773SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
61559c91773SPeter Maydell         return false;
61659c91773SPeter Maydell     }
61759c91773SPeter Maydell     return do_1op(s, a, fns[a->size]);
61859c91773SPeter Maydell }
619399a8c76SPeter Maydell 
620399a8c76SPeter Maydell static bool trans_VNEG_fp(DisasContext *s, arg_1op *a)
621399a8c76SPeter Maydell {
622399a8c76SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
623399a8c76SPeter Maydell         NULL,
624399a8c76SPeter Maydell         gen_helper_mve_vfnegh,
625399a8c76SPeter Maydell         gen_helper_mve_vfnegs,
626399a8c76SPeter Maydell         NULL,
627399a8c76SPeter Maydell     };
628399a8c76SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
629399a8c76SPeter Maydell         return false;
630399a8c76SPeter Maydell     }
631399a8c76SPeter Maydell     return do_1op(s, a, fns[a->size]);
632399a8c76SPeter Maydell }
63368245e44SPeter Maydell 
63468245e44SPeter Maydell static bool do_2op(DisasContext *s, arg_2op *a, MVEGenTwoOpFn fn)
63568245e44SPeter Maydell {
63668245e44SPeter Maydell     TCGv_ptr qd, qn, qm;
63768245e44SPeter Maydell 
63868245e44SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
63968245e44SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn | a->qm) ||
64068245e44SPeter Maydell         !fn) {
64168245e44SPeter Maydell         return false;
64268245e44SPeter Maydell     }
64368245e44SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
64468245e44SPeter Maydell         return true;
64568245e44SPeter Maydell     }
64668245e44SPeter Maydell 
64768245e44SPeter Maydell     qd = mve_qreg_ptr(a->qd);
64868245e44SPeter Maydell     qn = mve_qreg_ptr(a->qn);
64968245e44SPeter Maydell     qm = mve_qreg_ptr(a->qm);
65068245e44SPeter Maydell     fn(cpu_env, qd, qn, qm);
65168245e44SPeter Maydell     tcg_temp_free_ptr(qd);
65268245e44SPeter Maydell     tcg_temp_free_ptr(qn);
65368245e44SPeter Maydell     tcg_temp_free_ptr(qm);
65468245e44SPeter Maydell     mve_update_eci(s);
65568245e44SPeter Maydell     return true;
65668245e44SPeter Maydell }
65768245e44SPeter Maydell 
65868245e44SPeter Maydell #define DO_LOGIC(INSN, HELPER)                                  \
65968245e44SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
66068245e44SPeter Maydell     {                                                           \
66168245e44SPeter Maydell         return do_2op(s, a, HELPER);                            \
66268245e44SPeter Maydell     }
66368245e44SPeter Maydell 
66468245e44SPeter Maydell DO_LOGIC(VAND, gen_helper_mve_vand)
66568245e44SPeter Maydell DO_LOGIC(VBIC, gen_helper_mve_vbic)
66668245e44SPeter Maydell DO_LOGIC(VORR, gen_helper_mve_vorr)
66768245e44SPeter Maydell DO_LOGIC(VORN, gen_helper_mve_vorn)
66868245e44SPeter Maydell DO_LOGIC(VEOR, gen_helper_mve_veor)
6699333fe4dSPeter Maydell 
670c386443bSPeter Maydell DO_LOGIC(VPSEL, gen_helper_mve_vpsel)
671c386443bSPeter Maydell 
6729333fe4dSPeter Maydell #define DO_2OP(INSN, FN) \
6739333fe4dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
6749333fe4dSPeter Maydell     {                                                           \
6759333fe4dSPeter Maydell         static MVEGenTwoOpFn * const fns[] = {                  \
6769333fe4dSPeter Maydell             gen_helper_mve_##FN##b,                             \
6779333fe4dSPeter Maydell             gen_helper_mve_##FN##h,                             \
6789333fe4dSPeter Maydell             gen_helper_mve_##FN##w,                             \
6799333fe4dSPeter Maydell             NULL,                                               \
6809333fe4dSPeter Maydell         };                                                      \
6819333fe4dSPeter Maydell         return do_2op(s, a, fns[a->size]);                      \
6829333fe4dSPeter Maydell     }
6839333fe4dSPeter Maydell 
6849333fe4dSPeter Maydell DO_2OP(VADD, vadd)
6859333fe4dSPeter Maydell DO_2OP(VSUB, vsub)
6869333fe4dSPeter Maydell DO_2OP(VMUL, vmul)
687ba62cc56SPeter Maydell DO_2OP(VMULH_S, vmulhs)
688ba62cc56SPeter Maydell DO_2OP(VMULH_U, vmulhu)
689fca87b78SPeter Maydell DO_2OP(VRMULH_S, vrmulhs)
690fca87b78SPeter Maydell DO_2OP(VRMULH_U, vrmulhu)
691cd367ff3SPeter Maydell DO_2OP(VMAX_S, vmaxs)
692cd367ff3SPeter Maydell DO_2OP(VMAX_U, vmaxu)
693cd367ff3SPeter Maydell DO_2OP(VMIN_S, vmins)
694cd367ff3SPeter Maydell DO_2OP(VMIN_U, vminu)
695bc67aa8dSPeter Maydell DO_2OP(VABD_S, vabds)
696bc67aa8dSPeter Maydell DO_2OP(VABD_U, vabdu)
697abc48e31SPeter Maydell DO_2OP(VHADD_S, vhadds)
698abc48e31SPeter Maydell DO_2OP(VHADD_U, vhaddu)
699abc48e31SPeter Maydell DO_2OP(VHSUB_S, vhsubs)
700abc48e31SPeter Maydell DO_2OP(VHSUB_U, vhsubu)
701ac6ad1dcSPeter Maydell DO_2OP(VMULL_BS, vmullbs)
702ac6ad1dcSPeter Maydell DO_2OP(VMULL_BU, vmullbu)
703ac6ad1dcSPeter Maydell DO_2OP(VMULL_TS, vmullts)
704ac6ad1dcSPeter Maydell DO_2OP(VMULL_TU, vmulltu)
705380caf6cSPeter Maydell DO_2OP(VQDMULH, vqdmulh)
706380caf6cSPeter Maydell DO_2OP(VQRDMULH, vqrdmulh)
707f741707bSPeter Maydell DO_2OP(VQADD_S, vqadds)
708f741707bSPeter Maydell DO_2OP(VQADD_U, vqaddu)
709f741707bSPeter Maydell DO_2OP(VQSUB_S, vqsubs)
710f741707bSPeter Maydell DO_2OP(VQSUB_U, vqsubu)
7110372cad8SPeter Maydell DO_2OP(VSHL_S, vshls)
7120372cad8SPeter Maydell DO_2OP(VSHL_U, vshlu)
713bb002345SPeter Maydell DO_2OP(VRSHL_S, vrshls)
714bb002345SPeter Maydell DO_2OP(VRSHL_U, vrshlu)
715483da661SPeter Maydell DO_2OP(VQSHL_S, vqshls)
716483da661SPeter Maydell DO_2OP(VQSHL_U, vqshlu)
7179dc868c4SPeter Maydell DO_2OP(VQRSHL_S, vqrshls)
7189dc868c4SPeter Maydell DO_2OP(VQRSHL_U, vqrshlu)
719fd677f80SPeter Maydell DO_2OP(VQDMLADH, vqdmladh)
720fd677f80SPeter Maydell DO_2OP(VQDMLADHX, vqdmladhx)
721fd677f80SPeter Maydell DO_2OP(VQRDMLADH, vqrdmladh)
722fd677f80SPeter Maydell DO_2OP(VQRDMLADHX, vqrdmladhx)
72392f11732SPeter Maydell DO_2OP(VQDMLSDH, vqdmlsdh)
72492f11732SPeter Maydell DO_2OP(VQDMLSDHX, vqdmlsdhx)
72592f11732SPeter Maydell DO_2OP(VQRDMLSDH, vqrdmlsdh)
72692f11732SPeter Maydell DO_2OP(VQRDMLSDHX, vqrdmlsdhx)
7271eb987a8SPeter Maydell DO_2OP(VRHADD_S, vrhadds)
7281eb987a8SPeter Maydell DO_2OP(VRHADD_U, vrhaddu)
72967ec113bSPeter Maydell /*
73067ec113bSPeter Maydell  * VCADD Qd == Qm at size MO_32 is UNPREDICTABLE; we choose not to diagnose
73167ec113bSPeter Maydell  * so we can reuse the DO_2OP macro. (Our implementation calculates the
7328625693aSPeter Maydell  * "expected" results in this case.) Similarly for VHCADD.
73367ec113bSPeter Maydell  */
73467ec113bSPeter Maydell DO_2OP(VCADD90, vcadd90)
73567ec113bSPeter Maydell DO_2OP(VCADD270, vcadd270)
7368625693aSPeter Maydell DO_2OP(VHCADD90, vhcadd90)
7378625693aSPeter Maydell DO_2OP(VHCADD270, vhcadd270)
7381d2386f7SPeter Maydell 
73943364321SPeter Maydell static bool trans_VQDMULLB(DisasContext *s, arg_2op *a)
74043364321SPeter Maydell {
74143364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
74243364321SPeter Maydell         NULL,
74343364321SPeter Maydell         gen_helper_mve_vqdmullbh,
74443364321SPeter Maydell         gen_helper_mve_vqdmullbw,
74543364321SPeter Maydell         NULL,
74643364321SPeter Maydell     };
74743364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
74843364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
74943364321SPeter Maydell         return false;
75043364321SPeter Maydell     }
75143364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
75243364321SPeter Maydell }
75343364321SPeter Maydell 
75443364321SPeter Maydell static bool trans_VQDMULLT(DisasContext *s, arg_2op *a)
75543364321SPeter Maydell {
75643364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
75743364321SPeter Maydell         NULL,
75843364321SPeter Maydell         gen_helper_mve_vqdmullth,
75943364321SPeter Maydell         gen_helper_mve_vqdmulltw,
76043364321SPeter Maydell         NULL,
76143364321SPeter Maydell     };
76243364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
76343364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
76443364321SPeter Maydell         return false;
76543364321SPeter Maydell     }
76643364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
76743364321SPeter Maydell }
76843364321SPeter Maydell 
769c1bd78cbSPeter Maydell static bool trans_VMULLP_B(DisasContext *s, arg_2op *a)
770c1bd78cbSPeter Maydell {
771c1bd78cbSPeter Maydell     /*
772c1bd78cbSPeter Maydell      * Note that a->size indicates the output size, ie VMULL.P8
773c1bd78cbSPeter Maydell      * is the 8x8->16 operation and a->size is MO_16; VMULL.P16
774c1bd78cbSPeter Maydell      * is the 16x16->32 operation and a->size is MO_32.
775c1bd78cbSPeter Maydell      */
776c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
777c1bd78cbSPeter Maydell         NULL,
778c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbh,
779c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbw,
780c1bd78cbSPeter Maydell         NULL,
781c1bd78cbSPeter Maydell     };
782c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
783c1bd78cbSPeter Maydell }
784c1bd78cbSPeter Maydell 
785c1bd78cbSPeter Maydell static bool trans_VMULLP_T(DisasContext *s, arg_2op *a)
786c1bd78cbSPeter Maydell {
787c1bd78cbSPeter Maydell     /* a->size is as for trans_VMULLP_B */
788c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
789c1bd78cbSPeter Maydell         NULL,
790c1bd78cbSPeter Maydell         gen_helper_mve_vmullpth,
791c1bd78cbSPeter Maydell         gen_helper_mve_vmullptw,
792c1bd78cbSPeter Maydell         NULL,
793c1bd78cbSPeter Maydell     };
794c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
795c1bd78cbSPeter Maydell }
796c1bd78cbSPeter Maydell 
79789bc4c4fSPeter Maydell /*
79889bc4c4fSPeter Maydell  * VADC and VSBC: these perform an add-with-carry or subtract-with-carry
79989bc4c4fSPeter Maydell  * of the 32-bit elements in each lane of the input vectors, where the
80089bc4c4fSPeter Maydell  * carry-out of each add is the carry-in of the next.  The initial carry
80189bc4c4fSPeter Maydell  * input is either fixed (0 for VADCI, 1 for VSBCI) or is from FPSCR.C
80289bc4c4fSPeter Maydell  * (for VADC and VSBC); the carry out at the end is written back to FPSCR.C.
80389bc4c4fSPeter Maydell  * These insns are subject to beat-wise execution.  Partial execution
80489bc4c4fSPeter Maydell  * of an I=1 (initial carry input fixed) insn which does not
80589bc4c4fSPeter Maydell  * execute the first beat must start with the current FPSCR.NZCV
80689bc4c4fSPeter Maydell  * value, not the fixed constant input.
80789bc4c4fSPeter Maydell  */
80889bc4c4fSPeter Maydell static bool trans_VADC(DisasContext *s, arg_2op *a)
80989bc4c4fSPeter Maydell {
81089bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadc);
81189bc4c4fSPeter Maydell }
81289bc4c4fSPeter Maydell 
81389bc4c4fSPeter Maydell static bool trans_VADCI(DisasContext *s, arg_2op *a)
81489bc4c4fSPeter Maydell {
81589bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
81689bc4c4fSPeter Maydell         return trans_VADC(s, a);
81789bc4c4fSPeter Maydell     }
81889bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadci);
81989bc4c4fSPeter Maydell }
82089bc4c4fSPeter Maydell 
82189bc4c4fSPeter Maydell static bool trans_VSBC(DisasContext *s, arg_2op *a)
82289bc4c4fSPeter Maydell {
82389bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbc);
82489bc4c4fSPeter Maydell }
82589bc4c4fSPeter Maydell 
82689bc4c4fSPeter Maydell static bool trans_VSBCI(DisasContext *s, arg_2op *a)
82789bc4c4fSPeter Maydell {
82889bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
82989bc4c4fSPeter Maydell         return trans_VSBC(s, a);
83089bc4c4fSPeter Maydell     }
83189bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbci);
83289bc4c4fSPeter Maydell }
83389bc4c4fSPeter Maydell 
8341e35cd91SPeter Maydell #define DO_2OP_FP(INSN, FN)                                     \
8351e35cd91SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
8361e35cd91SPeter Maydell     {                                                           \
8371e35cd91SPeter Maydell         static MVEGenTwoOpFn * const fns[] = {                  \
8381e35cd91SPeter Maydell             NULL,                                               \
8391e35cd91SPeter Maydell             gen_helper_mve_##FN##h,                             \
8401e35cd91SPeter Maydell             gen_helper_mve_##FN##s,                             \
8411e35cd91SPeter Maydell             NULL,                                               \
8421e35cd91SPeter Maydell         };                                                      \
8431e35cd91SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
8441e35cd91SPeter Maydell             return false;                                       \
8451e35cd91SPeter Maydell         }                                                       \
8461e35cd91SPeter Maydell         return do_2op(s, a, fns[a->size]);                      \
8471e35cd91SPeter Maydell     }
8481e35cd91SPeter Maydell 
8491e35cd91SPeter Maydell DO_2OP_FP(VADD_fp, vfadd)
85082af0153SPeter Maydell DO_2OP_FP(VSUB_fp, vfsub)
85182af0153SPeter Maydell DO_2OP_FP(VMUL_fp, vfmul)
85282af0153SPeter Maydell DO_2OP_FP(VABD_fp, vfabd)
85382af0153SPeter Maydell DO_2OP_FP(VMAXNM, vmaxnm)
85482af0153SPeter Maydell DO_2OP_FP(VMINNM, vminnm)
855104afc68SPeter Maydell DO_2OP_FP(VCADD90_fp, vfcadd90)
856104afc68SPeter Maydell DO_2OP_FP(VCADD270_fp, vfcadd270)
8573173c0ddSPeter Maydell DO_2OP_FP(VFMA, vfma)
8583173c0ddSPeter Maydell DO_2OP_FP(VFMS, vfms)
859d3cd965cSPeter Maydell DO_2OP_FP(VCMUL0, vcmul0)
860d3cd965cSPeter Maydell DO_2OP_FP(VCMUL90, vcmul90)
861d3cd965cSPeter Maydell DO_2OP_FP(VCMUL180, vcmul180)
862d3cd965cSPeter Maydell DO_2OP_FP(VCMUL270, vcmul270)
863d3cd965cSPeter Maydell DO_2OP_FP(VCMLA0, vcmla0)
864d3cd965cSPeter Maydell DO_2OP_FP(VCMLA90, vcmla90)
865d3cd965cSPeter Maydell DO_2OP_FP(VCMLA180, vcmla180)
866d3cd965cSPeter Maydell DO_2OP_FP(VCMLA270, vcmla270)
86790257a4fSPeter Maydell DO_2OP_FP(VMAXNMA, vmaxnma)
86890257a4fSPeter Maydell DO_2OP_FP(VMINNMA, vminnma)
8691e35cd91SPeter Maydell 
870e51896b3SPeter Maydell static bool do_2op_scalar(DisasContext *s, arg_2scalar *a,
871e51896b3SPeter Maydell                           MVEGenTwoOpScalarFn fn)
872e51896b3SPeter Maydell {
873e51896b3SPeter Maydell     TCGv_ptr qd, qn;
874e51896b3SPeter Maydell     TCGv_i32 rm;
875e51896b3SPeter Maydell 
876e51896b3SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
877e51896b3SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn) ||
878e51896b3SPeter Maydell         !fn) {
879e51896b3SPeter Maydell         return false;
880e51896b3SPeter Maydell     }
881e51896b3SPeter Maydell     if (a->rm == 13 || a->rm == 15) {
882e51896b3SPeter Maydell         /* UNPREDICTABLE */
883e51896b3SPeter Maydell         return false;
884e51896b3SPeter Maydell     }
885e51896b3SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
886e51896b3SPeter Maydell         return true;
887e51896b3SPeter Maydell     }
888e51896b3SPeter Maydell 
889e51896b3SPeter Maydell     qd = mve_qreg_ptr(a->qd);
890e51896b3SPeter Maydell     qn = mve_qreg_ptr(a->qn);
891e51896b3SPeter Maydell     rm = load_reg(s, a->rm);
892e51896b3SPeter Maydell     fn(cpu_env, qd, qn, rm);
893e51896b3SPeter Maydell     tcg_temp_free_i32(rm);
894e51896b3SPeter Maydell     tcg_temp_free_ptr(qd);
895e51896b3SPeter Maydell     tcg_temp_free_ptr(qn);
896e51896b3SPeter Maydell     mve_update_eci(s);
897e51896b3SPeter Maydell     return true;
898e51896b3SPeter Maydell }
899e51896b3SPeter Maydell 
900e51896b3SPeter Maydell #define DO_2OP_SCALAR(INSN, FN)                                 \
901e51896b3SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2scalar *a)   \
902e51896b3SPeter Maydell     {                                                           \
903e51896b3SPeter Maydell         static MVEGenTwoOpScalarFn * const fns[] = {            \
904e51896b3SPeter Maydell             gen_helper_mve_##FN##b,                             \
905e51896b3SPeter Maydell             gen_helper_mve_##FN##h,                             \
906e51896b3SPeter Maydell             gen_helper_mve_##FN##w,                             \
907e51896b3SPeter Maydell             NULL,                                               \
908e51896b3SPeter Maydell         };                                                      \
909e51896b3SPeter Maydell         return do_2op_scalar(s, a, fns[a->size]);               \
910e51896b3SPeter Maydell     }
911e51896b3SPeter Maydell 
912e51896b3SPeter Maydell DO_2OP_SCALAR(VADD_scalar, vadd_scalar)
91391a358fdSPeter Maydell DO_2OP_SCALAR(VSUB_scalar, vsub_scalar)
91491a358fdSPeter Maydell DO_2OP_SCALAR(VMUL_scalar, vmul_scalar)
915644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_S_scalar, vhadds_scalar)
916644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_U_scalar, vhaddu_scalar)
917644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_S_scalar, vhsubs_scalar)
918644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_U_scalar, vhsubu_scalar)
91939f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_S_scalar, vqadds_scalar)
92039f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_U_scalar, vqaddu_scalar)
92139f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_S_scalar, vqsubs_scalar)
92239f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_U_scalar, vqsubu_scalar)
92366c05767SPeter Maydell DO_2OP_SCALAR(VQDMULH_scalar, vqdmulh_scalar)
92466c05767SPeter Maydell DO_2OP_SCALAR(VQRDMULH_scalar, vqrdmulh_scalar)
925b050543bSPeter Maydell DO_2OP_SCALAR(VBRSR, vbrsr)
926c69e34c6SPeter Maydell DO_2OP_SCALAR(VMLA, vmla)
9276b895bf8SPeter Maydell DO_2OP_SCALAR(VMLAS, vmlas)
9288be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLAH, vqdmlah)
9298be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLAH, vqrdmlah)
9308be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLASH, vqdmlash)
9318be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLASH, vqrdmlash)
932e51896b3SPeter Maydell 
933a8890353SPeter Maydell static bool trans_VQDMULLB_scalar(DisasContext *s, arg_2scalar *a)
934a8890353SPeter Maydell {
935a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
936a8890353SPeter Maydell         NULL,
937a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarh,
938a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarw,
939a8890353SPeter Maydell         NULL,
940a8890353SPeter Maydell     };
941a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
942a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
943a8890353SPeter Maydell         return false;
944a8890353SPeter Maydell     }
945a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
946a8890353SPeter Maydell }
947a8890353SPeter Maydell 
948a8890353SPeter Maydell static bool trans_VQDMULLT_scalar(DisasContext *s, arg_2scalar *a)
949a8890353SPeter Maydell {
950a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
951a8890353SPeter Maydell         NULL,
952a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarh,
953a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarw,
954a8890353SPeter Maydell         NULL,
955a8890353SPeter Maydell     };
956a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
957a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
958a8890353SPeter Maydell         return false;
959a8890353SPeter Maydell     }
960a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
961a8890353SPeter Maydell }
962a8890353SPeter Maydell 
963abfe39b2SPeter Maydell 
964abfe39b2SPeter Maydell #define DO_2OP_FP_SCALAR(INSN, FN)                              \
965abfe39b2SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2scalar *a)   \
966abfe39b2SPeter Maydell     {                                                           \
967abfe39b2SPeter Maydell         static MVEGenTwoOpScalarFn * const fns[] = {            \
968abfe39b2SPeter Maydell             NULL,                                               \
969abfe39b2SPeter Maydell             gen_helper_mve_##FN##h,                             \
970abfe39b2SPeter Maydell             gen_helper_mve_##FN##s,                             \
971abfe39b2SPeter Maydell             NULL,                                               \
972abfe39b2SPeter Maydell         };                                                      \
973abfe39b2SPeter Maydell         if (!dc_isar_feature(aa32_mve_fp, s)) {                 \
974abfe39b2SPeter Maydell             return false;                                       \
975abfe39b2SPeter Maydell         }                                                       \
976abfe39b2SPeter Maydell         return do_2op_scalar(s, a, fns[a->size]);               \
977abfe39b2SPeter Maydell     }
978abfe39b2SPeter Maydell 
979abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VADD_fp_scalar, vfadd_scalar)
980abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VSUB_fp_scalar, vfsub_scalar)
981abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VMUL_fp_scalar, vfmul_scalar)
982*4773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMA_scalar, vfma_scalar)
983*4773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMAS_scalar, vfmas_scalar)
984abfe39b2SPeter Maydell 
9851d2386f7SPeter Maydell static bool do_long_dual_acc(DisasContext *s, arg_vmlaldav *a,
986640cdf20SPeter Maydell                              MVEGenLongDualAccOpFn *fn)
9871d2386f7SPeter Maydell {
9881d2386f7SPeter Maydell     TCGv_ptr qn, qm;
9891d2386f7SPeter Maydell     TCGv_i64 rda;
9901d2386f7SPeter Maydell     TCGv_i32 rdalo, rdahi;
9911d2386f7SPeter Maydell 
9921d2386f7SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
9931d2386f7SPeter Maydell         !mve_check_qreg_bank(s, a->qn | a->qm) ||
9941d2386f7SPeter Maydell         !fn) {
9951d2386f7SPeter Maydell         return false;
9961d2386f7SPeter Maydell     }
9971d2386f7SPeter Maydell     /*
9981d2386f7SPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
9991d2386f7SPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
10001d2386f7SPeter Maydell      */
10011d2386f7SPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
10021d2386f7SPeter Maydell         return false;
10031d2386f7SPeter Maydell     }
10041d2386f7SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
10051d2386f7SPeter Maydell         return true;
10061d2386f7SPeter Maydell     }
10071d2386f7SPeter Maydell 
10081d2386f7SPeter Maydell     qn = mve_qreg_ptr(a->qn);
10091d2386f7SPeter Maydell     qm = mve_qreg_ptr(a->qm);
10101d2386f7SPeter Maydell 
10111d2386f7SPeter Maydell     /*
10121d2386f7SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
10131d2386f7SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
10141d2386f7SPeter Maydell      * beat must start with the current rda value, not 0.
10151d2386f7SPeter Maydell      */
10161d2386f7SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
10171d2386f7SPeter Maydell         rda = tcg_temp_new_i64();
10181d2386f7SPeter Maydell         rdalo = load_reg(s, a->rdalo);
10191d2386f7SPeter Maydell         rdahi = load_reg(s, a->rdahi);
10201d2386f7SPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
10211d2386f7SPeter Maydell         tcg_temp_free_i32(rdalo);
10221d2386f7SPeter Maydell         tcg_temp_free_i32(rdahi);
10231d2386f7SPeter Maydell     } else {
10241d2386f7SPeter Maydell         rda = tcg_const_i64(0);
10251d2386f7SPeter Maydell     }
10261d2386f7SPeter Maydell 
10271d2386f7SPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
10281d2386f7SPeter Maydell     tcg_temp_free_ptr(qn);
10291d2386f7SPeter Maydell     tcg_temp_free_ptr(qm);
10301d2386f7SPeter Maydell 
10311d2386f7SPeter Maydell     rdalo = tcg_temp_new_i32();
10321d2386f7SPeter Maydell     rdahi = tcg_temp_new_i32();
10331d2386f7SPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
10341d2386f7SPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
10351d2386f7SPeter Maydell     store_reg(s, a->rdalo, rdalo);
10361d2386f7SPeter Maydell     store_reg(s, a->rdahi, rdahi);
10371d2386f7SPeter Maydell     tcg_temp_free_i64(rda);
10381d2386f7SPeter Maydell     mve_update_eci(s);
10391d2386f7SPeter Maydell     return true;
10401d2386f7SPeter Maydell }
10411d2386f7SPeter Maydell 
10421d2386f7SPeter Maydell static bool trans_VMLALDAV_S(DisasContext *s, arg_vmlaldav *a)
10431d2386f7SPeter Maydell {
1044640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
10451d2386f7SPeter Maydell         { NULL, NULL },
10461d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsh, gen_helper_mve_vmlaldavxsh },
10471d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsw, gen_helper_mve_vmlaldavxsw },
10481d2386f7SPeter Maydell         { NULL, NULL },
10491d2386f7SPeter Maydell     };
10501d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
10511d2386f7SPeter Maydell }
10521d2386f7SPeter Maydell 
10531d2386f7SPeter Maydell static bool trans_VMLALDAV_U(DisasContext *s, arg_vmlaldav *a)
10541d2386f7SPeter Maydell {
1055640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
10561d2386f7SPeter Maydell         { NULL, NULL },
10571d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuh, NULL },
10581d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuw, NULL },
10591d2386f7SPeter Maydell         { NULL, NULL },
10601d2386f7SPeter Maydell     };
10611d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
10621d2386f7SPeter Maydell }
1063181cd971SPeter Maydell 
1064181cd971SPeter Maydell static bool trans_VMLSLDAV(DisasContext *s, arg_vmlaldav *a)
1065181cd971SPeter Maydell {
1066640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[4][2] = {
1067181cd971SPeter Maydell         { NULL, NULL },
1068181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsh, gen_helper_mve_vmlsldavxsh },
1069181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsw, gen_helper_mve_vmlsldavxsw },
1070181cd971SPeter Maydell         { NULL, NULL },
1071181cd971SPeter Maydell     };
1072181cd971SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
1073181cd971SPeter Maydell }
107438548747SPeter Maydell 
107538548747SPeter Maydell static bool trans_VRMLALDAVH_S(DisasContext *s, arg_vmlaldav *a)
107638548747SPeter Maydell {
1077640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
107838548747SPeter Maydell         gen_helper_mve_vrmlaldavhsw, gen_helper_mve_vrmlaldavhxsw,
107938548747SPeter Maydell     };
108038548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
108138548747SPeter Maydell }
108238548747SPeter Maydell 
108338548747SPeter Maydell static bool trans_VRMLALDAVH_U(DisasContext *s, arg_vmlaldav *a)
108438548747SPeter Maydell {
1085640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
108638548747SPeter Maydell         gen_helper_mve_vrmlaldavhuw, NULL,
108738548747SPeter Maydell     };
108838548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
108938548747SPeter Maydell }
109038548747SPeter Maydell 
109138548747SPeter Maydell static bool trans_VRMLSLDAVH(DisasContext *s, arg_vmlaldav *a)
109238548747SPeter Maydell {
1093640cdf20SPeter Maydell     static MVEGenLongDualAccOpFn * const fns[] = {
109438548747SPeter Maydell         gen_helper_mve_vrmlsldavhsw, gen_helper_mve_vrmlsldavhxsw,
109538548747SPeter Maydell     };
109638548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
109738548747SPeter Maydell }
1098387debdbSPeter Maydell 
1099f0ffff51SPeter Maydell static bool do_dual_acc(DisasContext *s, arg_vmladav *a, MVEGenDualAccOpFn *fn)
1100f0ffff51SPeter Maydell {
1101f0ffff51SPeter Maydell     TCGv_ptr qn, qm;
1102f0ffff51SPeter Maydell     TCGv_i32 rda;
1103f0ffff51SPeter Maydell 
1104f0ffff51SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1105f0ffff51SPeter Maydell         !mve_check_qreg_bank(s, a->qn) ||
1106f0ffff51SPeter Maydell         !fn) {
1107f0ffff51SPeter Maydell         return false;
1108f0ffff51SPeter Maydell     }
1109f0ffff51SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1110f0ffff51SPeter Maydell         return true;
1111f0ffff51SPeter Maydell     }
1112f0ffff51SPeter Maydell 
1113f0ffff51SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1114f0ffff51SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1115f0ffff51SPeter Maydell 
1116f0ffff51SPeter Maydell     /*
1117f0ffff51SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
1118f0ffff51SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
1119f0ffff51SPeter Maydell      * beat must start with the current rda value, not 0.
1120f0ffff51SPeter Maydell      */
1121f0ffff51SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
1122f0ffff51SPeter Maydell         rda = load_reg(s, a->rda);
1123f0ffff51SPeter Maydell     } else {
1124f0ffff51SPeter Maydell         rda = tcg_const_i32(0);
1125f0ffff51SPeter Maydell     }
1126f0ffff51SPeter Maydell 
1127f0ffff51SPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
1128f0ffff51SPeter Maydell     store_reg(s, a->rda, rda);
1129f0ffff51SPeter Maydell     tcg_temp_free_ptr(qn);
1130f0ffff51SPeter Maydell     tcg_temp_free_ptr(qm);
1131f0ffff51SPeter Maydell 
1132f0ffff51SPeter Maydell     mve_update_eci(s);
1133f0ffff51SPeter Maydell     return true;
1134f0ffff51SPeter Maydell }
1135f0ffff51SPeter Maydell 
1136f0ffff51SPeter Maydell #define DO_DUAL_ACC(INSN, FN)                                           \
1137f0ffff51SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vmladav *a)           \
1138f0ffff51SPeter Maydell     {                                                                   \
1139f0ffff51SPeter Maydell         static MVEGenDualAccOpFn * const fns[4][2] = {                  \
1140f0ffff51SPeter Maydell             { gen_helper_mve_##FN##b, gen_helper_mve_##FN##xb },        \
1141f0ffff51SPeter Maydell             { gen_helper_mve_##FN##h, gen_helper_mve_##FN##xh },        \
1142f0ffff51SPeter Maydell             { gen_helper_mve_##FN##w, gen_helper_mve_##FN##xw },        \
1143f0ffff51SPeter Maydell             { NULL, NULL },                                             \
1144f0ffff51SPeter Maydell         };                                                              \
1145f0ffff51SPeter Maydell         return do_dual_acc(s, a, fns[a->size][a->x]);                   \
1146f0ffff51SPeter Maydell     }
1147f0ffff51SPeter Maydell 
1148f0ffff51SPeter Maydell DO_DUAL_ACC(VMLADAV_S, vmladavs)
1149f0ffff51SPeter Maydell DO_DUAL_ACC(VMLSDAV, vmlsdav)
1150f0ffff51SPeter Maydell 
1151f0ffff51SPeter Maydell static bool trans_VMLADAV_U(DisasContext *s, arg_vmladav *a)
1152f0ffff51SPeter Maydell {
1153f0ffff51SPeter Maydell     static MVEGenDualAccOpFn * const fns[4][2] = {
1154f0ffff51SPeter Maydell         { gen_helper_mve_vmladavub, NULL },
1155f0ffff51SPeter Maydell         { gen_helper_mve_vmladavuh, NULL },
1156f0ffff51SPeter Maydell         { gen_helper_mve_vmladavuw, NULL },
1157f0ffff51SPeter Maydell         { NULL, NULL },
1158f0ffff51SPeter Maydell     };
1159f0ffff51SPeter Maydell     return do_dual_acc(s, a, fns[a->size][a->x]);
1160f0ffff51SPeter Maydell }
1161f0ffff51SPeter Maydell 
116255251786SPeter Maydell static void gen_vpst(DisasContext *s, uint32_t mask)
1163387debdbSPeter Maydell {
1164387debdbSPeter Maydell     /*
1165387debdbSPeter Maydell      * Set the VPR mask fields. We take advantage of MASK01 and MASK23
1166387debdbSPeter Maydell      * being adjacent fields in the register.
1167387debdbSPeter Maydell      *
116855251786SPeter Maydell      * Updating the masks is not predicated, but it is subject to beat-wise
1169387debdbSPeter Maydell      * execution, and the mask is updated on the odd-numbered beats.
1170387debdbSPeter Maydell      * So if PSR.ECI says we should skip beat 1, we mustn't update the
1171387debdbSPeter Maydell      * 01 mask field.
1172387debdbSPeter Maydell      */
117355251786SPeter Maydell     TCGv_i32 vpr = load_cpu_field(v7m.vpr);
1174387debdbSPeter Maydell     switch (s->eci) {
1175387debdbSPeter Maydell     case ECI_NONE:
1176387debdbSPeter Maydell     case ECI_A0:
1177387debdbSPeter Maydell         /* Update both 01 and 23 fields */
1178387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
117955251786SPeter Maydell                             tcg_constant_i32(mask | (mask << 4)),
1180387debdbSPeter Maydell                             R_V7M_VPR_MASK01_SHIFT,
1181387debdbSPeter Maydell                             R_V7M_VPR_MASK01_LENGTH + R_V7M_VPR_MASK23_LENGTH);
1182387debdbSPeter Maydell         break;
1183387debdbSPeter Maydell     case ECI_A0A1:
1184387debdbSPeter Maydell     case ECI_A0A1A2:
1185387debdbSPeter Maydell     case ECI_A0A1A2B0:
1186387debdbSPeter Maydell         /* Update only the 23 mask field */
1187387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
118855251786SPeter Maydell                             tcg_constant_i32(mask),
1189387debdbSPeter Maydell                             R_V7M_VPR_MASK23_SHIFT, R_V7M_VPR_MASK23_LENGTH);
1190387debdbSPeter Maydell         break;
1191387debdbSPeter Maydell     default:
1192387debdbSPeter Maydell         g_assert_not_reached();
1193387debdbSPeter Maydell     }
1194387debdbSPeter Maydell     store_cpu_field(vpr, v7m.vpr);
119555251786SPeter Maydell }
119655251786SPeter Maydell 
119755251786SPeter Maydell static bool trans_VPST(DisasContext *s, arg_VPST *a)
119855251786SPeter Maydell {
119955251786SPeter Maydell     /* mask == 0 is a "related encoding" */
120055251786SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !a->mask) {
120155251786SPeter Maydell         return false;
120255251786SPeter Maydell     }
120355251786SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
120455251786SPeter Maydell         return true;
120555251786SPeter Maydell     }
120655251786SPeter Maydell     gen_vpst(s, a->mask);
1207387debdbSPeter Maydell     mve_update_and_store_eci(s);
1208387debdbSPeter Maydell     return true;
1209387debdbSPeter Maydell }
12106f060a63SPeter Maydell 
1211fea3958fSPeter Maydell static bool trans_VPNOT(DisasContext *s, arg_VPNOT *a)
1212fea3958fSPeter Maydell {
1213fea3958fSPeter Maydell     /*
1214fea3958fSPeter Maydell      * Invert the predicate in VPR.P0. We have call out to
1215fea3958fSPeter Maydell      * a helper because this insn itself is beatwise and can
1216fea3958fSPeter Maydell      * be predicated.
1217fea3958fSPeter Maydell      */
1218fea3958fSPeter Maydell     if (!dc_isar_feature(aa32_mve, s)) {
1219fea3958fSPeter Maydell         return false;
1220fea3958fSPeter Maydell     }
1221fea3958fSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1222fea3958fSPeter Maydell         return true;
1223fea3958fSPeter Maydell     }
1224fea3958fSPeter Maydell 
1225fea3958fSPeter Maydell     gen_helper_mve_vpnot(cpu_env);
1226fea3958fSPeter Maydell     mve_update_eci(s);
1227fea3958fSPeter Maydell     return true;
1228fea3958fSPeter Maydell }
1229fea3958fSPeter Maydell 
12306f060a63SPeter Maydell static bool trans_VADDV(DisasContext *s, arg_VADDV *a)
12316f060a63SPeter Maydell {
12326f060a63SPeter Maydell     /* VADDV: vector add across vector */
12336f060a63SPeter Maydell     static MVEGenVADDVFn * const fns[4][2] = {
12346f060a63SPeter Maydell         { gen_helper_mve_vaddvsb, gen_helper_mve_vaddvub },
12356f060a63SPeter Maydell         { gen_helper_mve_vaddvsh, gen_helper_mve_vaddvuh },
12366f060a63SPeter Maydell         { gen_helper_mve_vaddvsw, gen_helper_mve_vaddvuw },
12376f060a63SPeter Maydell         { NULL, NULL }
12386f060a63SPeter Maydell     };
12396f060a63SPeter Maydell     TCGv_ptr qm;
12406f060a63SPeter Maydell     TCGv_i32 rda;
12416f060a63SPeter Maydell 
12426f060a63SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
12436f060a63SPeter Maydell         a->size == 3) {
12446f060a63SPeter Maydell         return false;
12456f060a63SPeter Maydell     }
12466f060a63SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
12476f060a63SPeter Maydell         return true;
12486f060a63SPeter Maydell     }
12496f060a63SPeter Maydell 
12506f060a63SPeter Maydell     /*
12516f060a63SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
12526f060a63SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
12536f060a63SPeter Maydell      * beat must start with the current value of Rda, not zero.
12546f060a63SPeter Maydell      */
12556f060a63SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
12566f060a63SPeter Maydell         /* Accumulate input from Rda */
12576f060a63SPeter Maydell         rda = load_reg(s, a->rda);
12586f060a63SPeter Maydell     } else {
12596f060a63SPeter Maydell         /* Accumulate starting at zero */
12606f060a63SPeter Maydell         rda = tcg_const_i32(0);
12616f060a63SPeter Maydell     }
12626f060a63SPeter Maydell 
12636f060a63SPeter Maydell     qm = mve_qreg_ptr(a->qm);
12646f060a63SPeter Maydell     fns[a->size][a->u](rda, cpu_env, qm, rda);
12656f060a63SPeter Maydell     store_reg(s, a->rda, rda);
12666f060a63SPeter Maydell     tcg_temp_free_ptr(qm);
12676f060a63SPeter Maydell 
12686f060a63SPeter Maydell     mve_update_eci(s);
12696f060a63SPeter Maydell     return true;
12706f060a63SPeter Maydell }
1271eab84139SPeter Maydell 
1272d43ebd9dSPeter Maydell static bool trans_VADDLV(DisasContext *s, arg_VADDLV *a)
1273d43ebd9dSPeter Maydell {
1274d43ebd9dSPeter Maydell     /*
1275d43ebd9dSPeter Maydell      * Vector Add Long Across Vector: accumulate the 32-bit
1276d43ebd9dSPeter Maydell      * elements of the vector into a 64-bit result stored in
1277d43ebd9dSPeter Maydell      * a pair of general-purpose registers.
1278d43ebd9dSPeter Maydell      * No need to check Qm's bank: it is only 3 bits in decode.
1279d43ebd9dSPeter Maydell      */
1280d43ebd9dSPeter Maydell     TCGv_ptr qm;
1281d43ebd9dSPeter Maydell     TCGv_i64 rda;
1282d43ebd9dSPeter Maydell     TCGv_i32 rdalo, rdahi;
1283d43ebd9dSPeter Maydell 
1284d43ebd9dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s)) {
1285d43ebd9dSPeter Maydell         return false;
1286d43ebd9dSPeter Maydell     }
1287d43ebd9dSPeter Maydell     /*
1288d43ebd9dSPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
1289d43ebd9dSPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
1290d43ebd9dSPeter Maydell      */
1291d43ebd9dSPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
1292d43ebd9dSPeter Maydell         return false;
1293d43ebd9dSPeter Maydell     }
1294d43ebd9dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1295d43ebd9dSPeter Maydell         return true;
1296d43ebd9dSPeter Maydell     }
1297d43ebd9dSPeter Maydell 
1298d43ebd9dSPeter Maydell     /*
1299d43ebd9dSPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
1300d43ebd9dSPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
1301d43ebd9dSPeter Maydell      * beat must start with the current value of RdaHi:RdaLo, not zero.
1302d43ebd9dSPeter Maydell      */
1303d43ebd9dSPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
1304d43ebd9dSPeter Maydell         /* Accumulate input from RdaHi:RdaLo */
1305d43ebd9dSPeter Maydell         rda = tcg_temp_new_i64();
1306d43ebd9dSPeter Maydell         rdalo = load_reg(s, a->rdalo);
1307d43ebd9dSPeter Maydell         rdahi = load_reg(s, a->rdahi);
1308d43ebd9dSPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
1309d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdalo);
1310d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdahi);
1311d43ebd9dSPeter Maydell     } else {
1312d43ebd9dSPeter Maydell         /* Accumulate starting at zero */
1313d43ebd9dSPeter Maydell         rda = tcg_const_i64(0);
1314d43ebd9dSPeter Maydell     }
1315d43ebd9dSPeter Maydell 
1316d43ebd9dSPeter Maydell     qm = mve_qreg_ptr(a->qm);
1317d43ebd9dSPeter Maydell     if (a->u) {
1318d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_u(rda, cpu_env, qm, rda);
1319d43ebd9dSPeter Maydell     } else {
1320d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_s(rda, cpu_env, qm, rda);
1321d43ebd9dSPeter Maydell     }
1322d43ebd9dSPeter Maydell     tcg_temp_free_ptr(qm);
1323d43ebd9dSPeter Maydell 
1324d43ebd9dSPeter Maydell     rdalo = tcg_temp_new_i32();
1325d43ebd9dSPeter Maydell     rdahi = tcg_temp_new_i32();
1326d43ebd9dSPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
1327d43ebd9dSPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
1328d43ebd9dSPeter Maydell     store_reg(s, a->rdalo, rdalo);
1329d43ebd9dSPeter Maydell     store_reg(s, a->rdahi, rdahi);
1330d43ebd9dSPeter Maydell     tcg_temp_free_i64(rda);
1331d43ebd9dSPeter Maydell     mve_update_eci(s);
1332d43ebd9dSPeter Maydell     return true;
1333d43ebd9dSPeter Maydell }
1334d43ebd9dSPeter Maydell 
1335eab84139SPeter Maydell static bool do_1imm(DisasContext *s, arg_1imm *a, MVEGenOneOpImmFn *fn)
1336eab84139SPeter Maydell {
1337eab84139SPeter Maydell     TCGv_ptr qd;
1338eab84139SPeter Maydell     uint64_t imm;
1339eab84139SPeter Maydell 
1340eab84139SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1341eab84139SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
1342eab84139SPeter Maydell         !fn) {
1343eab84139SPeter Maydell         return false;
1344eab84139SPeter Maydell     }
1345eab84139SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1346eab84139SPeter Maydell         return true;
1347eab84139SPeter Maydell     }
1348eab84139SPeter Maydell 
1349eab84139SPeter Maydell     imm = asimd_imm_const(a->imm, a->cmode, a->op);
1350eab84139SPeter Maydell 
1351eab84139SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1352eab84139SPeter Maydell     fn(cpu_env, qd, tcg_constant_i64(imm));
1353eab84139SPeter Maydell     tcg_temp_free_ptr(qd);
1354eab84139SPeter Maydell     mve_update_eci(s);
1355eab84139SPeter Maydell     return true;
1356eab84139SPeter Maydell }
1357eab84139SPeter Maydell 
1358eab84139SPeter Maydell static bool trans_Vimm_1r(DisasContext *s, arg_1imm *a)
1359eab84139SPeter Maydell {
1360eab84139SPeter Maydell     /* Handle decode of cmode/op here between VORR/VBIC/VMOV */
1361eab84139SPeter Maydell     MVEGenOneOpImmFn *fn;
1362eab84139SPeter Maydell 
1363eab84139SPeter Maydell     if ((a->cmode & 1) && a->cmode < 12) {
1364eab84139SPeter Maydell         if (a->op) {
1365eab84139SPeter Maydell             /*
1366eab84139SPeter Maydell              * For op=1, the immediate will be inverted by asimd_imm_const(),
1367eab84139SPeter Maydell              * so the VBIC becomes a logical AND operation.
1368eab84139SPeter Maydell              */
1369eab84139SPeter Maydell             fn = gen_helper_mve_vandi;
1370eab84139SPeter Maydell         } else {
1371eab84139SPeter Maydell             fn = gen_helper_mve_vorri;
1372eab84139SPeter Maydell         }
1373eab84139SPeter Maydell     } else {
1374eab84139SPeter Maydell         /* There is one unallocated cmode/op combination in this space */
1375eab84139SPeter Maydell         if (a->cmode == 15 && a->op == 1) {
1376eab84139SPeter Maydell             return false;
1377eab84139SPeter Maydell         }
1378eab84139SPeter Maydell         /* asimd_imm_const() sorts out VMVNI vs VMOVI for us */
1379eab84139SPeter Maydell         fn = gen_helper_mve_vmovi;
1380eab84139SPeter Maydell     }
1381eab84139SPeter Maydell     return do_1imm(s, a, fn);
1382eab84139SPeter Maydell }
1383f9ed6174SPeter Maydell 
1384f9ed6174SPeter Maydell static bool do_2shift(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn,
1385f9ed6174SPeter Maydell                       bool negateshift)
1386f9ed6174SPeter Maydell {
1387f9ed6174SPeter Maydell     TCGv_ptr qd, qm;
1388f9ed6174SPeter Maydell     int shift = a->shift;
1389f9ed6174SPeter Maydell 
1390f9ed6174SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1391f9ed6174SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
1392f9ed6174SPeter Maydell         !fn) {
1393f9ed6174SPeter Maydell         return false;
1394f9ed6174SPeter Maydell     }
1395f9ed6174SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1396f9ed6174SPeter Maydell         return true;
1397f9ed6174SPeter Maydell     }
1398f9ed6174SPeter Maydell 
1399f9ed6174SPeter Maydell     /*
1400f9ed6174SPeter Maydell      * When we handle a right shift insn using a left-shift helper
1401f9ed6174SPeter Maydell      * which permits a negative shift count to indicate a right-shift,
1402f9ed6174SPeter Maydell      * we must negate the shift count.
1403f9ed6174SPeter Maydell      */
1404f9ed6174SPeter Maydell     if (negateshift) {
1405f9ed6174SPeter Maydell         shift = -shift;
1406f9ed6174SPeter Maydell     }
1407f9ed6174SPeter Maydell 
1408f9ed6174SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1409f9ed6174SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1410f9ed6174SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(shift));
1411f9ed6174SPeter Maydell     tcg_temp_free_ptr(qd);
1412f9ed6174SPeter Maydell     tcg_temp_free_ptr(qm);
1413f9ed6174SPeter Maydell     mve_update_eci(s);
1414f9ed6174SPeter Maydell     return true;
1415f9ed6174SPeter Maydell }
1416f9ed6174SPeter Maydell 
1417f9ed6174SPeter Maydell #define DO_2SHIFT(INSN, FN, NEGATESHIFT)                         \
1418f9ed6174SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1419f9ed6174SPeter Maydell     {                                                           \
1420f9ed6174SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1421f9ed6174SPeter Maydell             gen_helper_mve_##FN##b,                             \
1422f9ed6174SPeter Maydell             gen_helper_mve_##FN##h,                             \
1423f9ed6174SPeter Maydell             gen_helper_mve_##FN##w,                             \
1424f9ed6174SPeter Maydell             NULL,                                               \
1425f9ed6174SPeter Maydell         };                                                      \
1426f9ed6174SPeter Maydell         return do_2shift(s, a, fns[a->size], NEGATESHIFT);      \
1427f9ed6174SPeter Maydell     }
1428f9ed6174SPeter Maydell 
1429f9ed6174SPeter Maydell DO_2SHIFT(VSHLI, vshli_u, false)
1430f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_S, vqshli_s, false)
1431f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_U, vqshli_u, false)
1432f9ed6174SPeter Maydell DO_2SHIFT(VQSHLUI, vqshlui_s, false)
14333394116fSPeter Maydell /* These right shifts use a left-shift helper with negated shift count */
14343394116fSPeter Maydell DO_2SHIFT(VSHRI_S, vshli_s, true)
14353394116fSPeter Maydell DO_2SHIFT(VSHRI_U, vshli_u, true)
14363394116fSPeter Maydell DO_2SHIFT(VRSHRI_S, vrshli_s, true)
14373394116fSPeter Maydell DO_2SHIFT(VRSHRI_U, vrshli_u, true)
1438c2262707SPeter Maydell 
1439a78b25faSPeter Maydell DO_2SHIFT(VSRI, vsri, false)
1440a78b25faSPeter Maydell DO_2SHIFT(VSLI, vsli, false)
1441a78b25faSPeter Maydell 
14421b15a97dSPeter Maydell static bool do_2shift_scalar(DisasContext *s, arg_shl_scalar *a,
14431b15a97dSPeter Maydell                              MVEGenTwoOpShiftFn *fn)
14441b15a97dSPeter Maydell {
14451b15a97dSPeter Maydell     TCGv_ptr qda;
14461b15a97dSPeter Maydell     TCGv_i32 rm;
14471b15a97dSPeter Maydell 
14481b15a97dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
14491b15a97dSPeter Maydell         !mve_check_qreg_bank(s, a->qda) ||
14501b15a97dSPeter Maydell         a->rm == 13 || a->rm == 15 || !fn) {
14511b15a97dSPeter Maydell         /* Rm cases are UNPREDICTABLE */
14521b15a97dSPeter Maydell         return false;
14531b15a97dSPeter Maydell     }
14541b15a97dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
14551b15a97dSPeter Maydell         return true;
14561b15a97dSPeter Maydell     }
14571b15a97dSPeter Maydell 
14581b15a97dSPeter Maydell     qda = mve_qreg_ptr(a->qda);
14591b15a97dSPeter Maydell     rm = load_reg(s, a->rm);
14601b15a97dSPeter Maydell     fn(cpu_env, qda, qda, rm);
14611b15a97dSPeter Maydell     tcg_temp_free_ptr(qda);
14621b15a97dSPeter Maydell     tcg_temp_free_i32(rm);
14631b15a97dSPeter Maydell     mve_update_eci(s);
14641b15a97dSPeter Maydell     return true;
14651b15a97dSPeter Maydell }
14661b15a97dSPeter Maydell 
14671b15a97dSPeter Maydell #define DO_2SHIFT_SCALAR(INSN, FN)                                      \
14681b15a97dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_shl_scalar *a)        \
14691b15a97dSPeter Maydell     {                                                                   \
14701b15a97dSPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {                     \
14711b15a97dSPeter Maydell             gen_helper_mve_##FN##b,                                     \
14721b15a97dSPeter Maydell             gen_helper_mve_##FN##h,                                     \
14731b15a97dSPeter Maydell             gen_helper_mve_##FN##w,                                     \
14741b15a97dSPeter Maydell             NULL,                                                       \
14751b15a97dSPeter Maydell         };                                                              \
14761b15a97dSPeter Maydell         return do_2shift_scalar(s, a, fns[a->size]);                    \
14771b15a97dSPeter Maydell     }
14781b15a97dSPeter Maydell 
14791b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_S_scalar, vshli_s)
14801b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_U_scalar, vshli_u)
14811b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_S_scalar, vrshli_s)
14821b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_U_scalar, vrshli_u)
14831b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_S_scalar, vqshli_s)
14841b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_U_scalar, vqshli_u)
14851b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_S_scalar, vqrshli_s)
14861b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_U_scalar, vqrshli_u)
14871b15a97dSPeter Maydell 
1488c2262707SPeter Maydell #define DO_VSHLL(INSN, FN)                                      \
1489c2262707SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1490c2262707SPeter Maydell     {                                                           \
1491c2262707SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1492c2262707SPeter Maydell             gen_helper_mve_##FN##b,                             \
1493c2262707SPeter Maydell             gen_helper_mve_##FN##h,                             \
1494c2262707SPeter Maydell         };                                                      \
1495c2262707SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1496c2262707SPeter Maydell     }
1497c2262707SPeter Maydell 
1498c2262707SPeter Maydell DO_VSHLL(VSHLL_BS, vshllbs)
1499c2262707SPeter Maydell DO_VSHLL(VSHLL_BU, vshllbu)
1500c2262707SPeter Maydell DO_VSHLL(VSHLL_TS, vshllts)
1501c2262707SPeter Maydell DO_VSHLL(VSHLL_TU, vshlltu)
1502162e2655SPeter Maydell 
1503162e2655SPeter Maydell #define DO_2SHIFT_N(INSN, FN)                                   \
1504162e2655SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1505162e2655SPeter Maydell     {                                                           \
1506162e2655SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1507162e2655SPeter Maydell             gen_helper_mve_##FN##b,                             \
1508162e2655SPeter Maydell             gen_helper_mve_##FN##h,                             \
1509162e2655SPeter Maydell         };                                                      \
1510162e2655SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1511162e2655SPeter Maydell     }
1512162e2655SPeter Maydell 
1513162e2655SPeter Maydell DO_2SHIFT_N(VSHRNB, vshrnb)
1514162e2655SPeter Maydell DO_2SHIFT_N(VSHRNT, vshrnt)
1515162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNB, vrshrnb)
1516162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNT, vrshrnt)
1517d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_S, vqshrnb_s)
1518d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_S, vqshrnt_s)
1519d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_U, vqshrnb_u)
1520d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_U, vqshrnt_u)
1521d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNB, vqshrunb)
1522d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNT, vqshrunt)
1523d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_S, vqrshrnb_s)
1524d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_S, vqrshrnt_s)
1525d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_U, vqrshrnb_u)
1526d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_U, vqrshrnt_u)
1527d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNB, vqrshrunb)
1528d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNT, vqrshrunt)
15292e6a4ce0SPeter Maydell 
15302e6a4ce0SPeter Maydell static bool trans_VSHLC(DisasContext *s, arg_VSHLC *a)
15312e6a4ce0SPeter Maydell {
15322e6a4ce0SPeter Maydell     /*
15332e6a4ce0SPeter Maydell      * Whole Vector Left Shift with Carry. The carry is taken
15342e6a4ce0SPeter Maydell      * from a general purpose register and written back there.
15352e6a4ce0SPeter Maydell      * An imm of 0 means "shift by 32".
15362e6a4ce0SPeter Maydell      */
15372e6a4ce0SPeter Maydell     TCGv_ptr qd;
15382e6a4ce0SPeter Maydell     TCGv_i32 rdm;
15392e6a4ce0SPeter Maydell 
15402e6a4ce0SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
15412e6a4ce0SPeter Maydell         return false;
15422e6a4ce0SPeter Maydell     }
15432e6a4ce0SPeter Maydell     if (a->rdm == 13 || a->rdm == 15) {
15442e6a4ce0SPeter Maydell         /* CONSTRAINED UNPREDICTABLE: we UNDEF */
15452e6a4ce0SPeter Maydell         return false;
15462e6a4ce0SPeter Maydell     }
15472e6a4ce0SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
15482e6a4ce0SPeter Maydell         return true;
15492e6a4ce0SPeter Maydell     }
15502e6a4ce0SPeter Maydell 
15512e6a4ce0SPeter Maydell     qd = mve_qreg_ptr(a->qd);
15522e6a4ce0SPeter Maydell     rdm = load_reg(s, a->rdm);
15532e6a4ce0SPeter Maydell     gen_helper_mve_vshlc(rdm, cpu_env, qd, rdm, tcg_constant_i32(a->imm));
15542e6a4ce0SPeter Maydell     store_reg(s, a->rdm, rdm);
15552e6a4ce0SPeter Maydell     tcg_temp_free_ptr(qd);
15562e6a4ce0SPeter Maydell     mve_update_eci(s);
15572e6a4ce0SPeter Maydell     return true;
15582e6a4ce0SPeter Maydell }
1559395b92d5SPeter Maydell 
1560395b92d5SPeter Maydell static bool do_vidup(DisasContext *s, arg_vidup *a, MVEGenVIDUPFn *fn)
1561395b92d5SPeter Maydell {
1562395b92d5SPeter Maydell     TCGv_ptr qd;
1563395b92d5SPeter Maydell     TCGv_i32 rn;
1564395b92d5SPeter Maydell 
1565395b92d5SPeter Maydell     /*
1566395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIDUP, VDDUP).
1567395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1568395b92d5SPeter Maydell      * or decreasing values, starting from Rn.
1569395b92d5SPeter Maydell      */
1570395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1571395b92d5SPeter Maydell         return false;
1572395b92d5SPeter Maydell     }
1573395b92d5SPeter Maydell     if (a->size == MO_64) {
1574395b92d5SPeter Maydell         /* size 0b11 is another encoding */
1575395b92d5SPeter Maydell         return false;
1576395b92d5SPeter Maydell     }
1577395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1578395b92d5SPeter Maydell         return true;
1579395b92d5SPeter Maydell     }
1580395b92d5SPeter Maydell 
1581395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1582395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1583395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, tcg_constant_i32(a->imm));
1584395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1585395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1586395b92d5SPeter Maydell     mve_update_eci(s);
1587395b92d5SPeter Maydell     return true;
1588395b92d5SPeter Maydell }
1589395b92d5SPeter Maydell 
1590395b92d5SPeter Maydell static bool do_viwdup(DisasContext *s, arg_viwdup *a, MVEGenVIWDUPFn *fn)
1591395b92d5SPeter Maydell {
1592395b92d5SPeter Maydell     TCGv_ptr qd;
1593395b92d5SPeter Maydell     TCGv_i32 rn, rm;
1594395b92d5SPeter Maydell 
1595395b92d5SPeter Maydell     /*
1596395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIWDUp, VDWDUP)
1597395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1598395b92d5SPeter Maydell      * or decreasing values, starting from Rn. Rm specifies a point where
1599395b92d5SPeter Maydell      * the count wraps back around to 0. The updated offset is written back
1600395b92d5SPeter Maydell      * to Rn.
1601395b92d5SPeter Maydell      */
1602395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1603395b92d5SPeter Maydell         return false;
1604395b92d5SPeter Maydell     }
1605395b92d5SPeter Maydell     if (!fn || a->rm == 13 || a->rm == 15) {
1606395b92d5SPeter Maydell         /*
1607395b92d5SPeter Maydell          * size 0b11 is another encoding; Rm == 13 is UNPREDICTABLE;
1608395b92d5SPeter Maydell          * Rm == 13 is VIWDUP, VDWDUP.
1609395b92d5SPeter Maydell          */
1610395b92d5SPeter Maydell         return false;
1611395b92d5SPeter Maydell     }
1612395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1613395b92d5SPeter Maydell         return true;
1614395b92d5SPeter Maydell     }
1615395b92d5SPeter Maydell 
1616395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1617395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1618395b92d5SPeter Maydell     rm = load_reg(s, a->rm);
1619395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, rm, tcg_constant_i32(a->imm));
1620395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1621395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1622395b92d5SPeter Maydell     tcg_temp_free_i32(rm);
1623395b92d5SPeter Maydell     mve_update_eci(s);
1624395b92d5SPeter Maydell     return true;
1625395b92d5SPeter Maydell }
1626395b92d5SPeter Maydell 
1627395b92d5SPeter Maydell static bool trans_VIDUP(DisasContext *s, arg_vidup *a)
1628395b92d5SPeter Maydell {
1629395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1630395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1631395b92d5SPeter Maydell         gen_helper_mve_viduph,
1632395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1633395b92d5SPeter Maydell         NULL,
1634395b92d5SPeter Maydell     };
1635395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1636395b92d5SPeter Maydell }
1637395b92d5SPeter Maydell 
1638395b92d5SPeter Maydell static bool trans_VDDUP(DisasContext *s, arg_vidup *a)
1639395b92d5SPeter Maydell {
1640395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1641395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1642395b92d5SPeter Maydell         gen_helper_mve_viduph,
1643395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1644395b92d5SPeter Maydell         NULL,
1645395b92d5SPeter Maydell     };
1646395b92d5SPeter Maydell     /* VDDUP is just like VIDUP but with a negative immediate */
1647395b92d5SPeter Maydell     a->imm = -a->imm;
1648395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1649395b92d5SPeter Maydell }
1650395b92d5SPeter Maydell 
1651395b92d5SPeter Maydell static bool trans_VIWDUP(DisasContext *s, arg_viwdup *a)
1652395b92d5SPeter Maydell {
1653395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1654395b92d5SPeter Maydell         gen_helper_mve_viwdupb,
1655395b92d5SPeter Maydell         gen_helper_mve_viwduph,
1656395b92d5SPeter Maydell         gen_helper_mve_viwdupw,
1657395b92d5SPeter Maydell         NULL,
1658395b92d5SPeter Maydell     };
1659395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1660395b92d5SPeter Maydell }
1661395b92d5SPeter Maydell 
1662395b92d5SPeter Maydell static bool trans_VDWDUP(DisasContext *s, arg_viwdup *a)
1663395b92d5SPeter Maydell {
1664395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1665395b92d5SPeter Maydell         gen_helper_mve_vdwdupb,
1666395b92d5SPeter Maydell         gen_helper_mve_vdwduph,
1667395b92d5SPeter Maydell         gen_helper_mve_vdwdupw,
1668395b92d5SPeter Maydell         NULL,
1669395b92d5SPeter Maydell     };
1670395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1671395b92d5SPeter Maydell }
1672eff5d9a9SPeter Maydell 
1673eff5d9a9SPeter Maydell static bool do_vcmp(DisasContext *s, arg_vcmp *a, MVEGenCmpFn *fn)
1674eff5d9a9SPeter Maydell {
1675eff5d9a9SPeter Maydell     TCGv_ptr qn, qm;
1676eff5d9a9SPeter Maydell 
1677eff5d9a9SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1678eff5d9a9SPeter Maydell         !fn) {
1679eff5d9a9SPeter Maydell         return false;
1680eff5d9a9SPeter Maydell     }
1681eff5d9a9SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1682eff5d9a9SPeter Maydell         return true;
1683eff5d9a9SPeter Maydell     }
1684eff5d9a9SPeter Maydell 
1685eff5d9a9SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1686eff5d9a9SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1687eff5d9a9SPeter Maydell     fn(cpu_env, qn, qm);
1688eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qn);
1689eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qm);
1690eff5d9a9SPeter Maydell     if (a->mask) {
1691eff5d9a9SPeter Maydell         /* VPT */
1692eff5d9a9SPeter Maydell         gen_vpst(s, a->mask);
1693eff5d9a9SPeter Maydell     }
1694eff5d9a9SPeter Maydell     mve_update_eci(s);
1695eff5d9a9SPeter Maydell     return true;
1696eff5d9a9SPeter Maydell }
1697eff5d9a9SPeter Maydell 
1698cce81873SPeter Maydell static bool do_vcmp_scalar(DisasContext *s, arg_vcmp_scalar *a,
1699cce81873SPeter Maydell                            MVEGenScalarCmpFn *fn)
1700cce81873SPeter Maydell {
1701cce81873SPeter Maydell     TCGv_ptr qn;
1702cce81873SPeter Maydell     TCGv_i32 rm;
1703cce81873SPeter Maydell 
1704cce81873SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !fn || a->rm == 13) {
1705cce81873SPeter Maydell         return false;
1706cce81873SPeter Maydell     }
1707cce81873SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1708cce81873SPeter Maydell         return true;
1709cce81873SPeter Maydell     }
1710cce81873SPeter Maydell 
1711cce81873SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1712cce81873SPeter Maydell     if (a->rm == 15) {
1713cce81873SPeter Maydell         /* Encoding Rm=0b1111 means "constant zero" */
1714cce81873SPeter Maydell         rm = tcg_constant_i32(0);
1715cce81873SPeter Maydell     } else {
1716cce81873SPeter Maydell         rm = load_reg(s, a->rm);
1717cce81873SPeter Maydell     }
1718cce81873SPeter Maydell     fn(cpu_env, qn, rm);
1719cce81873SPeter Maydell     tcg_temp_free_ptr(qn);
1720cce81873SPeter Maydell     tcg_temp_free_i32(rm);
1721cce81873SPeter Maydell     if (a->mask) {
1722cce81873SPeter Maydell         /* VPT */
1723cce81873SPeter Maydell         gen_vpst(s, a->mask);
1724cce81873SPeter Maydell     }
1725cce81873SPeter Maydell     mve_update_eci(s);
1726cce81873SPeter Maydell     return true;
1727cce81873SPeter Maydell }
1728cce81873SPeter Maydell 
1729eff5d9a9SPeter Maydell #define DO_VCMP(INSN, FN)                                       \
1730eff5d9a9SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vcmp *a)      \
1731eff5d9a9SPeter Maydell     {                                                           \
1732eff5d9a9SPeter Maydell         static MVEGenCmpFn * const fns[] = {                    \
1733eff5d9a9SPeter Maydell             gen_helper_mve_##FN##b,                             \
1734eff5d9a9SPeter Maydell             gen_helper_mve_##FN##h,                             \
1735eff5d9a9SPeter Maydell             gen_helper_mve_##FN##w,                             \
1736eff5d9a9SPeter Maydell             NULL,                                               \
1737eff5d9a9SPeter Maydell         };                                                      \
1738eff5d9a9SPeter Maydell         return do_vcmp(s, a, fns[a->size]);                     \
1739cce81873SPeter Maydell     }                                                           \
1740cce81873SPeter Maydell     static bool trans_##INSN##_scalar(DisasContext *s,          \
1741cce81873SPeter Maydell                                       arg_vcmp_scalar *a)       \
1742cce81873SPeter Maydell     {                                                           \
1743cce81873SPeter Maydell         static MVEGenScalarCmpFn * const fns[] = {              \
1744cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarb,                      \
1745cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarh,                      \
1746cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarw,                      \
1747cce81873SPeter Maydell             NULL,                                               \
1748cce81873SPeter Maydell         };                                                      \
1749cce81873SPeter Maydell         return do_vcmp_scalar(s, a, fns[a->size]);              \
1750eff5d9a9SPeter Maydell     }
1751eff5d9a9SPeter Maydell 
1752eff5d9a9SPeter Maydell DO_VCMP(VCMPEQ, vcmpeq)
1753eff5d9a9SPeter Maydell DO_VCMP(VCMPNE, vcmpne)
1754eff5d9a9SPeter Maydell DO_VCMP(VCMPCS, vcmpcs)
1755eff5d9a9SPeter Maydell DO_VCMP(VCMPHI, vcmphi)
1756eff5d9a9SPeter Maydell DO_VCMP(VCMPGE, vcmpge)
1757eff5d9a9SPeter Maydell DO_VCMP(VCMPLT, vcmplt)
1758eff5d9a9SPeter Maydell DO_VCMP(VCMPGT, vcmpgt)
1759eff5d9a9SPeter Maydell DO_VCMP(VCMPLE, vcmple)
1760688ba4cfSPeter Maydell 
1761688ba4cfSPeter Maydell static bool do_vmaxv(DisasContext *s, arg_vmaxv *a, MVEGenVADDVFn fn)
1762688ba4cfSPeter Maydell {
1763688ba4cfSPeter Maydell     /*
1764688ba4cfSPeter Maydell      * MIN/MAX operations across a vector: compute the min or
1765688ba4cfSPeter Maydell      * max of the initial value in a general purpose register
1766688ba4cfSPeter Maydell      * and all the elements in the vector, and store it back
1767688ba4cfSPeter Maydell      * into the general purpose register.
1768688ba4cfSPeter Maydell      */
1769688ba4cfSPeter Maydell     TCGv_ptr qm;
1770688ba4cfSPeter Maydell     TCGv_i32 rda;
1771688ba4cfSPeter Maydell 
1772688ba4cfSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1773688ba4cfSPeter Maydell         !fn || a->rda == 13 || a->rda == 15) {
1774688ba4cfSPeter Maydell         /* Rda cases are UNPREDICTABLE */
1775688ba4cfSPeter Maydell         return false;
1776688ba4cfSPeter Maydell     }
1777688ba4cfSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1778688ba4cfSPeter Maydell         return true;
1779688ba4cfSPeter Maydell     }
1780688ba4cfSPeter Maydell 
1781688ba4cfSPeter Maydell     qm = mve_qreg_ptr(a->qm);
1782688ba4cfSPeter Maydell     rda = load_reg(s, a->rda);
1783688ba4cfSPeter Maydell     fn(rda, cpu_env, qm, rda);
1784688ba4cfSPeter Maydell     store_reg(s, a->rda, rda);
1785688ba4cfSPeter Maydell     tcg_temp_free_ptr(qm);
1786688ba4cfSPeter Maydell     mve_update_eci(s);
1787688ba4cfSPeter Maydell     return true;
1788688ba4cfSPeter Maydell }
1789688ba4cfSPeter Maydell 
1790688ba4cfSPeter Maydell #define DO_VMAXV(INSN, FN)                                      \
1791688ba4cfSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vmaxv *a)     \
1792688ba4cfSPeter Maydell     {                                                           \
1793688ba4cfSPeter Maydell         static MVEGenVADDVFn * const fns[] = {                  \
1794688ba4cfSPeter Maydell             gen_helper_mve_##FN##b,                             \
1795688ba4cfSPeter Maydell             gen_helper_mve_##FN##h,                             \
1796688ba4cfSPeter Maydell             gen_helper_mve_##FN##w,                             \
1797688ba4cfSPeter Maydell             NULL,                                               \
1798688ba4cfSPeter Maydell         };                                                      \
1799688ba4cfSPeter Maydell         return do_vmaxv(s, a, fns[a->size]);                    \
1800688ba4cfSPeter Maydell     }
1801688ba4cfSPeter Maydell 
1802688ba4cfSPeter Maydell DO_VMAXV(VMAXV_S, vmaxvs)
1803688ba4cfSPeter Maydell DO_VMAXV(VMAXV_U, vmaxvu)
1804688ba4cfSPeter Maydell DO_VMAXV(VMAXAV, vmaxav)
1805688ba4cfSPeter Maydell DO_VMAXV(VMINV_S, vminvs)
1806688ba4cfSPeter Maydell DO_VMAXV(VMINV_U, vminvu)
1807688ba4cfSPeter Maydell DO_VMAXV(VMINAV, vminav)
18087f061c0aSPeter Maydell 
18097f061c0aSPeter Maydell static bool do_vabav(DisasContext *s, arg_vabav *a, MVEGenVABAVFn *fn)
18107f061c0aSPeter Maydell {
18117f061c0aSPeter Maydell     /* Absolute difference accumulated across vector */
18127f061c0aSPeter Maydell     TCGv_ptr qn, qm;
18137f061c0aSPeter Maydell     TCGv_i32 rda;
18147f061c0aSPeter Maydell 
18157f061c0aSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
18167f061c0aSPeter Maydell         !mve_check_qreg_bank(s, a->qm | a->qn) ||
18177f061c0aSPeter Maydell         !fn || a->rda == 13 || a->rda == 15) {
18187f061c0aSPeter Maydell         /* Rda cases are UNPREDICTABLE */
18197f061c0aSPeter Maydell         return false;
18207f061c0aSPeter Maydell     }
18217f061c0aSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
18227f061c0aSPeter Maydell         return true;
18237f061c0aSPeter Maydell     }
18247f061c0aSPeter Maydell 
18257f061c0aSPeter Maydell     qm = mve_qreg_ptr(a->qm);
18267f061c0aSPeter Maydell     qn = mve_qreg_ptr(a->qn);
18277f061c0aSPeter Maydell     rda = load_reg(s, a->rda);
18287f061c0aSPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
18297f061c0aSPeter Maydell     store_reg(s, a->rda, rda);
18307f061c0aSPeter Maydell     tcg_temp_free_ptr(qm);
18317f061c0aSPeter Maydell     tcg_temp_free_ptr(qn);
18327f061c0aSPeter Maydell     mve_update_eci(s);
18337f061c0aSPeter Maydell     return true;
18347f061c0aSPeter Maydell }
18357f061c0aSPeter Maydell 
18367f061c0aSPeter Maydell #define DO_VABAV(INSN, FN)                                      \
18377f061c0aSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vabav *a)     \
18387f061c0aSPeter Maydell     {                                                           \
18397f061c0aSPeter Maydell         static MVEGenVABAVFn * const fns[] = {                  \
18407f061c0aSPeter Maydell             gen_helper_mve_##FN##b,                             \
18417f061c0aSPeter Maydell             gen_helper_mve_##FN##h,                             \
18427f061c0aSPeter Maydell             gen_helper_mve_##FN##w,                             \
18437f061c0aSPeter Maydell             NULL,                                               \
18447f061c0aSPeter Maydell         };                                                      \
18457f061c0aSPeter Maydell         return do_vabav(s, a, fns[a->size]);                    \
18467f061c0aSPeter Maydell     }
18477f061c0aSPeter Maydell 
18487f061c0aSPeter Maydell DO_VABAV(VABAV_S, vabavs)
18497f061c0aSPeter Maydell DO_VABAV(VABAV_U, vabavu)
18501241f148SPeter Maydell 
18511241f148SPeter Maydell static bool trans_VMOV_to_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
18521241f148SPeter Maydell {
18531241f148SPeter Maydell     /*
18541241f148SPeter Maydell      * VMOV two 32-bit vector lanes to two general-purpose registers.
18551241f148SPeter Maydell      * This insn is not predicated but it is subject to beat-wise
18561241f148SPeter Maydell      * execution if it is not in an IT block. For us this means
18571241f148SPeter Maydell      * only that if PSR.ECI says we should not be executing the beat
18581241f148SPeter Maydell      * corresponding to the lane of the vector register being accessed
18591241f148SPeter Maydell      * then we should skip perfoming the move, and that we need to do
18601241f148SPeter Maydell      * the usual check for bad ECI state and advance of ECI state.
18611241f148SPeter Maydell      * (If PSR.ECI is non-zero then we cannot be in an IT block.)
18621241f148SPeter Maydell      */
18631241f148SPeter Maydell     TCGv_i32 tmp;
18641241f148SPeter Maydell     int vd;
18651241f148SPeter Maydell 
18661241f148SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
18671241f148SPeter Maydell         a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15 ||
18681241f148SPeter Maydell         a->rt == a->rt2) {
18691241f148SPeter Maydell         /* Rt/Rt2 cases are UNPREDICTABLE */
18701241f148SPeter Maydell         return false;
18711241f148SPeter Maydell     }
18721241f148SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
18731241f148SPeter Maydell         return true;
18741241f148SPeter Maydell     }
18751241f148SPeter Maydell 
18761241f148SPeter Maydell     /* Convert Qreg index to Dreg for read_neon_element32() etc */
18771241f148SPeter Maydell     vd = a->qd * 2;
18781241f148SPeter Maydell 
18791241f148SPeter Maydell     if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
18801241f148SPeter Maydell         tmp = tcg_temp_new_i32();
18811241f148SPeter Maydell         read_neon_element32(tmp, vd, a->idx, MO_32);
18821241f148SPeter Maydell         store_reg(s, a->rt, tmp);
18831241f148SPeter Maydell     }
18841241f148SPeter Maydell     if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
18851241f148SPeter Maydell         tmp = tcg_temp_new_i32();
18861241f148SPeter Maydell         read_neon_element32(tmp, vd + 1, a->idx, MO_32);
18871241f148SPeter Maydell         store_reg(s, a->rt2, tmp);
18881241f148SPeter Maydell     }
18891241f148SPeter Maydell 
18901241f148SPeter Maydell     mve_update_and_store_eci(s);
18911241f148SPeter Maydell     return true;
18921241f148SPeter Maydell }
18931241f148SPeter Maydell 
18941241f148SPeter Maydell static bool trans_VMOV_from_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
18951241f148SPeter Maydell {
18961241f148SPeter Maydell     /*
18971241f148SPeter Maydell      * VMOV two general-purpose registers to two 32-bit vector lanes.
18981241f148SPeter Maydell      * This insn is not predicated but it is subject to beat-wise
18991241f148SPeter Maydell      * execution if it is not in an IT block. For us this means
19001241f148SPeter Maydell      * only that if PSR.ECI says we should not be executing the beat
19011241f148SPeter Maydell      * corresponding to the lane of the vector register being accessed
19021241f148SPeter Maydell      * then we should skip perfoming the move, and that we need to do
19031241f148SPeter Maydell      * the usual check for bad ECI state and advance of ECI state.
19041241f148SPeter Maydell      * (If PSR.ECI is non-zero then we cannot be in an IT block.)
19051241f148SPeter Maydell      */
19061241f148SPeter Maydell     TCGv_i32 tmp;
19071241f148SPeter Maydell     int vd;
19081241f148SPeter Maydell 
19091241f148SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
19101241f148SPeter Maydell         a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15) {
19111241f148SPeter Maydell         /* Rt/Rt2 cases are UNPREDICTABLE */
19121241f148SPeter Maydell         return false;
19131241f148SPeter Maydell     }
19141241f148SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
19151241f148SPeter Maydell         return true;
19161241f148SPeter Maydell     }
19171241f148SPeter Maydell 
19181241f148SPeter Maydell     /* Convert Qreg idx to Dreg for read_neon_element32() etc */
19191241f148SPeter Maydell     vd = a->qd * 2;
19201241f148SPeter Maydell 
19211241f148SPeter Maydell     if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
19221241f148SPeter Maydell         tmp = load_reg(s, a->rt);
19231241f148SPeter Maydell         write_neon_element32(tmp, vd, a->idx, MO_32);
19241241f148SPeter Maydell         tcg_temp_free_i32(tmp);
19251241f148SPeter Maydell     }
19261241f148SPeter Maydell     if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
19271241f148SPeter Maydell         tmp = load_reg(s, a->rt2);
19281241f148SPeter Maydell         write_neon_element32(tmp, vd + 1, a->idx, MO_32);
19291241f148SPeter Maydell         tcg_temp_free_i32(tmp);
19301241f148SPeter Maydell     }
19311241f148SPeter Maydell 
19321241f148SPeter Maydell     mve_update_and_store_eci(s);
19331241f148SPeter Maydell     return true;
19341241f148SPeter Maydell }
1935