16390eed4SPeter Maydell /* 26390eed4SPeter Maydell * ARM translation: M-profile MVE instructions 36390eed4SPeter Maydell * 46390eed4SPeter Maydell * Copyright (c) 2021 Linaro, Ltd. 56390eed4SPeter Maydell * 66390eed4SPeter Maydell * This library is free software; you can redistribute it and/or 76390eed4SPeter Maydell * modify it under the terms of the GNU Lesser General Public 86390eed4SPeter Maydell * License as published by the Free Software Foundation; either 96390eed4SPeter Maydell * version 2.1 of the License, or (at your option) any later version. 106390eed4SPeter Maydell * 116390eed4SPeter Maydell * This library is distributed in the hope that it will be useful, 126390eed4SPeter Maydell * but WITHOUT ANY WARRANTY; without even the implied warranty of 136390eed4SPeter Maydell * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU 146390eed4SPeter Maydell * Lesser General Public License for more details. 156390eed4SPeter Maydell * 166390eed4SPeter Maydell * You should have received a copy of the GNU Lesser General Public 176390eed4SPeter Maydell * License along with this library; if not, see <http://www.gnu.org/licenses/>. 186390eed4SPeter Maydell */ 196390eed4SPeter Maydell 206390eed4SPeter Maydell #include "qemu/osdep.h" 216390eed4SPeter Maydell #include "tcg/tcg-op.h" 226390eed4SPeter Maydell #include "tcg/tcg-op-gvec.h" 236390eed4SPeter Maydell #include "exec/exec-all.h" 246390eed4SPeter Maydell #include "exec/gen-icount.h" 256390eed4SPeter Maydell #include "translate.h" 266390eed4SPeter Maydell #include "translate-a32.h" 276390eed4SPeter Maydell 28395b92d5SPeter Maydell static inline int vidup_imm(DisasContext *s, int x) 29395b92d5SPeter Maydell { 30395b92d5SPeter Maydell return 1 << x; 31395b92d5SPeter Maydell } 32395b92d5SPeter Maydell 336390eed4SPeter Maydell /* Include the generated decoder */ 346390eed4SPeter Maydell #include "decode-mve.c.inc" 35507b6a50SPeter Maydell 36507b6a50SPeter Maydell typedef void MVEGenLdStFn(TCGv_ptr, TCGv_ptr, TCGv_i32); 37dc18628bSPeter Maydell typedef void MVEGenLdStSGFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32); 38075e7e97SPeter Maydell typedef void MVEGenLdStIlFn(TCGv_ptr, TCGv_i32, TCGv_i32); 390f0f2bd5SPeter Maydell typedef void MVEGenOneOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr); 4068245e44SPeter Maydell typedef void MVEGenTwoOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_ptr); 41e51896b3SPeter Maydell typedef void MVEGenTwoOpScalarFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32); 42f9ed6174SPeter Maydell typedef void MVEGenTwoOpShiftFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32); 43640cdf20SPeter Maydell typedef void MVEGenLongDualAccOpFn(TCGv_i64, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i64); 446f060a63SPeter Maydell typedef void MVEGenVADDVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32); 45eab84139SPeter Maydell typedef void MVEGenOneOpImmFn(TCGv_ptr, TCGv_ptr, TCGv_i64); 46395b92d5SPeter Maydell typedef void MVEGenVIDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32); 47395b92d5SPeter Maydell typedef void MVEGenVIWDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32, TCGv_i32); 48eff5d9a9SPeter Maydell typedef void MVEGenCmpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr); 49cce81873SPeter Maydell typedef void MVEGenScalarCmpFn(TCGv_ptr, TCGv_ptr, TCGv_i32); 507f061c0aSPeter Maydell typedef void MVEGenVABAVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32); 51f0ffff51SPeter Maydell typedef void MVEGenDualAccOpFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32); 52507b6a50SPeter Maydell 53507b6a50SPeter Maydell /* Return the offset of a Qn register (same semantics as aa32_vfp_qreg()) */ 54507b6a50SPeter Maydell static inline long mve_qreg_offset(unsigned reg) 55507b6a50SPeter Maydell { 56507b6a50SPeter Maydell return offsetof(CPUARMState, vfp.zregs[reg].d[0]); 57507b6a50SPeter Maydell } 58507b6a50SPeter Maydell 59507b6a50SPeter Maydell static TCGv_ptr mve_qreg_ptr(unsigned reg) 60507b6a50SPeter Maydell { 61507b6a50SPeter Maydell TCGv_ptr ret = tcg_temp_new_ptr(); 62507b6a50SPeter Maydell tcg_gen_addi_ptr(ret, cpu_env, mve_qreg_offset(reg)); 63507b6a50SPeter Maydell return ret; 64507b6a50SPeter Maydell } 65507b6a50SPeter Maydell 66507b6a50SPeter Maydell static bool mve_check_qreg_bank(DisasContext *s, int qmask) 67507b6a50SPeter Maydell { 68507b6a50SPeter Maydell /* 69507b6a50SPeter Maydell * Check whether Qregs are in range. For v8.1M only Q0..Q7 70507b6a50SPeter Maydell * are supported, see VFPSmallRegisterBank(). 71507b6a50SPeter Maydell */ 72507b6a50SPeter Maydell return qmask < 8; 73507b6a50SPeter Maydell } 74507b6a50SPeter Maydell 754f57ef95SPeter Maydell bool mve_eci_check(DisasContext *s) 76507b6a50SPeter Maydell { 77507b6a50SPeter Maydell /* 78507b6a50SPeter Maydell * This is a beatwise insn: check that ECI is valid (not a 79507b6a50SPeter Maydell * reserved value) and note that we are handling it. 80507b6a50SPeter Maydell * Return true if OK, false if we generated an exception. 81507b6a50SPeter Maydell */ 82507b6a50SPeter Maydell s->eci_handled = true; 83507b6a50SPeter Maydell switch (s->eci) { 84507b6a50SPeter Maydell case ECI_NONE: 85507b6a50SPeter Maydell case ECI_A0: 86507b6a50SPeter Maydell case ECI_A0A1: 87507b6a50SPeter Maydell case ECI_A0A1A2: 88507b6a50SPeter Maydell case ECI_A0A1A2B0: 89507b6a50SPeter Maydell return true; 90507b6a50SPeter Maydell default: 91507b6a50SPeter Maydell /* Reserved value: INVSTATE UsageFault */ 92507b6a50SPeter Maydell gen_exception_insn(s, s->pc_curr, EXCP_INVSTATE, syn_uncategorized(), 93507b6a50SPeter Maydell default_exception_el(s)); 94507b6a50SPeter Maydell return false; 95507b6a50SPeter Maydell } 96507b6a50SPeter Maydell } 97507b6a50SPeter Maydell 980f31e37cSPeter Maydell void mve_update_eci(DisasContext *s) 99507b6a50SPeter Maydell { 100507b6a50SPeter Maydell /* 101507b6a50SPeter Maydell * The helper function will always update the CPUState field, 102507b6a50SPeter Maydell * so we only need to update the DisasContext field. 103507b6a50SPeter Maydell */ 104507b6a50SPeter Maydell if (s->eci) { 105507b6a50SPeter Maydell s->eci = (s->eci == ECI_A0A1A2B0) ? ECI_A0 : ECI_NONE; 106507b6a50SPeter Maydell } 107507b6a50SPeter Maydell } 108507b6a50SPeter Maydell 1094f57ef95SPeter Maydell void mve_update_and_store_eci(DisasContext *s) 110387debdbSPeter Maydell { 111387debdbSPeter Maydell /* 112387debdbSPeter Maydell * For insns which don't call a helper function that will call 113387debdbSPeter Maydell * mve_advance_vpt(), this version updates s->eci and also stores 114387debdbSPeter Maydell * it out to the CPUState field. 115387debdbSPeter Maydell */ 116387debdbSPeter Maydell if (s->eci) { 117387debdbSPeter Maydell mve_update_eci(s); 118387debdbSPeter Maydell store_cpu_field(tcg_constant_i32(s->eci << 4), condexec_bits); 119387debdbSPeter Maydell } 120387debdbSPeter Maydell } 121387debdbSPeter Maydell 1221d2386f7SPeter Maydell static bool mve_skip_first_beat(DisasContext *s) 1231d2386f7SPeter Maydell { 1241d2386f7SPeter Maydell /* Return true if PSR.ECI says we must skip the first beat of this insn */ 1251d2386f7SPeter Maydell switch (s->eci) { 1261d2386f7SPeter Maydell case ECI_NONE: 1271d2386f7SPeter Maydell return false; 1281d2386f7SPeter Maydell case ECI_A0: 1291d2386f7SPeter Maydell case ECI_A0A1: 1301d2386f7SPeter Maydell case ECI_A0A1A2: 1311d2386f7SPeter Maydell case ECI_A0A1A2B0: 1321d2386f7SPeter Maydell return true; 1331d2386f7SPeter Maydell default: 1341d2386f7SPeter Maydell g_assert_not_reached(); 1351d2386f7SPeter Maydell } 1361d2386f7SPeter Maydell } 1371d2386f7SPeter Maydell 138d59ccc30SPeter Maydell static bool do_ldst(DisasContext *s, arg_VLDR_VSTR *a, MVEGenLdStFn *fn, 139d59ccc30SPeter Maydell unsigned msize) 140507b6a50SPeter Maydell { 141507b6a50SPeter Maydell TCGv_i32 addr; 142507b6a50SPeter Maydell uint32_t offset; 143507b6a50SPeter Maydell TCGv_ptr qreg; 144507b6a50SPeter Maydell 145507b6a50SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 146507b6a50SPeter Maydell !mve_check_qreg_bank(s, a->qd) || 147507b6a50SPeter Maydell !fn) { 148507b6a50SPeter Maydell return false; 149507b6a50SPeter Maydell } 150507b6a50SPeter Maydell 151507b6a50SPeter Maydell /* CONSTRAINED UNPREDICTABLE: we choose to UNDEF */ 152507b6a50SPeter Maydell if (a->rn == 15 || (a->rn == 13 && a->w)) { 153507b6a50SPeter Maydell return false; 154507b6a50SPeter Maydell } 155507b6a50SPeter Maydell 156507b6a50SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 157507b6a50SPeter Maydell return true; 158507b6a50SPeter Maydell } 159507b6a50SPeter Maydell 160d59ccc30SPeter Maydell offset = a->imm << msize; 161507b6a50SPeter Maydell if (!a->a) { 162507b6a50SPeter Maydell offset = -offset; 163507b6a50SPeter Maydell } 164507b6a50SPeter Maydell addr = load_reg(s, a->rn); 165507b6a50SPeter Maydell if (a->p) { 166507b6a50SPeter Maydell tcg_gen_addi_i32(addr, addr, offset); 167507b6a50SPeter Maydell } 168507b6a50SPeter Maydell 169507b6a50SPeter Maydell qreg = mve_qreg_ptr(a->qd); 170507b6a50SPeter Maydell fn(cpu_env, qreg, addr); 171507b6a50SPeter Maydell tcg_temp_free_ptr(qreg); 172507b6a50SPeter Maydell 173507b6a50SPeter Maydell /* 174507b6a50SPeter Maydell * Writeback always happens after the last beat of the insn, 175507b6a50SPeter Maydell * regardless of predication 176507b6a50SPeter Maydell */ 177507b6a50SPeter Maydell if (a->w) { 178507b6a50SPeter Maydell if (!a->p) { 179507b6a50SPeter Maydell tcg_gen_addi_i32(addr, addr, offset); 180507b6a50SPeter Maydell } 181507b6a50SPeter Maydell store_reg(s, a->rn, addr); 182507b6a50SPeter Maydell } else { 183507b6a50SPeter Maydell tcg_temp_free_i32(addr); 184507b6a50SPeter Maydell } 185507b6a50SPeter Maydell mve_update_eci(s); 186507b6a50SPeter Maydell return true; 187507b6a50SPeter Maydell } 188507b6a50SPeter Maydell 189507b6a50SPeter Maydell static bool trans_VLDR_VSTR(DisasContext *s, arg_VLDR_VSTR *a) 190507b6a50SPeter Maydell { 191507b6a50SPeter Maydell static MVEGenLdStFn * const ldstfns[4][2] = { 192507b6a50SPeter Maydell { gen_helper_mve_vstrb, gen_helper_mve_vldrb }, 193507b6a50SPeter Maydell { gen_helper_mve_vstrh, gen_helper_mve_vldrh }, 194507b6a50SPeter Maydell { gen_helper_mve_vstrw, gen_helper_mve_vldrw }, 195507b6a50SPeter Maydell { NULL, NULL } 196507b6a50SPeter Maydell }; 197d59ccc30SPeter Maydell return do_ldst(s, a, ldstfns[a->size][a->l], a->size); 198507b6a50SPeter Maydell } 1992fc6b751SPeter Maydell 200d59ccc30SPeter Maydell #define DO_VLDST_WIDE_NARROW(OP, SLD, ULD, ST, MSIZE) \ 2012fc6b751SPeter Maydell static bool trans_##OP(DisasContext *s, arg_VLDR_VSTR *a) \ 2022fc6b751SPeter Maydell { \ 2032fc6b751SPeter Maydell static MVEGenLdStFn * const ldstfns[2][2] = { \ 2042fc6b751SPeter Maydell { gen_helper_mve_##ST, gen_helper_mve_##SLD }, \ 2052fc6b751SPeter Maydell { NULL, gen_helper_mve_##ULD }, \ 2062fc6b751SPeter Maydell }; \ 207d59ccc30SPeter Maydell return do_ldst(s, a, ldstfns[a->u][a->l], MSIZE); \ 2082fc6b751SPeter Maydell } 2092fc6b751SPeter Maydell 210d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_H, vldrb_sh, vldrb_uh, vstrb_h, MO_8) 211d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_W, vldrb_sw, vldrb_uw, vstrb_w, MO_8) 212d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTH_W, vldrh_sw, vldrh_uw, vstrh_w, MO_16) 2130f0f2bd5SPeter Maydell 214dc18628bSPeter Maydell static bool do_ldst_sg(DisasContext *s, arg_vldst_sg *a, MVEGenLdStSGFn fn) 215dc18628bSPeter Maydell { 216dc18628bSPeter Maydell TCGv_i32 addr; 217dc18628bSPeter Maydell TCGv_ptr qd, qm; 218dc18628bSPeter Maydell 219dc18628bSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 220dc18628bSPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) || 221dc18628bSPeter Maydell !fn || a->rn == 15) { 222dc18628bSPeter Maydell /* Rn case is UNPREDICTABLE */ 223dc18628bSPeter Maydell return false; 224dc18628bSPeter Maydell } 225dc18628bSPeter Maydell 226dc18628bSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 227dc18628bSPeter Maydell return true; 228dc18628bSPeter Maydell } 229dc18628bSPeter Maydell 230dc18628bSPeter Maydell addr = load_reg(s, a->rn); 231dc18628bSPeter Maydell 232dc18628bSPeter Maydell qd = mve_qreg_ptr(a->qd); 233dc18628bSPeter Maydell qm = mve_qreg_ptr(a->qm); 234dc18628bSPeter Maydell fn(cpu_env, qd, qm, addr); 235dc18628bSPeter Maydell tcg_temp_free_ptr(qd); 236dc18628bSPeter Maydell tcg_temp_free_ptr(qm); 237dc18628bSPeter Maydell tcg_temp_free_i32(addr); 238dc18628bSPeter Maydell mve_update_eci(s); 239dc18628bSPeter Maydell return true; 240dc18628bSPeter Maydell } 241dc18628bSPeter Maydell 242dc18628bSPeter Maydell /* 243dc18628bSPeter Maydell * The naming scheme here is "vldrb_sg_sh == in-memory byte loads 244dc18628bSPeter Maydell * signextended to halfword elements in register". _os_ indicates that 245dc18628bSPeter Maydell * the offsets in Qm should be scaled by the element size. 246dc18628bSPeter Maydell */ 247dc18628bSPeter Maydell /* This macro is just to make the arrays more compact in these functions */ 248dc18628bSPeter Maydell #define F(N) gen_helper_mve_##N 249dc18628bSPeter Maydell 250dc18628bSPeter Maydell /* VLDRB/VSTRB (ie msize 1) with OS=1 is UNPREDICTABLE; we UNDEF */ 251dc18628bSPeter Maydell static bool trans_VLDR_S_sg(DisasContext *s, arg_vldst_sg *a) 252dc18628bSPeter Maydell { 253dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { { 254dc18628bSPeter Maydell { NULL, F(vldrb_sg_sh), F(vldrb_sg_sw), NULL }, 255dc18628bSPeter Maydell { NULL, NULL, F(vldrh_sg_sw), NULL }, 256dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }, 257dc18628bSPeter Maydell { NULL, NULL, NULL, NULL } 258dc18628bSPeter Maydell }, { 259dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }, 260dc18628bSPeter Maydell { NULL, NULL, F(vldrh_sg_os_sw), NULL }, 261dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }, 262dc18628bSPeter Maydell { NULL, NULL, NULL, NULL } 263dc18628bSPeter Maydell } 264dc18628bSPeter Maydell }; 265dc18628bSPeter Maydell if (a->qd == a->qm) { 266dc18628bSPeter Maydell return false; /* UNPREDICTABLE */ 267dc18628bSPeter Maydell } 268dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]); 269dc18628bSPeter Maydell } 270dc18628bSPeter Maydell 271dc18628bSPeter Maydell static bool trans_VLDR_U_sg(DisasContext *s, arg_vldst_sg *a) 272dc18628bSPeter Maydell { 273dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { { 274dc18628bSPeter Maydell { F(vldrb_sg_ub), F(vldrb_sg_uh), F(vldrb_sg_uw), NULL }, 275dc18628bSPeter Maydell { NULL, F(vldrh_sg_uh), F(vldrh_sg_uw), NULL }, 276dc18628bSPeter Maydell { NULL, NULL, F(vldrw_sg_uw), NULL }, 277dc18628bSPeter Maydell { NULL, NULL, NULL, F(vldrd_sg_ud) } 278dc18628bSPeter Maydell }, { 279dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }, 280dc18628bSPeter Maydell { NULL, F(vldrh_sg_os_uh), F(vldrh_sg_os_uw), NULL }, 281dc18628bSPeter Maydell { NULL, NULL, F(vldrw_sg_os_uw), NULL }, 282dc18628bSPeter Maydell { NULL, NULL, NULL, F(vldrd_sg_os_ud) } 283dc18628bSPeter Maydell } 284dc18628bSPeter Maydell }; 285dc18628bSPeter Maydell if (a->qd == a->qm) { 286dc18628bSPeter Maydell return false; /* UNPREDICTABLE */ 287dc18628bSPeter Maydell } 288dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]); 289dc18628bSPeter Maydell } 290dc18628bSPeter Maydell 291dc18628bSPeter Maydell static bool trans_VSTR_sg(DisasContext *s, arg_vldst_sg *a) 292dc18628bSPeter Maydell { 293dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { { 294dc18628bSPeter Maydell { F(vstrb_sg_ub), F(vstrb_sg_uh), F(vstrb_sg_uw), NULL }, 295dc18628bSPeter Maydell { NULL, F(vstrh_sg_uh), F(vstrh_sg_uw), NULL }, 296dc18628bSPeter Maydell { NULL, NULL, F(vstrw_sg_uw), NULL }, 297dc18628bSPeter Maydell { NULL, NULL, NULL, F(vstrd_sg_ud) } 298dc18628bSPeter Maydell }, { 299dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }, 300dc18628bSPeter Maydell { NULL, F(vstrh_sg_os_uh), F(vstrh_sg_os_uw), NULL }, 301dc18628bSPeter Maydell { NULL, NULL, F(vstrw_sg_os_uw), NULL }, 302dc18628bSPeter Maydell { NULL, NULL, NULL, F(vstrd_sg_os_ud) } 303dc18628bSPeter Maydell } 304dc18628bSPeter Maydell }; 305dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]); 306dc18628bSPeter Maydell } 307dc18628bSPeter Maydell 308dc18628bSPeter Maydell #undef F 309dc18628bSPeter Maydell 310fac80f08SPeter Maydell static bool do_ldst_sg_imm(DisasContext *s, arg_vldst_sg_imm *a, 311fac80f08SPeter Maydell MVEGenLdStSGFn *fn, unsigned msize) 312fac80f08SPeter Maydell { 313fac80f08SPeter Maydell uint32_t offset; 314fac80f08SPeter Maydell TCGv_ptr qd, qm; 315fac80f08SPeter Maydell 316fac80f08SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 317fac80f08SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) || 318fac80f08SPeter Maydell !fn) { 319fac80f08SPeter Maydell return false; 320fac80f08SPeter Maydell } 321fac80f08SPeter Maydell 322fac80f08SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 323fac80f08SPeter Maydell return true; 324fac80f08SPeter Maydell } 325fac80f08SPeter Maydell 326fac80f08SPeter Maydell offset = a->imm << msize; 327fac80f08SPeter Maydell if (!a->a) { 328fac80f08SPeter Maydell offset = -offset; 329fac80f08SPeter Maydell } 330fac80f08SPeter Maydell 331fac80f08SPeter Maydell qd = mve_qreg_ptr(a->qd); 332fac80f08SPeter Maydell qm = mve_qreg_ptr(a->qm); 333fac80f08SPeter Maydell fn(cpu_env, qd, qm, tcg_constant_i32(offset)); 334fac80f08SPeter Maydell tcg_temp_free_ptr(qd); 335fac80f08SPeter Maydell tcg_temp_free_ptr(qm); 336fac80f08SPeter Maydell mve_update_eci(s); 337fac80f08SPeter Maydell return true; 338fac80f08SPeter Maydell } 339fac80f08SPeter Maydell 340fac80f08SPeter Maydell static bool trans_VLDRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a) 341fac80f08SPeter Maydell { 342fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = { 343fac80f08SPeter Maydell gen_helper_mve_vldrw_sg_uw, 344fac80f08SPeter Maydell gen_helper_mve_vldrw_sg_wb_uw, 345fac80f08SPeter Maydell }; 346fac80f08SPeter Maydell if (a->qd == a->qm) { 347fac80f08SPeter Maydell return false; /* UNPREDICTABLE */ 348fac80f08SPeter Maydell } 349fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_32); 350fac80f08SPeter Maydell } 351fac80f08SPeter Maydell 352fac80f08SPeter Maydell static bool trans_VLDRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a) 353fac80f08SPeter Maydell { 354fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = { 355fac80f08SPeter Maydell gen_helper_mve_vldrd_sg_ud, 356fac80f08SPeter Maydell gen_helper_mve_vldrd_sg_wb_ud, 357fac80f08SPeter Maydell }; 358fac80f08SPeter Maydell if (a->qd == a->qm) { 359fac80f08SPeter Maydell return false; /* UNPREDICTABLE */ 360fac80f08SPeter Maydell } 361fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_64); 362fac80f08SPeter Maydell } 363fac80f08SPeter Maydell 364fac80f08SPeter Maydell static bool trans_VSTRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a) 365fac80f08SPeter Maydell { 366fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = { 367fac80f08SPeter Maydell gen_helper_mve_vstrw_sg_uw, 368fac80f08SPeter Maydell gen_helper_mve_vstrw_sg_wb_uw, 369fac80f08SPeter Maydell }; 370fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_32); 371fac80f08SPeter Maydell } 372fac80f08SPeter Maydell 373fac80f08SPeter Maydell static bool trans_VSTRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a) 374fac80f08SPeter Maydell { 375fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = { 376fac80f08SPeter Maydell gen_helper_mve_vstrd_sg_ud, 377fac80f08SPeter Maydell gen_helper_mve_vstrd_sg_wb_ud, 378fac80f08SPeter Maydell }; 379fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_64); 380fac80f08SPeter Maydell } 381fac80f08SPeter Maydell 382075e7e97SPeter Maydell static bool do_vldst_il(DisasContext *s, arg_vldst_il *a, MVEGenLdStIlFn *fn, 383075e7e97SPeter Maydell int addrinc) 384075e7e97SPeter Maydell { 385075e7e97SPeter Maydell TCGv_i32 rn; 386075e7e97SPeter Maydell 387075e7e97SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 388075e7e97SPeter Maydell !mve_check_qreg_bank(s, a->qd) || 389075e7e97SPeter Maydell !fn || (a->rn == 13 && a->w) || a->rn == 15) { 390075e7e97SPeter Maydell /* Variously UNPREDICTABLE or UNDEF or related-encoding */ 391075e7e97SPeter Maydell return false; 392075e7e97SPeter Maydell } 393075e7e97SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 394075e7e97SPeter Maydell return true; 395075e7e97SPeter Maydell } 396075e7e97SPeter Maydell 397075e7e97SPeter Maydell rn = load_reg(s, a->rn); 398075e7e97SPeter Maydell /* 399075e7e97SPeter Maydell * We pass the index of Qd, not a pointer, because the helper must 400075e7e97SPeter Maydell * access multiple Q registers starting at Qd and working up. 401075e7e97SPeter Maydell */ 402075e7e97SPeter Maydell fn(cpu_env, tcg_constant_i32(a->qd), rn); 403075e7e97SPeter Maydell 404075e7e97SPeter Maydell if (a->w) { 405075e7e97SPeter Maydell tcg_gen_addi_i32(rn, rn, addrinc); 406075e7e97SPeter Maydell store_reg(s, a->rn, rn); 407075e7e97SPeter Maydell } else { 408075e7e97SPeter Maydell tcg_temp_free_i32(rn); 409075e7e97SPeter Maydell } 410075e7e97SPeter Maydell mve_update_and_store_eci(s); 411075e7e97SPeter Maydell return true; 412075e7e97SPeter Maydell } 413075e7e97SPeter Maydell 414075e7e97SPeter Maydell /* This macro is just to make the arrays more compact in these functions */ 415075e7e97SPeter Maydell #define F(N) gen_helper_mve_##N 416075e7e97SPeter Maydell 417075e7e97SPeter Maydell static bool trans_VLD2(DisasContext *s, arg_vldst_il *a) 418075e7e97SPeter Maydell { 419075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = { 420075e7e97SPeter Maydell { F(vld20b), F(vld20h), F(vld20w), NULL, }, 421075e7e97SPeter Maydell { F(vld21b), F(vld21h), F(vld21w), NULL, }, 422075e7e97SPeter Maydell { NULL, NULL, NULL, NULL }, 423075e7e97SPeter Maydell { NULL, NULL, NULL, NULL }, 424075e7e97SPeter Maydell }; 425075e7e97SPeter Maydell if (a->qd > 6) { 426075e7e97SPeter Maydell return false; 427075e7e97SPeter Maydell } 428075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 32); 429075e7e97SPeter Maydell } 430075e7e97SPeter Maydell 431075e7e97SPeter Maydell static bool trans_VLD4(DisasContext *s, arg_vldst_il *a) 432075e7e97SPeter Maydell { 433075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = { 434075e7e97SPeter Maydell { F(vld40b), F(vld40h), F(vld40w), NULL, }, 435075e7e97SPeter Maydell { F(vld41b), F(vld41h), F(vld41w), NULL, }, 436075e7e97SPeter Maydell { F(vld42b), F(vld42h), F(vld42w), NULL, }, 437075e7e97SPeter Maydell { F(vld43b), F(vld43h), F(vld43w), NULL, }, 438075e7e97SPeter Maydell }; 439075e7e97SPeter Maydell if (a->qd > 4) { 440075e7e97SPeter Maydell return false; 441075e7e97SPeter Maydell } 442075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 64); 443075e7e97SPeter Maydell } 444075e7e97SPeter Maydell 445075e7e97SPeter Maydell static bool trans_VST2(DisasContext *s, arg_vldst_il *a) 446075e7e97SPeter Maydell { 447075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = { 448075e7e97SPeter Maydell { F(vst20b), F(vst20h), F(vst20w), NULL, }, 449075e7e97SPeter Maydell { F(vst21b), F(vst21h), F(vst21w), NULL, }, 450075e7e97SPeter Maydell { NULL, NULL, NULL, NULL }, 451075e7e97SPeter Maydell { NULL, NULL, NULL, NULL }, 452075e7e97SPeter Maydell }; 453075e7e97SPeter Maydell if (a->qd > 6) { 454075e7e97SPeter Maydell return false; 455075e7e97SPeter Maydell } 456075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 32); 457075e7e97SPeter Maydell } 458075e7e97SPeter Maydell 459075e7e97SPeter Maydell static bool trans_VST4(DisasContext *s, arg_vldst_il *a) 460075e7e97SPeter Maydell { 461075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = { 462075e7e97SPeter Maydell { F(vst40b), F(vst40h), F(vst40w), NULL, }, 463075e7e97SPeter Maydell { F(vst41b), F(vst41h), F(vst41w), NULL, }, 464075e7e97SPeter Maydell { F(vst42b), F(vst42h), F(vst42w), NULL, }, 465075e7e97SPeter Maydell { F(vst43b), F(vst43h), F(vst43w), NULL, }, 466075e7e97SPeter Maydell }; 467075e7e97SPeter Maydell if (a->qd > 4) { 468075e7e97SPeter Maydell return false; 469075e7e97SPeter Maydell } 470075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 64); 471075e7e97SPeter Maydell } 472075e7e97SPeter Maydell 473075e7e97SPeter Maydell #undef F 474075e7e97SPeter Maydell 475ab59362fSPeter Maydell static bool trans_VDUP(DisasContext *s, arg_VDUP *a) 476ab59362fSPeter Maydell { 477ab59362fSPeter Maydell TCGv_ptr qd; 478ab59362fSPeter Maydell TCGv_i32 rt; 479ab59362fSPeter Maydell 480ab59362fSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 481ab59362fSPeter Maydell !mve_check_qreg_bank(s, a->qd)) { 482ab59362fSPeter Maydell return false; 483ab59362fSPeter Maydell } 484ab59362fSPeter Maydell if (a->rt == 13 || a->rt == 15) { 485ab59362fSPeter Maydell /* UNPREDICTABLE; we choose to UNDEF */ 486ab59362fSPeter Maydell return false; 487ab59362fSPeter Maydell } 488ab59362fSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 489ab59362fSPeter Maydell return true; 490ab59362fSPeter Maydell } 491ab59362fSPeter Maydell 492ab59362fSPeter Maydell qd = mve_qreg_ptr(a->qd); 493ab59362fSPeter Maydell rt = load_reg(s, a->rt); 494ab59362fSPeter Maydell tcg_gen_dup_i32(a->size, rt, rt); 495ab59362fSPeter Maydell gen_helper_mve_vdup(cpu_env, qd, rt); 496ab59362fSPeter Maydell tcg_temp_free_ptr(qd); 497ab59362fSPeter Maydell tcg_temp_free_i32(rt); 498ab59362fSPeter Maydell mve_update_eci(s); 499ab59362fSPeter Maydell return true; 500ab59362fSPeter Maydell } 501ab59362fSPeter Maydell 5020f0f2bd5SPeter Maydell static bool do_1op(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn) 5030f0f2bd5SPeter Maydell { 5040f0f2bd5SPeter Maydell TCGv_ptr qd, qm; 5050f0f2bd5SPeter Maydell 5060f0f2bd5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 5070f0f2bd5SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) || 5080f0f2bd5SPeter Maydell !fn) { 5090f0f2bd5SPeter Maydell return false; 5100f0f2bd5SPeter Maydell } 5110f0f2bd5SPeter Maydell 5120f0f2bd5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 5130f0f2bd5SPeter Maydell return true; 5140f0f2bd5SPeter Maydell } 5150f0f2bd5SPeter Maydell 5160f0f2bd5SPeter Maydell qd = mve_qreg_ptr(a->qd); 5170f0f2bd5SPeter Maydell qm = mve_qreg_ptr(a->qm); 5180f0f2bd5SPeter Maydell fn(cpu_env, qd, qm); 5190f0f2bd5SPeter Maydell tcg_temp_free_ptr(qd); 5200f0f2bd5SPeter Maydell tcg_temp_free_ptr(qm); 5210f0f2bd5SPeter Maydell mve_update_eci(s); 5220f0f2bd5SPeter Maydell return true; 5230f0f2bd5SPeter Maydell } 5240f0f2bd5SPeter Maydell 5250f0f2bd5SPeter Maydell #define DO_1OP(INSN, FN) \ 5260f0f2bd5SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \ 5270f0f2bd5SPeter Maydell { \ 5280f0f2bd5SPeter Maydell static MVEGenOneOpFn * const fns[] = { \ 5290f0f2bd5SPeter Maydell gen_helper_mve_##FN##b, \ 5300f0f2bd5SPeter Maydell gen_helper_mve_##FN##h, \ 5310f0f2bd5SPeter Maydell gen_helper_mve_##FN##w, \ 5320f0f2bd5SPeter Maydell NULL, \ 5330f0f2bd5SPeter Maydell }; \ 5340f0f2bd5SPeter Maydell return do_1op(s, a, fns[a->size]); \ 5350f0f2bd5SPeter Maydell } 5360f0f2bd5SPeter Maydell 5370f0f2bd5SPeter Maydell DO_1OP(VCLZ, vclz) 5386437f1f7SPeter Maydell DO_1OP(VCLS, vcls) 53959c91773SPeter Maydell DO_1OP(VABS, vabs) 540399a8c76SPeter Maydell DO_1OP(VNEG, vneg) 541398e7cd3SPeter Maydell DO_1OP(VQABS, vqabs) 542398e7cd3SPeter Maydell DO_1OP(VQNEG, vqneg) 543d5c571eaSPeter Maydell DO_1OP(VMAXA, vmaxa) 544d5c571eaSPeter Maydell DO_1OP(VMINA, vmina) 545249b5309SPeter Maydell 546*2ec0dcf0SPeter Maydell /* 547*2ec0dcf0SPeter Maydell * For simple float/int conversions we use the fixed-point 548*2ec0dcf0SPeter Maydell * conversion helpers with a zero shift count 549*2ec0dcf0SPeter Maydell */ 550*2ec0dcf0SPeter Maydell #define DO_VCVT(INSN, HFN, SFN) \ 551*2ec0dcf0SPeter Maydell static void gen_##INSN##h(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \ 552*2ec0dcf0SPeter Maydell { \ 553*2ec0dcf0SPeter Maydell gen_helper_mve_##HFN(env, qd, qm, tcg_constant_i32(0)); \ 554*2ec0dcf0SPeter Maydell } \ 555*2ec0dcf0SPeter Maydell static void gen_##INSN##s(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \ 556*2ec0dcf0SPeter Maydell { \ 557*2ec0dcf0SPeter Maydell gen_helper_mve_##SFN(env, qd, qm, tcg_constant_i32(0)); \ 558*2ec0dcf0SPeter Maydell } \ 559*2ec0dcf0SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \ 560*2ec0dcf0SPeter Maydell { \ 561*2ec0dcf0SPeter Maydell static MVEGenOneOpFn * const fns[] = { \ 562*2ec0dcf0SPeter Maydell NULL, \ 563*2ec0dcf0SPeter Maydell gen_##INSN##h, \ 564*2ec0dcf0SPeter Maydell gen_##INSN##s, \ 565*2ec0dcf0SPeter Maydell NULL, \ 566*2ec0dcf0SPeter Maydell }; \ 567*2ec0dcf0SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 568*2ec0dcf0SPeter Maydell return false; \ 569*2ec0dcf0SPeter Maydell } \ 570*2ec0dcf0SPeter Maydell return do_1op(s, a, fns[a->size]); \ 571*2ec0dcf0SPeter Maydell } 572*2ec0dcf0SPeter Maydell 573*2ec0dcf0SPeter Maydell DO_VCVT(VCVT_SF, vcvt_sh, vcvt_sf) 574*2ec0dcf0SPeter Maydell DO_VCVT(VCVT_UF, vcvt_uh, vcvt_uf) 575*2ec0dcf0SPeter Maydell DO_VCVT(VCVT_FS, vcvt_hs, vcvt_fs) 576*2ec0dcf0SPeter Maydell DO_VCVT(VCVT_FU, vcvt_hu, vcvt_fu) 577*2ec0dcf0SPeter Maydell 57854dc78a9SPeter Maydell /* Narrowing moves: only size 0 and 1 are valid */ 57954dc78a9SPeter Maydell #define DO_VMOVN(INSN, FN) \ 58054dc78a9SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \ 58154dc78a9SPeter Maydell { \ 58254dc78a9SPeter Maydell static MVEGenOneOpFn * const fns[] = { \ 58354dc78a9SPeter Maydell gen_helper_mve_##FN##b, \ 58454dc78a9SPeter Maydell gen_helper_mve_##FN##h, \ 58554dc78a9SPeter Maydell NULL, \ 58654dc78a9SPeter Maydell NULL, \ 58754dc78a9SPeter Maydell }; \ 58854dc78a9SPeter Maydell return do_1op(s, a, fns[a->size]); \ 58954dc78a9SPeter Maydell } 59054dc78a9SPeter Maydell 59154dc78a9SPeter Maydell DO_VMOVN(VMOVNB, vmovnb) 59254dc78a9SPeter Maydell DO_VMOVN(VMOVNT, vmovnt) 59354dc78a9SPeter Maydell DO_VMOVN(VQMOVUNB, vqmovunb) 59454dc78a9SPeter Maydell DO_VMOVN(VQMOVUNT, vqmovunt) 59554dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BS, vqmovnbs) 59654dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TS, vqmovnts) 59754dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BU, vqmovnbu) 59854dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TU, vqmovntu) 59954dc78a9SPeter Maydell 600249b5309SPeter Maydell static bool trans_VREV16(DisasContext *s, arg_1op *a) 601249b5309SPeter Maydell { 602249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = { 603249b5309SPeter Maydell gen_helper_mve_vrev16b, 604249b5309SPeter Maydell NULL, 605249b5309SPeter Maydell NULL, 606249b5309SPeter Maydell NULL, 607249b5309SPeter Maydell }; 608249b5309SPeter Maydell return do_1op(s, a, fns[a->size]); 609249b5309SPeter Maydell } 610249b5309SPeter Maydell 611249b5309SPeter Maydell static bool trans_VREV32(DisasContext *s, arg_1op *a) 612249b5309SPeter Maydell { 613249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = { 614249b5309SPeter Maydell gen_helper_mve_vrev32b, 615249b5309SPeter Maydell gen_helper_mve_vrev32h, 616249b5309SPeter Maydell NULL, 617249b5309SPeter Maydell NULL, 618249b5309SPeter Maydell }; 619249b5309SPeter Maydell return do_1op(s, a, fns[a->size]); 620249b5309SPeter Maydell } 621249b5309SPeter Maydell 622249b5309SPeter Maydell static bool trans_VREV64(DisasContext *s, arg_1op *a) 623249b5309SPeter Maydell { 624249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = { 625249b5309SPeter Maydell gen_helper_mve_vrev64b, 626249b5309SPeter Maydell gen_helper_mve_vrev64h, 627249b5309SPeter Maydell gen_helper_mve_vrev64w, 628249b5309SPeter Maydell NULL, 629249b5309SPeter Maydell }; 630249b5309SPeter Maydell return do_1op(s, a, fns[a->size]); 631249b5309SPeter Maydell } 6328abd3c80SPeter Maydell 6338abd3c80SPeter Maydell static bool trans_VMVN(DisasContext *s, arg_1op *a) 6348abd3c80SPeter Maydell { 6358abd3c80SPeter Maydell return do_1op(s, a, gen_helper_mve_vmvn); 6368abd3c80SPeter Maydell } 63759c91773SPeter Maydell 63859c91773SPeter Maydell static bool trans_VABS_fp(DisasContext *s, arg_1op *a) 63959c91773SPeter Maydell { 64059c91773SPeter Maydell static MVEGenOneOpFn * const fns[] = { 64159c91773SPeter Maydell NULL, 64259c91773SPeter Maydell gen_helper_mve_vfabsh, 64359c91773SPeter Maydell gen_helper_mve_vfabss, 64459c91773SPeter Maydell NULL, 64559c91773SPeter Maydell }; 64659c91773SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { 64759c91773SPeter Maydell return false; 64859c91773SPeter Maydell } 64959c91773SPeter Maydell return do_1op(s, a, fns[a->size]); 65059c91773SPeter Maydell } 651399a8c76SPeter Maydell 652399a8c76SPeter Maydell static bool trans_VNEG_fp(DisasContext *s, arg_1op *a) 653399a8c76SPeter Maydell { 654399a8c76SPeter Maydell static MVEGenOneOpFn * const fns[] = { 655399a8c76SPeter Maydell NULL, 656399a8c76SPeter Maydell gen_helper_mve_vfnegh, 657399a8c76SPeter Maydell gen_helper_mve_vfnegs, 658399a8c76SPeter Maydell NULL, 659399a8c76SPeter Maydell }; 660399a8c76SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { 661399a8c76SPeter Maydell return false; 662399a8c76SPeter Maydell } 663399a8c76SPeter Maydell return do_1op(s, a, fns[a->size]); 664399a8c76SPeter Maydell } 66568245e44SPeter Maydell 66668245e44SPeter Maydell static bool do_2op(DisasContext *s, arg_2op *a, MVEGenTwoOpFn fn) 66768245e44SPeter Maydell { 66868245e44SPeter Maydell TCGv_ptr qd, qn, qm; 66968245e44SPeter Maydell 67068245e44SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 67168245e44SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qn | a->qm) || 67268245e44SPeter Maydell !fn) { 67368245e44SPeter Maydell return false; 67468245e44SPeter Maydell } 67568245e44SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 67668245e44SPeter Maydell return true; 67768245e44SPeter Maydell } 67868245e44SPeter Maydell 67968245e44SPeter Maydell qd = mve_qreg_ptr(a->qd); 68068245e44SPeter Maydell qn = mve_qreg_ptr(a->qn); 68168245e44SPeter Maydell qm = mve_qreg_ptr(a->qm); 68268245e44SPeter Maydell fn(cpu_env, qd, qn, qm); 68368245e44SPeter Maydell tcg_temp_free_ptr(qd); 68468245e44SPeter Maydell tcg_temp_free_ptr(qn); 68568245e44SPeter Maydell tcg_temp_free_ptr(qm); 68668245e44SPeter Maydell mve_update_eci(s); 68768245e44SPeter Maydell return true; 68868245e44SPeter Maydell } 68968245e44SPeter Maydell 69068245e44SPeter Maydell #define DO_LOGIC(INSN, HELPER) \ 69168245e44SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \ 69268245e44SPeter Maydell { \ 69368245e44SPeter Maydell return do_2op(s, a, HELPER); \ 69468245e44SPeter Maydell } 69568245e44SPeter Maydell 69668245e44SPeter Maydell DO_LOGIC(VAND, gen_helper_mve_vand) 69768245e44SPeter Maydell DO_LOGIC(VBIC, gen_helper_mve_vbic) 69868245e44SPeter Maydell DO_LOGIC(VORR, gen_helper_mve_vorr) 69968245e44SPeter Maydell DO_LOGIC(VORN, gen_helper_mve_vorn) 70068245e44SPeter Maydell DO_LOGIC(VEOR, gen_helper_mve_veor) 7019333fe4dSPeter Maydell 702c386443bSPeter Maydell DO_LOGIC(VPSEL, gen_helper_mve_vpsel) 703c386443bSPeter Maydell 7049333fe4dSPeter Maydell #define DO_2OP(INSN, FN) \ 7059333fe4dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \ 7069333fe4dSPeter Maydell { \ 7079333fe4dSPeter Maydell static MVEGenTwoOpFn * const fns[] = { \ 7089333fe4dSPeter Maydell gen_helper_mve_##FN##b, \ 7099333fe4dSPeter Maydell gen_helper_mve_##FN##h, \ 7109333fe4dSPeter Maydell gen_helper_mve_##FN##w, \ 7119333fe4dSPeter Maydell NULL, \ 7129333fe4dSPeter Maydell }; \ 7139333fe4dSPeter Maydell return do_2op(s, a, fns[a->size]); \ 7149333fe4dSPeter Maydell } 7159333fe4dSPeter Maydell 7169333fe4dSPeter Maydell DO_2OP(VADD, vadd) 7179333fe4dSPeter Maydell DO_2OP(VSUB, vsub) 7189333fe4dSPeter Maydell DO_2OP(VMUL, vmul) 719ba62cc56SPeter Maydell DO_2OP(VMULH_S, vmulhs) 720ba62cc56SPeter Maydell DO_2OP(VMULH_U, vmulhu) 721fca87b78SPeter Maydell DO_2OP(VRMULH_S, vrmulhs) 722fca87b78SPeter Maydell DO_2OP(VRMULH_U, vrmulhu) 723cd367ff3SPeter Maydell DO_2OP(VMAX_S, vmaxs) 724cd367ff3SPeter Maydell DO_2OP(VMAX_U, vmaxu) 725cd367ff3SPeter Maydell DO_2OP(VMIN_S, vmins) 726cd367ff3SPeter Maydell DO_2OP(VMIN_U, vminu) 727bc67aa8dSPeter Maydell DO_2OP(VABD_S, vabds) 728bc67aa8dSPeter Maydell DO_2OP(VABD_U, vabdu) 729abc48e31SPeter Maydell DO_2OP(VHADD_S, vhadds) 730abc48e31SPeter Maydell DO_2OP(VHADD_U, vhaddu) 731abc48e31SPeter Maydell DO_2OP(VHSUB_S, vhsubs) 732abc48e31SPeter Maydell DO_2OP(VHSUB_U, vhsubu) 733ac6ad1dcSPeter Maydell DO_2OP(VMULL_BS, vmullbs) 734ac6ad1dcSPeter Maydell DO_2OP(VMULL_BU, vmullbu) 735ac6ad1dcSPeter Maydell DO_2OP(VMULL_TS, vmullts) 736ac6ad1dcSPeter Maydell DO_2OP(VMULL_TU, vmulltu) 737380caf6cSPeter Maydell DO_2OP(VQDMULH, vqdmulh) 738380caf6cSPeter Maydell DO_2OP(VQRDMULH, vqrdmulh) 739f741707bSPeter Maydell DO_2OP(VQADD_S, vqadds) 740f741707bSPeter Maydell DO_2OP(VQADD_U, vqaddu) 741f741707bSPeter Maydell DO_2OP(VQSUB_S, vqsubs) 742f741707bSPeter Maydell DO_2OP(VQSUB_U, vqsubu) 7430372cad8SPeter Maydell DO_2OP(VSHL_S, vshls) 7440372cad8SPeter Maydell DO_2OP(VSHL_U, vshlu) 745bb002345SPeter Maydell DO_2OP(VRSHL_S, vrshls) 746bb002345SPeter Maydell DO_2OP(VRSHL_U, vrshlu) 747483da661SPeter Maydell DO_2OP(VQSHL_S, vqshls) 748483da661SPeter Maydell DO_2OP(VQSHL_U, vqshlu) 7499dc868c4SPeter Maydell DO_2OP(VQRSHL_S, vqrshls) 7509dc868c4SPeter Maydell DO_2OP(VQRSHL_U, vqrshlu) 751fd677f80SPeter Maydell DO_2OP(VQDMLADH, vqdmladh) 752fd677f80SPeter Maydell DO_2OP(VQDMLADHX, vqdmladhx) 753fd677f80SPeter Maydell DO_2OP(VQRDMLADH, vqrdmladh) 754fd677f80SPeter Maydell DO_2OP(VQRDMLADHX, vqrdmladhx) 75592f11732SPeter Maydell DO_2OP(VQDMLSDH, vqdmlsdh) 75692f11732SPeter Maydell DO_2OP(VQDMLSDHX, vqdmlsdhx) 75792f11732SPeter Maydell DO_2OP(VQRDMLSDH, vqrdmlsdh) 75892f11732SPeter Maydell DO_2OP(VQRDMLSDHX, vqrdmlsdhx) 7591eb987a8SPeter Maydell DO_2OP(VRHADD_S, vrhadds) 7601eb987a8SPeter Maydell DO_2OP(VRHADD_U, vrhaddu) 76167ec113bSPeter Maydell /* 76267ec113bSPeter Maydell * VCADD Qd == Qm at size MO_32 is UNPREDICTABLE; we choose not to diagnose 76367ec113bSPeter Maydell * so we can reuse the DO_2OP macro. (Our implementation calculates the 7648625693aSPeter Maydell * "expected" results in this case.) Similarly for VHCADD. 76567ec113bSPeter Maydell */ 76667ec113bSPeter Maydell DO_2OP(VCADD90, vcadd90) 76767ec113bSPeter Maydell DO_2OP(VCADD270, vcadd270) 7688625693aSPeter Maydell DO_2OP(VHCADD90, vhcadd90) 7698625693aSPeter Maydell DO_2OP(VHCADD270, vhcadd270) 7701d2386f7SPeter Maydell 77143364321SPeter Maydell static bool trans_VQDMULLB(DisasContext *s, arg_2op *a) 77243364321SPeter Maydell { 77343364321SPeter Maydell static MVEGenTwoOpFn * const fns[] = { 77443364321SPeter Maydell NULL, 77543364321SPeter Maydell gen_helper_mve_vqdmullbh, 77643364321SPeter Maydell gen_helper_mve_vqdmullbw, 77743364321SPeter Maydell NULL, 77843364321SPeter Maydell }; 77943364321SPeter Maydell if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) { 78043364321SPeter Maydell /* UNPREDICTABLE; we choose to undef */ 78143364321SPeter Maydell return false; 78243364321SPeter Maydell } 78343364321SPeter Maydell return do_2op(s, a, fns[a->size]); 78443364321SPeter Maydell } 78543364321SPeter Maydell 78643364321SPeter Maydell static bool trans_VQDMULLT(DisasContext *s, arg_2op *a) 78743364321SPeter Maydell { 78843364321SPeter Maydell static MVEGenTwoOpFn * const fns[] = { 78943364321SPeter Maydell NULL, 79043364321SPeter Maydell gen_helper_mve_vqdmullth, 79143364321SPeter Maydell gen_helper_mve_vqdmulltw, 79243364321SPeter Maydell NULL, 79343364321SPeter Maydell }; 79443364321SPeter Maydell if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) { 79543364321SPeter Maydell /* UNPREDICTABLE; we choose to undef */ 79643364321SPeter Maydell return false; 79743364321SPeter Maydell } 79843364321SPeter Maydell return do_2op(s, a, fns[a->size]); 79943364321SPeter Maydell } 80043364321SPeter Maydell 801c1bd78cbSPeter Maydell static bool trans_VMULLP_B(DisasContext *s, arg_2op *a) 802c1bd78cbSPeter Maydell { 803c1bd78cbSPeter Maydell /* 804c1bd78cbSPeter Maydell * Note that a->size indicates the output size, ie VMULL.P8 805c1bd78cbSPeter Maydell * is the 8x8->16 operation and a->size is MO_16; VMULL.P16 806c1bd78cbSPeter Maydell * is the 16x16->32 operation and a->size is MO_32. 807c1bd78cbSPeter Maydell */ 808c1bd78cbSPeter Maydell static MVEGenTwoOpFn * const fns[] = { 809c1bd78cbSPeter Maydell NULL, 810c1bd78cbSPeter Maydell gen_helper_mve_vmullpbh, 811c1bd78cbSPeter Maydell gen_helper_mve_vmullpbw, 812c1bd78cbSPeter Maydell NULL, 813c1bd78cbSPeter Maydell }; 814c1bd78cbSPeter Maydell return do_2op(s, a, fns[a->size]); 815c1bd78cbSPeter Maydell } 816c1bd78cbSPeter Maydell 817c1bd78cbSPeter Maydell static bool trans_VMULLP_T(DisasContext *s, arg_2op *a) 818c1bd78cbSPeter Maydell { 819c1bd78cbSPeter Maydell /* a->size is as for trans_VMULLP_B */ 820c1bd78cbSPeter Maydell static MVEGenTwoOpFn * const fns[] = { 821c1bd78cbSPeter Maydell NULL, 822c1bd78cbSPeter Maydell gen_helper_mve_vmullpth, 823c1bd78cbSPeter Maydell gen_helper_mve_vmullptw, 824c1bd78cbSPeter Maydell NULL, 825c1bd78cbSPeter Maydell }; 826c1bd78cbSPeter Maydell return do_2op(s, a, fns[a->size]); 827c1bd78cbSPeter Maydell } 828c1bd78cbSPeter Maydell 82989bc4c4fSPeter Maydell /* 83089bc4c4fSPeter Maydell * VADC and VSBC: these perform an add-with-carry or subtract-with-carry 83189bc4c4fSPeter Maydell * of the 32-bit elements in each lane of the input vectors, where the 83289bc4c4fSPeter Maydell * carry-out of each add is the carry-in of the next. The initial carry 83389bc4c4fSPeter Maydell * input is either fixed (0 for VADCI, 1 for VSBCI) or is from FPSCR.C 83489bc4c4fSPeter Maydell * (for VADC and VSBC); the carry out at the end is written back to FPSCR.C. 83589bc4c4fSPeter Maydell * These insns are subject to beat-wise execution. Partial execution 83689bc4c4fSPeter Maydell * of an I=1 (initial carry input fixed) insn which does not 83789bc4c4fSPeter Maydell * execute the first beat must start with the current FPSCR.NZCV 83889bc4c4fSPeter Maydell * value, not the fixed constant input. 83989bc4c4fSPeter Maydell */ 84089bc4c4fSPeter Maydell static bool trans_VADC(DisasContext *s, arg_2op *a) 84189bc4c4fSPeter Maydell { 84289bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vadc); 84389bc4c4fSPeter Maydell } 84489bc4c4fSPeter Maydell 84589bc4c4fSPeter Maydell static bool trans_VADCI(DisasContext *s, arg_2op *a) 84689bc4c4fSPeter Maydell { 84789bc4c4fSPeter Maydell if (mve_skip_first_beat(s)) { 84889bc4c4fSPeter Maydell return trans_VADC(s, a); 84989bc4c4fSPeter Maydell } 85089bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vadci); 85189bc4c4fSPeter Maydell } 85289bc4c4fSPeter Maydell 85389bc4c4fSPeter Maydell static bool trans_VSBC(DisasContext *s, arg_2op *a) 85489bc4c4fSPeter Maydell { 85589bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vsbc); 85689bc4c4fSPeter Maydell } 85789bc4c4fSPeter Maydell 85889bc4c4fSPeter Maydell static bool trans_VSBCI(DisasContext *s, arg_2op *a) 85989bc4c4fSPeter Maydell { 86089bc4c4fSPeter Maydell if (mve_skip_first_beat(s)) { 86189bc4c4fSPeter Maydell return trans_VSBC(s, a); 86289bc4c4fSPeter Maydell } 86389bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vsbci); 86489bc4c4fSPeter Maydell } 86589bc4c4fSPeter Maydell 8661e35cd91SPeter Maydell #define DO_2OP_FP(INSN, FN) \ 8671e35cd91SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \ 8681e35cd91SPeter Maydell { \ 8691e35cd91SPeter Maydell static MVEGenTwoOpFn * const fns[] = { \ 8701e35cd91SPeter Maydell NULL, \ 8711e35cd91SPeter Maydell gen_helper_mve_##FN##h, \ 8721e35cd91SPeter Maydell gen_helper_mve_##FN##s, \ 8731e35cd91SPeter Maydell NULL, \ 8741e35cd91SPeter Maydell }; \ 8751e35cd91SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 8761e35cd91SPeter Maydell return false; \ 8771e35cd91SPeter Maydell } \ 8781e35cd91SPeter Maydell return do_2op(s, a, fns[a->size]); \ 8791e35cd91SPeter Maydell } 8801e35cd91SPeter Maydell 8811e35cd91SPeter Maydell DO_2OP_FP(VADD_fp, vfadd) 88282af0153SPeter Maydell DO_2OP_FP(VSUB_fp, vfsub) 88382af0153SPeter Maydell DO_2OP_FP(VMUL_fp, vfmul) 88482af0153SPeter Maydell DO_2OP_FP(VABD_fp, vfabd) 88582af0153SPeter Maydell DO_2OP_FP(VMAXNM, vmaxnm) 88682af0153SPeter Maydell DO_2OP_FP(VMINNM, vminnm) 887104afc68SPeter Maydell DO_2OP_FP(VCADD90_fp, vfcadd90) 888104afc68SPeter Maydell DO_2OP_FP(VCADD270_fp, vfcadd270) 8893173c0ddSPeter Maydell DO_2OP_FP(VFMA, vfma) 8903173c0ddSPeter Maydell DO_2OP_FP(VFMS, vfms) 891d3cd965cSPeter Maydell DO_2OP_FP(VCMUL0, vcmul0) 892d3cd965cSPeter Maydell DO_2OP_FP(VCMUL90, vcmul90) 893d3cd965cSPeter Maydell DO_2OP_FP(VCMUL180, vcmul180) 894d3cd965cSPeter Maydell DO_2OP_FP(VCMUL270, vcmul270) 895d3cd965cSPeter Maydell DO_2OP_FP(VCMLA0, vcmla0) 896d3cd965cSPeter Maydell DO_2OP_FP(VCMLA90, vcmla90) 897d3cd965cSPeter Maydell DO_2OP_FP(VCMLA180, vcmla180) 898d3cd965cSPeter Maydell DO_2OP_FP(VCMLA270, vcmla270) 89990257a4fSPeter Maydell DO_2OP_FP(VMAXNMA, vmaxnma) 90090257a4fSPeter Maydell DO_2OP_FP(VMINNMA, vminnma) 9011e35cd91SPeter Maydell 902e51896b3SPeter Maydell static bool do_2op_scalar(DisasContext *s, arg_2scalar *a, 903e51896b3SPeter Maydell MVEGenTwoOpScalarFn fn) 904e51896b3SPeter Maydell { 905e51896b3SPeter Maydell TCGv_ptr qd, qn; 906e51896b3SPeter Maydell TCGv_i32 rm; 907e51896b3SPeter Maydell 908e51896b3SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 909e51896b3SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qn) || 910e51896b3SPeter Maydell !fn) { 911e51896b3SPeter Maydell return false; 912e51896b3SPeter Maydell } 913e51896b3SPeter Maydell if (a->rm == 13 || a->rm == 15) { 914e51896b3SPeter Maydell /* UNPREDICTABLE */ 915e51896b3SPeter Maydell return false; 916e51896b3SPeter Maydell } 917e51896b3SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 918e51896b3SPeter Maydell return true; 919e51896b3SPeter Maydell } 920e51896b3SPeter Maydell 921e51896b3SPeter Maydell qd = mve_qreg_ptr(a->qd); 922e51896b3SPeter Maydell qn = mve_qreg_ptr(a->qn); 923e51896b3SPeter Maydell rm = load_reg(s, a->rm); 924e51896b3SPeter Maydell fn(cpu_env, qd, qn, rm); 925e51896b3SPeter Maydell tcg_temp_free_i32(rm); 926e51896b3SPeter Maydell tcg_temp_free_ptr(qd); 927e51896b3SPeter Maydell tcg_temp_free_ptr(qn); 928e51896b3SPeter Maydell mve_update_eci(s); 929e51896b3SPeter Maydell return true; 930e51896b3SPeter Maydell } 931e51896b3SPeter Maydell 932e51896b3SPeter Maydell #define DO_2OP_SCALAR(INSN, FN) \ 933e51896b3SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2scalar *a) \ 934e51896b3SPeter Maydell { \ 935e51896b3SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { \ 936e51896b3SPeter Maydell gen_helper_mve_##FN##b, \ 937e51896b3SPeter Maydell gen_helper_mve_##FN##h, \ 938e51896b3SPeter Maydell gen_helper_mve_##FN##w, \ 939e51896b3SPeter Maydell NULL, \ 940e51896b3SPeter Maydell }; \ 941e51896b3SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); \ 942e51896b3SPeter Maydell } 943e51896b3SPeter Maydell 944e51896b3SPeter Maydell DO_2OP_SCALAR(VADD_scalar, vadd_scalar) 94591a358fdSPeter Maydell DO_2OP_SCALAR(VSUB_scalar, vsub_scalar) 94691a358fdSPeter Maydell DO_2OP_SCALAR(VMUL_scalar, vmul_scalar) 947644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_S_scalar, vhadds_scalar) 948644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_U_scalar, vhaddu_scalar) 949644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_S_scalar, vhsubs_scalar) 950644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_U_scalar, vhsubu_scalar) 95139f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_S_scalar, vqadds_scalar) 95239f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_U_scalar, vqaddu_scalar) 95339f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_S_scalar, vqsubs_scalar) 95439f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_U_scalar, vqsubu_scalar) 95566c05767SPeter Maydell DO_2OP_SCALAR(VQDMULH_scalar, vqdmulh_scalar) 95666c05767SPeter Maydell DO_2OP_SCALAR(VQRDMULH_scalar, vqrdmulh_scalar) 957b050543bSPeter Maydell DO_2OP_SCALAR(VBRSR, vbrsr) 958c69e34c6SPeter Maydell DO_2OP_SCALAR(VMLA, vmla) 9596b895bf8SPeter Maydell DO_2OP_SCALAR(VMLAS, vmlas) 9608be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLAH, vqdmlah) 9618be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLAH, vqrdmlah) 9628be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLASH, vqdmlash) 9638be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLASH, vqrdmlash) 964e51896b3SPeter Maydell 965a8890353SPeter Maydell static bool trans_VQDMULLB_scalar(DisasContext *s, arg_2scalar *a) 966a8890353SPeter Maydell { 967a8890353SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { 968a8890353SPeter Maydell NULL, 969a8890353SPeter Maydell gen_helper_mve_vqdmullb_scalarh, 970a8890353SPeter Maydell gen_helper_mve_vqdmullb_scalarw, 971a8890353SPeter Maydell NULL, 972a8890353SPeter Maydell }; 973a8890353SPeter Maydell if (a->qd == a->qn && a->size == MO_32) { 974a8890353SPeter Maydell /* UNPREDICTABLE; we choose to undef */ 975a8890353SPeter Maydell return false; 976a8890353SPeter Maydell } 977a8890353SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); 978a8890353SPeter Maydell } 979a8890353SPeter Maydell 980a8890353SPeter Maydell static bool trans_VQDMULLT_scalar(DisasContext *s, arg_2scalar *a) 981a8890353SPeter Maydell { 982a8890353SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { 983a8890353SPeter Maydell NULL, 984a8890353SPeter Maydell gen_helper_mve_vqdmullt_scalarh, 985a8890353SPeter Maydell gen_helper_mve_vqdmullt_scalarw, 986a8890353SPeter Maydell NULL, 987a8890353SPeter Maydell }; 988a8890353SPeter Maydell if (a->qd == a->qn && a->size == MO_32) { 989a8890353SPeter Maydell /* UNPREDICTABLE; we choose to undef */ 990a8890353SPeter Maydell return false; 991a8890353SPeter Maydell } 992a8890353SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); 993a8890353SPeter Maydell } 994a8890353SPeter Maydell 995abfe39b2SPeter Maydell 996abfe39b2SPeter Maydell #define DO_2OP_FP_SCALAR(INSN, FN) \ 997abfe39b2SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2scalar *a) \ 998abfe39b2SPeter Maydell { \ 999abfe39b2SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { \ 1000abfe39b2SPeter Maydell NULL, \ 1001abfe39b2SPeter Maydell gen_helper_mve_##FN##h, \ 1002abfe39b2SPeter Maydell gen_helper_mve_##FN##s, \ 1003abfe39b2SPeter Maydell NULL, \ 1004abfe39b2SPeter Maydell }; \ 1005abfe39b2SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 1006abfe39b2SPeter Maydell return false; \ 1007abfe39b2SPeter Maydell } \ 1008abfe39b2SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); \ 1009abfe39b2SPeter Maydell } 1010abfe39b2SPeter Maydell 1011abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VADD_fp_scalar, vfadd_scalar) 1012abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VSUB_fp_scalar, vfsub_scalar) 1013abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VMUL_fp_scalar, vfmul_scalar) 10144773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMA_scalar, vfma_scalar) 10154773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMAS_scalar, vfmas_scalar) 1016abfe39b2SPeter Maydell 10171d2386f7SPeter Maydell static bool do_long_dual_acc(DisasContext *s, arg_vmlaldav *a, 1018640cdf20SPeter Maydell MVEGenLongDualAccOpFn *fn) 10191d2386f7SPeter Maydell { 10201d2386f7SPeter Maydell TCGv_ptr qn, qm; 10211d2386f7SPeter Maydell TCGv_i64 rda; 10221d2386f7SPeter Maydell TCGv_i32 rdalo, rdahi; 10231d2386f7SPeter Maydell 10241d2386f7SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 10251d2386f7SPeter Maydell !mve_check_qreg_bank(s, a->qn | a->qm) || 10261d2386f7SPeter Maydell !fn) { 10271d2386f7SPeter Maydell return false; 10281d2386f7SPeter Maydell } 10291d2386f7SPeter Maydell /* 10301d2386f7SPeter Maydell * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related 10311d2386f7SPeter Maydell * encoding; rdalo always has bit 0 clear so cannot be 13 or 15. 10321d2386f7SPeter Maydell */ 10331d2386f7SPeter Maydell if (a->rdahi == 13 || a->rdahi == 15) { 10341d2386f7SPeter Maydell return false; 10351d2386f7SPeter Maydell } 10361d2386f7SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 10371d2386f7SPeter Maydell return true; 10381d2386f7SPeter Maydell } 10391d2386f7SPeter Maydell 10401d2386f7SPeter Maydell qn = mve_qreg_ptr(a->qn); 10411d2386f7SPeter Maydell qm = mve_qreg_ptr(a->qm); 10421d2386f7SPeter Maydell 10431d2386f7SPeter Maydell /* 10441d2386f7SPeter Maydell * This insn is subject to beat-wise execution. Partial execution 10451d2386f7SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first 10461d2386f7SPeter Maydell * beat must start with the current rda value, not 0. 10471d2386f7SPeter Maydell */ 10481d2386f7SPeter Maydell if (a->a || mve_skip_first_beat(s)) { 10491d2386f7SPeter Maydell rda = tcg_temp_new_i64(); 10501d2386f7SPeter Maydell rdalo = load_reg(s, a->rdalo); 10511d2386f7SPeter Maydell rdahi = load_reg(s, a->rdahi); 10521d2386f7SPeter Maydell tcg_gen_concat_i32_i64(rda, rdalo, rdahi); 10531d2386f7SPeter Maydell tcg_temp_free_i32(rdalo); 10541d2386f7SPeter Maydell tcg_temp_free_i32(rdahi); 10551d2386f7SPeter Maydell } else { 10561d2386f7SPeter Maydell rda = tcg_const_i64(0); 10571d2386f7SPeter Maydell } 10581d2386f7SPeter Maydell 10591d2386f7SPeter Maydell fn(rda, cpu_env, qn, qm, rda); 10601d2386f7SPeter Maydell tcg_temp_free_ptr(qn); 10611d2386f7SPeter Maydell tcg_temp_free_ptr(qm); 10621d2386f7SPeter Maydell 10631d2386f7SPeter Maydell rdalo = tcg_temp_new_i32(); 10641d2386f7SPeter Maydell rdahi = tcg_temp_new_i32(); 10651d2386f7SPeter Maydell tcg_gen_extrl_i64_i32(rdalo, rda); 10661d2386f7SPeter Maydell tcg_gen_extrh_i64_i32(rdahi, rda); 10671d2386f7SPeter Maydell store_reg(s, a->rdalo, rdalo); 10681d2386f7SPeter Maydell store_reg(s, a->rdahi, rdahi); 10691d2386f7SPeter Maydell tcg_temp_free_i64(rda); 10701d2386f7SPeter Maydell mve_update_eci(s); 10711d2386f7SPeter Maydell return true; 10721d2386f7SPeter Maydell } 10731d2386f7SPeter Maydell 10741d2386f7SPeter Maydell static bool trans_VMLALDAV_S(DisasContext *s, arg_vmlaldav *a) 10751d2386f7SPeter Maydell { 1076640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = { 10771d2386f7SPeter Maydell { NULL, NULL }, 10781d2386f7SPeter Maydell { gen_helper_mve_vmlaldavsh, gen_helper_mve_vmlaldavxsh }, 10791d2386f7SPeter Maydell { gen_helper_mve_vmlaldavsw, gen_helper_mve_vmlaldavxsw }, 10801d2386f7SPeter Maydell { NULL, NULL }, 10811d2386f7SPeter Maydell }; 10821d2386f7SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]); 10831d2386f7SPeter Maydell } 10841d2386f7SPeter Maydell 10851d2386f7SPeter Maydell static bool trans_VMLALDAV_U(DisasContext *s, arg_vmlaldav *a) 10861d2386f7SPeter Maydell { 1087640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = { 10881d2386f7SPeter Maydell { NULL, NULL }, 10891d2386f7SPeter Maydell { gen_helper_mve_vmlaldavuh, NULL }, 10901d2386f7SPeter Maydell { gen_helper_mve_vmlaldavuw, NULL }, 10911d2386f7SPeter Maydell { NULL, NULL }, 10921d2386f7SPeter Maydell }; 10931d2386f7SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]); 10941d2386f7SPeter Maydell } 1095181cd971SPeter Maydell 1096181cd971SPeter Maydell static bool trans_VMLSLDAV(DisasContext *s, arg_vmlaldav *a) 1097181cd971SPeter Maydell { 1098640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = { 1099181cd971SPeter Maydell { NULL, NULL }, 1100181cd971SPeter Maydell { gen_helper_mve_vmlsldavsh, gen_helper_mve_vmlsldavxsh }, 1101181cd971SPeter Maydell { gen_helper_mve_vmlsldavsw, gen_helper_mve_vmlsldavxsw }, 1102181cd971SPeter Maydell { NULL, NULL }, 1103181cd971SPeter Maydell }; 1104181cd971SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]); 1105181cd971SPeter Maydell } 110638548747SPeter Maydell 110738548747SPeter Maydell static bool trans_VRMLALDAVH_S(DisasContext *s, arg_vmlaldav *a) 110838548747SPeter Maydell { 1109640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = { 111038548747SPeter Maydell gen_helper_mve_vrmlaldavhsw, gen_helper_mve_vrmlaldavhxsw, 111138548747SPeter Maydell }; 111238548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]); 111338548747SPeter Maydell } 111438548747SPeter Maydell 111538548747SPeter Maydell static bool trans_VRMLALDAVH_U(DisasContext *s, arg_vmlaldav *a) 111638548747SPeter Maydell { 1117640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = { 111838548747SPeter Maydell gen_helper_mve_vrmlaldavhuw, NULL, 111938548747SPeter Maydell }; 112038548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]); 112138548747SPeter Maydell } 112238548747SPeter Maydell 112338548747SPeter Maydell static bool trans_VRMLSLDAVH(DisasContext *s, arg_vmlaldav *a) 112438548747SPeter Maydell { 1125640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = { 112638548747SPeter Maydell gen_helper_mve_vrmlsldavhsw, gen_helper_mve_vrmlsldavhxsw, 112738548747SPeter Maydell }; 112838548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]); 112938548747SPeter Maydell } 1130387debdbSPeter Maydell 1131f0ffff51SPeter Maydell static bool do_dual_acc(DisasContext *s, arg_vmladav *a, MVEGenDualAccOpFn *fn) 1132f0ffff51SPeter Maydell { 1133f0ffff51SPeter Maydell TCGv_ptr qn, qm; 1134f0ffff51SPeter Maydell TCGv_i32 rda; 1135f0ffff51SPeter Maydell 1136f0ffff51SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 1137f0ffff51SPeter Maydell !mve_check_qreg_bank(s, a->qn) || 1138f0ffff51SPeter Maydell !fn) { 1139f0ffff51SPeter Maydell return false; 1140f0ffff51SPeter Maydell } 1141f0ffff51SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1142f0ffff51SPeter Maydell return true; 1143f0ffff51SPeter Maydell } 1144f0ffff51SPeter Maydell 1145f0ffff51SPeter Maydell qn = mve_qreg_ptr(a->qn); 1146f0ffff51SPeter Maydell qm = mve_qreg_ptr(a->qm); 1147f0ffff51SPeter Maydell 1148f0ffff51SPeter Maydell /* 1149f0ffff51SPeter Maydell * This insn is subject to beat-wise execution. Partial execution 1150f0ffff51SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first 1151f0ffff51SPeter Maydell * beat must start with the current rda value, not 0. 1152f0ffff51SPeter Maydell */ 1153f0ffff51SPeter Maydell if (a->a || mve_skip_first_beat(s)) { 1154f0ffff51SPeter Maydell rda = load_reg(s, a->rda); 1155f0ffff51SPeter Maydell } else { 1156f0ffff51SPeter Maydell rda = tcg_const_i32(0); 1157f0ffff51SPeter Maydell } 1158f0ffff51SPeter Maydell 1159f0ffff51SPeter Maydell fn(rda, cpu_env, qn, qm, rda); 1160f0ffff51SPeter Maydell store_reg(s, a->rda, rda); 1161f0ffff51SPeter Maydell tcg_temp_free_ptr(qn); 1162f0ffff51SPeter Maydell tcg_temp_free_ptr(qm); 1163f0ffff51SPeter Maydell 1164f0ffff51SPeter Maydell mve_update_eci(s); 1165f0ffff51SPeter Maydell return true; 1166f0ffff51SPeter Maydell } 1167f0ffff51SPeter Maydell 1168f0ffff51SPeter Maydell #define DO_DUAL_ACC(INSN, FN) \ 1169f0ffff51SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmladav *a) \ 1170f0ffff51SPeter Maydell { \ 1171f0ffff51SPeter Maydell static MVEGenDualAccOpFn * const fns[4][2] = { \ 1172f0ffff51SPeter Maydell { gen_helper_mve_##FN##b, gen_helper_mve_##FN##xb }, \ 1173f0ffff51SPeter Maydell { gen_helper_mve_##FN##h, gen_helper_mve_##FN##xh }, \ 1174f0ffff51SPeter Maydell { gen_helper_mve_##FN##w, gen_helper_mve_##FN##xw }, \ 1175f0ffff51SPeter Maydell { NULL, NULL }, \ 1176f0ffff51SPeter Maydell }; \ 1177f0ffff51SPeter Maydell return do_dual_acc(s, a, fns[a->size][a->x]); \ 1178f0ffff51SPeter Maydell } 1179f0ffff51SPeter Maydell 1180f0ffff51SPeter Maydell DO_DUAL_ACC(VMLADAV_S, vmladavs) 1181f0ffff51SPeter Maydell DO_DUAL_ACC(VMLSDAV, vmlsdav) 1182f0ffff51SPeter Maydell 1183f0ffff51SPeter Maydell static bool trans_VMLADAV_U(DisasContext *s, arg_vmladav *a) 1184f0ffff51SPeter Maydell { 1185f0ffff51SPeter Maydell static MVEGenDualAccOpFn * const fns[4][2] = { 1186f0ffff51SPeter Maydell { gen_helper_mve_vmladavub, NULL }, 1187f0ffff51SPeter Maydell { gen_helper_mve_vmladavuh, NULL }, 1188f0ffff51SPeter Maydell { gen_helper_mve_vmladavuw, NULL }, 1189f0ffff51SPeter Maydell { NULL, NULL }, 1190f0ffff51SPeter Maydell }; 1191f0ffff51SPeter Maydell return do_dual_acc(s, a, fns[a->size][a->x]); 1192f0ffff51SPeter Maydell } 1193f0ffff51SPeter Maydell 119455251786SPeter Maydell static void gen_vpst(DisasContext *s, uint32_t mask) 1195387debdbSPeter Maydell { 1196387debdbSPeter Maydell /* 1197387debdbSPeter Maydell * Set the VPR mask fields. We take advantage of MASK01 and MASK23 1198387debdbSPeter Maydell * being adjacent fields in the register. 1199387debdbSPeter Maydell * 120055251786SPeter Maydell * Updating the masks is not predicated, but it is subject to beat-wise 1201387debdbSPeter Maydell * execution, and the mask is updated on the odd-numbered beats. 1202387debdbSPeter Maydell * So if PSR.ECI says we should skip beat 1, we mustn't update the 1203387debdbSPeter Maydell * 01 mask field. 1204387debdbSPeter Maydell */ 120555251786SPeter Maydell TCGv_i32 vpr = load_cpu_field(v7m.vpr); 1206387debdbSPeter Maydell switch (s->eci) { 1207387debdbSPeter Maydell case ECI_NONE: 1208387debdbSPeter Maydell case ECI_A0: 1209387debdbSPeter Maydell /* Update both 01 and 23 fields */ 1210387debdbSPeter Maydell tcg_gen_deposit_i32(vpr, vpr, 121155251786SPeter Maydell tcg_constant_i32(mask | (mask << 4)), 1212387debdbSPeter Maydell R_V7M_VPR_MASK01_SHIFT, 1213387debdbSPeter Maydell R_V7M_VPR_MASK01_LENGTH + R_V7M_VPR_MASK23_LENGTH); 1214387debdbSPeter Maydell break; 1215387debdbSPeter Maydell case ECI_A0A1: 1216387debdbSPeter Maydell case ECI_A0A1A2: 1217387debdbSPeter Maydell case ECI_A0A1A2B0: 1218387debdbSPeter Maydell /* Update only the 23 mask field */ 1219387debdbSPeter Maydell tcg_gen_deposit_i32(vpr, vpr, 122055251786SPeter Maydell tcg_constant_i32(mask), 1221387debdbSPeter Maydell R_V7M_VPR_MASK23_SHIFT, R_V7M_VPR_MASK23_LENGTH); 1222387debdbSPeter Maydell break; 1223387debdbSPeter Maydell default: 1224387debdbSPeter Maydell g_assert_not_reached(); 1225387debdbSPeter Maydell } 1226387debdbSPeter Maydell store_cpu_field(vpr, v7m.vpr); 122755251786SPeter Maydell } 122855251786SPeter Maydell 122955251786SPeter Maydell static bool trans_VPST(DisasContext *s, arg_VPST *a) 123055251786SPeter Maydell { 123155251786SPeter Maydell /* mask == 0 is a "related encoding" */ 123255251786SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !a->mask) { 123355251786SPeter Maydell return false; 123455251786SPeter Maydell } 123555251786SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 123655251786SPeter Maydell return true; 123755251786SPeter Maydell } 123855251786SPeter Maydell gen_vpst(s, a->mask); 1239387debdbSPeter Maydell mve_update_and_store_eci(s); 1240387debdbSPeter Maydell return true; 1241387debdbSPeter Maydell } 12426f060a63SPeter Maydell 1243fea3958fSPeter Maydell static bool trans_VPNOT(DisasContext *s, arg_VPNOT *a) 1244fea3958fSPeter Maydell { 1245fea3958fSPeter Maydell /* 1246fea3958fSPeter Maydell * Invert the predicate in VPR.P0. We have call out to 1247fea3958fSPeter Maydell * a helper because this insn itself is beatwise and can 1248fea3958fSPeter Maydell * be predicated. 1249fea3958fSPeter Maydell */ 1250fea3958fSPeter Maydell if (!dc_isar_feature(aa32_mve, s)) { 1251fea3958fSPeter Maydell return false; 1252fea3958fSPeter Maydell } 1253fea3958fSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1254fea3958fSPeter Maydell return true; 1255fea3958fSPeter Maydell } 1256fea3958fSPeter Maydell 1257fea3958fSPeter Maydell gen_helper_mve_vpnot(cpu_env); 1258fea3958fSPeter Maydell mve_update_eci(s); 1259fea3958fSPeter Maydell return true; 1260fea3958fSPeter Maydell } 1261fea3958fSPeter Maydell 12626f060a63SPeter Maydell static bool trans_VADDV(DisasContext *s, arg_VADDV *a) 12636f060a63SPeter Maydell { 12646f060a63SPeter Maydell /* VADDV: vector add across vector */ 12656f060a63SPeter Maydell static MVEGenVADDVFn * const fns[4][2] = { 12666f060a63SPeter Maydell { gen_helper_mve_vaddvsb, gen_helper_mve_vaddvub }, 12676f060a63SPeter Maydell { gen_helper_mve_vaddvsh, gen_helper_mve_vaddvuh }, 12686f060a63SPeter Maydell { gen_helper_mve_vaddvsw, gen_helper_mve_vaddvuw }, 12696f060a63SPeter Maydell { NULL, NULL } 12706f060a63SPeter Maydell }; 12716f060a63SPeter Maydell TCGv_ptr qm; 12726f060a63SPeter Maydell TCGv_i32 rda; 12736f060a63SPeter Maydell 12746f060a63SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 12756f060a63SPeter Maydell a->size == 3) { 12766f060a63SPeter Maydell return false; 12776f060a63SPeter Maydell } 12786f060a63SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 12796f060a63SPeter Maydell return true; 12806f060a63SPeter Maydell } 12816f060a63SPeter Maydell 12826f060a63SPeter Maydell /* 12836f060a63SPeter Maydell * This insn is subject to beat-wise execution. Partial execution 12846f060a63SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first 12856f060a63SPeter Maydell * beat must start with the current value of Rda, not zero. 12866f060a63SPeter Maydell */ 12876f060a63SPeter Maydell if (a->a || mve_skip_first_beat(s)) { 12886f060a63SPeter Maydell /* Accumulate input from Rda */ 12896f060a63SPeter Maydell rda = load_reg(s, a->rda); 12906f060a63SPeter Maydell } else { 12916f060a63SPeter Maydell /* Accumulate starting at zero */ 12926f060a63SPeter Maydell rda = tcg_const_i32(0); 12936f060a63SPeter Maydell } 12946f060a63SPeter Maydell 12956f060a63SPeter Maydell qm = mve_qreg_ptr(a->qm); 12966f060a63SPeter Maydell fns[a->size][a->u](rda, cpu_env, qm, rda); 12976f060a63SPeter Maydell store_reg(s, a->rda, rda); 12986f060a63SPeter Maydell tcg_temp_free_ptr(qm); 12996f060a63SPeter Maydell 13006f060a63SPeter Maydell mve_update_eci(s); 13016f060a63SPeter Maydell return true; 13026f060a63SPeter Maydell } 1303eab84139SPeter Maydell 1304d43ebd9dSPeter Maydell static bool trans_VADDLV(DisasContext *s, arg_VADDLV *a) 1305d43ebd9dSPeter Maydell { 1306d43ebd9dSPeter Maydell /* 1307d43ebd9dSPeter Maydell * Vector Add Long Across Vector: accumulate the 32-bit 1308d43ebd9dSPeter Maydell * elements of the vector into a 64-bit result stored in 1309d43ebd9dSPeter Maydell * a pair of general-purpose registers. 1310d43ebd9dSPeter Maydell * No need to check Qm's bank: it is only 3 bits in decode. 1311d43ebd9dSPeter Maydell */ 1312d43ebd9dSPeter Maydell TCGv_ptr qm; 1313d43ebd9dSPeter Maydell TCGv_i64 rda; 1314d43ebd9dSPeter Maydell TCGv_i32 rdalo, rdahi; 1315d43ebd9dSPeter Maydell 1316d43ebd9dSPeter Maydell if (!dc_isar_feature(aa32_mve, s)) { 1317d43ebd9dSPeter Maydell return false; 1318d43ebd9dSPeter Maydell } 1319d43ebd9dSPeter Maydell /* 1320d43ebd9dSPeter Maydell * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related 1321d43ebd9dSPeter Maydell * encoding; rdalo always has bit 0 clear so cannot be 13 or 15. 1322d43ebd9dSPeter Maydell */ 1323d43ebd9dSPeter Maydell if (a->rdahi == 13 || a->rdahi == 15) { 1324d43ebd9dSPeter Maydell return false; 1325d43ebd9dSPeter Maydell } 1326d43ebd9dSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1327d43ebd9dSPeter Maydell return true; 1328d43ebd9dSPeter Maydell } 1329d43ebd9dSPeter Maydell 1330d43ebd9dSPeter Maydell /* 1331d43ebd9dSPeter Maydell * This insn is subject to beat-wise execution. Partial execution 1332d43ebd9dSPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first 1333d43ebd9dSPeter Maydell * beat must start with the current value of RdaHi:RdaLo, not zero. 1334d43ebd9dSPeter Maydell */ 1335d43ebd9dSPeter Maydell if (a->a || mve_skip_first_beat(s)) { 1336d43ebd9dSPeter Maydell /* Accumulate input from RdaHi:RdaLo */ 1337d43ebd9dSPeter Maydell rda = tcg_temp_new_i64(); 1338d43ebd9dSPeter Maydell rdalo = load_reg(s, a->rdalo); 1339d43ebd9dSPeter Maydell rdahi = load_reg(s, a->rdahi); 1340d43ebd9dSPeter Maydell tcg_gen_concat_i32_i64(rda, rdalo, rdahi); 1341d43ebd9dSPeter Maydell tcg_temp_free_i32(rdalo); 1342d43ebd9dSPeter Maydell tcg_temp_free_i32(rdahi); 1343d43ebd9dSPeter Maydell } else { 1344d43ebd9dSPeter Maydell /* Accumulate starting at zero */ 1345d43ebd9dSPeter Maydell rda = tcg_const_i64(0); 1346d43ebd9dSPeter Maydell } 1347d43ebd9dSPeter Maydell 1348d43ebd9dSPeter Maydell qm = mve_qreg_ptr(a->qm); 1349d43ebd9dSPeter Maydell if (a->u) { 1350d43ebd9dSPeter Maydell gen_helper_mve_vaddlv_u(rda, cpu_env, qm, rda); 1351d43ebd9dSPeter Maydell } else { 1352d43ebd9dSPeter Maydell gen_helper_mve_vaddlv_s(rda, cpu_env, qm, rda); 1353d43ebd9dSPeter Maydell } 1354d43ebd9dSPeter Maydell tcg_temp_free_ptr(qm); 1355d43ebd9dSPeter Maydell 1356d43ebd9dSPeter Maydell rdalo = tcg_temp_new_i32(); 1357d43ebd9dSPeter Maydell rdahi = tcg_temp_new_i32(); 1358d43ebd9dSPeter Maydell tcg_gen_extrl_i64_i32(rdalo, rda); 1359d43ebd9dSPeter Maydell tcg_gen_extrh_i64_i32(rdahi, rda); 1360d43ebd9dSPeter Maydell store_reg(s, a->rdalo, rdalo); 1361d43ebd9dSPeter Maydell store_reg(s, a->rdahi, rdahi); 1362d43ebd9dSPeter Maydell tcg_temp_free_i64(rda); 1363d43ebd9dSPeter Maydell mve_update_eci(s); 1364d43ebd9dSPeter Maydell return true; 1365d43ebd9dSPeter Maydell } 1366d43ebd9dSPeter Maydell 1367eab84139SPeter Maydell static bool do_1imm(DisasContext *s, arg_1imm *a, MVEGenOneOpImmFn *fn) 1368eab84139SPeter Maydell { 1369eab84139SPeter Maydell TCGv_ptr qd; 1370eab84139SPeter Maydell uint64_t imm; 1371eab84139SPeter Maydell 1372eab84139SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 1373eab84139SPeter Maydell !mve_check_qreg_bank(s, a->qd) || 1374eab84139SPeter Maydell !fn) { 1375eab84139SPeter Maydell return false; 1376eab84139SPeter Maydell } 1377eab84139SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1378eab84139SPeter Maydell return true; 1379eab84139SPeter Maydell } 1380eab84139SPeter Maydell 1381eab84139SPeter Maydell imm = asimd_imm_const(a->imm, a->cmode, a->op); 1382eab84139SPeter Maydell 1383eab84139SPeter Maydell qd = mve_qreg_ptr(a->qd); 1384eab84139SPeter Maydell fn(cpu_env, qd, tcg_constant_i64(imm)); 1385eab84139SPeter Maydell tcg_temp_free_ptr(qd); 1386eab84139SPeter Maydell mve_update_eci(s); 1387eab84139SPeter Maydell return true; 1388eab84139SPeter Maydell } 1389eab84139SPeter Maydell 1390eab84139SPeter Maydell static bool trans_Vimm_1r(DisasContext *s, arg_1imm *a) 1391eab84139SPeter Maydell { 1392eab84139SPeter Maydell /* Handle decode of cmode/op here between VORR/VBIC/VMOV */ 1393eab84139SPeter Maydell MVEGenOneOpImmFn *fn; 1394eab84139SPeter Maydell 1395eab84139SPeter Maydell if ((a->cmode & 1) && a->cmode < 12) { 1396eab84139SPeter Maydell if (a->op) { 1397eab84139SPeter Maydell /* 1398eab84139SPeter Maydell * For op=1, the immediate will be inverted by asimd_imm_const(), 1399eab84139SPeter Maydell * so the VBIC becomes a logical AND operation. 1400eab84139SPeter Maydell */ 1401eab84139SPeter Maydell fn = gen_helper_mve_vandi; 1402eab84139SPeter Maydell } else { 1403eab84139SPeter Maydell fn = gen_helper_mve_vorri; 1404eab84139SPeter Maydell } 1405eab84139SPeter Maydell } else { 1406eab84139SPeter Maydell /* There is one unallocated cmode/op combination in this space */ 1407eab84139SPeter Maydell if (a->cmode == 15 && a->op == 1) { 1408eab84139SPeter Maydell return false; 1409eab84139SPeter Maydell } 1410eab84139SPeter Maydell /* asimd_imm_const() sorts out VMVNI vs VMOVI for us */ 1411eab84139SPeter Maydell fn = gen_helper_mve_vmovi; 1412eab84139SPeter Maydell } 1413eab84139SPeter Maydell return do_1imm(s, a, fn); 1414eab84139SPeter Maydell } 1415f9ed6174SPeter Maydell 1416f9ed6174SPeter Maydell static bool do_2shift(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn, 1417f9ed6174SPeter Maydell bool negateshift) 1418f9ed6174SPeter Maydell { 1419f9ed6174SPeter Maydell TCGv_ptr qd, qm; 1420f9ed6174SPeter Maydell int shift = a->shift; 1421f9ed6174SPeter Maydell 1422f9ed6174SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 1423f9ed6174SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) || 1424f9ed6174SPeter Maydell !fn) { 1425f9ed6174SPeter Maydell return false; 1426f9ed6174SPeter Maydell } 1427f9ed6174SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1428f9ed6174SPeter Maydell return true; 1429f9ed6174SPeter Maydell } 1430f9ed6174SPeter Maydell 1431f9ed6174SPeter Maydell /* 1432f9ed6174SPeter Maydell * When we handle a right shift insn using a left-shift helper 1433f9ed6174SPeter Maydell * which permits a negative shift count to indicate a right-shift, 1434f9ed6174SPeter Maydell * we must negate the shift count. 1435f9ed6174SPeter Maydell */ 1436f9ed6174SPeter Maydell if (negateshift) { 1437f9ed6174SPeter Maydell shift = -shift; 1438f9ed6174SPeter Maydell } 1439f9ed6174SPeter Maydell 1440f9ed6174SPeter Maydell qd = mve_qreg_ptr(a->qd); 1441f9ed6174SPeter Maydell qm = mve_qreg_ptr(a->qm); 1442f9ed6174SPeter Maydell fn(cpu_env, qd, qm, tcg_constant_i32(shift)); 1443f9ed6174SPeter Maydell tcg_temp_free_ptr(qd); 1444f9ed6174SPeter Maydell tcg_temp_free_ptr(qm); 1445f9ed6174SPeter Maydell mve_update_eci(s); 1446f9ed6174SPeter Maydell return true; 1447f9ed6174SPeter Maydell } 1448f9ed6174SPeter Maydell 1449f9ed6174SPeter Maydell #define DO_2SHIFT(INSN, FN, NEGATESHIFT) \ 1450f9ed6174SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \ 1451f9ed6174SPeter Maydell { \ 1452f9ed6174SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \ 1453f9ed6174SPeter Maydell gen_helper_mve_##FN##b, \ 1454f9ed6174SPeter Maydell gen_helper_mve_##FN##h, \ 1455f9ed6174SPeter Maydell gen_helper_mve_##FN##w, \ 1456f9ed6174SPeter Maydell NULL, \ 1457f9ed6174SPeter Maydell }; \ 1458f9ed6174SPeter Maydell return do_2shift(s, a, fns[a->size], NEGATESHIFT); \ 1459f9ed6174SPeter Maydell } 1460f9ed6174SPeter Maydell 1461f9ed6174SPeter Maydell DO_2SHIFT(VSHLI, vshli_u, false) 1462f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_S, vqshli_s, false) 1463f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_U, vqshli_u, false) 1464f9ed6174SPeter Maydell DO_2SHIFT(VQSHLUI, vqshlui_s, false) 14653394116fSPeter Maydell /* These right shifts use a left-shift helper with negated shift count */ 14663394116fSPeter Maydell DO_2SHIFT(VSHRI_S, vshli_s, true) 14673394116fSPeter Maydell DO_2SHIFT(VSHRI_U, vshli_u, true) 14683394116fSPeter Maydell DO_2SHIFT(VRSHRI_S, vrshli_s, true) 14693394116fSPeter Maydell DO_2SHIFT(VRSHRI_U, vrshli_u, true) 1470c2262707SPeter Maydell 1471a78b25faSPeter Maydell DO_2SHIFT(VSRI, vsri, false) 1472a78b25faSPeter Maydell DO_2SHIFT(VSLI, vsli, false) 1473a78b25faSPeter Maydell 14742a4b939cSPeter Maydell #define DO_2SHIFT_FP(INSN, FN) \ 14752a4b939cSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \ 14762a4b939cSPeter Maydell { \ 14772a4b939cSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 14782a4b939cSPeter Maydell return false; \ 14792a4b939cSPeter Maydell } \ 14802a4b939cSPeter Maydell return do_2shift(s, a, gen_helper_mve_##FN, false); \ 14812a4b939cSPeter Maydell } 14822a4b939cSPeter Maydell 14832a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SH_fixed, vcvt_sh) 14842a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UH_fixed, vcvt_uh) 14852a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HS_fixed, vcvt_hs) 14862a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HU_fixed, vcvt_hu) 14872a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SF_fixed, vcvt_sf) 14882a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UF_fixed, vcvt_uf) 14892a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FS_fixed, vcvt_fs) 14902a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FU_fixed, vcvt_fu) 14912a4b939cSPeter Maydell 14921b15a97dSPeter Maydell static bool do_2shift_scalar(DisasContext *s, arg_shl_scalar *a, 14931b15a97dSPeter Maydell MVEGenTwoOpShiftFn *fn) 14941b15a97dSPeter Maydell { 14951b15a97dSPeter Maydell TCGv_ptr qda; 14961b15a97dSPeter Maydell TCGv_i32 rm; 14971b15a97dSPeter Maydell 14981b15a97dSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 14991b15a97dSPeter Maydell !mve_check_qreg_bank(s, a->qda) || 15001b15a97dSPeter Maydell a->rm == 13 || a->rm == 15 || !fn) { 15011b15a97dSPeter Maydell /* Rm cases are UNPREDICTABLE */ 15021b15a97dSPeter Maydell return false; 15031b15a97dSPeter Maydell } 15041b15a97dSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 15051b15a97dSPeter Maydell return true; 15061b15a97dSPeter Maydell } 15071b15a97dSPeter Maydell 15081b15a97dSPeter Maydell qda = mve_qreg_ptr(a->qda); 15091b15a97dSPeter Maydell rm = load_reg(s, a->rm); 15101b15a97dSPeter Maydell fn(cpu_env, qda, qda, rm); 15111b15a97dSPeter Maydell tcg_temp_free_ptr(qda); 15121b15a97dSPeter Maydell tcg_temp_free_i32(rm); 15131b15a97dSPeter Maydell mve_update_eci(s); 15141b15a97dSPeter Maydell return true; 15151b15a97dSPeter Maydell } 15161b15a97dSPeter Maydell 15171b15a97dSPeter Maydell #define DO_2SHIFT_SCALAR(INSN, FN) \ 15181b15a97dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_shl_scalar *a) \ 15191b15a97dSPeter Maydell { \ 15201b15a97dSPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \ 15211b15a97dSPeter Maydell gen_helper_mve_##FN##b, \ 15221b15a97dSPeter Maydell gen_helper_mve_##FN##h, \ 15231b15a97dSPeter Maydell gen_helper_mve_##FN##w, \ 15241b15a97dSPeter Maydell NULL, \ 15251b15a97dSPeter Maydell }; \ 15261b15a97dSPeter Maydell return do_2shift_scalar(s, a, fns[a->size]); \ 15271b15a97dSPeter Maydell } 15281b15a97dSPeter Maydell 15291b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_S_scalar, vshli_s) 15301b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_U_scalar, vshli_u) 15311b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_S_scalar, vrshli_s) 15321b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_U_scalar, vrshli_u) 15331b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_S_scalar, vqshli_s) 15341b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_U_scalar, vqshli_u) 15351b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_S_scalar, vqrshli_s) 15361b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_U_scalar, vqrshli_u) 15371b15a97dSPeter Maydell 1538c2262707SPeter Maydell #define DO_VSHLL(INSN, FN) \ 1539c2262707SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \ 1540c2262707SPeter Maydell { \ 1541c2262707SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \ 1542c2262707SPeter Maydell gen_helper_mve_##FN##b, \ 1543c2262707SPeter Maydell gen_helper_mve_##FN##h, \ 1544c2262707SPeter Maydell }; \ 1545c2262707SPeter Maydell return do_2shift(s, a, fns[a->size], false); \ 1546c2262707SPeter Maydell } 1547c2262707SPeter Maydell 1548c2262707SPeter Maydell DO_VSHLL(VSHLL_BS, vshllbs) 1549c2262707SPeter Maydell DO_VSHLL(VSHLL_BU, vshllbu) 1550c2262707SPeter Maydell DO_VSHLL(VSHLL_TS, vshllts) 1551c2262707SPeter Maydell DO_VSHLL(VSHLL_TU, vshlltu) 1552162e2655SPeter Maydell 1553162e2655SPeter Maydell #define DO_2SHIFT_N(INSN, FN) \ 1554162e2655SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \ 1555162e2655SPeter Maydell { \ 1556162e2655SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \ 1557162e2655SPeter Maydell gen_helper_mve_##FN##b, \ 1558162e2655SPeter Maydell gen_helper_mve_##FN##h, \ 1559162e2655SPeter Maydell }; \ 1560162e2655SPeter Maydell return do_2shift(s, a, fns[a->size], false); \ 1561162e2655SPeter Maydell } 1562162e2655SPeter Maydell 1563162e2655SPeter Maydell DO_2SHIFT_N(VSHRNB, vshrnb) 1564162e2655SPeter Maydell DO_2SHIFT_N(VSHRNT, vshrnt) 1565162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNB, vrshrnb) 1566162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNT, vrshrnt) 1567d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_S, vqshrnb_s) 1568d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_S, vqshrnt_s) 1569d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_U, vqshrnb_u) 1570d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_U, vqshrnt_u) 1571d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNB, vqshrunb) 1572d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNT, vqshrunt) 1573d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_S, vqrshrnb_s) 1574d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_S, vqrshrnt_s) 1575d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_U, vqrshrnb_u) 1576d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_U, vqrshrnt_u) 1577d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNB, vqrshrunb) 1578d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNT, vqrshrunt) 15792e6a4ce0SPeter Maydell 15802e6a4ce0SPeter Maydell static bool trans_VSHLC(DisasContext *s, arg_VSHLC *a) 15812e6a4ce0SPeter Maydell { 15822e6a4ce0SPeter Maydell /* 15832e6a4ce0SPeter Maydell * Whole Vector Left Shift with Carry. The carry is taken 15842e6a4ce0SPeter Maydell * from a general purpose register and written back there. 15852e6a4ce0SPeter Maydell * An imm of 0 means "shift by 32". 15862e6a4ce0SPeter Maydell */ 15872e6a4ce0SPeter Maydell TCGv_ptr qd; 15882e6a4ce0SPeter Maydell TCGv_i32 rdm; 15892e6a4ce0SPeter Maydell 15902e6a4ce0SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) { 15912e6a4ce0SPeter Maydell return false; 15922e6a4ce0SPeter Maydell } 15932e6a4ce0SPeter Maydell if (a->rdm == 13 || a->rdm == 15) { 15942e6a4ce0SPeter Maydell /* CONSTRAINED UNPREDICTABLE: we UNDEF */ 15952e6a4ce0SPeter Maydell return false; 15962e6a4ce0SPeter Maydell } 15972e6a4ce0SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 15982e6a4ce0SPeter Maydell return true; 15992e6a4ce0SPeter Maydell } 16002e6a4ce0SPeter Maydell 16012e6a4ce0SPeter Maydell qd = mve_qreg_ptr(a->qd); 16022e6a4ce0SPeter Maydell rdm = load_reg(s, a->rdm); 16032e6a4ce0SPeter Maydell gen_helper_mve_vshlc(rdm, cpu_env, qd, rdm, tcg_constant_i32(a->imm)); 16042e6a4ce0SPeter Maydell store_reg(s, a->rdm, rdm); 16052e6a4ce0SPeter Maydell tcg_temp_free_ptr(qd); 16062e6a4ce0SPeter Maydell mve_update_eci(s); 16072e6a4ce0SPeter Maydell return true; 16082e6a4ce0SPeter Maydell } 1609395b92d5SPeter Maydell 1610395b92d5SPeter Maydell static bool do_vidup(DisasContext *s, arg_vidup *a, MVEGenVIDUPFn *fn) 1611395b92d5SPeter Maydell { 1612395b92d5SPeter Maydell TCGv_ptr qd; 1613395b92d5SPeter Maydell TCGv_i32 rn; 1614395b92d5SPeter Maydell 1615395b92d5SPeter Maydell /* 1616395b92d5SPeter Maydell * Vector increment/decrement with wrap and duplicate (VIDUP, VDDUP). 1617395b92d5SPeter Maydell * This fills the vector with elements of successively increasing 1618395b92d5SPeter Maydell * or decreasing values, starting from Rn. 1619395b92d5SPeter Maydell */ 1620395b92d5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) { 1621395b92d5SPeter Maydell return false; 1622395b92d5SPeter Maydell } 1623395b92d5SPeter Maydell if (a->size == MO_64) { 1624395b92d5SPeter Maydell /* size 0b11 is another encoding */ 1625395b92d5SPeter Maydell return false; 1626395b92d5SPeter Maydell } 1627395b92d5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1628395b92d5SPeter Maydell return true; 1629395b92d5SPeter Maydell } 1630395b92d5SPeter Maydell 1631395b92d5SPeter Maydell qd = mve_qreg_ptr(a->qd); 1632395b92d5SPeter Maydell rn = load_reg(s, a->rn); 1633395b92d5SPeter Maydell fn(rn, cpu_env, qd, rn, tcg_constant_i32(a->imm)); 1634395b92d5SPeter Maydell store_reg(s, a->rn, rn); 1635395b92d5SPeter Maydell tcg_temp_free_ptr(qd); 1636395b92d5SPeter Maydell mve_update_eci(s); 1637395b92d5SPeter Maydell return true; 1638395b92d5SPeter Maydell } 1639395b92d5SPeter Maydell 1640395b92d5SPeter Maydell static bool do_viwdup(DisasContext *s, arg_viwdup *a, MVEGenVIWDUPFn *fn) 1641395b92d5SPeter Maydell { 1642395b92d5SPeter Maydell TCGv_ptr qd; 1643395b92d5SPeter Maydell TCGv_i32 rn, rm; 1644395b92d5SPeter Maydell 1645395b92d5SPeter Maydell /* 1646395b92d5SPeter Maydell * Vector increment/decrement with wrap and duplicate (VIWDUp, VDWDUP) 1647395b92d5SPeter Maydell * This fills the vector with elements of successively increasing 1648395b92d5SPeter Maydell * or decreasing values, starting from Rn. Rm specifies a point where 1649395b92d5SPeter Maydell * the count wraps back around to 0. The updated offset is written back 1650395b92d5SPeter Maydell * to Rn. 1651395b92d5SPeter Maydell */ 1652395b92d5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) { 1653395b92d5SPeter Maydell return false; 1654395b92d5SPeter Maydell } 1655395b92d5SPeter Maydell if (!fn || a->rm == 13 || a->rm == 15) { 1656395b92d5SPeter Maydell /* 1657395b92d5SPeter Maydell * size 0b11 is another encoding; Rm == 13 is UNPREDICTABLE; 1658395b92d5SPeter Maydell * Rm == 13 is VIWDUP, VDWDUP. 1659395b92d5SPeter Maydell */ 1660395b92d5SPeter Maydell return false; 1661395b92d5SPeter Maydell } 1662395b92d5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1663395b92d5SPeter Maydell return true; 1664395b92d5SPeter Maydell } 1665395b92d5SPeter Maydell 1666395b92d5SPeter Maydell qd = mve_qreg_ptr(a->qd); 1667395b92d5SPeter Maydell rn = load_reg(s, a->rn); 1668395b92d5SPeter Maydell rm = load_reg(s, a->rm); 1669395b92d5SPeter Maydell fn(rn, cpu_env, qd, rn, rm, tcg_constant_i32(a->imm)); 1670395b92d5SPeter Maydell store_reg(s, a->rn, rn); 1671395b92d5SPeter Maydell tcg_temp_free_ptr(qd); 1672395b92d5SPeter Maydell tcg_temp_free_i32(rm); 1673395b92d5SPeter Maydell mve_update_eci(s); 1674395b92d5SPeter Maydell return true; 1675395b92d5SPeter Maydell } 1676395b92d5SPeter Maydell 1677395b92d5SPeter Maydell static bool trans_VIDUP(DisasContext *s, arg_vidup *a) 1678395b92d5SPeter Maydell { 1679395b92d5SPeter Maydell static MVEGenVIDUPFn * const fns[] = { 1680395b92d5SPeter Maydell gen_helper_mve_vidupb, 1681395b92d5SPeter Maydell gen_helper_mve_viduph, 1682395b92d5SPeter Maydell gen_helper_mve_vidupw, 1683395b92d5SPeter Maydell NULL, 1684395b92d5SPeter Maydell }; 1685395b92d5SPeter Maydell return do_vidup(s, a, fns[a->size]); 1686395b92d5SPeter Maydell } 1687395b92d5SPeter Maydell 1688395b92d5SPeter Maydell static bool trans_VDDUP(DisasContext *s, arg_vidup *a) 1689395b92d5SPeter Maydell { 1690395b92d5SPeter Maydell static MVEGenVIDUPFn * const fns[] = { 1691395b92d5SPeter Maydell gen_helper_mve_vidupb, 1692395b92d5SPeter Maydell gen_helper_mve_viduph, 1693395b92d5SPeter Maydell gen_helper_mve_vidupw, 1694395b92d5SPeter Maydell NULL, 1695395b92d5SPeter Maydell }; 1696395b92d5SPeter Maydell /* VDDUP is just like VIDUP but with a negative immediate */ 1697395b92d5SPeter Maydell a->imm = -a->imm; 1698395b92d5SPeter Maydell return do_vidup(s, a, fns[a->size]); 1699395b92d5SPeter Maydell } 1700395b92d5SPeter Maydell 1701395b92d5SPeter Maydell static bool trans_VIWDUP(DisasContext *s, arg_viwdup *a) 1702395b92d5SPeter Maydell { 1703395b92d5SPeter Maydell static MVEGenVIWDUPFn * const fns[] = { 1704395b92d5SPeter Maydell gen_helper_mve_viwdupb, 1705395b92d5SPeter Maydell gen_helper_mve_viwduph, 1706395b92d5SPeter Maydell gen_helper_mve_viwdupw, 1707395b92d5SPeter Maydell NULL, 1708395b92d5SPeter Maydell }; 1709395b92d5SPeter Maydell return do_viwdup(s, a, fns[a->size]); 1710395b92d5SPeter Maydell } 1711395b92d5SPeter Maydell 1712395b92d5SPeter Maydell static bool trans_VDWDUP(DisasContext *s, arg_viwdup *a) 1713395b92d5SPeter Maydell { 1714395b92d5SPeter Maydell static MVEGenVIWDUPFn * const fns[] = { 1715395b92d5SPeter Maydell gen_helper_mve_vdwdupb, 1716395b92d5SPeter Maydell gen_helper_mve_vdwduph, 1717395b92d5SPeter Maydell gen_helper_mve_vdwdupw, 1718395b92d5SPeter Maydell NULL, 1719395b92d5SPeter Maydell }; 1720395b92d5SPeter Maydell return do_viwdup(s, a, fns[a->size]); 1721395b92d5SPeter Maydell } 1722eff5d9a9SPeter Maydell 1723eff5d9a9SPeter Maydell static bool do_vcmp(DisasContext *s, arg_vcmp *a, MVEGenCmpFn *fn) 1724eff5d9a9SPeter Maydell { 1725eff5d9a9SPeter Maydell TCGv_ptr qn, qm; 1726eff5d9a9SPeter Maydell 1727eff5d9a9SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) || 1728eff5d9a9SPeter Maydell !fn) { 1729eff5d9a9SPeter Maydell return false; 1730eff5d9a9SPeter Maydell } 1731eff5d9a9SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1732eff5d9a9SPeter Maydell return true; 1733eff5d9a9SPeter Maydell } 1734eff5d9a9SPeter Maydell 1735eff5d9a9SPeter Maydell qn = mve_qreg_ptr(a->qn); 1736eff5d9a9SPeter Maydell qm = mve_qreg_ptr(a->qm); 1737eff5d9a9SPeter Maydell fn(cpu_env, qn, qm); 1738eff5d9a9SPeter Maydell tcg_temp_free_ptr(qn); 1739eff5d9a9SPeter Maydell tcg_temp_free_ptr(qm); 1740eff5d9a9SPeter Maydell if (a->mask) { 1741eff5d9a9SPeter Maydell /* VPT */ 1742eff5d9a9SPeter Maydell gen_vpst(s, a->mask); 1743eff5d9a9SPeter Maydell } 1744eff5d9a9SPeter Maydell mve_update_eci(s); 1745eff5d9a9SPeter Maydell return true; 1746eff5d9a9SPeter Maydell } 1747eff5d9a9SPeter Maydell 1748cce81873SPeter Maydell static bool do_vcmp_scalar(DisasContext *s, arg_vcmp_scalar *a, 1749cce81873SPeter Maydell MVEGenScalarCmpFn *fn) 1750cce81873SPeter Maydell { 1751cce81873SPeter Maydell TCGv_ptr qn; 1752cce81873SPeter Maydell TCGv_i32 rm; 1753cce81873SPeter Maydell 1754cce81873SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !fn || a->rm == 13) { 1755cce81873SPeter Maydell return false; 1756cce81873SPeter Maydell } 1757cce81873SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1758cce81873SPeter Maydell return true; 1759cce81873SPeter Maydell } 1760cce81873SPeter Maydell 1761cce81873SPeter Maydell qn = mve_qreg_ptr(a->qn); 1762cce81873SPeter Maydell if (a->rm == 15) { 1763cce81873SPeter Maydell /* Encoding Rm=0b1111 means "constant zero" */ 1764cce81873SPeter Maydell rm = tcg_constant_i32(0); 1765cce81873SPeter Maydell } else { 1766cce81873SPeter Maydell rm = load_reg(s, a->rm); 1767cce81873SPeter Maydell } 1768cce81873SPeter Maydell fn(cpu_env, qn, rm); 1769cce81873SPeter Maydell tcg_temp_free_ptr(qn); 1770cce81873SPeter Maydell tcg_temp_free_i32(rm); 1771cce81873SPeter Maydell if (a->mask) { 1772cce81873SPeter Maydell /* VPT */ 1773cce81873SPeter Maydell gen_vpst(s, a->mask); 1774cce81873SPeter Maydell } 1775cce81873SPeter Maydell mve_update_eci(s); 1776cce81873SPeter Maydell return true; 1777cce81873SPeter Maydell } 1778cce81873SPeter Maydell 1779eff5d9a9SPeter Maydell #define DO_VCMP(INSN, FN) \ 1780eff5d9a9SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vcmp *a) \ 1781eff5d9a9SPeter Maydell { \ 1782eff5d9a9SPeter Maydell static MVEGenCmpFn * const fns[] = { \ 1783eff5d9a9SPeter Maydell gen_helper_mve_##FN##b, \ 1784eff5d9a9SPeter Maydell gen_helper_mve_##FN##h, \ 1785eff5d9a9SPeter Maydell gen_helper_mve_##FN##w, \ 1786eff5d9a9SPeter Maydell NULL, \ 1787eff5d9a9SPeter Maydell }; \ 1788eff5d9a9SPeter Maydell return do_vcmp(s, a, fns[a->size]); \ 1789cce81873SPeter Maydell } \ 1790cce81873SPeter Maydell static bool trans_##INSN##_scalar(DisasContext *s, \ 1791cce81873SPeter Maydell arg_vcmp_scalar *a) \ 1792cce81873SPeter Maydell { \ 1793cce81873SPeter Maydell static MVEGenScalarCmpFn * const fns[] = { \ 1794cce81873SPeter Maydell gen_helper_mve_##FN##_scalarb, \ 1795cce81873SPeter Maydell gen_helper_mve_##FN##_scalarh, \ 1796cce81873SPeter Maydell gen_helper_mve_##FN##_scalarw, \ 1797cce81873SPeter Maydell NULL, \ 1798cce81873SPeter Maydell }; \ 1799cce81873SPeter Maydell return do_vcmp_scalar(s, a, fns[a->size]); \ 1800eff5d9a9SPeter Maydell } 1801eff5d9a9SPeter Maydell 1802eff5d9a9SPeter Maydell DO_VCMP(VCMPEQ, vcmpeq) 1803eff5d9a9SPeter Maydell DO_VCMP(VCMPNE, vcmpne) 1804eff5d9a9SPeter Maydell DO_VCMP(VCMPCS, vcmpcs) 1805eff5d9a9SPeter Maydell DO_VCMP(VCMPHI, vcmphi) 1806eff5d9a9SPeter Maydell DO_VCMP(VCMPGE, vcmpge) 1807eff5d9a9SPeter Maydell DO_VCMP(VCMPLT, vcmplt) 1808eff5d9a9SPeter Maydell DO_VCMP(VCMPGT, vcmpgt) 1809eff5d9a9SPeter Maydell DO_VCMP(VCMPLE, vcmple) 1810688ba4cfSPeter Maydell 1811c87fe6d2SPeter Maydell #define DO_VCMP_FP(INSN, FN) \ 1812c87fe6d2SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vcmp *a) \ 1813c87fe6d2SPeter Maydell { \ 1814c87fe6d2SPeter Maydell static MVEGenCmpFn * const fns[] = { \ 1815c87fe6d2SPeter Maydell NULL, \ 1816c87fe6d2SPeter Maydell gen_helper_mve_##FN##h, \ 1817c87fe6d2SPeter Maydell gen_helper_mve_##FN##s, \ 1818c87fe6d2SPeter Maydell NULL, \ 1819c87fe6d2SPeter Maydell }; \ 1820c87fe6d2SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 1821c87fe6d2SPeter Maydell return false; \ 1822c87fe6d2SPeter Maydell } \ 1823c87fe6d2SPeter Maydell return do_vcmp(s, a, fns[a->size]); \ 1824c2d8f6bbSPeter Maydell } \ 1825c2d8f6bbSPeter Maydell static bool trans_##INSN##_scalar(DisasContext *s, \ 1826c2d8f6bbSPeter Maydell arg_vcmp_scalar *a) \ 1827c2d8f6bbSPeter Maydell { \ 1828c2d8f6bbSPeter Maydell static MVEGenScalarCmpFn * const fns[] = { \ 1829c2d8f6bbSPeter Maydell NULL, \ 1830c2d8f6bbSPeter Maydell gen_helper_mve_##FN##_scalarh, \ 1831c2d8f6bbSPeter Maydell gen_helper_mve_##FN##_scalars, \ 1832c2d8f6bbSPeter Maydell NULL, \ 1833c2d8f6bbSPeter Maydell }; \ 1834c2d8f6bbSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 1835c2d8f6bbSPeter Maydell return false; \ 1836c2d8f6bbSPeter Maydell } \ 1837c2d8f6bbSPeter Maydell return do_vcmp_scalar(s, a, fns[a->size]); \ 1838c87fe6d2SPeter Maydell } 1839c87fe6d2SPeter Maydell 1840c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPEQ_fp, vfcmpeq) 1841c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPNE_fp, vfcmpne) 1842c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGE_fp, vfcmpge) 1843c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLT_fp, vfcmplt) 1844c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGT_fp, vfcmpgt) 1845c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLE_fp, vfcmple) 1846c87fe6d2SPeter Maydell 1847688ba4cfSPeter Maydell static bool do_vmaxv(DisasContext *s, arg_vmaxv *a, MVEGenVADDVFn fn) 1848688ba4cfSPeter Maydell { 1849688ba4cfSPeter Maydell /* 1850688ba4cfSPeter Maydell * MIN/MAX operations across a vector: compute the min or 1851688ba4cfSPeter Maydell * max of the initial value in a general purpose register 1852688ba4cfSPeter Maydell * and all the elements in the vector, and store it back 1853688ba4cfSPeter Maydell * into the general purpose register. 1854688ba4cfSPeter Maydell */ 1855688ba4cfSPeter Maydell TCGv_ptr qm; 1856688ba4cfSPeter Maydell TCGv_i32 rda; 1857688ba4cfSPeter Maydell 1858688ba4cfSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) || 1859688ba4cfSPeter Maydell !fn || a->rda == 13 || a->rda == 15) { 1860688ba4cfSPeter Maydell /* Rda cases are UNPREDICTABLE */ 1861688ba4cfSPeter Maydell return false; 1862688ba4cfSPeter Maydell } 1863688ba4cfSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 1864688ba4cfSPeter Maydell return true; 1865688ba4cfSPeter Maydell } 1866688ba4cfSPeter Maydell 1867688ba4cfSPeter Maydell qm = mve_qreg_ptr(a->qm); 1868688ba4cfSPeter Maydell rda = load_reg(s, a->rda); 1869688ba4cfSPeter Maydell fn(rda, cpu_env, qm, rda); 1870688ba4cfSPeter Maydell store_reg(s, a->rda, rda); 1871688ba4cfSPeter Maydell tcg_temp_free_ptr(qm); 1872688ba4cfSPeter Maydell mve_update_eci(s); 1873688ba4cfSPeter Maydell return true; 1874688ba4cfSPeter Maydell } 1875688ba4cfSPeter Maydell 1876688ba4cfSPeter Maydell #define DO_VMAXV(INSN, FN) \ 1877688ba4cfSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmaxv *a) \ 1878688ba4cfSPeter Maydell { \ 1879688ba4cfSPeter Maydell static MVEGenVADDVFn * const fns[] = { \ 1880688ba4cfSPeter Maydell gen_helper_mve_##FN##b, \ 1881688ba4cfSPeter Maydell gen_helper_mve_##FN##h, \ 1882688ba4cfSPeter Maydell gen_helper_mve_##FN##w, \ 1883688ba4cfSPeter Maydell NULL, \ 1884688ba4cfSPeter Maydell }; \ 1885688ba4cfSPeter Maydell return do_vmaxv(s, a, fns[a->size]); \ 1886688ba4cfSPeter Maydell } 1887688ba4cfSPeter Maydell 1888688ba4cfSPeter Maydell DO_VMAXV(VMAXV_S, vmaxvs) 1889688ba4cfSPeter Maydell DO_VMAXV(VMAXV_U, vmaxvu) 1890688ba4cfSPeter Maydell DO_VMAXV(VMAXAV, vmaxav) 1891688ba4cfSPeter Maydell DO_VMAXV(VMINV_S, vminvs) 1892688ba4cfSPeter Maydell DO_VMAXV(VMINV_U, vminvu) 1893688ba4cfSPeter Maydell DO_VMAXV(VMINAV, vminav) 18947f061c0aSPeter Maydell 189529f80e7dSPeter Maydell #define DO_VMAXV_FP(INSN, FN) \ 189629f80e7dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmaxv *a) \ 189729f80e7dSPeter Maydell { \ 189829f80e7dSPeter Maydell static MVEGenVADDVFn * const fns[] = { \ 189929f80e7dSPeter Maydell NULL, \ 190029f80e7dSPeter Maydell gen_helper_mve_##FN##h, \ 190129f80e7dSPeter Maydell gen_helper_mve_##FN##s, \ 190229f80e7dSPeter Maydell NULL, \ 190329f80e7dSPeter Maydell }; \ 190429f80e7dSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \ 190529f80e7dSPeter Maydell return false; \ 190629f80e7dSPeter Maydell } \ 190729f80e7dSPeter Maydell return do_vmaxv(s, a, fns[a->size]); \ 190829f80e7dSPeter Maydell } 190929f80e7dSPeter Maydell 191029f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMV, vmaxnmv) 191129f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMV, vminnmv) 191229f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMAV, vmaxnmav) 191329f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMAV, vminnmav) 191429f80e7dSPeter Maydell 19157f061c0aSPeter Maydell static bool do_vabav(DisasContext *s, arg_vabav *a, MVEGenVABAVFn *fn) 19167f061c0aSPeter Maydell { 19177f061c0aSPeter Maydell /* Absolute difference accumulated across vector */ 19187f061c0aSPeter Maydell TCGv_ptr qn, qm; 19197f061c0aSPeter Maydell TCGv_i32 rda; 19207f061c0aSPeter Maydell 19217f061c0aSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || 19227f061c0aSPeter Maydell !mve_check_qreg_bank(s, a->qm | a->qn) || 19237f061c0aSPeter Maydell !fn || a->rda == 13 || a->rda == 15) { 19247f061c0aSPeter Maydell /* Rda cases are UNPREDICTABLE */ 19257f061c0aSPeter Maydell return false; 19267f061c0aSPeter Maydell } 19277f061c0aSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 19287f061c0aSPeter Maydell return true; 19297f061c0aSPeter Maydell } 19307f061c0aSPeter Maydell 19317f061c0aSPeter Maydell qm = mve_qreg_ptr(a->qm); 19327f061c0aSPeter Maydell qn = mve_qreg_ptr(a->qn); 19337f061c0aSPeter Maydell rda = load_reg(s, a->rda); 19347f061c0aSPeter Maydell fn(rda, cpu_env, qn, qm, rda); 19357f061c0aSPeter Maydell store_reg(s, a->rda, rda); 19367f061c0aSPeter Maydell tcg_temp_free_ptr(qm); 19377f061c0aSPeter Maydell tcg_temp_free_ptr(qn); 19387f061c0aSPeter Maydell mve_update_eci(s); 19397f061c0aSPeter Maydell return true; 19407f061c0aSPeter Maydell } 19417f061c0aSPeter Maydell 19427f061c0aSPeter Maydell #define DO_VABAV(INSN, FN) \ 19437f061c0aSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vabav *a) \ 19447f061c0aSPeter Maydell { \ 19457f061c0aSPeter Maydell static MVEGenVABAVFn * const fns[] = { \ 19467f061c0aSPeter Maydell gen_helper_mve_##FN##b, \ 19477f061c0aSPeter Maydell gen_helper_mve_##FN##h, \ 19487f061c0aSPeter Maydell gen_helper_mve_##FN##w, \ 19497f061c0aSPeter Maydell NULL, \ 19507f061c0aSPeter Maydell }; \ 19517f061c0aSPeter Maydell return do_vabav(s, a, fns[a->size]); \ 19527f061c0aSPeter Maydell } 19537f061c0aSPeter Maydell 19547f061c0aSPeter Maydell DO_VABAV(VABAV_S, vabavs) 19557f061c0aSPeter Maydell DO_VABAV(VABAV_U, vabavu) 19561241f148SPeter Maydell 19571241f148SPeter Maydell static bool trans_VMOV_to_2gp(DisasContext *s, arg_VMOV_to_2gp *a) 19581241f148SPeter Maydell { 19591241f148SPeter Maydell /* 19601241f148SPeter Maydell * VMOV two 32-bit vector lanes to two general-purpose registers. 19611241f148SPeter Maydell * This insn is not predicated but it is subject to beat-wise 19621241f148SPeter Maydell * execution if it is not in an IT block. For us this means 19631241f148SPeter Maydell * only that if PSR.ECI says we should not be executing the beat 19641241f148SPeter Maydell * corresponding to the lane of the vector register being accessed 19651241f148SPeter Maydell * then we should skip perfoming the move, and that we need to do 19661241f148SPeter Maydell * the usual check for bad ECI state and advance of ECI state. 19671241f148SPeter Maydell * (If PSR.ECI is non-zero then we cannot be in an IT block.) 19681241f148SPeter Maydell */ 19691241f148SPeter Maydell TCGv_i32 tmp; 19701241f148SPeter Maydell int vd; 19711241f148SPeter Maydell 19721241f148SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) || 19731241f148SPeter Maydell a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15 || 19741241f148SPeter Maydell a->rt == a->rt2) { 19751241f148SPeter Maydell /* Rt/Rt2 cases are UNPREDICTABLE */ 19761241f148SPeter Maydell return false; 19771241f148SPeter Maydell } 19781241f148SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 19791241f148SPeter Maydell return true; 19801241f148SPeter Maydell } 19811241f148SPeter Maydell 19821241f148SPeter Maydell /* Convert Qreg index to Dreg for read_neon_element32() etc */ 19831241f148SPeter Maydell vd = a->qd * 2; 19841241f148SPeter Maydell 19851241f148SPeter Maydell if (!mve_skip_vmov(s, vd, a->idx, MO_32)) { 19861241f148SPeter Maydell tmp = tcg_temp_new_i32(); 19871241f148SPeter Maydell read_neon_element32(tmp, vd, a->idx, MO_32); 19881241f148SPeter Maydell store_reg(s, a->rt, tmp); 19891241f148SPeter Maydell } 19901241f148SPeter Maydell if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) { 19911241f148SPeter Maydell tmp = tcg_temp_new_i32(); 19921241f148SPeter Maydell read_neon_element32(tmp, vd + 1, a->idx, MO_32); 19931241f148SPeter Maydell store_reg(s, a->rt2, tmp); 19941241f148SPeter Maydell } 19951241f148SPeter Maydell 19961241f148SPeter Maydell mve_update_and_store_eci(s); 19971241f148SPeter Maydell return true; 19981241f148SPeter Maydell } 19991241f148SPeter Maydell 20001241f148SPeter Maydell static bool trans_VMOV_from_2gp(DisasContext *s, arg_VMOV_to_2gp *a) 20011241f148SPeter Maydell { 20021241f148SPeter Maydell /* 20031241f148SPeter Maydell * VMOV two general-purpose registers to two 32-bit vector lanes. 20041241f148SPeter Maydell * This insn is not predicated but it is subject to beat-wise 20051241f148SPeter Maydell * execution if it is not in an IT block. For us this means 20061241f148SPeter Maydell * only that if PSR.ECI says we should not be executing the beat 20071241f148SPeter Maydell * corresponding to the lane of the vector register being accessed 20081241f148SPeter Maydell * then we should skip perfoming the move, and that we need to do 20091241f148SPeter Maydell * the usual check for bad ECI state and advance of ECI state. 20101241f148SPeter Maydell * (If PSR.ECI is non-zero then we cannot be in an IT block.) 20111241f148SPeter Maydell */ 20121241f148SPeter Maydell TCGv_i32 tmp; 20131241f148SPeter Maydell int vd; 20141241f148SPeter Maydell 20151241f148SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) || 20161241f148SPeter Maydell a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15) { 20171241f148SPeter Maydell /* Rt/Rt2 cases are UNPREDICTABLE */ 20181241f148SPeter Maydell return false; 20191241f148SPeter Maydell } 20201241f148SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) { 20211241f148SPeter Maydell return true; 20221241f148SPeter Maydell } 20231241f148SPeter Maydell 20241241f148SPeter Maydell /* Convert Qreg idx to Dreg for read_neon_element32() etc */ 20251241f148SPeter Maydell vd = a->qd * 2; 20261241f148SPeter Maydell 20271241f148SPeter Maydell if (!mve_skip_vmov(s, vd, a->idx, MO_32)) { 20281241f148SPeter Maydell tmp = load_reg(s, a->rt); 20291241f148SPeter Maydell write_neon_element32(tmp, vd, a->idx, MO_32); 20301241f148SPeter Maydell tcg_temp_free_i32(tmp); 20311241f148SPeter Maydell } 20321241f148SPeter Maydell if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) { 20331241f148SPeter Maydell tmp = load_reg(s, a->rt2); 20341241f148SPeter Maydell write_neon_element32(tmp, vd + 1, a->idx, MO_32); 20351241f148SPeter Maydell tcg_temp_free_i32(tmp); 20361241f148SPeter Maydell } 20371241f148SPeter Maydell 20381241f148SPeter Maydell mve_update_and_store_eci(s); 20391241f148SPeter Maydell return true; 20401241f148SPeter Maydell } 2041