xref: /qemu/target/arm/tcg/translate-mve.c (revision 1b15a97d4cf99efdd60e60e0bfd2d185174ab0eb)
16390eed4SPeter Maydell /*
26390eed4SPeter Maydell  *  ARM translation: M-profile MVE instructions
36390eed4SPeter Maydell  *
46390eed4SPeter Maydell  *  Copyright (c) 2021 Linaro, Ltd.
56390eed4SPeter Maydell  *
66390eed4SPeter Maydell  * This library is free software; you can redistribute it and/or
76390eed4SPeter Maydell  * modify it under the terms of the GNU Lesser General Public
86390eed4SPeter Maydell  * License as published by the Free Software Foundation; either
96390eed4SPeter Maydell  * version 2.1 of the License, or (at your option) any later version.
106390eed4SPeter Maydell  *
116390eed4SPeter Maydell  * This library is distributed in the hope that it will be useful,
126390eed4SPeter Maydell  * but WITHOUT ANY WARRANTY; without even the implied warranty of
136390eed4SPeter Maydell  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
146390eed4SPeter Maydell  * Lesser General Public License for more details.
156390eed4SPeter Maydell  *
166390eed4SPeter Maydell  * You should have received a copy of the GNU Lesser General Public
176390eed4SPeter Maydell  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
186390eed4SPeter Maydell  */
196390eed4SPeter Maydell 
206390eed4SPeter Maydell #include "qemu/osdep.h"
216390eed4SPeter Maydell #include "tcg/tcg-op.h"
226390eed4SPeter Maydell #include "tcg/tcg-op-gvec.h"
236390eed4SPeter Maydell #include "exec/exec-all.h"
246390eed4SPeter Maydell #include "exec/gen-icount.h"
256390eed4SPeter Maydell #include "translate.h"
266390eed4SPeter Maydell #include "translate-a32.h"
276390eed4SPeter Maydell 
28395b92d5SPeter Maydell static inline int vidup_imm(DisasContext *s, int x)
29395b92d5SPeter Maydell {
30395b92d5SPeter Maydell     return 1 << x;
31395b92d5SPeter Maydell }
32395b92d5SPeter Maydell 
336390eed4SPeter Maydell /* Include the generated decoder */
346390eed4SPeter Maydell #include "decode-mve.c.inc"
35507b6a50SPeter Maydell 
36507b6a50SPeter Maydell typedef void MVEGenLdStFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
370f0f2bd5SPeter Maydell typedef void MVEGenOneOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
3868245e44SPeter Maydell typedef void MVEGenTwoOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_ptr);
39e51896b3SPeter Maydell typedef void MVEGenTwoOpScalarFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
40f9ed6174SPeter Maydell typedef void MVEGenTwoOpShiftFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
411d2386f7SPeter Maydell typedef void MVEGenDualAccOpFn(TCGv_i64, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i64);
426f060a63SPeter Maydell typedef void MVEGenVADDVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32);
43eab84139SPeter Maydell typedef void MVEGenOneOpImmFn(TCGv_ptr, TCGv_ptr, TCGv_i64);
44395b92d5SPeter Maydell typedef void MVEGenVIDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32);
45395b92d5SPeter Maydell typedef void MVEGenVIWDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32, TCGv_i32);
46eff5d9a9SPeter Maydell typedef void MVEGenCmpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
47cce81873SPeter Maydell typedef void MVEGenScalarCmpFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
48507b6a50SPeter Maydell 
49507b6a50SPeter Maydell /* Return the offset of a Qn register (same semantics as aa32_vfp_qreg()) */
50507b6a50SPeter Maydell static inline long mve_qreg_offset(unsigned reg)
51507b6a50SPeter Maydell {
52507b6a50SPeter Maydell     return offsetof(CPUARMState, vfp.zregs[reg].d[0]);
53507b6a50SPeter Maydell }
54507b6a50SPeter Maydell 
55507b6a50SPeter Maydell static TCGv_ptr mve_qreg_ptr(unsigned reg)
56507b6a50SPeter Maydell {
57507b6a50SPeter Maydell     TCGv_ptr ret = tcg_temp_new_ptr();
58507b6a50SPeter Maydell     tcg_gen_addi_ptr(ret, cpu_env, mve_qreg_offset(reg));
59507b6a50SPeter Maydell     return ret;
60507b6a50SPeter Maydell }
61507b6a50SPeter Maydell 
62507b6a50SPeter Maydell static bool mve_check_qreg_bank(DisasContext *s, int qmask)
63507b6a50SPeter Maydell {
64507b6a50SPeter Maydell     /*
65507b6a50SPeter Maydell      * Check whether Qregs are in range. For v8.1M only Q0..Q7
66507b6a50SPeter Maydell      * are supported, see VFPSmallRegisterBank().
67507b6a50SPeter Maydell      */
68507b6a50SPeter Maydell     return qmask < 8;
69507b6a50SPeter Maydell }
70507b6a50SPeter Maydell 
714f57ef95SPeter Maydell bool mve_eci_check(DisasContext *s)
72507b6a50SPeter Maydell {
73507b6a50SPeter Maydell     /*
74507b6a50SPeter Maydell      * This is a beatwise insn: check that ECI is valid (not a
75507b6a50SPeter Maydell      * reserved value) and note that we are handling it.
76507b6a50SPeter Maydell      * Return true if OK, false if we generated an exception.
77507b6a50SPeter Maydell      */
78507b6a50SPeter Maydell     s->eci_handled = true;
79507b6a50SPeter Maydell     switch (s->eci) {
80507b6a50SPeter Maydell     case ECI_NONE:
81507b6a50SPeter Maydell     case ECI_A0:
82507b6a50SPeter Maydell     case ECI_A0A1:
83507b6a50SPeter Maydell     case ECI_A0A1A2:
84507b6a50SPeter Maydell     case ECI_A0A1A2B0:
85507b6a50SPeter Maydell         return true;
86507b6a50SPeter Maydell     default:
87507b6a50SPeter Maydell         /* Reserved value: INVSTATE UsageFault */
88507b6a50SPeter Maydell         gen_exception_insn(s, s->pc_curr, EXCP_INVSTATE, syn_uncategorized(),
89507b6a50SPeter Maydell                            default_exception_el(s));
90507b6a50SPeter Maydell         return false;
91507b6a50SPeter Maydell     }
92507b6a50SPeter Maydell }
93507b6a50SPeter Maydell 
94507b6a50SPeter Maydell static void mve_update_eci(DisasContext *s)
95507b6a50SPeter Maydell {
96507b6a50SPeter Maydell     /*
97507b6a50SPeter Maydell      * The helper function will always update the CPUState field,
98507b6a50SPeter Maydell      * so we only need to update the DisasContext field.
99507b6a50SPeter Maydell      */
100507b6a50SPeter Maydell     if (s->eci) {
101507b6a50SPeter Maydell         s->eci = (s->eci == ECI_A0A1A2B0) ? ECI_A0 : ECI_NONE;
102507b6a50SPeter Maydell     }
103507b6a50SPeter Maydell }
104507b6a50SPeter Maydell 
1054f57ef95SPeter Maydell void mve_update_and_store_eci(DisasContext *s)
106387debdbSPeter Maydell {
107387debdbSPeter Maydell     /*
108387debdbSPeter Maydell      * For insns which don't call a helper function that will call
109387debdbSPeter Maydell      * mve_advance_vpt(), this version updates s->eci and also stores
110387debdbSPeter Maydell      * it out to the CPUState field.
111387debdbSPeter Maydell      */
112387debdbSPeter Maydell     if (s->eci) {
113387debdbSPeter Maydell         mve_update_eci(s);
114387debdbSPeter Maydell         store_cpu_field(tcg_constant_i32(s->eci << 4), condexec_bits);
115387debdbSPeter Maydell     }
116387debdbSPeter Maydell }
117387debdbSPeter Maydell 
1181d2386f7SPeter Maydell static bool mve_skip_first_beat(DisasContext *s)
1191d2386f7SPeter Maydell {
1201d2386f7SPeter Maydell     /* Return true if PSR.ECI says we must skip the first beat of this insn */
1211d2386f7SPeter Maydell     switch (s->eci) {
1221d2386f7SPeter Maydell     case ECI_NONE:
1231d2386f7SPeter Maydell         return false;
1241d2386f7SPeter Maydell     case ECI_A0:
1251d2386f7SPeter Maydell     case ECI_A0A1:
1261d2386f7SPeter Maydell     case ECI_A0A1A2:
1271d2386f7SPeter Maydell     case ECI_A0A1A2B0:
1281d2386f7SPeter Maydell         return true;
1291d2386f7SPeter Maydell     default:
1301d2386f7SPeter Maydell         g_assert_not_reached();
1311d2386f7SPeter Maydell     }
1321d2386f7SPeter Maydell }
1331d2386f7SPeter Maydell 
134d59ccc30SPeter Maydell static bool do_ldst(DisasContext *s, arg_VLDR_VSTR *a, MVEGenLdStFn *fn,
135d59ccc30SPeter Maydell                     unsigned msize)
136507b6a50SPeter Maydell {
137507b6a50SPeter Maydell     TCGv_i32 addr;
138507b6a50SPeter Maydell     uint32_t offset;
139507b6a50SPeter Maydell     TCGv_ptr qreg;
140507b6a50SPeter Maydell 
141507b6a50SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
142507b6a50SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
143507b6a50SPeter Maydell         !fn) {
144507b6a50SPeter Maydell         return false;
145507b6a50SPeter Maydell     }
146507b6a50SPeter Maydell 
147507b6a50SPeter Maydell     /* CONSTRAINED UNPREDICTABLE: we choose to UNDEF */
148507b6a50SPeter Maydell     if (a->rn == 15 || (a->rn == 13 && a->w)) {
149507b6a50SPeter Maydell         return false;
150507b6a50SPeter Maydell     }
151507b6a50SPeter Maydell 
152507b6a50SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
153507b6a50SPeter Maydell         return true;
154507b6a50SPeter Maydell     }
155507b6a50SPeter Maydell 
156d59ccc30SPeter Maydell     offset = a->imm << msize;
157507b6a50SPeter Maydell     if (!a->a) {
158507b6a50SPeter Maydell         offset = -offset;
159507b6a50SPeter Maydell     }
160507b6a50SPeter Maydell     addr = load_reg(s, a->rn);
161507b6a50SPeter Maydell     if (a->p) {
162507b6a50SPeter Maydell         tcg_gen_addi_i32(addr, addr, offset);
163507b6a50SPeter Maydell     }
164507b6a50SPeter Maydell 
165507b6a50SPeter Maydell     qreg = mve_qreg_ptr(a->qd);
166507b6a50SPeter Maydell     fn(cpu_env, qreg, addr);
167507b6a50SPeter Maydell     tcg_temp_free_ptr(qreg);
168507b6a50SPeter Maydell 
169507b6a50SPeter Maydell     /*
170507b6a50SPeter Maydell      * Writeback always happens after the last beat of the insn,
171507b6a50SPeter Maydell      * regardless of predication
172507b6a50SPeter Maydell      */
173507b6a50SPeter Maydell     if (a->w) {
174507b6a50SPeter Maydell         if (!a->p) {
175507b6a50SPeter Maydell             tcg_gen_addi_i32(addr, addr, offset);
176507b6a50SPeter Maydell         }
177507b6a50SPeter Maydell         store_reg(s, a->rn, addr);
178507b6a50SPeter Maydell     } else {
179507b6a50SPeter Maydell         tcg_temp_free_i32(addr);
180507b6a50SPeter Maydell     }
181507b6a50SPeter Maydell     mve_update_eci(s);
182507b6a50SPeter Maydell     return true;
183507b6a50SPeter Maydell }
184507b6a50SPeter Maydell 
185507b6a50SPeter Maydell static bool trans_VLDR_VSTR(DisasContext *s, arg_VLDR_VSTR *a)
186507b6a50SPeter Maydell {
187507b6a50SPeter Maydell     static MVEGenLdStFn * const ldstfns[4][2] = {
188507b6a50SPeter Maydell         { gen_helper_mve_vstrb, gen_helper_mve_vldrb },
189507b6a50SPeter Maydell         { gen_helper_mve_vstrh, gen_helper_mve_vldrh },
190507b6a50SPeter Maydell         { gen_helper_mve_vstrw, gen_helper_mve_vldrw },
191507b6a50SPeter Maydell         { NULL, NULL }
192507b6a50SPeter Maydell     };
193d59ccc30SPeter Maydell     return do_ldst(s, a, ldstfns[a->size][a->l], a->size);
194507b6a50SPeter Maydell }
1952fc6b751SPeter Maydell 
196d59ccc30SPeter Maydell #define DO_VLDST_WIDE_NARROW(OP, SLD, ULD, ST, MSIZE)           \
1972fc6b751SPeter Maydell     static bool trans_##OP(DisasContext *s, arg_VLDR_VSTR *a)   \
1982fc6b751SPeter Maydell     {                                                           \
1992fc6b751SPeter Maydell         static MVEGenLdStFn * const ldstfns[2][2] = {           \
2002fc6b751SPeter Maydell             { gen_helper_mve_##ST, gen_helper_mve_##SLD },      \
2012fc6b751SPeter Maydell             { NULL, gen_helper_mve_##ULD },                     \
2022fc6b751SPeter Maydell         };                                                      \
203d59ccc30SPeter Maydell         return do_ldst(s, a, ldstfns[a->u][a->l], MSIZE);       \
2042fc6b751SPeter Maydell     }
2052fc6b751SPeter Maydell 
206d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_H, vldrb_sh, vldrb_uh, vstrb_h, MO_8)
207d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_W, vldrb_sw, vldrb_uw, vstrb_w, MO_8)
208d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTH_W, vldrh_sw, vldrh_uw, vstrh_w, MO_16)
2090f0f2bd5SPeter Maydell 
210ab59362fSPeter Maydell static bool trans_VDUP(DisasContext *s, arg_VDUP *a)
211ab59362fSPeter Maydell {
212ab59362fSPeter Maydell     TCGv_ptr qd;
213ab59362fSPeter Maydell     TCGv_i32 rt;
214ab59362fSPeter Maydell 
215ab59362fSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
216ab59362fSPeter Maydell         !mve_check_qreg_bank(s, a->qd)) {
217ab59362fSPeter Maydell         return false;
218ab59362fSPeter Maydell     }
219ab59362fSPeter Maydell     if (a->rt == 13 || a->rt == 15) {
220ab59362fSPeter Maydell         /* UNPREDICTABLE; we choose to UNDEF */
221ab59362fSPeter Maydell         return false;
222ab59362fSPeter Maydell     }
223ab59362fSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
224ab59362fSPeter Maydell         return true;
225ab59362fSPeter Maydell     }
226ab59362fSPeter Maydell 
227ab59362fSPeter Maydell     qd = mve_qreg_ptr(a->qd);
228ab59362fSPeter Maydell     rt = load_reg(s, a->rt);
229ab59362fSPeter Maydell     tcg_gen_dup_i32(a->size, rt, rt);
230ab59362fSPeter Maydell     gen_helper_mve_vdup(cpu_env, qd, rt);
231ab59362fSPeter Maydell     tcg_temp_free_ptr(qd);
232ab59362fSPeter Maydell     tcg_temp_free_i32(rt);
233ab59362fSPeter Maydell     mve_update_eci(s);
234ab59362fSPeter Maydell     return true;
235ab59362fSPeter Maydell }
236ab59362fSPeter Maydell 
2370f0f2bd5SPeter Maydell static bool do_1op(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn)
2380f0f2bd5SPeter Maydell {
2390f0f2bd5SPeter Maydell     TCGv_ptr qd, qm;
2400f0f2bd5SPeter Maydell 
2410f0f2bd5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
2420f0f2bd5SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
2430f0f2bd5SPeter Maydell         !fn) {
2440f0f2bd5SPeter Maydell         return false;
2450f0f2bd5SPeter Maydell     }
2460f0f2bd5SPeter Maydell 
2470f0f2bd5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
2480f0f2bd5SPeter Maydell         return true;
2490f0f2bd5SPeter Maydell     }
2500f0f2bd5SPeter Maydell 
2510f0f2bd5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
2520f0f2bd5SPeter Maydell     qm = mve_qreg_ptr(a->qm);
2530f0f2bd5SPeter Maydell     fn(cpu_env, qd, qm);
2540f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qd);
2550f0f2bd5SPeter Maydell     tcg_temp_free_ptr(qm);
2560f0f2bd5SPeter Maydell     mve_update_eci(s);
2570f0f2bd5SPeter Maydell     return true;
2580f0f2bd5SPeter Maydell }
2590f0f2bd5SPeter Maydell 
2600f0f2bd5SPeter Maydell #define DO_1OP(INSN, FN)                                        \
2610f0f2bd5SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_1op *a)       \
2620f0f2bd5SPeter Maydell     {                                                           \
2630f0f2bd5SPeter Maydell         static MVEGenOneOpFn * const fns[] = {                  \
2640f0f2bd5SPeter Maydell             gen_helper_mve_##FN##b,                             \
2650f0f2bd5SPeter Maydell             gen_helper_mve_##FN##h,                             \
2660f0f2bd5SPeter Maydell             gen_helper_mve_##FN##w,                             \
2670f0f2bd5SPeter Maydell             NULL,                                               \
2680f0f2bd5SPeter Maydell         };                                                      \
2690f0f2bd5SPeter Maydell         return do_1op(s, a, fns[a->size]);                      \
2700f0f2bd5SPeter Maydell     }
2710f0f2bd5SPeter Maydell 
2720f0f2bd5SPeter Maydell DO_1OP(VCLZ, vclz)
2736437f1f7SPeter Maydell DO_1OP(VCLS, vcls)
27459c91773SPeter Maydell DO_1OP(VABS, vabs)
275399a8c76SPeter Maydell DO_1OP(VNEG, vneg)
276249b5309SPeter Maydell 
277249b5309SPeter Maydell static bool trans_VREV16(DisasContext *s, arg_1op *a)
278249b5309SPeter Maydell {
279249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
280249b5309SPeter Maydell         gen_helper_mve_vrev16b,
281249b5309SPeter Maydell         NULL,
282249b5309SPeter Maydell         NULL,
283249b5309SPeter Maydell         NULL,
284249b5309SPeter Maydell     };
285249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
286249b5309SPeter Maydell }
287249b5309SPeter Maydell 
288249b5309SPeter Maydell static bool trans_VREV32(DisasContext *s, arg_1op *a)
289249b5309SPeter Maydell {
290249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
291249b5309SPeter Maydell         gen_helper_mve_vrev32b,
292249b5309SPeter Maydell         gen_helper_mve_vrev32h,
293249b5309SPeter Maydell         NULL,
294249b5309SPeter Maydell         NULL,
295249b5309SPeter Maydell     };
296249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
297249b5309SPeter Maydell }
298249b5309SPeter Maydell 
299249b5309SPeter Maydell static bool trans_VREV64(DisasContext *s, arg_1op *a)
300249b5309SPeter Maydell {
301249b5309SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
302249b5309SPeter Maydell         gen_helper_mve_vrev64b,
303249b5309SPeter Maydell         gen_helper_mve_vrev64h,
304249b5309SPeter Maydell         gen_helper_mve_vrev64w,
305249b5309SPeter Maydell         NULL,
306249b5309SPeter Maydell     };
307249b5309SPeter Maydell     return do_1op(s, a, fns[a->size]);
308249b5309SPeter Maydell }
3098abd3c80SPeter Maydell 
3108abd3c80SPeter Maydell static bool trans_VMVN(DisasContext *s, arg_1op *a)
3118abd3c80SPeter Maydell {
3128abd3c80SPeter Maydell     return do_1op(s, a, gen_helper_mve_vmvn);
3138abd3c80SPeter Maydell }
31459c91773SPeter Maydell 
31559c91773SPeter Maydell static bool trans_VABS_fp(DisasContext *s, arg_1op *a)
31659c91773SPeter Maydell {
31759c91773SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
31859c91773SPeter Maydell         NULL,
31959c91773SPeter Maydell         gen_helper_mve_vfabsh,
32059c91773SPeter Maydell         gen_helper_mve_vfabss,
32159c91773SPeter Maydell         NULL,
32259c91773SPeter Maydell     };
32359c91773SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
32459c91773SPeter Maydell         return false;
32559c91773SPeter Maydell     }
32659c91773SPeter Maydell     return do_1op(s, a, fns[a->size]);
32759c91773SPeter Maydell }
328399a8c76SPeter Maydell 
329399a8c76SPeter Maydell static bool trans_VNEG_fp(DisasContext *s, arg_1op *a)
330399a8c76SPeter Maydell {
331399a8c76SPeter Maydell     static MVEGenOneOpFn * const fns[] = {
332399a8c76SPeter Maydell         NULL,
333399a8c76SPeter Maydell         gen_helper_mve_vfnegh,
334399a8c76SPeter Maydell         gen_helper_mve_vfnegs,
335399a8c76SPeter Maydell         NULL,
336399a8c76SPeter Maydell     };
337399a8c76SPeter Maydell     if (!dc_isar_feature(aa32_mve_fp, s)) {
338399a8c76SPeter Maydell         return false;
339399a8c76SPeter Maydell     }
340399a8c76SPeter Maydell     return do_1op(s, a, fns[a->size]);
341399a8c76SPeter Maydell }
34268245e44SPeter Maydell 
34368245e44SPeter Maydell static bool do_2op(DisasContext *s, arg_2op *a, MVEGenTwoOpFn fn)
34468245e44SPeter Maydell {
34568245e44SPeter Maydell     TCGv_ptr qd, qn, qm;
34668245e44SPeter Maydell 
34768245e44SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
34868245e44SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn | a->qm) ||
34968245e44SPeter Maydell         !fn) {
35068245e44SPeter Maydell         return false;
35168245e44SPeter Maydell     }
35268245e44SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
35368245e44SPeter Maydell         return true;
35468245e44SPeter Maydell     }
35568245e44SPeter Maydell 
35668245e44SPeter Maydell     qd = mve_qreg_ptr(a->qd);
35768245e44SPeter Maydell     qn = mve_qreg_ptr(a->qn);
35868245e44SPeter Maydell     qm = mve_qreg_ptr(a->qm);
35968245e44SPeter Maydell     fn(cpu_env, qd, qn, qm);
36068245e44SPeter Maydell     tcg_temp_free_ptr(qd);
36168245e44SPeter Maydell     tcg_temp_free_ptr(qn);
36268245e44SPeter Maydell     tcg_temp_free_ptr(qm);
36368245e44SPeter Maydell     mve_update_eci(s);
36468245e44SPeter Maydell     return true;
36568245e44SPeter Maydell }
36668245e44SPeter Maydell 
36768245e44SPeter Maydell #define DO_LOGIC(INSN, HELPER)                                  \
36868245e44SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
36968245e44SPeter Maydell     {                                                           \
37068245e44SPeter Maydell         return do_2op(s, a, HELPER);                            \
37168245e44SPeter Maydell     }
37268245e44SPeter Maydell 
37368245e44SPeter Maydell DO_LOGIC(VAND, gen_helper_mve_vand)
37468245e44SPeter Maydell DO_LOGIC(VBIC, gen_helper_mve_vbic)
37568245e44SPeter Maydell DO_LOGIC(VORR, gen_helper_mve_vorr)
37668245e44SPeter Maydell DO_LOGIC(VORN, gen_helper_mve_vorn)
37768245e44SPeter Maydell DO_LOGIC(VEOR, gen_helper_mve_veor)
3789333fe4dSPeter Maydell 
379c386443bSPeter Maydell DO_LOGIC(VPSEL, gen_helper_mve_vpsel)
380c386443bSPeter Maydell 
3819333fe4dSPeter Maydell #define DO_2OP(INSN, FN) \
3829333fe4dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2op *a)       \
3839333fe4dSPeter Maydell     {                                                           \
3849333fe4dSPeter Maydell         static MVEGenTwoOpFn * const fns[] = {                  \
3859333fe4dSPeter Maydell             gen_helper_mve_##FN##b,                             \
3869333fe4dSPeter Maydell             gen_helper_mve_##FN##h,                             \
3879333fe4dSPeter Maydell             gen_helper_mve_##FN##w,                             \
3889333fe4dSPeter Maydell             NULL,                                               \
3899333fe4dSPeter Maydell         };                                                      \
3909333fe4dSPeter Maydell         return do_2op(s, a, fns[a->size]);                      \
3919333fe4dSPeter Maydell     }
3929333fe4dSPeter Maydell 
3939333fe4dSPeter Maydell DO_2OP(VADD, vadd)
3949333fe4dSPeter Maydell DO_2OP(VSUB, vsub)
3959333fe4dSPeter Maydell DO_2OP(VMUL, vmul)
396ba62cc56SPeter Maydell DO_2OP(VMULH_S, vmulhs)
397ba62cc56SPeter Maydell DO_2OP(VMULH_U, vmulhu)
398fca87b78SPeter Maydell DO_2OP(VRMULH_S, vrmulhs)
399fca87b78SPeter Maydell DO_2OP(VRMULH_U, vrmulhu)
400cd367ff3SPeter Maydell DO_2OP(VMAX_S, vmaxs)
401cd367ff3SPeter Maydell DO_2OP(VMAX_U, vmaxu)
402cd367ff3SPeter Maydell DO_2OP(VMIN_S, vmins)
403cd367ff3SPeter Maydell DO_2OP(VMIN_U, vminu)
404bc67aa8dSPeter Maydell DO_2OP(VABD_S, vabds)
405bc67aa8dSPeter Maydell DO_2OP(VABD_U, vabdu)
406abc48e31SPeter Maydell DO_2OP(VHADD_S, vhadds)
407abc48e31SPeter Maydell DO_2OP(VHADD_U, vhaddu)
408abc48e31SPeter Maydell DO_2OP(VHSUB_S, vhsubs)
409abc48e31SPeter Maydell DO_2OP(VHSUB_U, vhsubu)
410ac6ad1dcSPeter Maydell DO_2OP(VMULL_BS, vmullbs)
411ac6ad1dcSPeter Maydell DO_2OP(VMULL_BU, vmullbu)
412ac6ad1dcSPeter Maydell DO_2OP(VMULL_TS, vmullts)
413ac6ad1dcSPeter Maydell DO_2OP(VMULL_TU, vmulltu)
414380caf6cSPeter Maydell DO_2OP(VQDMULH, vqdmulh)
415380caf6cSPeter Maydell DO_2OP(VQRDMULH, vqrdmulh)
416f741707bSPeter Maydell DO_2OP(VQADD_S, vqadds)
417f741707bSPeter Maydell DO_2OP(VQADD_U, vqaddu)
418f741707bSPeter Maydell DO_2OP(VQSUB_S, vqsubs)
419f741707bSPeter Maydell DO_2OP(VQSUB_U, vqsubu)
4200372cad8SPeter Maydell DO_2OP(VSHL_S, vshls)
4210372cad8SPeter Maydell DO_2OP(VSHL_U, vshlu)
422bb002345SPeter Maydell DO_2OP(VRSHL_S, vrshls)
423bb002345SPeter Maydell DO_2OP(VRSHL_U, vrshlu)
424483da661SPeter Maydell DO_2OP(VQSHL_S, vqshls)
425483da661SPeter Maydell DO_2OP(VQSHL_U, vqshlu)
4269dc868c4SPeter Maydell DO_2OP(VQRSHL_S, vqrshls)
4279dc868c4SPeter Maydell DO_2OP(VQRSHL_U, vqrshlu)
428fd677f80SPeter Maydell DO_2OP(VQDMLADH, vqdmladh)
429fd677f80SPeter Maydell DO_2OP(VQDMLADHX, vqdmladhx)
430fd677f80SPeter Maydell DO_2OP(VQRDMLADH, vqrdmladh)
431fd677f80SPeter Maydell DO_2OP(VQRDMLADHX, vqrdmladhx)
43292f11732SPeter Maydell DO_2OP(VQDMLSDH, vqdmlsdh)
43392f11732SPeter Maydell DO_2OP(VQDMLSDHX, vqdmlsdhx)
43492f11732SPeter Maydell DO_2OP(VQRDMLSDH, vqrdmlsdh)
43592f11732SPeter Maydell DO_2OP(VQRDMLSDHX, vqrdmlsdhx)
4361eb987a8SPeter Maydell DO_2OP(VRHADD_S, vrhadds)
4371eb987a8SPeter Maydell DO_2OP(VRHADD_U, vrhaddu)
43867ec113bSPeter Maydell /*
43967ec113bSPeter Maydell  * VCADD Qd == Qm at size MO_32 is UNPREDICTABLE; we choose not to diagnose
44067ec113bSPeter Maydell  * so we can reuse the DO_2OP macro. (Our implementation calculates the
4418625693aSPeter Maydell  * "expected" results in this case.) Similarly for VHCADD.
44267ec113bSPeter Maydell  */
44367ec113bSPeter Maydell DO_2OP(VCADD90, vcadd90)
44467ec113bSPeter Maydell DO_2OP(VCADD270, vcadd270)
4458625693aSPeter Maydell DO_2OP(VHCADD90, vhcadd90)
4468625693aSPeter Maydell DO_2OP(VHCADD270, vhcadd270)
4471d2386f7SPeter Maydell 
44843364321SPeter Maydell static bool trans_VQDMULLB(DisasContext *s, arg_2op *a)
44943364321SPeter Maydell {
45043364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
45143364321SPeter Maydell         NULL,
45243364321SPeter Maydell         gen_helper_mve_vqdmullbh,
45343364321SPeter Maydell         gen_helper_mve_vqdmullbw,
45443364321SPeter Maydell         NULL,
45543364321SPeter Maydell     };
45643364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
45743364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
45843364321SPeter Maydell         return false;
45943364321SPeter Maydell     }
46043364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
46143364321SPeter Maydell }
46243364321SPeter Maydell 
46343364321SPeter Maydell static bool trans_VQDMULLT(DisasContext *s, arg_2op *a)
46443364321SPeter Maydell {
46543364321SPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
46643364321SPeter Maydell         NULL,
46743364321SPeter Maydell         gen_helper_mve_vqdmullth,
46843364321SPeter Maydell         gen_helper_mve_vqdmulltw,
46943364321SPeter Maydell         NULL,
47043364321SPeter Maydell     };
47143364321SPeter Maydell     if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
47243364321SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
47343364321SPeter Maydell         return false;
47443364321SPeter Maydell     }
47543364321SPeter Maydell     return do_2op(s, a, fns[a->size]);
47643364321SPeter Maydell }
47743364321SPeter Maydell 
478c1bd78cbSPeter Maydell static bool trans_VMULLP_B(DisasContext *s, arg_2op *a)
479c1bd78cbSPeter Maydell {
480c1bd78cbSPeter Maydell     /*
481c1bd78cbSPeter Maydell      * Note that a->size indicates the output size, ie VMULL.P8
482c1bd78cbSPeter Maydell      * is the 8x8->16 operation and a->size is MO_16; VMULL.P16
483c1bd78cbSPeter Maydell      * is the 16x16->32 operation and a->size is MO_32.
484c1bd78cbSPeter Maydell      */
485c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
486c1bd78cbSPeter Maydell         NULL,
487c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbh,
488c1bd78cbSPeter Maydell         gen_helper_mve_vmullpbw,
489c1bd78cbSPeter Maydell         NULL,
490c1bd78cbSPeter Maydell     };
491c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
492c1bd78cbSPeter Maydell }
493c1bd78cbSPeter Maydell 
494c1bd78cbSPeter Maydell static bool trans_VMULLP_T(DisasContext *s, arg_2op *a)
495c1bd78cbSPeter Maydell {
496c1bd78cbSPeter Maydell     /* a->size is as for trans_VMULLP_B */
497c1bd78cbSPeter Maydell     static MVEGenTwoOpFn * const fns[] = {
498c1bd78cbSPeter Maydell         NULL,
499c1bd78cbSPeter Maydell         gen_helper_mve_vmullpth,
500c1bd78cbSPeter Maydell         gen_helper_mve_vmullptw,
501c1bd78cbSPeter Maydell         NULL,
502c1bd78cbSPeter Maydell     };
503c1bd78cbSPeter Maydell     return do_2op(s, a, fns[a->size]);
504c1bd78cbSPeter Maydell }
505c1bd78cbSPeter Maydell 
50689bc4c4fSPeter Maydell /*
50789bc4c4fSPeter Maydell  * VADC and VSBC: these perform an add-with-carry or subtract-with-carry
50889bc4c4fSPeter Maydell  * of the 32-bit elements in each lane of the input vectors, where the
50989bc4c4fSPeter Maydell  * carry-out of each add is the carry-in of the next.  The initial carry
51089bc4c4fSPeter Maydell  * input is either fixed (0 for VADCI, 1 for VSBCI) or is from FPSCR.C
51189bc4c4fSPeter Maydell  * (for VADC and VSBC); the carry out at the end is written back to FPSCR.C.
51289bc4c4fSPeter Maydell  * These insns are subject to beat-wise execution.  Partial execution
51389bc4c4fSPeter Maydell  * of an I=1 (initial carry input fixed) insn which does not
51489bc4c4fSPeter Maydell  * execute the first beat must start with the current FPSCR.NZCV
51589bc4c4fSPeter Maydell  * value, not the fixed constant input.
51689bc4c4fSPeter Maydell  */
51789bc4c4fSPeter Maydell static bool trans_VADC(DisasContext *s, arg_2op *a)
51889bc4c4fSPeter Maydell {
51989bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadc);
52089bc4c4fSPeter Maydell }
52189bc4c4fSPeter Maydell 
52289bc4c4fSPeter Maydell static bool trans_VADCI(DisasContext *s, arg_2op *a)
52389bc4c4fSPeter Maydell {
52489bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
52589bc4c4fSPeter Maydell         return trans_VADC(s, a);
52689bc4c4fSPeter Maydell     }
52789bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vadci);
52889bc4c4fSPeter Maydell }
52989bc4c4fSPeter Maydell 
53089bc4c4fSPeter Maydell static bool trans_VSBC(DisasContext *s, arg_2op *a)
53189bc4c4fSPeter Maydell {
53289bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbc);
53389bc4c4fSPeter Maydell }
53489bc4c4fSPeter Maydell 
53589bc4c4fSPeter Maydell static bool trans_VSBCI(DisasContext *s, arg_2op *a)
53689bc4c4fSPeter Maydell {
53789bc4c4fSPeter Maydell     if (mve_skip_first_beat(s)) {
53889bc4c4fSPeter Maydell         return trans_VSBC(s, a);
53989bc4c4fSPeter Maydell     }
54089bc4c4fSPeter Maydell     return do_2op(s, a, gen_helper_mve_vsbci);
54189bc4c4fSPeter Maydell }
54289bc4c4fSPeter Maydell 
543e51896b3SPeter Maydell static bool do_2op_scalar(DisasContext *s, arg_2scalar *a,
544e51896b3SPeter Maydell                           MVEGenTwoOpScalarFn fn)
545e51896b3SPeter Maydell {
546e51896b3SPeter Maydell     TCGv_ptr qd, qn;
547e51896b3SPeter Maydell     TCGv_i32 rm;
548e51896b3SPeter Maydell 
549e51896b3SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
550e51896b3SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qn) ||
551e51896b3SPeter Maydell         !fn) {
552e51896b3SPeter Maydell         return false;
553e51896b3SPeter Maydell     }
554e51896b3SPeter Maydell     if (a->rm == 13 || a->rm == 15) {
555e51896b3SPeter Maydell         /* UNPREDICTABLE */
556e51896b3SPeter Maydell         return false;
557e51896b3SPeter Maydell     }
558e51896b3SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
559e51896b3SPeter Maydell         return true;
560e51896b3SPeter Maydell     }
561e51896b3SPeter Maydell 
562e51896b3SPeter Maydell     qd = mve_qreg_ptr(a->qd);
563e51896b3SPeter Maydell     qn = mve_qreg_ptr(a->qn);
564e51896b3SPeter Maydell     rm = load_reg(s, a->rm);
565e51896b3SPeter Maydell     fn(cpu_env, qd, qn, rm);
566e51896b3SPeter Maydell     tcg_temp_free_i32(rm);
567e51896b3SPeter Maydell     tcg_temp_free_ptr(qd);
568e51896b3SPeter Maydell     tcg_temp_free_ptr(qn);
569e51896b3SPeter Maydell     mve_update_eci(s);
570e51896b3SPeter Maydell     return true;
571e51896b3SPeter Maydell }
572e51896b3SPeter Maydell 
573e51896b3SPeter Maydell #define DO_2OP_SCALAR(INSN, FN) \
574e51896b3SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2scalar *a)   \
575e51896b3SPeter Maydell     {                                                           \
576e51896b3SPeter Maydell         static MVEGenTwoOpScalarFn * const fns[] = {            \
577e51896b3SPeter Maydell             gen_helper_mve_##FN##b,                             \
578e51896b3SPeter Maydell             gen_helper_mve_##FN##h,                             \
579e51896b3SPeter Maydell             gen_helper_mve_##FN##w,                             \
580e51896b3SPeter Maydell             NULL,                                               \
581e51896b3SPeter Maydell         };                                                      \
582e51896b3SPeter Maydell         return do_2op_scalar(s, a, fns[a->size]);               \
583e51896b3SPeter Maydell     }
584e51896b3SPeter Maydell 
585e51896b3SPeter Maydell DO_2OP_SCALAR(VADD_scalar, vadd_scalar)
58691a358fdSPeter Maydell DO_2OP_SCALAR(VSUB_scalar, vsub_scalar)
58791a358fdSPeter Maydell DO_2OP_SCALAR(VMUL_scalar, vmul_scalar)
588644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_S_scalar, vhadds_scalar)
589644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_U_scalar, vhaddu_scalar)
590644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_S_scalar, vhsubs_scalar)
591644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_U_scalar, vhsubu_scalar)
59239f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_S_scalar, vqadds_scalar)
59339f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_U_scalar, vqaddu_scalar)
59439f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_S_scalar, vqsubs_scalar)
59539f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_U_scalar, vqsubu_scalar)
59666c05767SPeter Maydell DO_2OP_SCALAR(VQDMULH_scalar, vqdmulh_scalar)
59766c05767SPeter Maydell DO_2OP_SCALAR(VQRDMULH_scalar, vqrdmulh_scalar)
598b050543bSPeter Maydell DO_2OP_SCALAR(VBRSR, vbrsr)
5996b895bf8SPeter Maydell DO_2OP_SCALAR(VMLAS, vmlas)
600e51896b3SPeter Maydell 
601a8890353SPeter Maydell static bool trans_VQDMULLB_scalar(DisasContext *s, arg_2scalar *a)
602a8890353SPeter Maydell {
603a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
604a8890353SPeter Maydell         NULL,
605a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarh,
606a8890353SPeter Maydell         gen_helper_mve_vqdmullb_scalarw,
607a8890353SPeter Maydell         NULL,
608a8890353SPeter Maydell     };
609a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
610a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
611a8890353SPeter Maydell         return false;
612a8890353SPeter Maydell     }
613a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
614a8890353SPeter Maydell }
615a8890353SPeter Maydell 
616a8890353SPeter Maydell static bool trans_VQDMULLT_scalar(DisasContext *s, arg_2scalar *a)
617a8890353SPeter Maydell {
618a8890353SPeter Maydell     static MVEGenTwoOpScalarFn * const fns[] = {
619a8890353SPeter Maydell         NULL,
620a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarh,
621a8890353SPeter Maydell         gen_helper_mve_vqdmullt_scalarw,
622a8890353SPeter Maydell         NULL,
623a8890353SPeter Maydell     };
624a8890353SPeter Maydell     if (a->qd == a->qn && a->size == MO_32) {
625a8890353SPeter Maydell         /* UNPREDICTABLE; we choose to undef */
626a8890353SPeter Maydell         return false;
627a8890353SPeter Maydell     }
628a8890353SPeter Maydell     return do_2op_scalar(s, a, fns[a->size]);
629a8890353SPeter Maydell }
630a8890353SPeter Maydell 
6311d2386f7SPeter Maydell static bool do_long_dual_acc(DisasContext *s, arg_vmlaldav *a,
6321d2386f7SPeter Maydell                              MVEGenDualAccOpFn *fn)
6331d2386f7SPeter Maydell {
6341d2386f7SPeter Maydell     TCGv_ptr qn, qm;
6351d2386f7SPeter Maydell     TCGv_i64 rda;
6361d2386f7SPeter Maydell     TCGv_i32 rdalo, rdahi;
6371d2386f7SPeter Maydell 
6381d2386f7SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
6391d2386f7SPeter Maydell         !mve_check_qreg_bank(s, a->qn | a->qm) ||
6401d2386f7SPeter Maydell         !fn) {
6411d2386f7SPeter Maydell         return false;
6421d2386f7SPeter Maydell     }
6431d2386f7SPeter Maydell     /*
6441d2386f7SPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
6451d2386f7SPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
6461d2386f7SPeter Maydell      */
6471d2386f7SPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
6481d2386f7SPeter Maydell         return false;
6491d2386f7SPeter Maydell     }
6501d2386f7SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
6511d2386f7SPeter Maydell         return true;
6521d2386f7SPeter Maydell     }
6531d2386f7SPeter Maydell 
6541d2386f7SPeter Maydell     qn = mve_qreg_ptr(a->qn);
6551d2386f7SPeter Maydell     qm = mve_qreg_ptr(a->qm);
6561d2386f7SPeter Maydell 
6571d2386f7SPeter Maydell     /*
6581d2386f7SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
6591d2386f7SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
6601d2386f7SPeter Maydell      * beat must start with the current rda value, not 0.
6611d2386f7SPeter Maydell      */
6621d2386f7SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
6631d2386f7SPeter Maydell         rda = tcg_temp_new_i64();
6641d2386f7SPeter Maydell         rdalo = load_reg(s, a->rdalo);
6651d2386f7SPeter Maydell         rdahi = load_reg(s, a->rdahi);
6661d2386f7SPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
6671d2386f7SPeter Maydell         tcg_temp_free_i32(rdalo);
6681d2386f7SPeter Maydell         tcg_temp_free_i32(rdahi);
6691d2386f7SPeter Maydell     } else {
6701d2386f7SPeter Maydell         rda = tcg_const_i64(0);
6711d2386f7SPeter Maydell     }
6721d2386f7SPeter Maydell 
6731d2386f7SPeter Maydell     fn(rda, cpu_env, qn, qm, rda);
6741d2386f7SPeter Maydell     tcg_temp_free_ptr(qn);
6751d2386f7SPeter Maydell     tcg_temp_free_ptr(qm);
6761d2386f7SPeter Maydell 
6771d2386f7SPeter Maydell     rdalo = tcg_temp_new_i32();
6781d2386f7SPeter Maydell     rdahi = tcg_temp_new_i32();
6791d2386f7SPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
6801d2386f7SPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
6811d2386f7SPeter Maydell     store_reg(s, a->rdalo, rdalo);
6821d2386f7SPeter Maydell     store_reg(s, a->rdahi, rdahi);
6831d2386f7SPeter Maydell     tcg_temp_free_i64(rda);
6841d2386f7SPeter Maydell     mve_update_eci(s);
6851d2386f7SPeter Maydell     return true;
6861d2386f7SPeter Maydell }
6871d2386f7SPeter Maydell 
6881d2386f7SPeter Maydell static bool trans_VMLALDAV_S(DisasContext *s, arg_vmlaldav *a)
6891d2386f7SPeter Maydell {
6901d2386f7SPeter Maydell     static MVEGenDualAccOpFn * const fns[4][2] = {
6911d2386f7SPeter Maydell         { NULL, NULL },
6921d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsh, gen_helper_mve_vmlaldavxsh },
6931d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavsw, gen_helper_mve_vmlaldavxsw },
6941d2386f7SPeter Maydell         { NULL, NULL },
6951d2386f7SPeter Maydell     };
6961d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
6971d2386f7SPeter Maydell }
6981d2386f7SPeter Maydell 
6991d2386f7SPeter Maydell static bool trans_VMLALDAV_U(DisasContext *s, arg_vmlaldav *a)
7001d2386f7SPeter Maydell {
7011d2386f7SPeter Maydell     static MVEGenDualAccOpFn * const fns[4][2] = {
7021d2386f7SPeter Maydell         { NULL, NULL },
7031d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuh, NULL },
7041d2386f7SPeter Maydell         { gen_helper_mve_vmlaldavuw, NULL },
7051d2386f7SPeter Maydell         { NULL, NULL },
7061d2386f7SPeter Maydell     };
7071d2386f7SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
7081d2386f7SPeter Maydell }
709181cd971SPeter Maydell 
710181cd971SPeter Maydell static bool trans_VMLSLDAV(DisasContext *s, arg_vmlaldav *a)
711181cd971SPeter Maydell {
712181cd971SPeter Maydell     static MVEGenDualAccOpFn * const fns[4][2] = {
713181cd971SPeter Maydell         { NULL, NULL },
714181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsh, gen_helper_mve_vmlsldavxsh },
715181cd971SPeter Maydell         { gen_helper_mve_vmlsldavsw, gen_helper_mve_vmlsldavxsw },
716181cd971SPeter Maydell         { NULL, NULL },
717181cd971SPeter Maydell     };
718181cd971SPeter Maydell     return do_long_dual_acc(s, a, fns[a->size][a->x]);
719181cd971SPeter Maydell }
72038548747SPeter Maydell 
72138548747SPeter Maydell static bool trans_VRMLALDAVH_S(DisasContext *s, arg_vmlaldav *a)
72238548747SPeter Maydell {
72338548747SPeter Maydell     static MVEGenDualAccOpFn * const fns[] = {
72438548747SPeter Maydell         gen_helper_mve_vrmlaldavhsw, gen_helper_mve_vrmlaldavhxsw,
72538548747SPeter Maydell     };
72638548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
72738548747SPeter Maydell }
72838548747SPeter Maydell 
72938548747SPeter Maydell static bool trans_VRMLALDAVH_U(DisasContext *s, arg_vmlaldav *a)
73038548747SPeter Maydell {
73138548747SPeter Maydell     static MVEGenDualAccOpFn * const fns[] = {
73238548747SPeter Maydell         gen_helper_mve_vrmlaldavhuw, NULL,
73338548747SPeter Maydell     };
73438548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
73538548747SPeter Maydell }
73638548747SPeter Maydell 
73738548747SPeter Maydell static bool trans_VRMLSLDAVH(DisasContext *s, arg_vmlaldav *a)
73838548747SPeter Maydell {
73938548747SPeter Maydell     static MVEGenDualAccOpFn * const fns[] = {
74038548747SPeter Maydell         gen_helper_mve_vrmlsldavhsw, gen_helper_mve_vrmlsldavhxsw,
74138548747SPeter Maydell     };
74238548747SPeter Maydell     return do_long_dual_acc(s, a, fns[a->x]);
74338548747SPeter Maydell }
744387debdbSPeter Maydell 
74555251786SPeter Maydell static void gen_vpst(DisasContext *s, uint32_t mask)
746387debdbSPeter Maydell {
747387debdbSPeter Maydell     /*
748387debdbSPeter Maydell      * Set the VPR mask fields. We take advantage of MASK01 and MASK23
749387debdbSPeter Maydell      * being adjacent fields in the register.
750387debdbSPeter Maydell      *
75155251786SPeter Maydell      * Updating the masks is not predicated, but it is subject to beat-wise
752387debdbSPeter Maydell      * execution, and the mask is updated on the odd-numbered beats.
753387debdbSPeter Maydell      * So if PSR.ECI says we should skip beat 1, we mustn't update the
754387debdbSPeter Maydell      * 01 mask field.
755387debdbSPeter Maydell      */
75655251786SPeter Maydell     TCGv_i32 vpr = load_cpu_field(v7m.vpr);
757387debdbSPeter Maydell     switch (s->eci) {
758387debdbSPeter Maydell     case ECI_NONE:
759387debdbSPeter Maydell     case ECI_A0:
760387debdbSPeter Maydell         /* Update both 01 and 23 fields */
761387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
76255251786SPeter Maydell                             tcg_constant_i32(mask | (mask << 4)),
763387debdbSPeter Maydell                             R_V7M_VPR_MASK01_SHIFT,
764387debdbSPeter Maydell                             R_V7M_VPR_MASK01_LENGTH + R_V7M_VPR_MASK23_LENGTH);
765387debdbSPeter Maydell         break;
766387debdbSPeter Maydell     case ECI_A0A1:
767387debdbSPeter Maydell     case ECI_A0A1A2:
768387debdbSPeter Maydell     case ECI_A0A1A2B0:
769387debdbSPeter Maydell         /* Update only the 23 mask field */
770387debdbSPeter Maydell         tcg_gen_deposit_i32(vpr, vpr,
77155251786SPeter Maydell                             tcg_constant_i32(mask),
772387debdbSPeter Maydell                             R_V7M_VPR_MASK23_SHIFT, R_V7M_VPR_MASK23_LENGTH);
773387debdbSPeter Maydell         break;
774387debdbSPeter Maydell     default:
775387debdbSPeter Maydell         g_assert_not_reached();
776387debdbSPeter Maydell     }
777387debdbSPeter Maydell     store_cpu_field(vpr, v7m.vpr);
77855251786SPeter Maydell }
77955251786SPeter Maydell 
78055251786SPeter Maydell static bool trans_VPST(DisasContext *s, arg_VPST *a)
78155251786SPeter Maydell {
78255251786SPeter Maydell     /* mask == 0 is a "related encoding" */
78355251786SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !a->mask) {
78455251786SPeter Maydell         return false;
78555251786SPeter Maydell     }
78655251786SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
78755251786SPeter Maydell         return true;
78855251786SPeter Maydell     }
78955251786SPeter Maydell     gen_vpst(s, a->mask);
790387debdbSPeter Maydell     mve_update_and_store_eci(s);
791387debdbSPeter Maydell     return true;
792387debdbSPeter Maydell }
7936f060a63SPeter Maydell 
7946f060a63SPeter Maydell static bool trans_VADDV(DisasContext *s, arg_VADDV *a)
7956f060a63SPeter Maydell {
7966f060a63SPeter Maydell     /* VADDV: vector add across vector */
7976f060a63SPeter Maydell     static MVEGenVADDVFn * const fns[4][2] = {
7986f060a63SPeter Maydell         { gen_helper_mve_vaddvsb, gen_helper_mve_vaddvub },
7996f060a63SPeter Maydell         { gen_helper_mve_vaddvsh, gen_helper_mve_vaddvuh },
8006f060a63SPeter Maydell         { gen_helper_mve_vaddvsw, gen_helper_mve_vaddvuw },
8016f060a63SPeter Maydell         { NULL, NULL }
8026f060a63SPeter Maydell     };
8036f060a63SPeter Maydell     TCGv_ptr qm;
8046f060a63SPeter Maydell     TCGv_i32 rda;
8056f060a63SPeter Maydell 
8066f060a63SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
8076f060a63SPeter Maydell         a->size == 3) {
8086f060a63SPeter Maydell         return false;
8096f060a63SPeter Maydell     }
8106f060a63SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
8116f060a63SPeter Maydell         return true;
8126f060a63SPeter Maydell     }
8136f060a63SPeter Maydell 
8146f060a63SPeter Maydell     /*
8156f060a63SPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
8166f060a63SPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
8176f060a63SPeter Maydell      * beat must start with the current value of Rda, not zero.
8186f060a63SPeter Maydell      */
8196f060a63SPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
8206f060a63SPeter Maydell         /* Accumulate input from Rda */
8216f060a63SPeter Maydell         rda = load_reg(s, a->rda);
8226f060a63SPeter Maydell     } else {
8236f060a63SPeter Maydell         /* Accumulate starting at zero */
8246f060a63SPeter Maydell         rda = tcg_const_i32(0);
8256f060a63SPeter Maydell     }
8266f060a63SPeter Maydell 
8276f060a63SPeter Maydell     qm = mve_qreg_ptr(a->qm);
8286f060a63SPeter Maydell     fns[a->size][a->u](rda, cpu_env, qm, rda);
8296f060a63SPeter Maydell     store_reg(s, a->rda, rda);
8306f060a63SPeter Maydell     tcg_temp_free_ptr(qm);
8316f060a63SPeter Maydell 
8326f060a63SPeter Maydell     mve_update_eci(s);
8336f060a63SPeter Maydell     return true;
8346f060a63SPeter Maydell }
835eab84139SPeter Maydell 
836d43ebd9dSPeter Maydell static bool trans_VADDLV(DisasContext *s, arg_VADDLV *a)
837d43ebd9dSPeter Maydell {
838d43ebd9dSPeter Maydell     /*
839d43ebd9dSPeter Maydell      * Vector Add Long Across Vector: accumulate the 32-bit
840d43ebd9dSPeter Maydell      * elements of the vector into a 64-bit result stored in
841d43ebd9dSPeter Maydell      * a pair of general-purpose registers.
842d43ebd9dSPeter Maydell      * No need to check Qm's bank: it is only 3 bits in decode.
843d43ebd9dSPeter Maydell      */
844d43ebd9dSPeter Maydell     TCGv_ptr qm;
845d43ebd9dSPeter Maydell     TCGv_i64 rda;
846d43ebd9dSPeter Maydell     TCGv_i32 rdalo, rdahi;
847d43ebd9dSPeter Maydell 
848d43ebd9dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s)) {
849d43ebd9dSPeter Maydell         return false;
850d43ebd9dSPeter Maydell     }
851d43ebd9dSPeter Maydell     /*
852d43ebd9dSPeter Maydell      * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
853d43ebd9dSPeter Maydell      * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
854d43ebd9dSPeter Maydell      */
855d43ebd9dSPeter Maydell     if (a->rdahi == 13 || a->rdahi == 15) {
856d43ebd9dSPeter Maydell         return false;
857d43ebd9dSPeter Maydell     }
858d43ebd9dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
859d43ebd9dSPeter Maydell         return true;
860d43ebd9dSPeter Maydell     }
861d43ebd9dSPeter Maydell 
862d43ebd9dSPeter Maydell     /*
863d43ebd9dSPeter Maydell      * This insn is subject to beat-wise execution. Partial execution
864d43ebd9dSPeter Maydell      * of an A=0 (no-accumulate) insn which does not execute the first
865d43ebd9dSPeter Maydell      * beat must start with the current value of RdaHi:RdaLo, not zero.
866d43ebd9dSPeter Maydell      */
867d43ebd9dSPeter Maydell     if (a->a || mve_skip_first_beat(s)) {
868d43ebd9dSPeter Maydell         /* Accumulate input from RdaHi:RdaLo */
869d43ebd9dSPeter Maydell         rda = tcg_temp_new_i64();
870d43ebd9dSPeter Maydell         rdalo = load_reg(s, a->rdalo);
871d43ebd9dSPeter Maydell         rdahi = load_reg(s, a->rdahi);
872d43ebd9dSPeter Maydell         tcg_gen_concat_i32_i64(rda, rdalo, rdahi);
873d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdalo);
874d43ebd9dSPeter Maydell         tcg_temp_free_i32(rdahi);
875d43ebd9dSPeter Maydell     } else {
876d43ebd9dSPeter Maydell         /* Accumulate starting at zero */
877d43ebd9dSPeter Maydell         rda = tcg_const_i64(0);
878d43ebd9dSPeter Maydell     }
879d43ebd9dSPeter Maydell 
880d43ebd9dSPeter Maydell     qm = mve_qreg_ptr(a->qm);
881d43ebd9dSPeter Maydell     if (a->u) {
882d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_u(rda, cpu_env, qm, rda);
883d43ebd9dSPeter Maydell     } else {
884d43ebd9dSPeter Maydell         gen_helper_mve_vaddlv_s(rda, cpu_env, qm, rda);
885d43ebd9dSPeter Maydell     }
886d43ebd9dSPeter Maydell     tcg_temp_free_ptr(qm);
887d43ebd9dSPeter Maydell 
888d43ebd9dSPeter Maydell     rdalo = tcg_temp_new_i32();
889d43ebd9dSPeter Maydell     rdahi = tcg_temp_new_i32();
890d43ebd9dSPeter Maydell     tcg_gen_extrl_i64_i32(rdalo, rda);
891d43ebd9dSPeter Maydell     tcg_gen_extrh_i64_i32(rdahi, rda);
892d43ebd9dSPeter Maydell     store_reg(s, a->rdalo, rdalo);
893d43ebd9dSPeter Maydell     store_reg(s, a->rdahi, rdahi);
894d43ebd9dSPeter Maydell     tcg_temp_free_i64(rda);
895d43ebd9dSPeter Maydell     mve_update_eci(s);
896d43ebd9dSPeter Maydell     return true;
897d43ebd9dSPeter Maydell }
898d43ebd9dSPeter Maydell 
899eab84139SPeter Maydell static bool do_1imm(DisasContext *s, arg_1imm *a, MVEGenOneOpImmFn *fn)
900eab84139SPeter Maydell {
901eab84139SPeter Maydell     TCGv_ptr qd;
902eab84139SPeter Maydell     uint64_t imm;
903eab84139SPeter Maydell 
904eab84139SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
905eab84139SPeter Maydell         !mve_check_qreg_bank(s, a->qd) ||
906eab84139SPeter Maydell         !fn) {
907eab84139SPeter Maydell         return false;
908eab84139SPeter Maydell     }
909eab84139SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
910eab84139SPeter Maydell         return true;
911eab84139SPeter Maydell     }
912eab84139SPeter Maydell 
913eab84139SPeter Maydell     imm = asimd_imm_const(a->imm, a->cmode, a->op);
914eab84139SPeter Maydell 
915eab84139SPeter Maydell     qd = mve_qreg_ptr(a->qd);
916eab84139SPeter Maydell     fn(cpu_env, qd, tcg_constant_i64(imm));
917eab84139SPeter Maydell     tcg_temp_free_ptr(qd);
918eab84139SPeter Maydell     mve_update_eci(s);
919eab84139SPeter Maydell     return true;
920eab84139SPeter Maydell }
921eab84139SPeter Maydell 
922eab84139SPeter Maydell static bool trans_Vimm_1r(DisasContext *s, arg_1imm *a)
923eab84139SPeter Maydell {
924eab84139SPeter Maydell     /* Handle decode of cmode/op here between VORR/VBIC/VMOV */
925eab84139SPeter Maydell     MVEGenOneOpImmFn *fn;
926eab84139SPeter Maydell 
927eab84139SPeter Maydell     if ((a->cmode & 1) && a->cmode < 12) {
928eab84139SPeter Maydell         if (a->op) {
929eab84139SPeter Maydell             /*
930eab84139SPeter Maydell              * For op=1, the immediate will be inverted by asimd_imm_const(),
931eab84139SPeter Maydell              * so the VBIC becomes a logical AND operation.
932eab84139SPeter Maydell              */
933eab84139SPeter Maydell             fn = gen_helper_mve_vandi;
934eab84139SPeter Maydell         } else {
935eab84139SPeter Maydell             fn = gen_helper_mve_vorri;
936eab84139SPeter Maydell         }
937eab84139SPeter Maydell     } else {
938eab84139SPeter Maydell         /* There is one unallocated cmode/op combination in this space */
939eab84139SPeter Maydell         if (a->cmode == 15 && a->op == 1) {
940eab84139SPeter Maydell             return false;
941eab84139SPeter Maydell         }
942eab84139SPeter Maydell         /* asimd_imm_const() sorts out VMVNI vs VMOVI for us */
943eab84139SPeter Maydell         fn = gen_helper_mve_vmovi;
944eab84139SPeter Maydell     }
945eab84139SPeter Maydell     return do_1imm(s, a, fn);
946eab84139SPeter Maydell }
947f9ed6174SPeter Maydell 
948f9ed6174SPeter Maydell static bool do_2shift(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn,
949f9ed6174SPeter Maydell                       bool negateshift)
950f9ed6174SPeter Maydell {
951f9ed6174SPeter Maydell     TCGv_ptr qd, qm;
952f9ed6174SPeter Maydell     int shift = a->shift;
953f9ed6174SPeter Maydell 
954f9ed6174SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
955f9ed6174SPeter Maydell         !mve_check_qreg_bank(s, a->qd | a->qm) ||
956f9ed6174SPeter Maydell         !fn) {
957f9ed6174SPeter Maydell         return false;
958f9ed6174SPeter Maydell     }
959f9ed6174SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
960f9ed6174SPeter Maydell         return true;
961f9ed6174SPeter Maydell     }
962f9ed6174SPeter Maydell 
963f9ed6174SPeter Maydell     /*
964f9ed6174SPeter Maydell      * When we handle a right shift insn using a left-shift helper
965f9ed6174SPeter Maydell      * which permits a negative shift count to indicate a right-shift,
966f9ed6174SPeter Maydell      * we must negate the shift count.
967f9ed6174SPeter Maydell      */
968f9ed6174SPeter Maydell     if (negateshift) {
969f9ed6174SPeter Maydell         shift = -shift;
970f9ed6174SPeter Maydell     }
971f9ed6174SPeter Maydell 
972f9ed6174SPeter Maydell     qd = mve_qreg_ptr(a->qd);
973f9ed6174SPeter Maydell     qm = mve_qreg_ptr(a->qm);
974f9ed6174SPeter Maydell     fn(cpu_env, qd, qm, tcg_constant_i32(shift));
975f9ed6174SPeter Maydell     tcg_temp_free_ptr(qd);
976f9ed6174SPeter Maydell     tcg_temp_free_ptr(qm);
977f9ed6174SPeter Maydell     mve_update_eci(s);
978f9ed6174SPeter Maydell     return true;
979f9ed6174SPeter Maydell }
980f9ed6174SPeter Maydell 
981f9ed6174SPeter Maydell #define DO_2SHIFT(INSN, FN, NEGATESHIFT)                         \
982f9ed6174SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
983f9ed6174SPeter Maydell     {                                                           \
984f9ed6174SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
985f9ed6174SPeter Maydell             gen_helper_mve_##FN##b,                             \
986f9ed6174SPeter Maydell             gen_helper_mve_##FN##h,                             \
987f9ed6174SPeter Maydell             gen_helper_mve_##FN##w,                             \
988f9ed6174SPeter Maydell             NULL,                                               \
989f9ed6174SPeter Maydell         };                                                      \
990f9ed6174SPeter Maydell         return do_2shift(s, a, fns[a->size], NEGATESHIFT);      \
991f9ed6174SPeter Maydell     }
992f9ed6174SPeter Maydell 
993f9ed6174SPeter Maydell DO_2SHIFT(VSHLI, vshli_u, false)
994f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_S, vqshli_s, false)
995f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_U, vqshli_u, false)
996f9ed6174SPeter Maydell DO_2SHIFT(VQSHLUI, vqshlui_s, false)
9973394116fSPeter Maydell /* These right shifts use a left-shift helper with negated shift count */
9983394116fSPeter Maydell DO_2SHIFT(VSHRI_S, vshli_s, true)
9993394116fSPeter Maydell DO_2SHIFT(VSHRI_U, vshli_u, true)
10003394116fSPeter Maydell DO_2SHIFT(VRSHRI_S, vrshli_s, true)
10013394116fSPeter Maydell DO_2SHIFT(VRSHRI_U, vrshli_u, true)
1002c2262707SPeter Maydell 
1003a78b25faSPeter Maydell DO_2SHIFT(VSRI, vsri, false)
1004a78b25faSPeter Maydell DO_2SHIFT(VSLI, vsli, false)
1005a78b25faSPeter Maydell 
1006*1b15a97dSPeter Maydell static bool do_2shift_scalar(DisasContext *s, arg_shl_scalar *a,
1007*1b15a97dSPeter Maydell                              MVEGenTwoOpShiftFn *fn)
1008*1b15a97dSPeter Maydell {
1009*1b15a97dSPeter Maydell     TCGv_ptr qda;
1010*1b15a97dSPeter Maydell     TCGv_i32 rm;
1011*1b15a97dSPeter Maydell 
1012*1b15a97dSPeter Maydell     if (!dc_isar_feature(aa32_mve, s) ||
1013*1b15a97dSPeter Maydell         !mve_check_qreg_bank(s, a->qda) ||
1014*1b15a97dSPeter Maydell         a->rm == 13 || a->rm == 15 || !fn) {
1015*1b15a97dSPeter Maydell         /* Rm cases are UNPREDICTABLE */
1016*1b15a97dSPeter Maydell         return false;
1017*1b15a97dSPeter Maydell     }
1018*1b15a97dSPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1019*1b15a97dSPeter Maydell         return true;
1020*1b15a97dSPeter Maydell     }
1021*1b15a97dSPeter Maydell 
1022*1b15a97dSPeter Maydell     qda = mve_qreg_ptr(a->qda);
1023*1b15a97dSPeter Maydell     rm = load_reg(s, a->rm);
1024*1b15a97dSPeter Maydell     fn(cpu_env, qda, qda, rm);
1025*1b15a97dSPeter Maydell     tcg_temp_free_ptr(qda);
1026*1b15a97dSPeter Maydell     tcg_temp_free_i32(rm);
1027*1b15a97dSPeter Maydell     mve_update_eci(s);
1028*1b15a97dSPeter Maydell     return true;
1029*1b15a97dSPeter Maydell }
1030*1b15a97dSPeter Maydell 
1031*1b15a97dSPeter Maydell #define DO_2SHIFT_SCALAR(INSN, FN)                                      \
1032*1b15a97dSPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_shl_scalar *a)        \
1033*1b15a97dSPeter Maydell     {                                                                   \
1034*1b15a97dSPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {                     \
1035*1b15a97dSPeter Maydell             gen_helper_mve_##FN##b,                                     \
1036*1b15a97dSPeter Maydell             gen_helper_mve_##FN##h,                                     \
1037*1b15a97dSPeter Maydell             gen_helper_mve_##FN##w,                                     \
1038*1b15a97dSPeter Maydell             NULL,                                                       \
1039*1b15a97dSPeter Maydell         };                                                              \
1040*1b15a97dSPeter Maydell         return do_2shift_scalar(s, a, fns[a->size]);                    \
1041*1b15a97dSPeter Maydell     }
1042*1b15a97dSPeter Maydell 
1043*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_S_scalar, vshli_s)
1044*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_U_scalar, vshli_u)
1045*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_S_scalar, vrshli_s)
1046*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_U_scalar, vrshli_u)
1047*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_S_scalar, vqshli_s)
1048*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_U_scalar, vqshli_u)
1049*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_S_scalar, vqrshli_s)
1050*1b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_U_scalar, vqrshli_u)
1051*1b15a97dSPeter Maydell 
1052c2262707SPeter Maydell #define DO_VSHLL(INSN, FN)                                      \
1053c2262707SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1054c2262707SPeter Maydell     {                                                           \
1055c2262707SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1056c2262707SPeter Maydell             gen_helper_mve_##FN##b,                             \
1057c2262707SPeter Maydell             gen_helper_mve_##FN##h,                             \
1058c2262707SPeter Maydell         };                                                      \
1059c2262707SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1060c2262707SPeter Maydell     }
1061c2262707SPeter Maydell 
1062c2262707SPeter Maydell DO_VSHLL(VSHLL_BS, vshllbs)
1063c2262707SPeter Maydell DO_VSHLL(VSHLL_BU, vshllbu)
1064c2262707SPeter Maydell DO_VSHLL(VSHLL_TS, vshllts)
1065c2262707SPeter Maydell DO_VSHLL(VSHLL_TU, vshlltu)
1066162e2655SPeter Maydell 
1067162e2655SPeter Maydell #define DO_2SHIFT_N(INSN, FN)                                   \
1068162e2655SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_2shift *a)    \
1069162e2655SPeter Maydell     {                                                           \
1070162e2655SPeter Maydell         static MVEGenTwoOpShiftFn * const fns[] = {             \
1071162e2655SPeter Maydell             gen_helper_mve_##FN##b,                             \
1072162e2655SPeter Maydell             gen_helper_mve_##FN##h,                             \
1073162e2655SPeter Maydell         };                                                      \
1074162e2655SPeter Maydell         return do_2shift(s, a, fns[a->size], false);            \
1075162e2655SPeter Maydell     }
1076162e2655SPeter Maydell 
1077162e2655SPeter Maydell DO_2SHIFT_N(VSHRNB, vshrnb)
1078162e2655SPeter Maydell DO_2SHIFT_N(VSHRNT, vshrnt)
1079162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNB, vrshrnb)
1080162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNT, vrshrnt)
1081d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_S, vqshrnb_s)
1082d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_S, vqshrnt_s)
1083d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_U, vqshrnb_u)
1084d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_U, vqshrnt_u)
1085d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNB, vqshrunb)
1086d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNT, vqshrunt)
1087d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_S, vqrshrnb_s)
1088d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_S, vqrshrnt_s)
1089d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_U, vqrshrnb_u)
1090d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_U, vqrshrnt_u)
1091d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNB, vqrshrunb)
1092d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNT, vqrshrunt)
10932e6a4ce0SPeter Maydell 
10942e6a4ce0SPeter Maydell static bool trans_VSHLC(DisasContext *s, arg_VSHLC *a)
10952e6a4ce0SPeter Maydell {
10962e6a4ce0SPeter Maydell     /*
10972e6a4ce0SPeter Maydell      * Whole Vector Left Shift with Carry. The carry is taken
10982e6a4ce0SPeter Maydell      * from a general purpose register and written back there.
10992e6a4ce0SPeter Maydell      * An imm of 0 means "shift by 32".
11002e6a4ce0SPeter Maydell      */
11012e6a4ce0SPeter Maydell     TCGv_ptr qd;
11022e6a4ce0SPeter Maydell     TCGv_i32 rdm;
11032e6a4ce0SPeter Maydell 
11042e6a4ce0SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
11052e6a4ce0SPeter Maydell         return false;
11062e6a4ce0SPeter Maydell     }
11072e6a4ce0SPeter Maydell     if (a->rdm == 13 || a->rdm == 15) {
11082e6a4ce0SPeter Maydell         /* CONSTRAINED UNPREDICTABLE: we UNDEF */
11092e6a4ce0SPeter Maydell         return false;
11102e6a4ce0SPeter Maydell     }
11112e6a4ce0SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
11122e6a4ce0SPeter Maydell         return true;
11132e6a4ce0SPeter Maydell     }
11142e6a4ce0SPeter Maydell 
11152e6a4ce0SPeter Maydell     qd = mve_qreg_ptr(a->qd);
11162e6a4ce0SPeter Maydell     rdm = load_reg(s, a->rdm);
11172e6a4ce0SPeter Maydell     gen_helper_mve_vshlc(rdm, cpu_env, qd, rdm, tcg_constant_i32(a->imm));
11182e6a4ce0SPeter Maydell     store_reg(s, a->rdm, rdm);
11192e6a4ce0SPeter Maydell     tcg_temp_free_ptr(qd);
11202e6a4ce0SPeter Maydell     mve_update_eci(s);
11212e6a4ce0SPeter Maydell     return true;
11222e6a4ce0SPeter Maydell }
1123395b92d5SPeter Maydell 
1124395b92d5SPeter Maydell static bool do_vidup(DisasContext *s, arg_vidup *a, MVEGenVIDUPFn *fn)
1125395b92d5SPeter Maydell {
1126395b92d5SPeter Maydell     TCGv_ptr qd;
1127395b92d5SPeter Maydell     TCGv_i32 rn;
1128395b92d5SPeter Maydell 
1129395b92d5SPeter Maydell     /*
1130395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIDUP, VDDUP).
1131395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1132395b92d5SPeter Maydell      * or decreasing values, starting from Rn.
1133395b92d5SPeter Maydell      */
1134395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1135395b92d5SPeter Maydell         return false;
1136395b92d5SPeter Maydell     }
1137395b92d5SPeter Maydell     if (a->size == MO_64) {
1138395b92d5SPeter Maydell         /* size 0b11 is another encoding */
1139395b92d5SPeter Maydell         return false;
1140395b92d5SPeter Maydell     }
1141395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1142395b92d5SPeter Maydell         return true;
1143395b92d5SPeter Maydell     }
1144395b92d5SPeter Maydell 
1145395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1146395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1147395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, tcg_constant_i32(a->imm));
1148395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1149395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1150395b92d5SPeter Maydell     mve_update_eci(s);
1151395b92d5SPeter Maydell     return true;
1152395b92d5SPeter Maydell }
1153395b92d5SPeter Maydell 
1154395b92d5SPeter Maydell static bool do_viwdup(DisasContext *s, arg_viwdup *a, MVEGenVIWDUPFn *fn)
1155395b92d5SPeter Maydell {
1156395b92d5SPeter Maydell     TCGv_ptr qd;
1157395b92d5SPeter Maydell     TCGv_i32 rn, rm;
1158395b92d5SPeter Maydell 
1159395b92d5SPeter Maydell     /*
1160395b92d5SPeter Maydell      * Vector increment/decrement with wrap and duplicate (VIWDUp, VDWDUP)
1161395b92d5SPeter Maydell      * This fills the vector with elements of successively increasing
1162395b92d5SPeter Maydell      * or decreasing values, starting from Rn. Rm specifies a point where
1163395b92d5SPeter Maydell      * the count wraps back around to 0. The updated offset is written back
1164395b92d5SPeter Maydell      * to Rn.
1165395b92d5SPeter Maydell      */
1166395b92d5SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1167395b92d5SPeter Maydell         return false;
1168395b92d5SPeter Maydell     }
1169395b92d5SPeter Maydell     if (!fn || a->rm == 13 || a->rm == 15) {
1170395b92d5SPeter Maydell         /*
1171395b92d5SPeter Maydell          * size 0b11 is another encoding; Rm == 13 is UNPREDICTABLE;
1172395b92d5SPeter Maydell          * Rm == 13 is VIWDUP, VDWDUP.
1173395b92d5SPeter Maydell          */
1174395b92d5SPeter Maydell         return false;
1175395b92d5SPeter Maydell     }
1176395b92d5SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1177395b92d5SPeter Maydell         return true;
1178395b92d5SPeter Maydell     }
1179395b92d5SPeter Maydell 
1180395b92d5SPeter Maydell     qd = mve_qreg_ptr(a->qd);
1181395b92d5SPeter Maydell     rn = load_reg(s, a->rn);
1182395b92d5SPeter Maydell     rm = load_reg(s, a->rm);
1183395b92d5SPeter Maydell     fn(rn, cpu_env, qd, rn, rm, tcg_constant_i32(a->imm));
1184395b92d5SPeter Maydell     store_reg(s, a->rn, rn);
1185395b92d5SPeter Maydell     tcg_temp_free_ptr(qd);
1186395b92d5SPeter Maydell     tcg_temp_free_i32(rm);
1187395b92d5SPeter Maydell     mve_update_eci(s);
1188395b92d5SPeter Maydell     return true;
1189395b92d5SPeter Maydell }
1190395b92d5SPeter Maydell 
1191395b92d5SPeter Maydell static bool trans_VIDUP(DisasContext *s, arg_vidup *a)
1192395b92d5SPeter Maydell {
1193395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1194395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1195395b92d5SPeter Maydell         gen_helper_mve_viduph,
1196395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1197395b92d5SPeter Maydell         NULL,
1198395b92d5SPeter Maydell     };
1199395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1200395b92d5SPeter Maydell }
1201395b92d5SPeter Maydell 
1202395b92d5SPeter Maydell static bool trans_VDDUP(DisasContext *s, arg_vidup *a)
1203395b92d5SPeter Maydell {
1204395b92d5SPeter Maydell     static MVEGenVIDUPFn * const fns[] = {
1205395b92d5SPeter Maydell         gen_helper_mve_vidupb,
1206395b92d5SPeter Maydell         gen_helper_mve_viduph,
1207395b92d5SPeter Maydell         gen_helper_mve_vidupw,
1208395b92d5SPeter Maydell         NULL,
1209395b92d5SPeter Maydell     };
1210395b92d5SPeter Maydell     /* VDDUP is just like VIDUP but with a negative immediate */
1211395b92d5SPeter Maydell     a->imm = -a->imm;
1212395b92d5SPeter Maydell     return do_vidup(s, a, fns[a->size]);
1213395b92d5SPeter Maydell }
1214395b92d5SPeter Maydell 
1215395b92d5SPeter Maydell static bool trans_VIWDUP(DisasContext *s, arg_viwdup *a)
1216395b92d5SPeter Maydell {
1217395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1218395b92d5SPeter Maydell         gen_helper_mve_viwdupb,
1219395b92d5SPeter Maydell         gen_helper_mve_viwduph,
1220395b92d5SPeter Maydell         gen_helper_mve_viwdupw,
1221395b92d5SPeter Maydell         NULL,
1222395b92d5SPeter Maydell     };
1223395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1224395b92d5SPeter Maydell }
1225395b92d5SPeter Maydell 
1226395b92d5SPeter Maydell static bool trans_VDWDUP(DisasContext *s, arg_viwdup *a)
1227395b92d5SPeter Maydell {
1228395b92d5SPeter Maydell     static MVEGenVIWDUPFn * const fns[] = {
1229395b92d5SPeter Maydell         gen_helper_mve_vdwdupb,
1230395b92d5SPeter Maydell         gen_helper_mve_vdwduph,
1231395b92d5SPeter Maydell         gen_helper_mve_vdwdupw,
1232395b92d5SPeter Maydell         NULL,
1233395b92d5SPeter Maydell     };
1234395b92d5SPeter Maydell     return do_viwdup(s, a, fns[a->size]);
1235395b92d5SPeter Maydell }
1236eff5d9a9SPeter Maydell 
1237eff5d9a9SPeter Maydell static bool do_vcmp(DisasContext *s, arg_vcmp *a, MVEGenCmpFn *fn)
1238eff5d9a9SPeter Maydell {
1239eff5d9a9SPeter Maydell     TCGv_ptr qn, qm;
1240eff5d9a9SPeter Maydell 
1241eff5d9a9SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1242eff5d9a9SPeter Maydell         !fn) {
1243eff5d9a9SPeter Maydell         return false;
1244eff5d9a9SPeter Maydell     }
1245eff5d9a9SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1246eff5d9a9SPeter Maydell         return true;
1247eff5d9a9SPeter Maydell     }
1248eff5d9a9SPeter Maydell 
1249eff5d9a9SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1250eff5d9a9SPeter Maydell     qm = mve_qreg_ptr(a->qm);
1251eff5d9a9SPeter Maydell     fn(cpu_env, qn, qm);
1252eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qn);
1253eff5d9a9SPeter Maydell     tcg_temp_free_ptr(qm);
1254eff5d9a9SPeter Maydell     if (a->mask) {
1255eff5d9a9SPeter Maydell         /* VPT */
1256eff5d9a9SPeter Maydell         gen_vpst(s, a->mask);
1257eff5d9a9SPeter Maydell     }
1258eff5d9a9SPeter Maydell     mve_update_eci(s);
1259eff5d9a9SPeter Maydell     return true;
1260eff5d9a9SPeter Maydell }
1261eff5d9a9SPeter Maydell 
1262cce81873SPeter Maydell static bool do_vcmp_scalar(DisasContext *s, arg_vcmp_scalar *a,
1263cce81873SPeter Maydell                            MVEGenScalarCmpFn *fn)
1264cce81873SPeter Maydell {
1265cce81873SPeter Maydell     TCGv_ptr qn;
1266cce81873SPeter Maydell     TCGv_i32 rm;
1267cce81873SPeter Maydell 
1268cce81873SPeter Maydell     if (!dc_isar_feature(aa32_mve, s) || !fn || a->rm == 13) {
1269cce81873SPeter Maydell         return false;
1270cce81873SPeter Maydell     }
1271cce81873SPeter Maydell     if (!mve_eci_check(s) || !vfp_access_check(s)) {
1272cce81873SPeter Maydell         return true;
1273cce81873SPeter Maydell     }
1274cce81873SPeter Maydell 
1275cce81873SPeter Maydell     qn = mve_qreg_ptr(a->qn);
1276cce81873SPeter Maydell     if (a->rm == 15) {
1277cce81873SPeter Maydell         /* Encoding Rm=0b1111 means "constant zero" */
1278cce81873SPeter Maydell         rm = tcg_constant_i32(0);
1279cce81873SPeter Maydell     } else {
1280cce81873SPeter Maydell         rm = load_reg(s, a->rm);
1281cce81873SPeter Maydell     }
1282cce81873SPeter Maydell     fn(cpu_env, qn, rm);
1283cce81873SPeter Maydell     tcg_temp_free_ptr(qn);
1284cce81873SPeter Maydell     tcg_temp_free_i32(rm);
1285cce81873SPeter Maydell     if (a->mask) {
1286cce81873SPeter Maydell         /* VPT */
1287cce81873SPeter Maydell         gen_vpst(s, a->mask);
1288cce81873SPeter Maydell     }
1289cce81873SPeter Maydell     mve_update_eci(s);
1290cce81873SPeter Maydell     return true;
1291cce81873SPeter Maydell }
1292cce81873SPeter Maydell 
1293eff5d9a9SPeter Maydell #define DO_VCMP(INSN, FN)                                       \
1294eff5d9a9SPeter Maydell     static bool trans_##INSN(DisasContext *s, arg_vcmp *a)      \
1295eff5d9a9SPeter Maydell     {                                                           \
1296eff5d9a9SPeter Maydell         static MVEGenCmpFn * const fns[] = {                    \
1297eff5d9a9SPeter Maydell             gen_helper_mve_##FN##b,                             \
1298eff5d9a9SPeter Maydell             gen_helper_mve_##FN##h,                             \
1299eff5d9a9SPeter Maydell             gen_helper_mve_##FN##w,                             \
1300eff5d9a9SPeter Maydell             NULL,                                               \
1301eff5d9a9SPeter Maydell         };                                                      \
1302eff5d9a9SPeter Maydell         return do_vcmp(s, a, fns[a->size]);                     \
1303cce81873SPeter Maydell     }                                                           \
1304cce81873SPeter Maydell     static bool trans_##INSN##_scalar(DisasContext *s,          \
1305cce81873SPeter Maydell                                       arg_vcmp_scalar *a)       \
1306cce81873SPeter Maydell     {                                                           \
1307cce81873SPeter Maydell         static MVEGenScalarCmpFn * const fns[] = {              \
1308cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarb,                      \
1309cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarh,                      \
1310cce81873SPeter Maydell             gen_helper_mve_##FN##_scalarw,                      \
1311cce81873SPeter Maydell             NULL,                                               \
1312cce81873SPeter Maydell         };                                                      \
1313cce81873SPeter Maydell         return do_vcmp_scalar(s, a, fns[a->size]);              \
1314eff5d9a9SPeter Maydell     }
1315eff5d9a9SPeter Maydell 
1316eff5d9a9SPeter Maydell DO_VCMP(VCMPEQ, vcmpeq)
1317eff5d9a9SPeter Maydell DO_VCMP(VCMPNE, vcmpne)
1318eff5d9a9SPeter Maydell DO_VCMP(VCMPCS, vcmpcs)
1319eff5d9a9SPeter Maydell DO_VCMP(VCMPHI, vcmphi)
1320eff5d9a9SPeter Maydell DO_VCMP(VCMPGE, vcmpge)
1321eff5d9a9SPeter Maydell DO_VCMP(VCMPLT, vcmplt)
1322eff5d9a9SPeter Maydell DO_VCMP(VCMPGT, vcmpgt)
1323eff5d9a9SPeter Maydell DO_VCMP(VCMPLE, vcmple)
1324