16390eed4SPeter Maydell /*
26390eed4SPeter Maydell * ARM translation: M-profile MVE instructions
36390eed4SPeter Maydell *
46390eed4SPeter Maydell * Copyright (c) 2021 Linaro, Ltd.
56390eed4SPeter Maydell *
66390eed4SPeter Maydell * This library is free software; you can redistribute it and/or
76390eed4SPeter Maydell * modify it under the terms of the GNU Lesser General Public
86390eed4SPeter Maydell * License as published by the Free Software Foundation; either
96390eed4SPeter Maydell * version 2.1 of the License, or (at your option) any later version.
106390eed4SPeter Maydell *
116390eed4SPeter Maydell * This library is distributed in the hope that it will be useful,
126390eed4SPeter Maydell * but WITHOUT ANY WARRANTY; without even the implied warranty of
136390eed4SPeter Maydell * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
146390eed4SPeter Maydell * Lesser General Public License for more details.
156390eed4SPeter Maydell *
166390eed4SPeter Maydell * You should have received a copy of the GNU Lesser General Public
176390eed4SPeter Maydell * License along with this library; if not, see <http://www.gnu.org/licenses/>.
186390eed4SPeter Maydell */
196390eed4SPeter Maydell
206390eed4SPeter Maydell #include "qemu/osdep.h"
216390eed4SPeter Maydell #include "translate.h"
226390eed4SPeter Maydell #include "translate-a32.h"
236390eed4SPeter Maydell
vidup_imm(DisasContext * s,int x)24395b92d5SPeter Maydell static inline int vidup_imm(DisasContext *s, int x)
25395b92d5SPeter Maydell {
26395b92d5SPeter Maydell return 1 << x;
27395b92d5SPeter Maydell }
28395b92d5SPeter Maydell
296390eed4SPeter Maydell /* Include the generated decoder */
306390eed4SPeter Maydell #include "decode-mve.c.inc"
31507b6a50SPeter Maydell
32507b6a50SPeter Maydell typedef void MVEGenLdStFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
33dc18628bSPeter Maydell typedef void MVEGenLdStSGFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
34075e7e97SPeter Maydell typedef void MVEGenLdStIlFn(TCGv_ptr, TCGv_i32, TCGv_i32);
350f0f2bd5SPeter Maydell typedef void MVEGenOneOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
3668245e44SPeter Maydell typedef void MVEGenTwoOpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_ptr);
37e51896b3SPeter Maydell typedef void MVEGenTwoOpScalarFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
38f9ed6174SPeter Maydell typedef void MVEGenTwoOpShiftFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
39640cdf20SPeter Maydell typedef void MVEGenLongDualAccOpFn(TCGv_i64, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i64);
406f060a63SPeter Maydell typedef void MVEGenVADDVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32);
41eab84139SPeter Maydell typedef void MVEGenOneOpImmFn(TCGv_ptr, TCGv_ptr, TCGv_i64);
42395b92d5SPeter Maydell typedef void MVEGenVIDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32);
43395b92d5SPeter Maydell typedef void MVEGenVIWDUPFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_i32, TCGv_i32, TCGv_i32);
44eff5d9a9SPeter Maydell typedef void MVEGenCmpFn(TCGv_ptr, TCGv_ptr, TCGv_ptr);
45cce81873SPeter Maydell typedef void MVEGenScalarCmpFn(TCGv_ptr, TCGv_ptr, TCGv_i32);
467f061c0aSPeter Maydell typedef void MVEGenVABAVFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
47f0ffff51SPeter Maydell typedef void MVEGenDualAccOpFn(TCGv_i32, TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
4853fc5f61SPeter Maydell typedef void MVEGenVCVTRmodeFn(TCGv_ptr, TCGv_ptr, TCGv_ptr, TCGv_i32);
49507b6a50SPeter Maydell
50507b6a50SPeter Maydell /* Return the offset of a Qn register (same semantics as aa32_vfp_qreg()) */
mve_qreg_offset(unsigned reg)51507b6a50SPeter Maydell static inline long mve_qreg_offset(unsigned reg)
52507b6a50SPeter Maydell {
53507b6a50SPeter Maydell return offsetof(CPUARMState, vfp.zregs[reg].d[0]);
54507b6a50SPeter Maydell }
55507b6a50SPeter Maydell
mve_qreg_ptr(unsigned reg)56507b6a50SPeter Maydell static TCGv_ptr mve_qreg_ptr(unsigned reg)
57507b6a50SPeter Maydell {
58507b6a50SPeter Maydell TCGv_ptr ret = tcg_temp_new_ptr();
59*ad75a51eSRichard Henderson tcg_gen_addi_ptr(ret, tcg_env, mve_qreg_offset(reg));
60507b6a50SPeter Maydell return ret;
61507b6a50SPeter Maydell }
62507b6a50SPeter Maydell
mve_no_predication(DisasContext * s)63451f9d66SPeter Maydell static bool mve_no_predication(DisasContext *s)
64451f9d66SPeter Maydell {
65451f9d66SPeter Maydell /*
66451f9d66SPeter Maydell * Return true if we are executing the entire MVE instruction
67451f9d66SPeter Maydell * with no predication or partial-execution, and so we can safely
68451f9d66SPeter Maydell * use an inline TCG vector implementation.
69451f9d66SPeter Maydell */
70451f9d66SPeter Maydell return s->eci == 0 && s->mve_no_pred;
71451f9d66SPeter Maydell }
72451f9d66SPeter Maydell
mve_check_qreg_bank(DisasContext * s,int qmask)73507b6a50SPeter Maydell static bool mve_check_qreg_bank(DisasContext *s, int qmask)
74507b6a50SPeter Maydell {
75507b6a50SPeter Maydell /*
76507b6a50SPeter Maydell * Check whether Qregs are in range. For v8.1M only Q0..Q7
77507b6a50SPeter Maydell * are supported, see VFPSmallRegisterBank().
78507b6a50SPeter Maydell */
79507b6a50SPeter Maydell return qmask < 8;
80507b6a50SPeter Maydell }
81507b6a50SPeter Maydell
mve_eci_check(DisasContext * s)824f57ef95SPeter Maydell bool mve_eci_check(DisasContext *s)
83507b6a50SPeter Maydell {
84507b6a50SPeter Maydell /*
85507b6a50SPeter Maydell * This is a beatwise insn: check that ECI is valid (not a
86507b6a50SPeter Maydell * reserved value) and note that we are handling it.
87507b6a50SPeter Maydell * Return true if OK, false if we generated an exception.
88507b6a50SPeter Maydell */
89507b6a50SPeter Maydell s->eci_handled = true;
90507b6a50SPeter Maydell switch (s->eci) {
91507b6a50SPeter Maydell case ECI_NONE:
92507b6a50SPeter Maydell case ECI_A0:
93507b6a50SPeter Maydell case ECI_A0A1:
94507b6a50SPeter Maydell case ECI_A0A1A2:
95507b6a50SPeter Maydell case ECI_A0A1A2B0:
96507b6a50SPeter Maydell return true;
97507b6a50SPeter Maydell default:
98507b6a50SPeter Maydell /* Reserved value: INVSTATE UsageFault */
9955086e62SRichard Henderson gen_exception_insn(s, 0, EXCP_INVSTATE, syn_uncategorized());
100507b6a50SPeter Maydell return false;
101507b6a50SPeter Maydell }
102507b6a50SPeter Maydell }
103507b6a50SPeter Maydell
mve_update_eci(DisasContext * s)1040f31e37cSPeter Maydell void mve_update_eci(DisasContext *s)
105507b6a50SPeter Maydell {
106507b6a50SPeter Maydell /*
107507b6a50SPeter Maydell * The helper function will always update the CPUState field,
108507b6a50SPeter Maydell * so we only need to update the DisasContext field.
109507b6a50SPeter Maydell */
110507b6a50SPeter Maydell if (s->eci) {
111507b6a50SPeter Maydell s->eci = (s->eci == ECI_A0A1A2B0) ? ECI_A0 : ECI_NONE;
112507b6a50SPeter Maydell }
113507b6a50SPeter Maydell }
114507b6a50SPeter Maydell
mve_update_and_store_eci(DisasContext * s)1154f57ef95SPeter Maydell void mve_update_and_store_eci(DisasContext *s)
116387debdbSPeter Maydell {
117387debdbSPeter Maydell /*
118387debdbSPeter Maydell * For insns which don't call a helper function that will call
119387debdbSPeter Maydell * mve_advance_vpt(), this version updates s->eci and also stores
120387debdbSPeter Maydell * it out to the CPUState field.
121387debdbSPeter Maydell */
122387debdbSPeter Maydell if (s->eci) {
123387debdbSPeter Maydell mve_update_eci(s);
124387debdbSPeter Maydell store_cpu_field(tcg_constant_i32(s->eci << 4), condexec_bits);
125387debdbSPeter Maydell }
126387debdbSPeter Maydell }
127387debdbSPeter Maydell
mve_skip_first_beat(DisasContext * s)1281d2386f7SPeter Maydell static bool mve_skip_first_beat(DisasContext *s)
1291d2386f7SPeter Maydell {
1301d2386f7SPeter Maydell /* Return true if PSR.ECI says we must skip the first beat of this insn */
1311d2386f7SPeter Maydell switch (s->eci) {
1321d2386f7SPeter Maydell case ECI_NONE:
1331d2386f7SPeter Maydell return false;
1341d2386f7SPeter Maydell case ECI_A0:
1351d2386f7SPeter Maydell case ECI_A0A1:
1361d2386f7SPeter Maydell case ECI_A0A1A2:
1371d2386f7SPeter Maydell case ECI_A0A1A2B0:
1381d2386f7SPeter Maydell return true;
1391d2386f7SPeter Maydell default:
1401d2386f7SPeter Maydell g_assert_not_reached();
1411d2386f7SPeter Maydell }
1421d2386f7SPeter Maydell }
1431d2386f7SPeter Maydell
do_ldst(DisasContext * s,arg_VLDR_VSTR * a,MVEGenLdStFn * fn,unsigned msize)144d59ccc30SPeter Maydell static bool do_ldst(DisasContext *s, arg_VLDR_VSTR *a, MVEGenLdStFn *fn,
145d59ccc30SPeter Maydell unsigned msize)
146507b6a50SPeter Maydell {
147507b6a50SPeter Maydell TCGv_i32 addr;
148507b6a50SPeter Maydell uint32_t offset;
149507b6a50SPeter Maydell TCGv_ptr qreg;
150507b6a50SPeter Maydell
151507b6a50SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
152507b6a50SPeter Maydell !mve_check_qreg_bank(s, a->qd) ||
153507b6a50SPeter Maydell !fn) {
154507b6a50SPeter Maydell return false;
155507b6a50SPeter Maydell }
156507b6a50SPeter Maydell
157507b6a50SPeter Maydell /* CONSTRAINED UNPREDICTABLE: we choose to UNDEF */
158507b6a50SPeter Maydell if (a->rn == 15 || (a->rn == 13 && a->w)) {
159507b6a50SPeter Maydell return false;
160507b6a50SPeter Maydell }
161507b6a50SPeter Maydell
162507b6a50SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
163507b6a50SPeter Maydell return true;
164507b6a50SPeter Maydell }
165507b6a50SPeter Maydell
166d59ccc30SPeter Maydell offset = a->imm << msize;
167507b6a50SPeter Maydell if (!a->a) {
168507b6a50SPeter Maydell offset = -offset;
169507b6a50SPeter Maydell }
170507b6a50SPeter Maydell addr = load_reg(s, a->rn);
171507b6a50SPeter Maydell if (a->p) {
172507b6a50SPeter Maydell tcg_gen_addi_i32(addr, addr, offset);
173507b6a50SPeter Maydell }
174507b6a50SPeter Maydell
175507b6a50SPeter Maydell qreg = mve_qreg_ptr(a->qd);
176*ad75a51eSRichard Henderson fn(tcg_env, qreg, addr);
177507b6a50SPeter Maydell
178507b6a50SPeter Maydell /*
179507b6a50SPeter Maydell * Writeback always happens after the last beat of the insn,
180507b6a50SPeter Maydell * regardless of predication
181507b6a50SPeter Maydell */
182507b6a50SPeter Maydell if (a->w) {
183507b6a50SPeter Maydell if (!a->p) {
184507b6a50SPeter Maydell tcg_gen_addi_i32(addr, addr, offset);
185507b6a50SPeter Maydell }
186507b6a50SPeter Maydell store_reg(s, a->rn, addr);
187507b6a50SPeter Maydell }
188507b6a50SPeter Maydell mve_update_eci(s);
189507b6a50SPeter Maydell return true;
190507b6a50SPeter Maydell }
191507b6a50SPeter Maydell
trans_VLDR_VSTR(DisasContext * s,arg_VLDR_VSTR * a)192507b6a50SPeter Maydell static bool trans_VLDR_VSTR(DisasContext *s, arg_VLDR_VSTR *a)
193507b6a50SPeter Maydell {
194507b6a50SPeter Maydell static MVEGenLdStFn * const ldstfns[4][2] = {
195507b6a50SPeter Maydell { gen_helper_mve_vstrb, gen_helper_mve_vldrb },
196507b6a50SPeter Maydell { gen_helper_mve_vstrh, gen_helper_mve_vldrh },
197507b6a50SPeter Maydell { gen_helper_mve_vstrw, gen_helper_mve_vldrw },
198507b6a50SPeter Maydell { NULL, NULL }
199507b6a50SPeter Maydell };
200d59ccc30SPeter Maydell return do_ldst(s, a, ldstfns[a->size][a->l], a->size);
201507b6a50SPeter Maydell }
2022fc6b751SPeter Maydell
203d59ccc30SPeter Maydell #define DO_VLDST_WIDE_NARROW(OP, SLD, ULD, ST, MSIZE) \
2042fc6b751SPeter Maydell static bool trans_##OP(DisasContext *s, arg_VLDR_VSTR *a) \
2052fc6b751SPeter Maydell { \
2062fc6b751SPeter Maydell static MVEGenLdStFn * const ldstfns[2][2] = { \
2072fc6b751SPeter Maydell { gen_helper_mve_##ST, gen_helper_mve_##SLD }, \
2082fc6b751SPeter Maydell { NULL, gen_helper_mve_##ULD }, \
2092fc6b751SPeter Maydell }; \
210d59ccc30SPeter Maydell return do_ldst(s, a, ldstfns[a->u][a->l], MSIZE); \
2112fc6b751SPeter Maydell }
2122fc6b751SPeter Maydell
DO_VLDST_WIDE_NARROW(VLDSTB_H,vldrb_sh,vldrb_uh,vstrb_h,MO_8)213d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_H, vldrb_sh, vldrb_uh, vstrb_h, MO_8)
214d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTB_W, vldrb_sw, vldrb_uw, vstrb_w, MO_8)
215d59ccc30SPeter Maydell DO_VLDST_WIDE_NARROW(VLDSTH_W, vldrh_sw, vldrh_uw, vstrh_w, MO_16)
2160f0f2bd5SPeter Maydell
217dc18628bSPeter Maydell static bool do_ldst_sg(DisasContext *s, arg_vldst_sg *a, MVEGenLdStSGFn fn)
218dc18628bSPeter Maydell {
219dc18628bSPeter Maydell TCGv_i32 addr;
220dc18628bSPeter Maydell TCGv_ptr qd, qm;
221dc18628bSPeter Maydell
222dc18628bSPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
223dc18628bSPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) ||
224dc18628bSPeter Maydell !fn || a->rn == 15) {
225dc18628bSPeter Maydell /* Rn case is UNPREDICTABLE */
226dc18628bSPeter Maydell return false;
227dc18628bSPeter Maydell }
228dc18628bSPeter Maydell
229dc18628bSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
230dc18628bSPeter Maydell return true;
231dc18628bSPeter Maydell }
232dc18628bSPeter Maydell
233dc18628bSPeter Maydell addr = load_reg(s, a->rn);
234dc18628bSPeter Maydell
235dc18628bSPeter Maydell qd = mve_qreg_ptr(a->qd);
236dc18628bSPeter Maydell qm = mve_qreg_ptr(a->qm);
237*ad75a51eSRichard Henderson fn(tcg_env, qd, qm, addr);
238dc18628bSPeter Maydell mve_update_eci(s);
239dc18628bSPeter Maydell return true;
240dc18628bSPeter Maydell }
241dc18628bSPeter Maydell
242dc18628bSPeter Maydell /*
243dc18628bSPeter Maydell * The naming scheme here is "vldrb_sg_sh == in-memory byte loads
244dc18628bSPeter Maydell * signextended to halfword elements in register". _os_ indicates that
245dc18628bSPeter Maydell * the offsets in Qm should be scaled by the element size.
246dc18628bSPeter Maydell */
247dc18628bSPeter Maydell /* This macro is just to make the arrays more compact in these functions */
248dc18628bSPeter Maydell #define F(N) gen_helper_mve_##N
249dc18628bSPeter Maydell
250dc18628bSPeter Maydell /* VLDRB/VSTRB (ie msize 1) with OS=1 is UNPREDICTABLE; we UNDEF */
trans_VLDR_S_sg(DisasContext * s,arg_vldst_sg * a)251dc18628bSPeter Maydell static bool trans_VLDR_S_sg(DisasContext *s, arg_vldst_sg *a)
252dc18628bSPeter Maydell {
253dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { {
254dc18628bSPeter Maydell { NULL, F(vldrb_sg_sh), F(vldrb_sg_sw), NULL },
255dc18628bSPeter Maydell { NULL, NULL, F(vldrh_sg_sw), NULL },
256dc18628bSPeter Maydell { NULL, NULL, NULL, NULL },
257dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }
258dc18628bSPeter Maydell }, {
259dc18628bSPeter Maydell { NULL, NULL, NULL, NULL },
260dc18628bSPeter Maydell { NULL, NULL, F(vldrh_sg_os_sw), NULL },
261dc18628bSPeter Maydell { NULL, NULL, NULL, NULL },
262dc18628bSPeter Maydell { NULL, NULL, NULL, NULL }
263dc18628bSPeter Maydell }
264dc18628bSPeter Maydell };
265dc18628bSPeter Maydell if (a->qd == a->qm) {
266dc18628bSPeter Maydell return false; /* UNPREDICTABLE */
267dc18628bSPeter Maydell }
268dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
269dc18628bSPeter Maydell }
270dc18628bSPeter Maydell
trans_VLDR_U_sg(DisasContext * s,arg_vldst_sg * a)271dc18628bSPeter Maydell static bool trans_VLDR_U_sg(DisasContext *s, arg_vldst_sg *a)
272dc18628bSPeter Maydell {
273dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { {
274dc18628bSPeter Maydell { F(vldrb_sg_ub), F(vldrb_sg_uh), F(vldrb_sg_uw), NULL },
275dc18628bSPeter Maydell { NULL, F(vldrh_sg_uh), F(vldrh_sg_uw), NULL },
276dc18628bSPeter Maydell { NULL, NULL, F(vldrw_sg_uw), NULL },
277dc18628bSPeter Maydell { NULL, NULL, NULL, F(vldrd_sg_ud) }
278dc18628bSPeter Maydell }, {
279dc18628bSPeter Maydell { NULL, NULL, NULL, NULL },
280dc18628bSPeter Maydell { NULL, F(vldrh_sg_os_uh), F(vldrh_sg_os_uw), NULL },
281dc18628bSPeter Maydell { NULL, NULL, F(vldrw_sg_os_uw), NULL },
282dc18628bSPeter Maydell { NULL, NULL, NULL, F(vldrd_sg_os_ud) }
283dc18628bSPeter Maydell }
284dc18628bSPeter Maydell };
285dc18628bSPeter Maydell if (a->qd == a->qm) {
286dc18628bSPeter Maydell return false; /* UNPREDICTABLE */
287dc18628bSPeter Maydell }
288dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
289dc18628bSPeter Maydell }
290dc18628bSPeter Maydell
trans_VSTR_sg(DisasContext * s,arg_vldst_sg * a)291dc18628bSPeter Maydell static bool trans_VSTR_sg(DisasContext *s, arg_vldst_sg *a)
292dc18628bSPeter Maydell {
293dc18628bSPeter Maydell static MVEGenLdStSGFn * const fns[2][4][4] = { {
294dc18628bSPeter Maydell { F(vstrb_sg_ub), F(vstrb_sg_uh), F(vstrb_sg_uw), NULL },
295dc18628bSPeter Maydell { NULL, F(vstrh_sg_uh), F(vstrh_sg_uw), NULL },
296dc18628bSPeter Maydell { NULL, NULL, F(vstrw_sg_uw), NULL },
297dc18628bSPeter Maydell { NULL, NULL, NULL, F(vstrd_sg_ud) }
298dc18628bSPeter Maydell }, {
299dc18628bSPeter Maydell { NULL, NULL, NULL, NULL },
300dc18628bSPeter Maydell { NULL, F(vstrh_sg_os_uh), F(vstrh_sg_os_uw), NULL },
301dc18628bSPeter Maydell { NULL, NULL, F(vstrw_sg_os_uw), NULL },
302dc18628bSPeter Maydell { NULL, NULL, NULL, F(vstrd_sg_os_ud) }
303dc18628bSPeter Maydell }
304dc18628bSPeter Maydell };
305dc18628bSPeter Maydell return do_ldst_sg(s, a, fns[a->os][a->msize][a->size]);
306dc18628bSPeter Maydell }
307dc18628bSPeter Maydell
308dc18628bSPeter Maydell #undef F
309dc18628bSPeter Maydell
do_ldst_sg_imm(DisasContext * s,arg_vldst_sg_imm * a,MVEGenLdStSGFn * fn,unsigned msize)310fac80f08SPeter Maydell static bool do_ldst_sg_imm(DisasContext *s, arg_vldst_sg_imm *a,
311fac80f08SPeter Maydell MVEGenLdStSGFn *fn, unsigned msize)
312fac80f08SPeter Maydell {
313fac80f08SPeter Maydell uint32_t offset;
314fac80f08SPeter Maydell TCGv_ptr qd, qm;
315fac80f08SPeter Maydell
316fac80f08SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
317fac80f08SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) ||
318fac80f08SPeter Maydell !fn) {
319fac80f08SPeter Maydell return false;
320fac80f08SPeter Maydell }
321fac80f08SPeter Maydell
322fac80f08SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
323fac80f08SPeter Maydell return true;
324fac80f08SPeter Maydell }
325fac80f08SPeter Maydell
326fac80f08SPeter Maydell offset = a->imm << msize;
327fac80f08SPeter Maydell if (!a->a) {
328fac80f08SPeter Maydell offset = -offset;
329fac80f08SPeter Maydell }
330fac80f08SPeter Maydell
331fac80f08SPeter Maydell qd = mve_qreg_ptr(a->qd);
332fac80f08SPeter Maydell qm = mve_qreg_ptr(a->qm);
333*ad75a51eSRichard Henderson fn(tcg_env, qd, qm, tcg_constant_i32(offset));
334fac80f08SPeter Maydell mve_update_eci(s);
335fac80f08SPeter Maydell return true;
336fac80f08SPeter Maydell }
337fac80f08SPeter Maydell
trans_VLDRW_sg_imm(DisasContext * s,arg_vldst_sg_imm * a)338fac80f08SPeter Maydell static bool trans_VLDRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
339fac80f08SPeter Maydell {
340fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = {
341fac80f08SPeter Maydell gen_helper_mve_vldrw_sg_uw,
342fac80f08SPeter Maydell gen_helper_mve_vldrw_sg_wb_uw,
343fac80f08SPeter Maydell };
344fac80f08SPeter Maydell if (a->qd == a->qm) {
345fac80f08SPeter Maydell return false; /* UNPREDICTABLE */
346fac80f08SPeter Maydell }
347fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
348fac80f08SPeter Maydell }
349fac80f08SPeter Maydell
trans_VLDRD_sg_imm(DisasContext * s,arg_vldst_sg_imm * a)350fac80f08SPeter Maydell static bool trans_VLDRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
351fac80f08SPeter Maydell {
352fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = {
353fac80f08SPeter Maydell gen_helper_mve_vldrd_sg_ud,
354fac80f08SPeter Maydell gen_helper_mve_vldrd_sg_wb_ud,
355fac80f08SPeter Maydell };
356fac80f08SPeter Maydell if (a->qd == a->qm) {
357fac80f08SPeter Maydell return false; /* UNPREDICTABLE */
358fac80f08SPeter Maydell }
359fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
360fac80f08SPeter Maydell }
361fac80f08SPeter Maydell
trans_VSTRW_sg_imm(DisasContext * s,arg_vldst_sg_imm * a)362fac80f08SPeter Maydell static bool trans_VSTRW_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
363fac80f08SPeter Maydell {
364fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = {
365fac80f08SPeter Maydell gen_helper_mve_vstrw_sg_uw,
366fac80f08SPeter Maydell gen_helper_mve_vstrw_sg_wb_uw,
367fac80f08SPeter Maydell };
368fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_32);
369fac80f08SPeter Maydell }
370fac80f08SPeter Maydell
trans_VSTRD_sg_imm(DisasContext * s,arg_vldst_sg_imm * a)371fac80f08SPeter Maydell static bool trans_VSTRD_sg_imm(DisasContext *s, arg_vldst_sg_imm *a)
372fac80f08SPeter Maydell {
373fac80f08SPeter Maydell static MVEGenLdStSGFn * const fns[] = {
374fac80f08SPeter Maydell gen_helper_mve_vstrd_sg_ud,
375fac80f08SPeter Maydell gen_helper_mve_vstrd_sg_wb_ud,
376fac80f08SPeter Maydell };
377fac80f08SPeter Maydell return do_ldst_sg_imm(s, a, fns[a->w], MO_64);
378fac80f08SPeter Maydell }
379fac80f08SPeter Maydell
do_vldst_il(DisasContext * s,arg_vldst_il * a,MVEGenLdStIlFn * fn,int addrinc)380075e7e97SPeter Maydell static bool do_vldst_il(DisasContext *s, arg_vldst_il *a, MVEGenLdStIlFn *fn,
381075e7e97SPeter Maydell int addrinc)
382075e7e97SPeter Maydell {
383075e7e97SPeter Maydell TCGv_i32 rn;
384075e7e97SPeter Maydell
385075e7e97SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
386075e7e97SPeter Maydell !mve_check_qreg_bank(s, a->qd) ||
387075e7e97SPeter Maydell !fn || (a->rn == 13 && a->w) || a->rn == 15) {
388075e7e97SPeter Maydell /* Variously UNPREDICTABLE or UNDEF or related-encoding */
389075e7e97SPeter Maydell return false;
390075e7e97SPeter Maydell }
391075e7e97SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
392075e7e97SPeter Maydell return true;
393075e7e97SPeter Maydell }
394075e7e97SPeter Maydell
395075e7e97SPeter Maydell rn = load_reg(s, a->rn);
396075e7e97SPeter Maydell /*
397075e7e97SPeter Maydell * We pass the index of Qd, not a pointer, because the helper must
398075e7e97SPeter Maydell * access multiple Q registers starting at Qd and working up.
399075e7e97SPeter Maydell */
400*ad75a51eSRichard Henderson fn(tcg_env, tcg_constant_i32(a->qd), rn);
401075e7e97SPeter Maydell
402075e7e97SPeter Maydell if (a->w) {
403075e7e97SPeter Maydell tcg_gen_addi_i32(rn, rn, addrinc);
404075e7e97SPeter Maydell store_reg(s, a->rn, rn);
405075e7e97SPeter Maydell }
406075e7e97SPeter Maydell mve_update_and_store_eci(s);
407075e7e97SPeter Maydell return true;
408075e7e97SPeter Maydell }
409075e7e97SPeter Maydell
410075e7e97SPeter Maydell /* This macro is just to make the arrays more compact in these functions */
411075e7e97SPeter Maydell #define F(N) gen_helper_mve_##N
412075e7e97SPeter Maydell
trans_VLD2(DisasContext * s,arg_vldst_il * a)413075e7e97SPeter Maydell static bool trans_VLD2(DisasContext *s, arg_vldst_il *a)
414075e7e97SPeter Maydell {
415075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = {
416075e7e97SPeter Maydell { F(vld20b), F(vld20h), F(vld20w), NULL, },
417075e7e97SPeter Maydell { F(vld21b), F(vld21h), F(vld21w), NULL, },
418075e7e97SPeter Maydell { NULL, NULL, NULL, NULL },
419075e7e97SPeter Maydell { NULL, NULL, NULL, NULL },
420075e7e97SPeter Maydell };
421075e7e97SPeter Maydell if (a->qd > 6) {
422075e7e97SPeter Maydell return false;
423075e7e97SPeter Maydell }
424075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 32);
425075e7e97SPeter Maydell }
426075e7e97SPeter Maydell
trans_VLD4(DisasContext * s,arg_vldst_il * a)427075e7e97SPeter Maydell static bool trans_VLD4(DisasContext *s, arg_vldst_il *a)
428075e7e97SPeter Maydell {
429075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = {
430075e7e97SPeter Maydell { F(vld40b), F(vld40h), F(vld40w), NULL, },
431075e7e97SPeter Maydell { F(vld41b), F(vld41h), F(vld41w), NULL, },
432075e7e97SPeter Maydell { F(vld42b), F(vld42h), F(vld42w), NULL, },
433075e7e97SPeter Maydell { F(vld43b), F(vld43h), F(vld43w), NULL, },
434075e7e97SPeter Maydell };
435075e7e97SPeter Maydell if (a->qd > 4) {
436075e7e97SPeter Maydell return false;
437075e7e97SPeter Maydell }
438075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 64);
439075e7e97SPeter Maydell }
440075e7e97SPeter Maydell
trans_VST2(DisasContext * s,arg_vldst_il * a)441075e7e97SPeter Maydell static bool trans_VST2(DisasContext *s, arg_vldst_il *a)
442075e7e97SPeter Maydell {
443075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = {
444075e7e97SPeter Maydell { F(vst20b), F(vst20h), F(vst20w), NULL, },
445075e7e97SPeter Maydell { F(vst21b), F(vst21h), F(vst21w), NULL, },
446075e7e97SPeter Maydell { NULL, NULL, NULL, NULL },
447075e7e97SPeter Maydell { NULL, NULL, NULL, NULL },
448075e7e97SPeter Maydell };
449075e7e97SPeter Maydell if (a->qd > 6) {
450075e7e97SPeter Maydell return false;
451075e7e97SPeter Maydell }
452075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 32);
453075e7e97SPeter Maydell }
454075e7e97SPeter Maydell
trans_VST4(DisasContext * s,arg_vldst_il * a)455075e7e97SPeter Maydell static bool trans_VST4(DisasContext *s, arg_vldst_il *a)
456075e7e97SPeter Maydell {
457075e7e97SPeter Maydell static MVEGenLdStIlFn * const fns[4][4] = {
458075e7e97SPeter Maydell { F(vst40b), F(vst40h), F(vst40w), NULL, },
459075e7e97SPeter Maydell { F(vst41b), F(vst41h), F(vst41w), NULL, },
460075e7e97SPeter Maydell { F(vst42b), F(vst42h), F(vst42w), NULL, },
461075e7e97SPeter Maydell { F(vst43b), F(vst43h), F(vst43w), NULL, },
462075e7e97SPeter Maydell };
463075e7e97SPeter Maydell if (a->qd > 4) {
464075e7e97SPeter Maydell return false;
465075e7e97SPeter Maydell }
466075e7e97SPeter Maydell return do_vldst_il(s, a, fns[a->pat][a->size], 64);
467075e7e97SPeter Maydell }
468075e7e97SPeter Maydell
469075e7e97SPeter Maydell #undef F
470075e7e97SPeter Maydell
trans_VDUP(DisasContext * s,arg_VDUP * a)471ab59362fSPeter Maydell static bool trans_VDUP(DisasContext *s, arg_VDUP *a)
472ab59362fSPeter Maydell {
473ab59362fSPeter Maydell TCGv_ptr qd;
474ab59362fSPeter Maydell TCGv_i32 rt;
475ab59362fSPeter Maydell
476ab59362fSPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
477ab59362fSPeter Maydell !mve_check_qreg_bank(s, a->qd)) {
478ab59362fSPeter Maydell return false;
479ab59362fSPeter Maydell }
480ab59362fSPeter Maydell if (a->rt == 13 || a->rt == 15) {
481ab59362fSPeter Maydell /* UNPREDICTABLE; we choose to UNDEF */
482ab59362fSPeter Maydell return false;
483ab59362fSPeter Maydell }
484ab59362fSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
485ab59362fSPeter Maydell return true;
486ab59362fSPeter Maydell }
487ab59362fSPeter Maydell
488ab59362fSPeter Maydell rt = load_reg(s, a->rt);
489f8d94803SPeter Maydell if (mve_no_predication(s)) {
490f8d94803SPeter Maydell tcg_gen_gvec_dup_i32(a->size, mve_qreg_offset(a->qd), 16, 16, rt);
491f8d94803SPeter Maydell } else {
492f8d94803SPeter Maydell qd = mve_qreg_ptr(a->qd);
493ab59362fSPeter Maydell tcg_gen_dup_i32(a->size, rt, rt);
494*ad75a51eSRichard Henderson gen_helper_mve_vdup(tcg_env, qd, rt);
495f8d94803SPeter Maydell }
496ab59362fSPeter Maydell mve_update_eci(s);
497ab59362fSPeter Maydell return true;
498ab59362fSPeter Maydell }
499ab59362fSPeter Maydell
do_1op_vec(DisasContext * s,arg_1op * a,MVEGenOneOpFn fn,GVecGen2Fn vecfn)5004b1561c4SPeter Maydell static bool do_1op_vec(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn,
5014b1561c4SPeter Maydell GVecGen2Fn vecfn)
5020f0f2bd5SPeter Maydell {
5030f0f2bd5SPeter Maydell TCGv_ptr qd, qm;
5040f0f2bd5SPeter Maydell
5050f0f2bd5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
5060f0f2bd5SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) ||
5070f0f2bd5SPeter Maydell !fn) {
5080f0f2bd5SPeter Maydell return false;
5090f0f2bd5SPeter Maydell }
5100f0f2bd5SPeter Maydell
5110f0f2bd5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
5120f0f2bd5SPeter Maydell return true;
5130f0f2bd5SPeter Maydell }
5140f0f2bd5SPeter Maydell
5154b1561c4SPeter Maydell if (vecfn && mve_no_predication(s)) {
5164b1561c4SPeter Maydell vecfn(a->size, mve_qreg_offset(a->qd), mve_qreg_offset(a->qm), 16, 16);
5174b1561c4SPeter Maydell } else {
5180f0f2bd5SPeter Maydell qd = mve_qreg_ptr(a->qd);
5190f0f2bd5SPeter Maydell qm = mve_qreg_ptr(a->qm);
520*ad75a51eSRichard Henderson fn(tcg_env, qd, qm);
5214b1561c4SPeter Maydell }
5220f0f2bd5SPeter Maydell mve_update_eci(s);
5230f0f2bd5SPeter Maydell return true;
5240f0f2bd5SPeter Maydell }
5250f0f2bd5SPeter Maydell
do_1op(DisasContext * s,arg_1op * a,MVEGenOneOpFn fn)5264b1561c4SPeter Maydell static bool do_1op(DisasContext *s, arg_1op *a, MVEGenOneOpFn fn)
5274b1561c4SPeter Maydell {
5284b1561c4SPeter Maydell return do_1op_vec(s, a, fn, NULL);
5294b1561c4SPeter Maydell }
5304b1561c4SPeter Maydell
5314b1561c4SPeter Maydell #define DO_1OP_VEC(INSN, FN, VECFN) \
5320f0f2bd5SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
5330f0f2bd5SPeter Maydell { \
5340f0f2bd5SPeter Maydell static MVEGenOneOpFn * const fns[] = { \
5350f0f2bd5SPeter Maydell gen_helper_mve_##FN##b, \
5360f0f2bd5SPeter Maydell gen_helper_mve_##FN##h, \
5370f0f2bd5SPeter Maydell gen_helper_mve_##FN##w, \
5380f0f2bd5SPeter Maydell NULL, \
5390f0f2bd5SPeter Maydell }; \
5404b1561c4SPeter Maydell return do_1op_vec(s, a, fns[a->size], VECFN); \
5410f0f2bd5SPeter Maydell }
5420f0f2bd5SPeter Maydell
5434b1561c4SPeter Maydell #define DO_1OP(INSN, FN) DO_1OP_VEC(INSN, FN, NULL)
5444b1561c4SPeter Maydell
DO_1OP(VCLZ,vclz)5450f0f2bd5SPeter Maydell DO_1OP(VCLZ, vclz)
5466437f1f7SPeter Maydell DO_1OP(VCLS, vcls)
5474b1561c4SPeter Maydell DO_1OP_VEC(VABS, vabs, tcg_gen_gvec_abs)
5484b1561c4SPeter Maydell DO_1OP_VEC(VNEG, vneg, tcg_gen_gvec_neg)
549398e7cd3SPeter Maydell DO_1OP(VQABS, vqabs)
550398e7cd3SPeter Maydell DO_1OP(VQNEG, vqneg)
551d5c571eaSPeter Maydell DO_1OP(VMAXA, vmaxa)
552d5c571eaSPeter Maydell DO_1OP(VMINA, vmina)
553249b5309SPeter Maydell
5542ec0dcf0SPeter Maydell /*
5552ec0dcf0SPeter Maydell * For simple float/int conversions we use the fixed-point
5562ec0dcf0SPeter Maydell * conversion helpers with a zero shift count
5572ec0dcf0SPeter Maydell */
5582ec0dcf0SPeter Maydell #define DO_VCVT(INSN, HFN, SFN) \
5592ec0dcf0SPeter Maydell static void gen_##INSN##h(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \
5602ec0dcf0SPeter Maydell { \
5612ec0dcf0SPeter Maydell gen_helper_mve_##HFN(env, qd, qm, tcg_constant_i32(0)); \
5622ec0dcf0SPeter Maydell } \
5632ec0dcf0SPeter Maydell static void gen_##INSN##s(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \
5642ec0dcf0SPeter Maydell { \
5652ec0dcf0SPeter Maydell gen_helper_mve_##SFN(env, qd, qm, tcg_constant_i32(0)); \
5662ec0dcf0SPeter Maydell } \
5672ec0dcf0SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
5682ec0dcf0SPeter Maydell { \
5692ec0dcf0SPeter Maydell static MVEGenOneOpFn * const fns[] = { \
5702ec0dcf0SPeter Maydell NULL, \
5712ec0dcf0SPeter Maydell gen_##INSN##h, \
5722ec0dcf0SPeter Maydell gen_##INSN##s, \
5732ec0dcf0SPeter Maydell NULL, \
5742ec0dcf0SPeter Maydell }; \
5752ec0dcf0SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
5762ec0dcf0SPeter Maydell return false; \
5772ec0dcf0SPeter Maydell } \
5782ec0dcf0SPeter Maydell return do_1op(s, a, fns[a->size]); \
5792ec0dcf0SPeter Maydell }
5802ec0dcf0SPeter Maydell
5812ec0dcf0SPeter Maydell DO_VCVT(VCVT_SF, vcvt_sh, vcvt_sf)
5822ec0dcf0SPeter Maydell DO_VCVT(VCVT_UF, vcvt_uh, vcvt_uf)
5832ec0dcf0SPeter Maydell DO_VCVT(VCVT_FS, vcvt_hs, vcvt_fs)
5842ec0dcf0SPeter Maydell DO_VCVT(VCVT_FU, vcvt_hu, vcvt_fu)
5852ec0dcf0SPeter Maydell
58653fc5f61SPeter Maydell static bool do_vcvt_rmode(DisasContext *s, arg_1op *a,
5876ce21abdSRichard Henderson ARMFPRounding rmode, bool u)
58853fc5f61SPeter Maydell {
58953fc5f61SPeter Maydell /*
59053fc5f61SPeter Maydell * Handle VCVT fp to int with specified rounding mode.
59153fc5f61SPeter Maydell * This is a 1op fn but we must pass the rounding mode as
59253fc5f61SPeter Maydell * an immediate to the helper.
59353fc5f61SPeter Maydell */
59453fc5f61SPeter Maydell TCGv_ptr qd, qm;
59553fc5f61SPeter Maydell static MVEGenVCVTRmodeFn * const fns[4][2] = {
59653fc5f61SPeter Maydell { NULL, NULL },
59753fc5f61SPeter Maydell { gen_helper_mve_vcvt_rm_sh, gen_helper_mve_vcvt_rm_uh },
59853fc5f61SPeter Maydell { gen_helper_mve_vcvt_rm_ss, gen_helper_mve_vcvt_rm_us },
59953fc5f61SPeter Maydell { NULL, NULL },
60053fc5f61SPeter Maydell };
60153fc5f61SPeter Maydell MVEGenVCVTRmodeFn *fn = fns[a->size][u];
60253fc5f61SPeter Maydell
60353fc5f61SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s) ||
60453fc5f61SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) ||
60553fc5f61SPeter Maydell !fn) {
60653fc5f61SPeter Maydell return false;
60753fc5f61SPeter Maydell }
60853fc5f61SPeter Maydell
60953fc5f61SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
61053fc5f61SPeter Maydell return true;
61153fc5f61SPeter Maydell }
61253fc5f61SPeter Maydell
61353fc5f61SPeter Maydell qd = mve_qreg_ptr(a->qd);
61453fc5f61SPeter Maydell qm = mve_qreg_ptr(a->qm);
615*ad75a51eSRichard Henderson fn(tcg_env, qd, qm, tcg_constant_i32(arm_rmode_to_sf(rmode)));
61653fc5f61SPeter Maydell mve_update_eci(s);
61753fc5f61SPeter Maydell return true;
61853fc5f61SPeter Maydell }
61953fc5f61SPeter Maydell
62053fc5f61SPeter Maydell #define DO_VCVT_RMODE(INSN, RMODE, U) \
62153fc5f61SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
62253fc5f61SPeter Maydell { \
62353fc5f61SPeter Maydell return do_vcvt_rmode(s, a, RMODE, U); \
62453fc5f61SPeter Maydell } \
62553fc5f61SPeter Maydell
DO_VCVT_RMODE(VCVTAS,FPROUNDING_TIEAWAY,false)62653fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTAS, FPROUNDING_TIEAWAY, false)
62753fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTAU, FPROUNDING_TIEAWAY, true)
62853fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTNS, FPROUNDING_TIEEVEN, false)
62953fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTNU, FPROUNDING_TIEEVEN, true)
63053fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTPS, FPROUNDING_POSINF, false)
63153fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTPU, FPROUNDING_POSINF, true)
63253fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTMS, FPROUNDING_NEGINF, false)
63353fc5f61SPeter Maydell DO_VCVT_RMODE(VCVTMU, FPROUNDING_NEGINF, true)
63453fc5f61SPeter Maydell
63573d260dbSPeter Maydell #define DO_VCVT_SH(INSN, FN) \
63673d260dbSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
63773d260dbSPeter Maydell { \
63873d260dbSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
63973d260dbSPeter Maydell return false; \
64073d260dbSPeter Maydell } \
64173d260dbSPeter Maydell return do_1op(s, a, gen_helper_mve_##FN); \
64273d260dbSPeter Maydell } \
64373d260dbSPeter Maydell
64473d260dbSPeter Maydell DO_VCVT_SH(VCVTB_SH, vcvtb_sh)
64573d260dbSPeter Maydell DO_VCVT_SH(VCVTT_SH, vcvtt_sh)
64673d260dbSPeter Maydell DO_VCVT_SH(VCVTB_HS, vcvtb_hs)
64773d260dbSPeter Maydell DO_VCVT_SH(VCVTT_HS, vcvtt_hs)
64873d260dbSPeter Maydell
64998e40fbdSPeter Maydell #define DO_VRINT(INSN, RMODE) \
65098e40fbdSPeter Maydell static void gen_##INSN##h(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \
65198e40fbdSPeter Maydell { \
65298e40fbdSPeter Maydell gen_helper_mve_vrint_rm_h(env, qd, qm, \
65398e40fbdSPeter Maydell tcg_constant_i32(arm_rmode_to_sf(RMODE))); \
65498e40fbdSPeter Maydell } \
65598e40fbdSPeter Maydell static void gen_##INSN##s(TCGv_ptr env, TCGv_ptr qd, TCGv_ptr qm) \
65698e40fbdSPeter Maydell { \
65798e40fbdSPeter Maydell gen_helper_mve_vrint_rm_s(env, qd, qm, \
65898e40fbdSPeter Maydell tcg_constant_i32(arm_rmode_to_sf(RMODE))); \
65998e40fbdSPeter Maydell } \
66098e40fbdSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
66198e40fbdSPeter Maydell { \
66298e40fbdSPeter Maydell static MVEGenOneOpFn * const fns[] = { \
66398e40fbdSPeter Maydell NULL, \
66498e40fbdSPeter Maydell gen_##INSN##h, \
66598e40fbdSPeter Maydell gen_##INSN##s, \
66698e40fbdSPeter Maydell NULL, \
66798e40fbdSPeter Maydell }; \
66898e40fbdSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
66998e40fbdSPeter Maydell return false; \
67098e40fbdSPeter Maydell } \
67198e40fbdSPeter Maydell return do_1op(s, a, fns[a->size]); \
67298e40fbdSPeter Maydell }
67398e40fbdSPeter Maydell
67498e40fbdSPeter Maydell DO_VRINT(VRINTN, FPROUNDING_TIEEVEN)
67598e40fbdSPeter Maydell DO_VRINT(VRINTA, FPROUNDING_TIEAWAY)
67698e40fbdSPeter Maydell DO_VRINT(VRINTZ, FPROUNDING_ZERO)
67798e40fbdSPeter Maydell DO_VRINT(VRINTM, FPROUNDING_NEGINF)
67898e40fbdSPeter Maydell DO_VRINT(VRINTP, FPROUNDING_POSINF)
67998e40fbdSPeter Maydell
68098e40fbdSPeter Maydell static bool trans_VRINTX(DisasContext *s, arg_1op *a)
68198e40fbdSPeter Maydell {
68298e40fbdSPeter Maydell static MVEGenOneOpFn * const fns[] = {
68398e40fbdSPeter Maydell NULL,
68498e40fbdSPeter Maydell gen_helper_mve_vrintx_h,
68598e40fbdSPeter Maydell gen_helper_mve_vrintx_s,
68698e40fbdSPeter Maydell NULL,
68798e40fbdSPeter Maydell };
68898e40fbdSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) {
68998e40fbdSPeter Maydell return false;
69098e40fbdSPeter Maydell }
69198e40fbdSPeter Maydell return do_1op(s, a, fns[a->size]);
69298e40fbdSPeter Maydell }
69398e40fbdSPeter Maydell
69454dc78a9SPeter Maydell /* Narrowing moves: only size 0 and 1 are valid */
69554dc78a9SPeter Maydell #define DO_VMOVN(INSN, FN) \
69654dc78a9SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_1op *a) \
69754dc78a9SPeter Maydell { \
69854dc78a9SPeter Maydell static MVEGenOneOpFn * const fns[] = { \
69954dc78a9SPeter Maydell gen_helper_mve_##FN##b, \
70054dc78a9SPeter Maydell gen_helper_mve_##FN##h, \
70154dc78a9SPeter Maydell NULL, \
70254dc78a9SPeter Maydell NULL, \
70354dc78a9SPeter Maydell }; \
70454dc78a9SPeter Maydell return do_1op(s, a, fns[a->size]); \
70554dc78a9SPeter Maydell }
70654dc78a9SPeter Maydell
DO_VMOVN(VMOVNB,vmovnb)70754dc78a9SPeter Maydell DO_VMOVN(VMOVNB, vmovnb)
70854dc78a9SPeter Maydell DO_VMOVN(VMOVNT, vmovnt)
70954dc78a9SPeter Maydell DO_VMOVN(VQMOVUNB, vqmovunb)
71054dc78a9SPeter Maydell DO_VMOVN(VQMOVUNT, vqmovunt)
71154dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BS, vqmovnbs)
71254dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TS, vqmovnts)
71354dc78a9SPeter Maydell DO_VMOVN(VQMOVN_BU, vqmovnbu)
71454dc78a9SPeter Maydell DO_VMOVN(VQMOVN_TU, vqmovntu)
71554dc78a9SPeter Maydell
716249b5309SPeter Maydell static bool trans_VREV16(DisasContext *s, arg_1op *a)
717249b5309SPeter Maydell {
718249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = {
719249b5309SPeter Maydell gen_helper_mve_vrev16b,
720249b5309SPeter Maydell NULL,
721249b5309SPeter Maydell NULL,
722249b5309SPeter Maydell NULL,
723249b5309SPeter Maydell };
724249b5309SPeter Maydell return do_1op(s, a, fns[a->size]);
725249b5309SPeter Maydell }
726249b5309SPeter Maydell
trans_VREV32(DisasContext * s,arg_1op * a)727249b5309SPeter Maydell static bool trans_VREV32(DisasContext *s, arg_1op *a)
728249b5309SPeter Maydell {
729249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = {
730249b5309SPeter Maydell gen_helper_mve_vrev32b,
731249b5309SPeter Maydell gen_helper_mve_vrev32h,
732249b5309SPeter Maydell NULL,
733249b5309SPeter Maydell NULL,
734249b5309SPeter Maydell };
735249b5309SPeter Maydell return do_1op(s, a, fns[a->size]);
736249b5309SPeter Maydell }
737249b5309SPeter Maydell
trans_VREV64(DisasContext * s,arg_1op * a)738249b5309SPeter Maydell static bool trans_VREV64(DisasContext *s, arg_1op *a)
739249b5309SPeter Maydell {
740249b5309SPeter Maydell static MVEGenOneOpFn * const fns[] = {
741249b5309SPeter Maydell gen_helper_mve_vrev64b,
742249b5309SPeter Maydell gen_helper_mve_vrev64h,
743249b5309SPeter Maydell gen_helper_mve_vrev64w,
744249b5309SPeter Maydell NULL,
745249b5309SPeter Maydell };
746249b5309SPeter Maydell return do_1op(s, a, fns[a->size]);
747249b5309SPeter Maydell }
7488abd3c80SPeter Maydell
trans_VMVN(DisasContext * s,arg_1op * a)7498abd3c80SPeter Maydell static bool trans_VMVN(DisasContext *s, arg_1op *a)
7508abd3c80SPeter Maydell {
7515cf525a8SPeter Maydell return do_1op_vec(s, a, gen_helper_mve_vmvn, tcg_gen_gvec_not);
7528abd3c80SPeter Maydell }
75359c91773SPeter Maydell
trans_VABS_fp(DisasContext * s,arg_1op * a)75459c91773SPeter Maydell static bool trans_VABS_fp(DisasContext *s, arg_1op *a)
75559c91773SPeter Maydell {
75659c91773SPeter Maydell static MVEGenOneOpFn * const fns[] = {
75759c91773SPeter Maydell NULL,
75859c91773SPeter Maydell gen_helper_mve_vfabsh,
75959c91773SPeter Maydell gen_helper_mve_vfabss,
76059c91773SPeter Maydell NULL,
76159c91773SPeter Maydell };
76259c91773SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) {
76359c91773SPeter Maydell return false;
76459c91773SPeter Maydell }
76559c91773SPeter Maydell return do_1op(s, a, fns[a->size]);
76659c91773SPeter Maydell }
767399a8c76SPeter Maydell
trans_VNEG_fp(DisasContext * s,arg_1op * a)768399a8c76SPeter Maydell static bool trans_VNEG_fp(DisasContext *s, arg_1op *a)
769399a8c76SPeter Maydell {
770399a8c76SPeter Maydell static MVEGenOneOpFn * const fns[] = {
771399a8c76SPeter Maydell NULL,
772399a8c76SPeter Maydell gen_helper_mve_vfnegh,
773399a8c76SPeter Maydell gen_helper_mve_vfnegs,
774399a8c76SPeter Maydell NULL,
775399a8c76SPeter Maydell };
776399a8c76SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) {
777399a8c76SPeter Maydell return false;
778399a8c76SPeter Maydell }
779399a8c76SPeter Maydell return do_1op(s, a, fns[a->size]);
780399a8c76SPeter Maydell }
78168245e44SPeter Maydell
do_2op_vec(DisasContext * s,arg_2op * a,MVEGenTwoOpFn fn,GVecGen3Fn * vecfn)782451f9d66SPeter Maydell static bool do_2op_vec(DisasContext *s, arg_2op *a, MVEGenTwoOpFn fn,
783451f9d66SPeter Maydell GVecGen3Fn *vecfn)
78468245e44SPeter Maydell {
78568245e44SPeter Maydell TCGv_ptr qd, qn, qm;
78668245e44SPeter Maydell
78768245e44SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
78868245e44SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qn | a->qm) ||
78968245e44SPeter Maydell !fn) {
79068245e44SPeter Maydell return false;
79168245e44SPeter Maydell }
79268245e44SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
79368245e44SPeter Maydell return true;
79468245e44SPeter Maydell }
79568245e44SPeter Maydell
796451f9d66SPeter Maydell if (vecfn && mve_no_predication(s)) {
797451f9d66SPeter Maydell vecfn(a->size, mve_qreg_offset(a->qd), mve_qreg_offset(a->qn),
798451f9d66SPeter Maydell mve_qreg_offset(a->qm), 16, 16);
799451f9d66SPeter Maydell } else {
80068245e44SPeter Maydell qd = mve_qreg_ptr(a->qd);
80168245e44SPeter Maydell qn = mve_qreg_ptr(a->qn);
80268245e44SPeter Maydell qm = mve_qreg_ptr(a->qm);
803*ad75a51eSRichard Henderson fn(tcg_env, qd, qn, qm);
804451f9d66SPeter Maydell }
80568245e44SPeter Maydell mve_update_eci(s);
80668245e44SPeter Maydell return true;
80768245e44SPeter Maydell }
80868245e44SPeter Maydell
do_2op(DisasContext * s,arg_2op * a,MVEGenTwoOpFn * fn)809451f9d66SPeter Maydell static bool do_2op(DisasContext *s, arg_2op *a, MVEGenTwoOpFn *fn)
810451f9d66SPeter Maydell {
811451f9d66SPeter Maydell return do_2op_vec(s, a, fn, NULL);
81268245e44SPeter Maydell }
81368245e44SPeter Maydell
814451f9d66SPeter Maydell #define DO_LOGIC(INSN, HELPER, VECFN) \
815451f9d66SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \
816451f9d66SPeter Maydell { \
817451f9d66SPeter Maydell return do_2op_vec(s, a, HELPER, VECFN); \
818451f9d66SPeter Maydell }
819451f9d66SPeter Maydell
DO_LOGIC(VAND,gen_helper_mve_vand,tcg_gen_gvec_and)820451f9d66SPeter Maydell DO_LOGIC(VAND, gen_helper_mve_vand, tcg_gen_gvec_and)
821451f9d66SPeter Maydell DO_LOGIC(VBIC, gen_helper_mve_vbic, tcg_gen_gvec_andc)
822451f9d66SPeter Maydell DO_LOGIC(VORR, gen_helper_mve_vorr, tcg_gen_gvec_or)
823451f9d66SPeter Maydell DO_LOGIC(VORN, gen_helper_mve_vorn, tcg_gen_gvec_orc)
824451f9d66SPeter Maydell DO_LOGIC(VEOR, gen_helper_mve_veor, tcg_gen_gvec_xor)
8259333fe4dSPeter Maydell
82626702213SPeter Maydell static bool trans_VPSEL(DisasContext *s, arg_2op *a)
82726702213SPeter Maydell {
82826702213SPeter Maydell /* This insn updates predication bits */
82926702213SPeter Maydell s->base.is_jmp = DISAS_UPDATE_NOCHAIN;
83026702213SPeter Maydell return do_2op(s, a, gen_helper_mve_vpsel);
83126702213SPeter Maydell }
832c386443bSPeter Maydell
833bc3087f2SPeter Maydell #define DO_2OP_VEC(INSN, FN, VECFN) \
8349333fe4dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \
8359333fe4dSPeter Maydell { \
8369333fe4dSPeter Maydell static MVEGenTwoOpFn * const fns[] = { \
8379333fe4dSPeter Maydell gen_helper_mve_##FN##b, \
8389333fe4dSPeter Maydell gen_helper_mve_##FN##h, \
8399333fe4dSPeter Maydell gen_helper_mve_##FN##w, \
8409333fe4dSPeter Maydell NULL, \
8419333fe4dSPeter Maydell }; \
842bc3087f2SPeter Maydell return do_2op_vec(s, a, fns[a->size], VECFN); \
8439333fe4dSPeter Maydell }
8449333fe4dSPeter Maydell
845bc3087f2SPeter Maydell #define DO_2OP(INSN, FN) DO_2OP_VEC(INSN, FN, NULL)
846bc3087f2SPeter Maydell
DO_2OP_VEC(VADD,vadd,tcg_gen_gvec_add)847bc3087f2SPeter Maydell DO_2OP_VEC(VADD, vadd, tcg_gen_gvec_add)
848bc3087f2SPeter Maydell DO_2OP_VEC(VSUB, vsub, tcg_gen_gvec_sub)
849bc3087f2SPeter Maydell DO_2OP_VEC(VMUL, vmul, tcg_gen_gvec_mul)
850ba62cc56SPeter Maydell DO_2OP(VMULH_S, vmulhs)
851ba62cc56SPeter Maydell DO_2OP(VMULH_U, vmulhu)
852fca87b78SPeter Maydell DO_2OP(VRMULH_S, vrmulhs)
853fca87b78SPeter Maydell DO_2OP(VRMULH_U, vrmulhu)
854bc3087f2SPeter Maydell DO_2OP_VEC(VMAX_S, vmaxs, tcg_gen_gvec_smax)
855bc3087f2SPeter Maydell DO_2OP_VEC(VMAX_U, vmaxu, tcg_gen_gvec_umax)
856bc3087f2SPeter Maydell DO_2OP_VEC(VMIN_S, vmins, tcg_gen_gvec_smin)
857bc3087f2SPeter Maydell DO_2OP_VEC(VMIN_U, vminu, tcg_gen_gvec_umin)
858bc67aa8dSPeter Maydell DO_2OP(VABD_S, vabds)
859bc67aa8dSPeter Maydell DO_2OP(VABD_U, vabdu)
860abc48e31SPeter Maydell DO_2OP(VHADD_S, vhadds)
861abc48e31SPeter Maydell DO_2OP(VHADD_U, vhaddu)
862abc48e31SPeter Maydell DO_2OP(VHSUB_S, vhsubs)
863abc48e31SPeter Maydell DO_2OP(VHSUB_U, vhsubu)
864ac6ad1dcSPeter Maydell DO_2OP(VMULL_BS, vmullbs)
865ac6ad1dcSPeter Maydell DO_2OP(VMULL_BU, vmullbu)
866ac6ad1dcSPeter Maydell DO_2OP(VMULL_TS, vmullts)
867ac6ad1dcSPeter Maydell DO_2OP(VMULL_TU, vmulltu)
868380caf6cSPeter Maydell DO_2OP(VQDMULH, vqdmulh)
869380caf6cSPeter Maydell DO_2OP(VQRDMULH, vqrdmulh)
870f741707bSPeter Maydell DO_2OP(VQADD_S, vqadds)
871f741707bSPeter Maydell DO_2OP(VQADD_U, vqaddu)
872f741707bSPeter Maydell DO_2OP(VQSUB_S, vqsubs)
873f741707bSPeter Maydell DO_2OP(VQSUB_U, vqsubu)
8740372cad8SPeter Maydell DO_2OP(VSHL_S, vshls)
8750372cad8SPeter Maydell DO_2OP(VSHL_U, vshlu)
876bb002345SPeter Maydell DO_2OP(VRSHL_S, vrshls)
877bb002345SPeter Maydell DO_2OP(VRSHL_U, vrshlu)
878483da661SPeter Maydell DO_2OP(VQSHL_S, vqshls)
879483da661SPeter Maydell DO_2OP(VQSHL_U, vqshlu)
8809dc868c4SPeter Maydell DO_2OP(VQRSHL_S, vqrshls)
8819dc868c4SPeter Maydell DO_2OP(VQRSHL_U, vqrshlu)
882fd677f80SPeter Maydell DO_2OP(VQDMLADH, vqdmladh)
883fd677f80SPeter Maydell DO_2OP(VQDMLADHX, vqdmladhx)
884fd677f80SPeter Maydell DO_2OP(VQRDMLADH, vqrdmladh)
885fd677f80SPeter Maydell DO_2OP(VQRDMLADHX, vqrdmladhx)
88692f11732SPeter Maydell DO_2OP(VQDMLSDH, vqdmlsdh)
88792f11732SPeter Maydell DO_2OP(VQDMLSDHX, vqdmlsdhx)
88892f11732SPeter Maydell DO_2OP(VQRDMLSDH, vqrdmlsdh)
88992f11732SPeter Maydell DO_2OP(VQRDMLSDHX, vqrdmlsdhx)
8901eb987a8SPeter Maydell DO_2OP(VRHADD_S, vrhadds)
8911eb987a8SPeter Maydell DO_2OP(VRHADD_U, vrhaddu)
89267ec113bSPeter Maydell /*
89367ec113bSPeter Maydell * VCADD Qd == Qm at size MO_32 is UNPREDICTABLE; we choose not to diagnose
89467ec113bSPeter Maydell * so we can reuse the DO_2OP macro. (Our implementation calculates the
8958625693aSPeter Maydell * "expected" results in this case.) Similarly for VHCADD.
89667ec113bSPeter Maydell */
89767ec113bSPeter Maydell DO_2OP(VCADD90, vcadd90)
89867ec113bSPeter Maydell DO_2OP(VCADD270, vcadd270)
8998625693aSPeter Maydell DO_2OP(VHCADD90, vhcadd90)
9008625693aSPeter Maydell DO_2OP(VHCADD270, vhcadd270)
9011d2386f7SPeter Maydell
90243364321SPeter Maydell static bool trans_VQDMULLB(DisasContext *s, arg_2op *a)
90343364321SPeter Maydell {
90443364321SPeter Maydell static MVEGenTwoOpFn * const fns[] = {
90543364321SPeter Maydell NULL,
90643364321SPeter Maydell gen_helper_mve_vqdmullbh,
90743364321SPeter Maydell gen_helper_mve_vqdmullbw,
90843364321SPeter Maydell NULL,
90943364321SPeter Maydell };
91043364321SPeter Maydell if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
91143364321SPeter Maydell /* UNPREDICTABLE; we choose to undef */
91243364321SPeter Maydell return false;
91343364321SPeter Maydell }
91443364321SPeter Maydell return do_2op(s, a, fns[a->size]);
91543364321SPeter Maydell }
91643364321SPeter Maydell
trans_VQDMULLT(DisasContext * s,arg_2op * a)91743364321SPeter Maydell static bool trans_VQDMULLT(DisasContext *s, arg_2op *a)
91843364321SPeter Maydell {
91943364321SPeter Maydell static MVEGenTwoOpFn * const fns[] = {
92043364321SPeter Maydell NULL,
92143364321SPeter Maydell gen_helper_mve_vqdmullth,
92243364321SPeter Maydell gen_helper_mve_vqdmulltw,
92343364321SPeter Maydell NULL,
92443364321SPeter Maydell };
92543364321SPeter Maydell if (a->size == MO_32 && (a->qd == a->qm || a->qd == a->qn)) {
92643364321SPeter Maydell /* UNPREDICTABLE; we choose to undef */
92743364321SPeter Maydell return false;
92843364321SPeter Maydell }
92943364321SPeter Maydell return do_2op(s, a, fns[a->size]);
93043364321SPeter Maydell }
93143364321SPeter Maydell
trans_VMULLP_B(DisasContext * s,arg_2op * a)932c1bd78cbSPeter Maydell static bool trans_VMULLP_B(DisasContext *s, arg_2op *a)
933c1bd78cbSPeter Maydell {
934c1bd78cbSPeter Maydell /*
935c1bd78cbSPeter Maydell * Note that a->size indicates the output size, ie VMULL.P8
936c1bd78cbSPeter Maydell * is the 8x8->16 operation and a->size is MO_16; VMULL.P16
937c1bd78cbSPeter Maydell * is the 16x16->32 operation and a->size is MO_32.
938c1bd78cbSPeter Maydell */
939c1bd78cbSPeter Maydell static MVEGenTwoOpFn * const fns[] = {
940c1bd78cbSPeter Maydell NULL,
941c1bd78cbSPeter Maydell gen_helper_mve_vmullpbh,
942c1bd78cbSPeter Maydell gen_helper_mve_vmullpbw,
943c1bd78cbSPeter Maydell NULL,
944c1bd78cbSPeter Maydell };
945c1bd78cbSPeter Maydell return do_2op(s, a, fns[a->size]);
946c1bd78cbSPeter Maydell }
947c1bd78cbSPeter Maydell
trans_VMULLP_T(DisasContext * s,arg_2op * a)948c1bd78cbSPeter Maydell static bool trans_VMULLP_T(DisasContext *s, arg_2op *a)
949c1bd78cbSPeter Maydell {
950c1bd78cbSPeter Maydell /* a->size is as for trans_VMULLP_B */
951c1bd78cbSPeter Maydell static MVEGenTwoOpFn * const fns[] = {
952c1bd78cbSPeter Maydell NULL,
953c1bd78cbSPeter Maydell gen_helper_mve_vmullpth,
954c1bd78cbSPeter Maydell gen_helper_mve_vmullptw,
955c1bd78cbSPeter Maydell NULL,
956c1bd78cbSPeter Maydell };
957c1bd78cbSPeter Maydell return do_2op(s, a, fns[a->size]);
958c1bd78cbSPeter Maydell }
959c1bd78cbSPeter Maydell
96089bc4c4fSPeter Maydell /*
96189bc4c4fSPeter Maydell * VADC and VSBC: these perform an add-with-carry or subtract-with-carry
96289bc4c4fSPeter Maydell * of the 32-bit elements in each lane of the input vectors, where the
96389bc4c4fSPeter Maydell * carry-out of each add is the carry-in of the next. The initial carry
96489bc4c4fSPeter Maydell * input is either fixed (0 for VADCI, 1 for VSBCI) or is from FPSCR.C
96589bc4c4fSPeter Maydell * (for VADC and VSBC); the carry out at the end is written back to FPSCR.C.
96689bc4c4fSPeter Maydell * These insns are subject to beat-wise execution. Partial execution
96789bc4c4fSPeter Maydell * of an I=1 (initial carry input fixed) insn which does not
96889bc4c4fSPeter Maydell * execute the first beat must start with the current FPSCR.NZCV
96989bc4c4fSPeter Maydell * value, not the fixed constant input.
97089bc4c4fSPeter Maydell */
trans_VADC(DisasContext * s,arg_2op * a)97189bc4c4fSPeter Maydell static bool trans_VADC(DisasContext *s, arg_2op *a)
97289bc4c4fSPeter Maydell {
97389bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vadc);
97489bc4c4fSPeter Maydell }
97589bc4c4fSPeter Maydell
trans_VADCI(DisasContext * s,arg_2op * a)97689bc4c4fSPeter Maydell static bool trans_VADCI(DisasContext *s, arg_2op *a)
97789bc4c4fSPeter Maydell {
97889bc4c4fSPeter Maydell if (mve_skip_first_beat(s)) {
97989bc4c4fSPeter Maydell return trans_VADC(s, a);
98089bc4c4fSPeter Maydell }
98189bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vadci);
98289bc4c4fSPeter Maydell }
98389bc4c4fSPeter Maydell
trans_VSBC(DisasContext * s,arg_2op * a)98489bc4c4fSPeter Maydell static bool trans_VSBC(DisasContext *s, arg_2op *a)
98589bc4c4fSPeter Maydell {
98689bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vsbc);
98789bc4c4fSPeter Maydell }
98889bc4c4fSPeter Maydell
trans_VSBCI(DisasContext * s,arg_2op * a)98989bc4c4fSPeter Maydell static bool trans_VSBCI(DisasContext *s, arg_2op *a)
99089bc4c4fSPeter Maydell {
99189bc4c4fSPeter Maydell if (mve_skip_first_beat(s)) {
99289bc4c4fSPeter Maydell return trans_VSBC(s, a);
99389bc4c4fSPeter Maydell }
99489bc4c4fSPeter Maydell return do_2op(s, a, gen_helper_mve_vsbci);
99589bc4c4fSPeter Maydell }
99689bc4c4fSPeter Maydell
9971e35cd91SPeter Maydell #define DO_2OP_FP(INSN, FN) \
9981e35cd91SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2op *a) \
9991e35cd91SPeter Maydell { \
10001e35cd91SPeter Maydell static MVEGenTwoOpFn * const fns[] = { \
10011e35cd91SPeter Maydell NULL, \
10021e35cd91SPeter Maydell gen_helper_mve_##FN##h, \
10031e35cd91SPeter Maydell gen_helper_mve_##FN##s, \
10041e35cd91SPeter Maydell NULL, \
10051e35cd91SPeter Maydell }; \
10061e35cd91SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
10071e35cd91SPeter Maydell return false; \
10081e35cd91SPeter Maydell } \
10091e35cd91SPeter Maydell return do_2op(s, a, fns[a->size]); \
10101e35cd91SPeter Maydell }
10111e35cd91SPeter Maydell
DO_2OP_FP(VADD_fp,vfadd)10121e35cd91SPeter Maydell DO_2OP_FP(VADD_fp, vfadd)
101382af0153SPeter Maydell DO_2OP_FP(VSUB_fp, vfsub)
101482af0153SPeter Maydell DO_2OP_FP(VMUL_fp, vfmul)
101582af0153SPeter Maydell DO_2OP_FP(VABD_fp, vfabd)
101682af0153SPeter Maydell DO_2OP_FP(VMAXNM, vmaxnm)
101782af0153SPeter Maydell DO_2OP_FP(VMINNM, vminnm)
1018104afc68SPeter Maydell DO_2OP_FP(VCADD90_fp, vfcadd90)
1019104afc68SPeter Maydell DO_2OP_FP(VCADD270_fp, vfcadd270)
10203173c0ddSPeter Maydell DO_2OP_FP(VFMA, vfma)
10213173c0ddSPeter Maydell DO_2OP_FP(VFMS, vfms)
1022d3cd965cSPeter Maydell DO_2OP_FP(VCMUL0, vcmul0)
1023d3cd965cSPeter Maydell DO_2OP_FP(VCMUL90, vcmul90)
1024d3cd965cSPeter Maydell DO_2OP_FP(VCMUL180, vcmul180)
1025d3cd965cSPeter Maydell DO_2OP_FP(VCMUL270, vcmul270)
1026d3cd965cSPeter Maydell DO_2OP_FP(VCMLA0, vcmla0)
1027d3cd965cSPeter Maydell DO_2OP_FP(VCMLA90, vcmla90)
1028d3cd965cSPeter Maydell DO_2OP_FP(VCMLA180, vcmla180)
1029d3cd965cSPeter Maydell DO_2OP_FP(VCMLA270, vcmla270)
103090257a4fSPeter Maydell DO_2OP_FP(VMAXNMA, vmaxnma)
103190257a4fSPeter Maydell DO_2OP_FP(VMINNMA, vminnma)
10321e35cd91SPeter Maydell
1033e51896b3SPeter Maydell static bool do_2op_scalar(DisasContext *s, arg_2scalar *a,
1034e51896b3SPeter Maydell MVEGenTwoOpScalarFn fn)
1035e51896b3SPeter Maydell {
1036e51896b3SPeter Maydell TCGv_ptr qd, qn;
1037e51896b3SPeter Maydell TCGv_i32 rm;
1038e51896b3SPeter Maydell
1039e51896b3SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
1040e51896b3SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qn) ||
1041e51896b3SPeter Maydell !fn) {
1042e51896b3SPeter Maydell return false;
1043e51896b3SPeter Maydell }
1044e51896b3SPeter Maydell if (a->rm == 13 || a->rm == 15) {
1045e51896b3SPeter Maydell /* UNPREDICTABLE */
1046e51896b3SPeter Maydell return false;
1047e51896b3SPeter Maydell }
1048e51896b3SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1049e51896b3SPeter Maydell return true;
1050e51896b3SPeter Maydell }
1051e51896b3SPeter Maydell
1052e51896b3SPeter Maydell qd = mve_qreg_ptr(a->qd);
1053e51896b3SPeter Maydell qn = mve_qreg_ptr(a->qn);
1054e51896b3SPeter Maydell rm = load_reg(s, a->rm);
1055*ad75a51eSRichard Henderson fn(tcg_env, qd, qn, rm);
1056e51896b3SPeter Maydell mve_update_eci(s);
1057e51896b3SPeter Maydell return true;
1058e51896b3SPeter Maydell }
1059e51896b3SPeter Maydell
1060e51896b3SPeter Maydell #define DO_2OP_SCALAR(INSN, FN) \
1061e51896b3SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2scalar *a) \
1062e51896b3SPeter Maydell { \
1063e51896b3SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { \
1064e51896b3SPeter Maydell gen_helper_mve_##FN##b, \
1065e51896b3SPeter Maydell gen_helper_mve_##FN##h, \
1066e51896b3SPeter Maydell gen_helper_mve_##FN##w, \
1067e51896b3SPeter Maydell NULL, \
1068e51896b3SPeter Maydell }; \
1069e51896b3SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); \
1070e51896b3SPeter Maydell }
1071e51896b3SPeter Maydell
DO_2OP_SCALAR(VADD_scalar,vadd_scalar)1072e51896b3SPeter Maydell DO_2OP_SCALAR(VADD_scalar, vadd_scalar)
107391a358fdSPeter Maydell DO_2OP_SCALAR(VSUB_scalar, vsub_scalar)
107491a358fdSPeter Maydell DO_2OP_SCALAR(VMUL_scalar, vmul_scalar)
1075644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_S_scalar, vhadds_scalar)
1076644f717cSPeter Maydell DO_2OP_SCALAR(VHADD_U_scalar, vhaddu_scalar)
1077644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_S_scalar, vhsubs_scalar)
1078644f717cSPeter Maydell DO_2OP_SCALAR(VHSUB_U_scalar, vhsubu_scalar)
107939f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_S_scalar, vqadds_scalar)
108039f2ec85SPeter Maydell DO_2OP_SCALAR(VQADD_U_scalar, vqaddu_scalar)
108139f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_S_scalar, vqsubs_scalar)
108239f2ec85SPeter Maydell DO_2OP_SCALAR(VQSUB_U_scalar, vqsubu_scalar)
108366c05767SPeter Maydell DO_2OP_SCALAR(VQDMULH_scalar, vqdmulh_scalar)
108466c05767SPeter Maydell DO_2OP_SCALAR(VQRDMULH_scalar, vqrdmulh_scalar)
1085b050543bSPeter Maydell DO_2OP_SCALAR(VBRSR, vbrsr)
1086c69e34c6SPeter Maydell DO_2OP_SCALAR(VMLA, vmla)
10876b895bf8SPeter Maydell DO_2OP_SCALAR(VMLAS, vmlas)
10888be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLAH, vqdmlah)
10898be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLAH, vqrdmlah)
10908be9a250SPeter Maydell DO_2OP_SCALAR(VQDMLASH, vqdmlash)
10918be9a250SPeter Maydell DO_2OP_SCALAR(VQRDMLASH, vqrdmlash)
1092e51896b3SPeter Maydell
1093a8890353SPeter Maydell static bool trans_VQDMULLB_scalar(DisasContext *s, arg_2scalar *a)
1094a8890353SPeter Maydell {
1095a8890353SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = {
1096a8890353SPeter Maydell NULL,
1097a8890353SPeter Maydell gen_helper_mve_vqdmullb_scalarh,
1098a8890353SPeter Maydell gen_helper_mve_vqdmullb_scalarw,
1099a8890353SPeter Maydell NULL,
1100a8890353SPeter Maydell };
1101a8890353SPeter Maydell if (a->qd == a->qn && a->size == MO_32) {
1102a8890353SPeter Maydell /* UNPREDICTABLE; we choose to undef */
1103a8890353SPeter Maydell return false;
1104a8890353SPeter Maydell }
1105a8890353SPeter Maydell return do_2op_scalar(s, a, fns[a->size]);
1106a8890353SPeter Maydell }
1107a8890353SPeter Maydell
trans_VQDMULLT_scalar(DisasContext * s,arg_2scalar * a)1108a8890353SPeter Maydell static bool trans_VQDMULLT_scalar(DisasContext *s, arg_2scalar *a)
1109a8890353SPeter Maydell {
1110a8890353SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = {
1111a8890353SPeter Maydell NULL,
1112a8890353SPeter Maydell gen_helper_mve_vqdmullt_scalarh,
1113a8890353SPeter Maydell gen_helper_mve_vqdmullt_scalarw,
1114a8890353SPeter Maydell NULL,
1115a8890353SPeter Maydell };
1116a8890353SPeter Maydell if (a->qd == a->qn && a->size == MO_32) {
1117a8890353SPeter Maydell /* UNPREDICTABLE; we choose to undef */
1118a8890353SPeter Maydell return false;
1119a8890353SPeter Maydell }
1120a8890353SPeter Maydell return do_2op_scalar(s, a, fns[a->size]);
1121a8890353SPeter Maydell }
1122a8890353SPeter Maydell
1123abfe39b2SPeter Maydell
1124abfe39b2SPeter Maydell #define DO_2OP_FP_SCALAR(INSN, FN) \
1125abfe39b2SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2scalar *a) \
1126abfe39b2SPeter Maydell { \
1127abfe39b2SPeter Maydell static MVEGenTwoOpScalarFn * const fns[] = { \
1128abfe39b2SPeter Maydell NULL, \
1129abfe39b2SPeter Maydell gen_helper_mve_##FN##h, \
1130abfe39b2SPeter Maydell gen_helper_mve_##FN##s, \
1131abfe39b2SPeter Maydell NULL, \
1132abfe39b2SPeter Maydell }; \
1133abfe39b2SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
1134abfe39b2SPeter Maydell return false; \
1135abfe39b2SPeter Maydell } \
1136abfe39b2SPeter Maydell return do_2op_scalar(s, a, fns[a->size]); \
1137abfe39b2SPeter Maydell }
1138abfe39b2SPeter Maydell
DO_2OP_FP_SCALAR(VADD_fp_scalar,vfadd_scalar)1139abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VADD_fp_scalar, vfadd_scalar)
1140abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VSUB_fp_scalar, vfsub_scalar)
1141abfe39b2SPeter Maydell DO_2OP_FP_SCALAR(VMUL_fp_scalar, vfmul_scalar)
11424773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMA_scalar, vfma_scalar)
11434773e74eSPeter Maydell DO_2OP_FP_SCALAR(VFMAS_scalar, vfmas_scalar)
1144abfe39b2SPeter Maydell
11451d2386f7SPeter Maydell static bool do_long_dual_acc(DisasContext *s, arg_vmlaldav *a,
1146640cdf20SPeter Maydell MVEGenLongDualAccOpFn *fn)
11471d2386f7SPeter Maydell {
11481d2386f7SPeter Maydell TCGv_ptr qn, qm;
1149063e6e45SRichard Henderson TCGv_i64 rda_i, rda_o;
11501d2386f7SPeter Maydell TCGv_i32 rdalo, rdahi;
11511d2386f7SPeter Maydell
11521d2386f7SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
11531d2386f7SPeter Maydell !mve_check_qreg_bank(s, a->qn | a->qm) ||
11541d2386f7SPeter Maydell !fn) {
11551d2386f7SPeter Maydell return false;
11561d2386f7SPeter Maydell }
11571d2386f7SPeter Maydell /*
11581d2386f7SPeter Maydell * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
11591d2386f7SPeter Maydell * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
11601d2386f7SPeter Maydell */
11611d2386f7SPeter Maydell if (a->rdahi == 13 || a->rdahi == 15) {
11621d2386f7SPeter Maydell return false;
11631d2386f7SPeter Maydell }
11641d2386f7SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
11651d2386f7SPeter Maydell return true;
11661d2386f7SPeter Maydell }
11671d2386f7SPeter Maydell
11681d2386f7SPeter Maydell qn = mve_qreg_ptr(a->qn);
11691d2386f7SPeter Maydell qm = mve_qreg_ptr(a->qm);
11701d2386f7SPeter Maydell
11711d2386f7SPeter Maydell /*
11721d2386f7SPeter Maydell * This insn is subject to beat-wise execution. Partial execution
11731d2386f7SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first
11741d2386f7SPeter Maydell * beat must start with the current rda value, not 0.
11751d2386f7SPeter Maydell */
1176063e6e45SRichard Henderson rda_o = tcg_temp_new_i64();
11771d2386f7SPeter Maydell if (a->a || mve_skip_first_beat(s)) {
1178063e6e45SRichard Henderson rda_i = rda_o;
11791d2386f7SPeter Maydell rdalo = load_reg(s, a->rdalo);
11801d2386f7SPeter Maydell rdahi = load_reg(s, a->rdahi);
1181063e6e45SRichard Henderson tcg_gen_concat_i32_i64(rda_i, rdalo, rdahi);
11821d2386f7SPeter Maydell } else {
1183063e6e45SRichard Henderson rda_i = tcg_constant_i64(0);
11841d2386f7SPeter Maydell }
11851d2386f7SPeter Maydell
1186*ad75a51eSRichard Henderson fn(rda_o, tcg_env, qn, qm, rda_i);
11871d2386f7SPeter Maydell
11881d2386f7SPeter Maydell rdalo = tcg_temp_new_i32();
11891d2386f7SPeter Maydell rdahi = tcg_temp_new_i32();
1190063e6e45SRichard Henderson tcg_gen_extrl_i64_i32(rdalo, rda_o);
1191063e6e45SRichard Henderson tcg_gen_extrh_i64_i32(rdahi, rda_o);
11921d2386f7SPeter Maydell store_reg(s, a->rdalo, rdalo);
11931d2386f7SPeter Maydell store_reg(s, a->rdahi, rdahi);
11941d2386f7SPeter Maydell mve_update_eci(s);
11951d2386f7SPeter Maydell return true;
11961d2386f7SPeter Maydell }
11971d2386f7SPeter Maydell
trans_VMLALDAV_S(DisasContext * s,arg_vmlaldav * a)11981d2386f7SPeter Maydell static bool trans_VMLALDAV_S(DisasContext *s, arg_vmlaldav *a)
11991d2386f7SPeter Maydell {
1200640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = {
12011d2386f7SPeter Maydell { NULL, NULL },
12021d2386f7SPeter Maydell { gen_helper_mve_vmlaldavsh, gen_helper_mve_vmlaldavxsh },
12031d2386f7SPeter Maydell { gen_helper_mve_vmlaldavsw, gen_helper_mve_vmlaldavxsw },
12041d2386f7SPeter Maydell { NULL, NULL },
12051d2386f7SPeter Maydell };
12061d2386f7SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]);
12071d2386f7SPeter Maydell }
12081d2386f7SPeter Maydell
trans_VMLALDAV_U(DisasContext * s,arg_vmlaldav * a)12091d2386f7SPeter Maydell static bool trans_VMLALDAV_U(DisasContext *s, arg_vmlaldav *a)
12101d2386f7SPeter Maydell {
1211640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = {
12121d2386f7SPeter Maydell { NULL, NULL },
12131d2386f7SPeter Maydell { gen_helper_mve_vmlaldavuh, NULL },
12141d2386f7SPeter Maydell { gen_helper_mve_vmlaldavuw, NULL },
12151d2386f7SPeter Maydell { NULL, NULL },
12161d2386f7SPeter Maydell };
12171d2386f7SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]);
12181d2386f7SPeter Maydell }
1219181cd971SPeter Maydell
trans_VMLSLDAV(DisasContext * s,arg_vmlaldav * a)1220181cd971SPeter Maydell static bool trans_VMLSLDAV(DisasContext *s, arg_vmlaldav *a)
1221181cd971SPeter Maydell {
1222640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[4][2] = {
1223181cd971SPeter Maydell { NULL, NULL },
1224181cd971SPeter Maydell { gen_helper_mve_vmlsldavsh, gen_helper_mve_vmlsldavxsh },
1225181cd971SPeter Maydell { gen_helper_mve_vmlsldavsw, gen_helper_mve_vmlsldavxsw },
1226181cd971SPeter Maydell { NULL, NULL },
1227181cd971SPeter Maydell };
1228181cd971SPeter Maydell return do_long_dual_acc(s, a, fns[a->size][a->x]);
1229181cd971SPeter Maydell }
123038548747SPeter Maydell
trans_VRMLALDAVH_S(DisasContext * s,arg_vmlaldav * a)123138548747SPeter Maydell static bool trans_VRMLALDAVH_S(DisasContext *s, arg_vmlaldav *a)
123238548747SPeter Maydell {
1233640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = {
123438548747SPeter Maydell gen_helper_mve_vrmlaldavhsw, gen_helper_mve_vrmlaldavhxsw,
123538548747SPeter Maydell };
123638548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]);
123738548747SPeter Maydell }
123838548747SPeter Maydell
trans_VRMLALDAVH_U(DisasContext * s,arg_vmlaldav * a)123938548747SPeter Maydell static bool trans_VRMLALDAVH_U(DisasContext *s, arg_vmlaldav *a)
124038548747SPeter Maydell {
1241640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = {
124238548747SPeter Maydell gen_helper_mve_vrmlaldavhuw, NULL,
124338548747SPeter Maydell };
124438548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]);
124538548747SPeter Maydell }
124638548747SPeter Maydell
trans_VRMLSLDAVH(DisasContext * s,arg_vmlaldav * a)124738548747SPeter Maydell static bool trans_VRMLSLDAVH(DisasContext *s, arg_vmlaldav *a)
124838548747SPeter Maydell {
1249640cdf20SPeter Maydell static MVEGenLongDualAccOpFn * const fns[] = {
125038548747SPeter Maydell gen_helper_mve_vrmlsldavhsw, gen_helper_mve_vrmlsldavhxsw,
125138548747SPeter Maydell };
125238548747SPeter Maydell return do_long_dual_acc(s, a, fns[a->x]);
125338548747SPeter Maydell }
1254387debdbSPeter Maydell
do_dual_acc(DisasContext * s,arg_vmladav * a,MVEGenDualAccOpFn * fn)1255f0ffff51SPeter Maydell static bool do_dual_acc(DisasContext *s, arg_vmladav *a, MVEGenDualAccOpFn *fn)
1256f0ffff51SPeter Maydell {
1257f0ffff51SPeter Maydell TCGv_ptr qn, qm;
1258063e6e45SRichard Henderson TCGv_i32 rda_i, rda_o;
1259f0ffff51SPeter Maydell
1260f0ffff51SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
1261f0ffff51SPeter Maydell !mve_check_qreg_bank(s, a->qn) ||
1262f0ffff51SPeter Maydell !fn) {
1263f0ffff51SPeter Maydell return false;
1264f0ffff51SPeter Maydell }
1265f0ffff51SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1266f0ffff51SPeter Maydell return true;
1267f0ffff51SPeter Maydell }
1268f0ffff51SPeter Maydell
1269f0ffff51SPeter Maydell qn = mve_qreg_ptr(a->qn);
1270f0ffff51SPeter Maydell qm = mve_qreg_ptr(a->qm);
1271f0ffff51SPeter Maydell
1272f0ffff51SPeter Maydell /*
1273f0ffff51SPeter Maydell * This insn is subject to beat-wise execution. Partial execution
1274f0ffff51SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first
1275f0ffff51SPeter Maydell * beat must start with the current rda value, not 0.
1276f0ffff51SPeter Maydell */
1277f0ffff51SPeter Maydell if (a->a || mve_skip_first_beat(s)) {
1278063e6e45SRichard Henderson rda_o = rda_i = load_reg(s, a->rda);
1279f0ffff51SPeter Maydell } else {
1280063e6e45SRichard Henderson rda_i = tcg_constant_i32(0);
1281063e6e45SRichard Henderson rda_o = tcg_temp_new_i32();
1282f0ffff51SPeter Maydell }
1283f0ffff51SPeter Maydell
1284*ad75a51eSRichard Henderson fn(rda_o, tcg_env, qn, qm, rda_i);
1285063e6e45SRichard Henderson store_reg(s, a->rda, rda_o);
1286f0ffff51SPeter Maydell
1287f0ffff51SPeter Maydell mve_update_eci(s);
1288f0ffff51SPeter Maydell return true;
1289f0ffff51SPeter Maydell }
1290f0ffff51SPeter Maydell
1291f0ffff51SPeter Maydell #define DO_DUAL_ACC(INSN, FN) \
1292f0ffff51SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmladav *a) \
1293f0ffff51SPeter Maydell { \
1294f0ffff51SPeter Maydell static MVEGenDualAccOpFn * const fns[4][2] = { \
1295f0ffff51SPeter Maydell { gen_helper_mve_##FN##b, gen_helper_mve_##FN##xb }, \
1296f0ffff51SPeter Maydell { gen_helper_mve_##FN##h, gen_helper_mve_##FN##xh }, \
1297f0ffff51SPeter Maydell { gen_helper_mve_##FN##w, gen_helper_mve_##FN##xw }, \
1298f0ffff51SPeter Maydell { NULL, NULL }, \
1299f0ffff51SPeter Maydell }; \
1300f0ffff51SPeter Maydell return do_dual_acc(s, a, fns[a->size][a->x]); \
1301f0ffff51SPeter Maydell }
1302f0ffff51SPeter Maydell
DO_DUAL_ACC(VMLADAV_S,vmladavs)1303f0ffff51SPeter Maydell DO_DUAL_ACC(VMLADAV_S, vmladavs)
1304f0ffff51SPeter Maydell DO_DUAL_ACC(VMLSDAV, vmlsdav)
1305f0ffff51SPeter Maydell
1306f0ffff51SPeter Maydell static bool trans_VMLADAV_U(DisasContext *s, arg_vmladav *a)
1307f0ffff51SPeter Maydell {
1308f0ffff51SPeter Maydell static MVEGenDualAccOpFn * const fns[4][2] = {
1309f0ffff51SPeter Maydell { gen_helper_mve_vmladavub, NULL },
1310f0ffff51SPeter Maydell { gen_helper_mve_vmladavuh, NULL },
1311f0ffff51SPeter Maydell { gen_helper_mve_vmladavuw, NULL },
1312f0ffff51SPeter Maydell { NULL, NULL },
1313f0ffff51SPeter Maydell };
1314f0ffff51SPeter Maydell return do_dual_acc(s, a, fns[a->size][a->x]);
1315f0ffff51SPeter Maydell }
1316f0ffff51SPeter Maydell
gen_vpst(DisasContext * s,uint32_t mask)131755251786SPeter Maydell static void gen_vpst(DisasContext *s, uint32_t mask)
1318387debdbSPeter Maydell {
1319387debdbSPeter Maydell /*
1320387debdbSPeter Maydell * Set the VPR mask fields. We take advantage of MASK01 and MASK23
1321387debdbSPeter Maydell * being adjacent fields in the register.
1322387debdbSPeter Maydell *
132355251786SPeter Maydell * Updating the masks is not predicated, but it is subject to beat-wise
1324387debdbSPeter Maydell * execution, and the mask is updated on the odd-numbered beats.
1325387debdbSPeter Maydell * So if PSR.ECI says we should skip beat 1, we mustn't update the
1326387debdbSPeter Maydell * 01 mask field.
1327387debdbSPeter Maydell */
132855251786SPeter Maydell TCGv_i32 vpr = load_cpu_field(v7m.vpr);
1329387debdbSPeter Maydell switch (s->eci) {
1330387debdbSPeter Maydell case ECI_NONE:
1331387debdbSPeter Maydell case ECI_A0:
1332387debdbSPeter Maydell /* Update both 01 and 23 fields */
1333387debdbSPeter Maydell tcg_gen_deposit_i32(vpr, vpr,
133455251786SPeter Maydell tcg_constant_i32(mask | (mask << 4)),
1335387debdbSPeter Maydell R_V7M_VPR_MASK01_SHIFT,
1336387debdbSPeter Maydell R_V7M_VPR_MASK01_LENGTH + R_V7M_VPR_MASK23_LENGTH);
1337387debdbSPeter Maydell break;
1338387debdbSPeter Maydell case ECI_A0A1:
1339387debdbSPeter Maydell case ECI_A0A1A2:
1340387debdbSPeter Maydell case ECI_A0A1A2B0:
1341387debdbSPeter Maydell /* Update only the 23 mask field */
1342387debdbSPeter Maydell tcg_gen_deposit_i32(vpr, vpr,
134355251786SPeter Maydell tcg_constant_i32(mask),
1344387debdbSPeter Maydell R_V7M_VPR_MASK23_SHIFT, R_V7M_VPR_MASK23_LENGTH);
1345387debdbSPeter Maydell break;
1346387debdbSPeter Maydell default:
1347387debdbSPeter Maydell g_assert_not_reached();
1348387debdbSPeter Maydell }
1349387debdbSPeter Maydell store_cpu_field(vpr, v7m.vpr);
135055251786SPeter Maydell }
135155251786SPeter Maydell
trans_VPST(DisasContext * s,arg_VPST * a)135255251786SPeter Maydell static bool trans_VPST(DisasContext *s, arg_VPST *a)
135355251786SPeter Maydell {
135455251786SPeter Maydell /* mask == 0 is a "related encoding" */
135555251786SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !a->mask) {
135655251786SPeter Maydell return false;
135755251786SPeter Maydell }
135855251786SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
135955251786SPeter Maydell return true;
136055251786SPeter Maydell }
136155251786SPeter Maydell gen_vpst(s, a->mask);
1362387debdbSPeter Maydell mve_update_and_store_eci(s);
1363387debdbSPeter Maydell return true;
1364387debdbSPeter Maydell }
13656f060a63SPeter Maydell
trans_VPNOT(DisasContext * s,arg_VPNOT * a)1366fea3958fSPeter Maydell static bool trans_VPNOT(DisasContext *s, arg_VPNOT *a)
1367fea3958fSPeter Maydell {
1368fea3958fSPeter Maydell /*
1369fea3958fSPeter Maydell * Invert the predicate in VPR.P0. We have call out to
1370fea3958fSPeter Maydell * a helper because this insn itself is beatwise and can
1371fea3958fSPeter Maydell * be predicated.
1372fea3958fSPeter Maydell */
1373fea3958fSPeter Maydell if (!dc_isar_feature(aa32_mve, s)) {
1374fea3958fSPeter Maydell return false;
1375fea3958fSPeter Maydell }
1376fea3958fSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1377fea3958fSPeter Maydell return true;
1378fea3958fSPeter Maydell }
1379fea3958fSPeter Maydell
1380*ad75a51eSRichard Henderson gen_helper_mve_vpnot(tcg_env);
138126702213SPeter Maydell /* This insn updates predication bits */
138226702213SPeter Maydell s->base.is_jmp = DISAS_UPDATE_NOCHAIN;
1383fea3958fSPeter Maydell mve_update_eci(s);
1384fea3958fSPeter Maydell return true;
1385fea3958fSPeter Maydell }
1386fea3958fSPeter Maydell
trans_VADDV(DisasContext * s,arg_VADDV * a)13876f060a63SPeter Maydell static bool trans_VADDV(DisasContext *s, arg_VADDV *a)
13886f060a63SPeter Maydell {
13896f060a63SPeter Maydell /* VADDV: vector add across vector */
13906f060a63SPeter Maydell static MVEGenVADDVFn * const fns[4][2] = {
13916f060a63SPeter Maydell { gen_helper_mve_vaddvsb, gen_helper_mve_vaddvub },
13926f060a63SPeter Maydell { gen_helper_mve_vaddvsh, gen_helper_mve_vaddvuh },
13936f060a63SPeter Maydell { gen_helper_mve_vaddvsw, gen_helper_mve_vaddvuw },
13946f060a63SPeter Maydell { NULL, NULL }
13956f060a63SPeter Maydell };
13966f060a63SPeter Maydell TCGv_ptr qm;
1397063e6e45SRichard Henderson TCGv_i32 rda_i, rda_o;
13986f060a63SPeter Maydell
13996f060a63SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
14006f060a63SPeter Maydell a->size == 3) {
14016f060a63SPeter Maydell return false;
14026f060a63SPeter Maydell }
14036f060a63SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
14046f060a63SPeter Maydell return true;
14056f060a63SPeter Maydell }
14066f060a63SPeter Maydell
14076f060a63SPeter Maydell /*
14086f060a63SPeter Maydell * This insn is subject to beat-wise execution. Partial execution
14096f060a63SPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first
14106f060a63SPeter Maydell * beat must start with the current value of Rda, not zero.
14116f060a63SPeter Maydell */
14126f060a63SPeter Maydell if (a->a || mve_skip_first_beat(s)) {
14136f060a63SPeter Maydell /* Accumulate input from Rda */
1414063e6e45SRichard Henderson rda_o = rda_i = load_reg(s, a->rda);
14156f060a63SPeter Maydell } else {
14166f060a63SPeter Maydell /* Accumulate starting at zero */
1417063e6e45SRichard Henderson rda_i = tcg_constant_i32(0);
1418063e6e45SRichard Henderson rda_o = tcg_temp_new_i32();
14196f060a63SPeter Maydell }
14206f060a63SPeter Maydell
14216f060a63SPeter Maydell qm = mve_qreg_ptr(a->qm);
1422*ad75a51eSRichard Henderson fns[a->size][a->u](rda_o, tcg_env, qm, rda_i);
1423063e6e45SRichard Henderson store_reg(s, a->rda, rda_o);
14246f060a63SPeter Maydell
14256f060a63SPeter Maydell mve_update_eci(s);
14266f060a63SPeter Maydell return true;
14276f060a63SPeter Maydell }
1428eab84139SPeter Maydell
trans_VADDLV(DisasContext * s,arg_VADDLV * a)1429d43ebd9dSPeter Maydell static bool trans_VADDLV(DisasContext *s, arg_VADDLV *a)
1430d43ebd9dSPeter Maydell {
1431d43ebd9dSPeter Maydell /*
1432d43ebd9dSPeter Maydell * Vector Add Long Across Vector: accumulate the 32-bit
1433d43ebd9dSPeter Maydell * elements of the vector into a 64-bit result stored in
1434d43ebd9dSPeter Maydell * a pair of general-purpose registers.
1435d43ebd9dSPeter Maydell * No need to check Qm's bank: it is only 3 bits in decode.
1436d43ebd9dSPeter Maydell */
1437d43ebd9dSPeter Maydell TCGv_ptr qm;
1438063e6e45SRichard Henderson TCGv_i64 rda_i, rda_o;
1439d43ebd9dSPeter Maydell TCGv_i32 rdalo, rdahi;
1440d43ebd9dSPeter Maydell
1441d43ebd9dSPeter Maydell if (!dc_isar_feature(aa32_mve, s)) {
1442d43ebd9dSPeter Maydell return false;
1443d43ebd9dSPeter Maydell }
1444d43ebd9dSPeter Maydell /*
1445d43ebd9dSPeter Maydell * rdahi == 13 is UNPREDICTABLE; rdahi == 15 is a related
1446d43ebd9dSPeter Maydell * encoding; rdalo always has bit 0 clear so cannot be 13 or 15.
1447d43ebd9dSPeter Maydell */
1448d43ebd9dSPeter Maydell if (a->rdahi == 13 || a->rdahi == 15) {
1449d43ebd9dSPeter Maydell return false;
1450d43ebd9dSPeter Maydell }
1451d43ebd9dSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1452d43ebd9dSPeter Maydell return true;
1453d43ebd9dSPeter Maydell }
1454d43ebd9dSPeter Maydell
1455d43ebd9dSPeter Maydell /*
1456d43ebd9dSPeter Maydell * This insn is subject to beat-wise execution. Partial execution
1457d43ebd9dSPeter Maydell * of an A=0 (no-accumulate) insn which does not execute the first
1458d43ebd9dSPeter Maydell * beat must start with the current value of RdaHi:RdaLo, not zero.
1459d43ebd9dSPeter Maydell */
1460063e6e45SRichard Henderson rda_o = tcg_temp_new_i64();
1461d43ebd9dSPeter Maydell if (a->a || mve_skip_first_beat(s)) {
1462d43ebd9dSPeter Maydell /* Accumulate input from RdaHi:RdaLo */
1463063e6e45SRichard Henderson rda_i = rda_o;
1464d43ebd9dSPeter Maydell rdalo = load_reg(s, a->rdalo);
1465d43ebd9dSPeter Maydell rdahi = load_reg(s, a->rdahi);
1466063e6e45SRichard Henderson tcg_gen_concat_i32_i64(rda_i, rdalo, rdahi);
1467d43ebd9dSPeter Maydell } else {
1468d43ebd9dSPeter Maydell /* Accumulate starting at zero */
1469063e6e45SRichard Henderson rda_i = tcg_constant_i64(0);
1470d43ebd9dSPeter Maydell }
1471d43ebd9dSPeter Maydell
1472d43ebd9dSPeter Maydell qm = mve_qreg_ptr(a->qm);
1473d43ebd9dSPeter Maydell if (a->u) {
1474*ad75a51eSRichard Henderson gen_helper_mve_vaddlv_u(rda_o, tcg_env, qm, rda_i);
1475d43ebd9dSPeter Maydell } else {
1476*ad75a51eSRichard Henderson gen_helper_mve_vaddlv_s(rda_o, tcg_env, qm, rda_i);
1477d43ebd9dSPeter Maydell }
1478d43ebd9dSPeter Maydell
1479d43ebd9dSPeter Maydell rdalo = tcg_temp_new_i32();
1480d43ebd9dSPeter Maydell rdahi = tcg_temp_new_i32();
1481063e6e45SRichard Henderson tcg_gen_extrl_i64_i32(rdalo, rda_o);
1482063e6e45SRichard Henderson tcg_gen_extrh_i64_i32(rdahi, rda_o);
1483d43ebd9dSPeter Maydell store_reg(s, a->rdalo, rdalo);
1484d43ebd9dSPeter Maydell store_reg(s, a->rdahi, rdahi);
1485d43ebd9dSPeter Maydell mve_update_eci(s);
1486d43ebd9dSPeter Maydell return true;
1487d43ebd9dSPeter Maydell }
1488d43ebd9dSPeter Maydell
do_1imm(DisasContext * s,arg_1imm * a,MVEGenOneOpImmFn * fn,GVecGen2iFn * vecfn)14894b445c92SPeter Maydell static bool do_1imm(DisasContext *s, arg_1imm *a, MVEGenOneOpImmFn *fn,
14904b445c92SPeter Maydell GVecGen2iFn *vecfn)
1491eab84139SPeter Maydell {
1492eab84139SPeter Maydell TCGv_ptr qd;
1493eab84139SPeter Maydell uint64_t imm;
1494eab84139SPeter Maydell
1495eab84139SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
1496eab84139SPeter Maydell !mve_check_qreg_bank(s, a->qd) ||
1497eab84139SPeter Maydell !fn) {
1498eab84139SPeter Maydell return false;
1499eab84139SPeter Maydell }
1500eab84139SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1501eab84139SPeter Maydell return true;
1502eab84139SPeter Maydell }
1503eab84139SPeter Maydell
1504eab84139SPeter Maydell imm = asimd_imm_const(a->imm, a->cmode, a->op);
1505eab84139SPeter Maydell
15064b445c92SPeter Maydell if (vecfn && mve_no_predication(s)) {
15074b445c92SPeter Maydell vecfn(MO_64, mve_qreg_offset(a->qd), mve_qreg_offset(a->qd),
15084b445c92SPeter Maydell imm, 16, 16);
15094b445c92SPeter Maydell } else {
1510eab84139SPeter Maydell qd = mve_qreg_ptr(a->qd);
1511*ad75a51eSRichard Henderson fn(tcg_env, qd, tcg_constant_i64(imm));
15124b445c92SPeter Maydell }
1513eab84139SPeter Maydell mve_update_eci(s);
1514eab84139SPeter Maydell return true;
1515eab84139SPeter Maydell }
1516eab84139SPeter Maydell
gen_gvec_vmovi(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t c,uint32_t oprsz,uint32_t maxsz)15174b445c92SPeter Maydell static void gen_gvec_vmovi(unsigned vece, uint32_t dofs, uint32_t aofs,
15184b445c92SPeter Maydell int64_t c, uint32_t oprsz, uint32_t maxsz)
15194b445c92SPeter Maydell {
15204b445c92SPeter Maydell tcg_gen_gvec_dup_imm(vece, dofs, oprsz, maxsz, c);
15214b445c92SPeter Maydell }
15224b445c92SPeter Maydell
trans_Vimm_1r(DisasContext * s,arg_1imm * a)1523eab84139SPeter Maydell static bool trans_Vimm_1r(DisasContext *s, arg_1imm *a)
1524eab84139SPeter Maydell {
1525eab84139SPeter Maydell /* Handle decode of cmode/op here between VORR/VBIC/VMOV */
1526eab84139SPeter Maydell MVEGenOneOpImmFn *fn;
15274b445c92SPeter Maydell GVecGen2iFn *vecfn;
1528eab84139SPeter Maydell
1529eab84139SPeter Maydell if ((a->cmode & 1) && a->cmode < 12) {
1530eab84139SPeter Maydell if (a->op) {
1531eab84139SPeter Maydell /*
1532eab84139SPeter Maydell * For op=1, the immediate will be inverted by asimd_imm_const(),
1533eab84139SPeter Maydell * so the VBIC becomes a logical AND operation.
1534eab84139SPeter Maydell */
1535eab84139SPeter Maydell fn = gen_helper_mve_vandi;
15364b445c92SPeter Maydell vecfn = tcg_gen_gvec_andi;
1537eab84139SPeter Maydell } else {
1538eab84139SPeter Maydell fn = gen_helper_mve_vorri;
15394b445c92SPeter Maydell vecfn = tcg_gen_gvec_ori;
1540eab84139SPeter Maydell }
1541eab84139SPeter Maydell } else {
1542eab84139SPeter Maydell /* There is one unallocated cmode/op combination in this space */
1543eab84139SPeter Maydell if (a->cmode == 15 && a->op == 1) {
1544eab84139SPeter Maydell return false;
1545eab84139SPeter Maydell }
1546eab84139SPeter Maydell /* asimd_imm_const() sorts out VMVNI vs VMOVI for us */
1547eab84139SPeter Maydell fn = gen_helper_mve_vmovi;
15484b445c92SPeter Maydell vecfn = gen_gvec_vmovi;
1549eab84139SPeter Maydell }
15504b445c92SPeter Maydell return do_1imm(s, a, fn, vecfn);
1551eab84139SPeter Maydell }
1552f9ed6174SPeter Maydell
do_2shift_vec(DisasContext * s,arg_2shift * a,MVEGenTwoOpShiftFn fn,bool negateshift,GVecGen2iFn vecfn)1553752970efSPeter Maydell static bool do_2shift_vec(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn,
1554752970efSPeter Maydell bool negateshift, GVecGen2iFn vecfn)
1555f9ed6174SPeter Maydell {
1556f9ed6174SPeter Maydell TCGv_ptr qd, qm;
1557f9ed6174SPeter Maydell int shift = a->shift;
1558f9ed6174SPeter Maydell
1559f9ed6174SPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
1560f9ed6174SPeter Maydell !mve_check_qreg_bank(s, a->qd | a->qm) ||
1561f9ed6174SPeter Maydell !fn) {
1562f9ed6174SPeter Maydell return false;
1563f9ed6174SPeter Maydell }
1564f9ed6174SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1565f9ed6174SPeter Maydell return true;
1566f9ed6174SPeter Maydell }
1567f9ed6174SPeter Maydell
1568f9ed6174SPeter Maydell /*
1569f9ed6174SPeter Maydell * When we handle a right shift insn using a left-shift helper
1570f9ed6174SPeter Maydell * which permits a negative shift count to indicate a right-shift,
1571f9ed6174SPeter Maydell * we must negate the shift count.
1572f9ed6174SPeter Maydell */
1573f9ed6174SPeter Maydell if (negateshift) {
1574f9ed6174SPeter Maydell shift = -shift;
1575f9ed6174SPeter Maydell }
1576f9ed6174SPeter Maydell
1577752970efSPeter Maydell if (vecfn && mve_no_predication(s)) {
1578752970efSPeter Maydell vecfn(a->size, mve_qreg_offset(a->qd), mve_qreg_offset(a->qm),
1579752970efSPeter Maydell shift, 16, 16);
1580752970efSPeter Maydell } else {
1581f9ed6174SPeter Maydell qd = mve_qreg_ptr(a->qd);
1582f9ed6174SPeter Maydell qm = mve_qreg_ptr(a->qm);
1583*ad75a51eSRichard Henderson fn(tcg_env, qd, qm, tcg_constant_i32(shift));
1584752970efSPeter Maydell }
1585f9ed6174SPeter Maydell mve_update_eci(s);
1586f9ed6174SPeter Maydell return true;
1587f9ed6174SPeter Maydell }
1588f9ed6174SPeter Maydell
do_2shift(DisasContext * s,arg_2shift * a,MVEGenTwoOpShiftFn fn,bool negateshift)1589752970efSPeter Maydell static bool do_2shift(DisasContext *s, arg_2shift *a, MVEGenTwoOpShiftFn fn,
1590752970efSPeter Maydell bool negateshift)
1591752970efSPeter Maydell {
1592752970efSPeter Maydell return do_2shift_vec(s, a, fn, negateshift, NULL);
1593752970efSPeter Maydell }
1594752970efSPeter Maydell
1595752970efSPeter Maydell #define DO_2SHIFT_VEC(INSN, FN, NEGATESHIFT, VECFN) \
1596f9ed6174SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \
1597f9ed6174SPeter Maydell { \
1598f9ed6174SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \
1599f9ed6174SPeter Maydell gen_helper_mve_##FN##b, \
1600f9ed6174SPeter Maydell gen_helper_mve_##FN##h, \
1601f9ed6174SPeter Maydell gen_helper_mve_##FN##w, \
1602f9ed6174SPeter Maydell NULL, \
1603f9ed6174SPeter Maydell }; \
1604752970efSPeter Maydell return do_2shift_vec(s, a, fns[a->size], NEGATESHIFT, VECFN); \
1605f9ed6174SPeter Maydell }
1606f9ed6174SPeter Maydell
1607752970efSPeter Maydell #define DO_2SHIFT(INSN, FN, NEGATESHIFT) \
1608752970efSPeter Maydell DO_2SHIFT_VEC(INSN, FN, NEGATESHIFT, NULL)
1609752970efSPeter Maydell
do_gvec_shri_s(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t shift,uint32_t oprsz,uint32_t maxsz)1610752970efSPeter Maydell static void do_gvec_shri_s(unsigned vece, uint32_t dofs, uint32_t aofs,
1611752970efSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1612752970efSPeter Maydell {
1613752970efSPeter Maydell /*
1614752970efSPeter Maydell * We get here with a negated shift count, and we must handle
1615752970efSPeter Maydell * shifts by the element size, which tcg_gen_gvec_sari() does not do.
1616752970efSPeter Maydell */
1617752970efSPeter Maydell shift = -shift;
1618752970efSPeter Maydell if (shift == (8 << vece)) {
1619752970efSPeter Maydell shift--;
1620752970efSPeter Maydell }
1621752970efSPeter Maydell tcg_gen_gvec_sari(vece, dofs, aofs, shift, oprsz, maxsz);
1622752970efSPeter Maydell }
1623752970efSPeter Maydell
do_gvec_shri_u(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t shift,uint32_t oprsz,uint32_t maxsz)1624752970efSPeter Maydell static void do_gvec_shri_u(unsigned vece, uint32_t dofs, uint32_t aofs,
1625752970efSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1626752970efSPeter Maydell {
1627752970efSPeter Maydell /*
1628752970efSPeter Maydell * We get here with a negated shift count, and we must handle
1629752970efSPeter Maydell * shifts by the element size, which tcg_gen_gvec_shri() does not do.
1630752970efSPeter Maydell */
1631752970efSPeter Maydell shift = -shift;
1632752970efSPeter Maydell if (shift == (8 << vece)) {
1633752970efSPeter Maydell tcg_gen_gvec_dup_imm(vece, dofs, oprsz, maxsz, 0);
1634752970efSPeter Maydell } else {
1635752970efSPeter Maydell tcg_gen_gvec_shri(vece, dofs, aofs, shift, oprsz, maxsz);
1636752970efSPeter Maydell }
1637752970efSPeter Maydell }
1638752970efSPeter Maydell
DO_2SHIFT_VEC(VSHLI,vshli_u,false,tcg_gen_gvec_shli)1639752970efSPeter Maydell DO_2SHIFT_VEC(VSHLI, vshli_u, false, tcg_gen_gvec_shli)
1640f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_S, vqshli_s, false)
1641f9ed6174SPeter Maydell DO_2SHIFT(VQSHLI_U, vqshli_u, false)
1642f9ed6174SPeter Maydell DO_2SHIFT(VQSHLUI, vqshlui_s, false)
16433394116fSPeter Maydell /* These right shifts use a left-shift helper with negated shift count */
1644752970efSPeter Maydell DO_2SHIFT_VEC(VSHRI_S, vshli_s, true, do_gvec_shri_s)
1645752970efSPeter Maydell DO_2SHIFT_VEC(VSHRI_U, vshli_u, true, do_gvec_shri_u)
16463394116fSPeter Maydell DO_2SHIFT(VRSHRI_S, vrshli_s, true)
16473394116fSPeter Maydell DO_2SHIFT(VRSHRI_U, vrshli_u, true)
1648c2262707SPeter Maydell
1649ce75c43fSPeter Maydell DO_2SHIFT_VEC(VSRI, vsri, false, gen_gvec_sri)
1650ce75c43fSPeter Maydell DO_2SHIFT_VEC(VSLI, vsli, false, gen_gvec_sli)
1651a78b25faSPeter Maydell
16522a4b939cSPeter Maydell #define DO_2SHIFT_FP(INSN, FN) \
16532a4b939cSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \
16542a4b939cSPeter Maydell { \
16552a4b939cSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
16562a4b939cSPeter Maydell return false; \
16572a4b939cSPeter Maydell } \
16582a4b939cSPeter Maydell return do_2shift(s, a, gen_helper_mve_##FN, false); \
16592a4b939cSPeter Maydell }
16602a4b939cSPeter Maydell
16612a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SH_fixed, vcvt_sh)
16622a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UH_fixed, vcvt_uh)
16632a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HS_fixed, vcvt_hs)
16642a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_HU_fixed, vcvt_hu)
16652a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_SF_fixed, vcvt_sf)
16662a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_UF_fixed, vcvt_uf)
16672a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FS_fixed, vcvt_fs)
16682a4b939cSPeter Maydell DO_2SHIFT_FP(VCVT_FU_fixed, vcvt_fu)
16692a4b939cSPeter Maydell
16701b15a97dSPeter Maydell static bool do_2shift_scalar(DisasContext *s, arg_shl_scalar *a,
16711b15a97dSPeter Maydell MVEGenTwoOpShiftFn *fn)
16721b15a97dSPeter Maydell {
16731b15a97dSPeter Maydell TCGv_ptr qda;
16741b15a97dSPeter Maydell TCGv_i32 rm;
16751b15a97dSPeter Maydell
16761b15a97dSPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
16771b15a97dSPeter Maydell !mve_check_qreg_bank(s, a->qda) ||
16781b15a97dSPeter Maydell a->rm == 13 || a->rm == 15 || !fn) {
16791b15a97dSPeter Maydell /* Rm cases are UNPREDICTABLE */
16801b15a97dSPeter Maydell return false;
16811b15a97dSPeter Maydell }
16821b15a97dSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
16831b15a97dSPeter Maydell return true;
16841b15a97dSPeter Maydell }
16851b15a97dSPeter Maydell
16861b15a97dSPeter Maydell qda = mve_qreg_ptr(a->qda);
16871b15a97dSPeter Maydell rm = load_reg(s, a->rm);
1688*ad75a51eSRichard Henderson fn(tcg_env, qda, qda, rm);
16891b15a97dSPeter Maydell mve_update_eci(s);
16901b15a97dSPeter Maydell return true;
16911b15a97dSPeter Maydell }
16921b15a97dSPeter Maydell
16931b15a97dSPeter Maydell #define DO_2SHIFT_SCALAR(INSN, FN) \
16941b15a97dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_shl_scalar *a) \
16951b15a97dSPeter Maydell { \
16961b15a97dSPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \
16971b15a97dSPeter Maydell gen_helper_mve_##FN##b, \
16981b15a97dSPeter Maydell gen_helper_mve_##FN##h, \
16991b15a97dSPeter Maydell gen_helper_mve_##FN##w, \
17001b15a97dSPeter Maydell NULL, \
17011b15a97dSPeter Maydell }; \
17021b15a97dSPeter Maydell return do_2shift_scalar(s, a, fns[a->size]); \
17031b15a97dSPeter Maydell }
17041b15a97dSPeter Maydell
DO_2SHIFT_SCALAR(VSHL_S_scalar,vshli_s)17051b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_S_scalar, vshli_s)
17061b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VSHL_U_scalar, vshli_u)
17071b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_S_scalar, vrshli_s)
17081b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VRSHL_U_scalar, vrshli_u)
17091b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_S_scalar, vqshli_s)
17101b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQSHL_U_scalar, vqshli_u)
17111b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_S_scalar, vqrshli_s)
17121b15a97dSPeter Maydell DO_2SHIFT_SCALAR(VQRSHL_U_scalar, vqrshli_u)
17131b15a97dSPeter Maydell
1714c2262707SPeter Maydell #define DO_VSHLL(INSN, FN) \
1715c2262707SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \
1716c2262707SPeter Maydell { \
1717c2262707SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \
1718c2262707SPeter Maydell gen_helper_mve_##FN##b, \
1719c2262707SPeter Maydell gen_helper_mve_##FN##h, \
1720c2262707SPeter Maydell }; \
1721a7789fabSPeter Maydell return do_2shift_vec(s, a, fns[a->size], false, do_gvec_##FN); \
1722a7789fabSPeter Maydell }
1723a7789fabSPeter Maydell
1724a7789fabSPeter Maydell /*
1725a7789fabSPeter Maydell * For the VSHLL vector helpers, the vece is the size of the input
1726a7789fabSPeter Maydell * (ie MO_8 or MO_16); the helpers want to work in the output size.
1727a7789fabSPeter Maydell * The shift count can be 0..<input size>, inclusive. (0 is VMOVL.)
1728a7789fabSPeter Maydell */
1729a7789fabSPeter Maydell static void do_gvec_vshllbs(unsigned vece, uint32_t dofs, uint32_t aofs,
1730a7789fabSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1731a7789fabSPeter Maydell {
1732a7789fabSPeter Maydell unsigned ovece = vece + 1;
1733a7789fabSPeter Maydell unsigned ibits = vece == MO_8 ? 8 : 16;
1734a7789fabSPeter Maydell tcg_gen_gvec_shli(ovece, dofs, aofs, ibits, oprsz, maxsz);
1735a7789fabSPeter Maydell tcg_gen_gvec_sari(ovece, dofs, dofs, ibits - shift, oprsz, maxsz);
1736a7789fabSPeter Maydell }
1737a7789fabSPeter Maydell
do_gvec_vshllbu(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t shift,uint32_t oprsz,uint32_t maxsz)1738a7789fabSPeter Maydell static void do_gvec_vshllbu(unsigned vece, uint32_t dofs, uint32_t aofs,
1739a7789fabSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1740a7789fabSPeter Maydell {
1741a7789fabSPeter Maydell unsigned ovece = vece + 1;
1742a7789fabSPeter Maydell tcg_gen_gvec_andi(ovece, dofs, aofs,
1743a7789fabSPeter Maydell ovece == MO_16 ? 0xff : 0xffff, oprsz, maxsz);
1744a7789fabSPeter Maydell tcg_gen_gvec_shli(ovece, dofs, dofs, shift, oprsz, maxsz);
1745a7789fabSPeter Maydell }
1746a7789fabSPeter Maydell
do_gvec_vshllts(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t shift,uint32_t oprsz,uint32_t maxsz)1747a7789fabSPeter Maydell static void do_gvec_vshllts(unsigned vece, uint32_t dofs, uint32_t aofs,
1748a7789fabSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1749a7789fabSPeter Maydell {
1750a7789fabSPeter Maydell unsigned ovece = vece + 1;
1751a7789fabSPeter Maydell unsigned ibits = vece == MO_8 ? 8 : 16;
1752a7789fabSPeter Maydell if (shift == 0) {
1753a7789fabSPeter Maydell tcg_gen_gvec_sari(ovece, dofs, aofs, ibits, oprsz, maxsz);
1754a7789fabSPeter Maydell } else {
1755a7789fabSPeter Maydell tcg_gen_gvec_andi(ovece, dofs, aofs,
1756a7789fabSPeter Maydell ovece == MO_16 ? 0xff00 : 0xffff0000, oprsz, maxsz);
1757a7789fabSPeter Maydell tcg_gen_gvec_sari(ovece, dofs, dofs, ibits - shift, oprsz, maxsz);
1758a7789fabSPeter Maydell }
1759a7789fabSPeter Maydell }
1760a7789fabSPeter Maydell
do_gvec_vshlltu(unsigned vece,uint32_t dofs,uint32_t aofs,int64_t shift,uint32_t oprsz,uint32_t maxsz)1761a7789fabSPeter Maydell static void do_gvec_vshlltu(unsigned vece, uint32_t dofs, uint32_t aofs,
1762a7789fabSPeter Maydell int64_t shift, uint32_t oprsz, uint32_t maxsz)
1763a7789fabSPeter Maydell {
1764a7789fabSPeter Maydell unsigned ovece = vece + 1;
1765a7789fabSPeter Maydell unsigned ibits = vece == MO_8 ? 8 : 16;
1766a7789fabSPeter Maydell if (shift == 0) {
1767a7789fabSPeter Maydell tcg_gen_gvec_shri(ovece, dofs, aofs, ibits, oprsz, maxsz);
1768a7789fabSPeter Maydell } else {
1769a7789fabSPeter Maydell tcg_gen_gvec_andi(ovece, dofs, aofs,
1770a7789fabSPeter Maydell ovece == MO_16 ? 0xff00 : 0xffff0000, oprsz, maxsz);
1771a7789fabSPeter Maydell tcg_gen_gvec_shri(ovece, dofs, dofs, ibits - shift, oprsz, maxsz);
1772a7789fabSPeter Maydell }
1773c2262707SPeter Maydell }
1774c2262707SPeter Maydell
DO_VSHLL(VSHLL_BS,vshllbs)1775c2262707SPeter Maydell DO_VSHLL(VSHLL_BS, vshllbs)
1776c2262707SPeter Maydell DO_VSHLL(VSHLL_BU, vshllbu)
1777c2262707SPeter Maydell DO_VSHLL(VSHLL_TS, vshllts)
1778c2262707SPeter Maydell DO_VSHLL(VSHLL_TU, vshlltu)
1779162e2655SPeter Maydell
1780162e2655SPeter Maydell #define DO_2SHIFT_N(INSN, FN) \
1781162e2655SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_2shift *a) \
1782162e2655SPeter Maydell { \
1783162e2655SPeter Maydell static MVEGenTwoOpShiftFn * const fns[] = { \
1784162e2655SPeter Maydell gen_helper_mve_##FN##b, \
1785162e2655SPeter Maydell gen_helper_mve_##FN##h, \
1786162e2655SPeter Maydell }; \
1787162e2655SPeter Maydell return do_2shift(s, a, fns[a->size], false); \
1788162e2655SPeter Maydell }
1789162e2655SPeter Maydell
1790162e2655SPeter Maydell DO_2SHIFT_N(VSHRNB, vshrnb)
1791162e2655SPeter Maydell DO_2SHIFT_N(VSHRNT, vshrnt)
1792162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNB, vrshrnb)
1793162e2655SPeter Maydell DO_2SHIFT_N(VRSHRNT, vrshrnt)
1794d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_S, vqshrnb_s)
1795d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_S, vqshrnt_s)
1796d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNB_U, vqshrnb_u)
1797d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRNT_U, vqshrnt_u)
1798d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNB, vqshrunb)
1799d6f9e011SPeter Maydell DO_2SHIFT_N(VQSHRUNT, vqshrunt)
1800d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_S, vqrshrnb_s)
1801d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_S, vqrshrnt_s)
1802d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNB_U, vqrshrnb_u)
1803d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRNT_U, vqrshrnt_u)
1804d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNB, vqrshrunb)
1805d6f9e011SPeter Maydell DO_2SHIFT_N(VQRSHRUNT, vqrshrunt)
18062e6a4ce0SPeter Maydell
18072e6a4ce0SPeter Maydell static bool trans_VSHLC(DisasContext *s, arg_VSHLC *a)
18082e6a4ce0SPeter Maydell {
18092e6a4ce0SPeter Maydell /*
18102e6a4ce0SPeter Maydell * Whole Vector Left Shift with Carry. The carry is taken
18112e6a4ce0SPeter Maydell * from a general purpose register and written back there.
18122e6a4ce0SPeter Maydell * An imm of 0 means "shift by 32".
18132e6a4ce0SPeter Maydell */
18142e6a4ce0SPeter Maydell TCGv_ptr qd;
18152e6a4ce0SPeter Maydell TCGv_i32 rdm;
18162e6a4ce0SPeter Maydell
18172e6a4ce0SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
18182e6a4ce0SPeter Maydell return false;
18192e6a4ce0SPeter Maydell }
18202e6a4ce0SPeter Maydell if (a->rdm == 13 || a->rdm == 15) {
18212e6a4ce0SPeter Maydell /* CONSTRAINED UNPREDICTABLE: we UNDEF */
18222e6a4ce0SPeter Maydell return false;
18232e6a4ce0SPeter Maydell }
18242e6a4ce0SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
18252e6a4ce0SPeter Maydell return true;
18262e6a4ce0SPeter Maydell }
18272e6a4ce0SPeter Maydell
18282e6a4ce0SPeter Maydell qd = mve_qreg_ptr(a->qd);
18292e6a4ce0SPeter Maydell rdm = load_reg(s, a->rdm);
1830*ad75a51eSRichard Henderson gen_helper_mve_vshlc(rdm, tcg_env, qd, rdm, tcg_constant_i32(a->imm));
18312e6a4ce0SPeter Maydell store_reg(s, a->rdm, rdm);
18322e6a4ce0SPeter Maydell mve_update_eci(s);
18332e6a4ce0SPeter Maydell return true;
18342e6a4ce0SPeter Maydell }
1835395b92d5SPeter Maydell
do_vidup(DisasContext * s,arg_vidup * a,MVEGenVIDUPFn * fn)1836395b92d5SPeter Maydell static bool do_vidup(DisasContext *s, arg_vidup *a, MVEGenVIDUPFn *fn)
1837395b92d5SPeter Maydell {
1838395b92d5SPeter Maydell TCGv_ptr qd;
1839395b92d5SPeter Maydell TCGv_i32 rn;
1840395b92d5SPeter Maydell
1841395b92d5SPeter Maydell /*
1842395b92d5SPeter Maydell * Vector increment/decrement with wrap and duplicate (VIDUP, VDDUP).
1843395b92d5SPeter Maydell * This fills the vector with elements of successively increasing
1844395b92d5SPeter Maydell * or decreasing values, starting from Rn.
1845395b92d5SPeter Maydell */
1846395b92d5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1847395b92d5SPeter Maydell return false;
1848395b92d5SPeter Maydell }
1849395b92d5SPeter Maydell if (a->size == MO_64) {
1850395b92d5SPeter Maydell /* size 0b11 is another encoding */
1851395b92d5SPeter Maydell return false;
1852395b92d5SPeter Maydell }
1853395b92d5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1854395b92d5SPeter Maydell return true;
1855395b92d5SPeter Maydell }
1856395b92d5SPeter Maydell
1857395b92d5SPeter Maydell qd = mve_qreg_ptr(a->qd);
1858395b92d5SPeter Maydell rn = load_reg(s, a->rn);
1859*ad75a51eSRichard Henderson fn(rn, tcg_env, qd, rn, tcg_constant_i32(a->imm));
1860395b92d5SPeter Maydell store_reg(s, a->rn, rn);
1861395b92d5SPeter Maydell mve_update_eci(s);
1862395b92d5SPeter Maydell return true;
1863395b92d5SPeter Maydell }
1864395b92d5SPeter Maydell
do_viwdup(DisasContext * s,arg_viwdup * a,MVEGenVIWDUPFn * fn)1865395b92d5SPeter Maydell static bool do_viwdup(DisasContext *s, arg_viwdup *a, MVEGenVIWDUPFn *fn)
1866395b92d5SPeter Maydell {
1867395b92d5SPeter Maydell TCGv_ptr qd;
1868395b92d5SPeter Maydell TCGv_i32 rn, rm;
1869395b92d5SPeter Maydell
1870395b92d5SPeter Maydell /*
1871395b92d5SPeter Maydell * Vector increment/decrement with wrap and duplicate (VIWDUp, VDWDUP)
1872395b92d5SPeter Maydell * This fills the vector with elements of successively increasing
1873395b92d5SPeter Maydell * or decreasing values, starting from Rn. Rm specifies a point where
1874395b92d5SPeter Maydell * the count wraps back around to 0. The updated offset is written back
1875395b92d5SPeter Maydell * to Rn.
1876395b92d5SPeter Maydell */
1877395b92d5SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd)) {
1878395b92d5SPeter Maydell return false;
1879395b92d5SPeter Maydell }
1880395b92d5SPeter Maydell if (!fn || a->rm == 13 || a->rm == 15) {
1881395b92d5SPeter Maydell /*
1882395b92d5SPeter Maydell * size 0b11 is another encoding; Rm == 13 is UNPREDICTABLE;
1883395b92d5SPeter Maydell * Rm == 13 is VIWDUP, VDWDUP.
1884395b92d5SPeter Maydell */
1885395b92d5SPeter Maydell return false;
1886395b92d5SPeter Maydell }
1887395b92d5SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1888395b92d5SPeter Maydell return true;
1889395b92d5SPeter Maydell }
1890395b92d5SPeter Maydell
1891395b92d5SPeter Maydell qd = mve_qreg_ptr(a->qd);
1892395b92d5SPeter Maydell rn = load_reg(s, a->rn);
1893395b92d5SPeter Maydell rm = load_reg(s, a->rm);
1894*ad75a51eSRichard Henderson fn(rn, tcg_env, qd, rn, rm, tcg_constant_i32(a->imm));
1895395b92d5SPeter Maydell store_reg(s, a->rn, rn);
1896395b92d5SPeter Maydell mve_update_eci(s);
1897395b92d5SPeter Maydell return true;
1898395b92d5SPeter Maydell }
1899395b92d5SPeter Maydell
trans_VIDUP(DisasContext * s,arg_vidup * a)1900395b92d5SPeter Maydell static bool trans_VIDUP(DisasContext *s, arg_vidup *a)
1901395b92d5SPeter Maydell {
1902395b92d5SPeter Maydell static MVEGenVIDUPFn * const fns[] = {
1903395b92d5SPeter Maydell gen_helper_mve_vidupb,
1904395b92d5SPeter Maydell gen_helper_mve_viduph,
1905395b92d5SPeter Maydell gen_helper_mve_vidupw,
1906395b92d5SPeter Maydell NULL,
1907395b92d5SPeter Maydell };
1908395b92d5SPeter Maydell return do_vidup(s, a, fns[a->size]);
1909395b92d5SPeter Maydell }
1910395b92d5SPeter Maydell
trans_VDDUP(DisasContext * s,arg_vidup * a)1911395b92d5SPeter Maydell static bool trans_VDDUP(DisasContext *s, arg_vidup *a)
1912395b92d5SPeter Maydell {
1913395b92d5SPeter Maydell static MVEGenVIDUPFn * const fns[] = {
1914395b92d5SPeter Maydell gen_helper_mve_vidupb,
1915395b92d5SPeter Maydell gen_helper_mve_viduph,
1916395b92d5SPeter Maydell gen_helper_mve_vidupw,
1917395b92d5SPeter Maydell NULL,
1918395b92d5SPeter Maydell };
1919395b92d5SPeter Maydell /* VDDUP is just like VIDUP but with a negative immediate */
1920395b92d5SPeter Maydell a->imm = -a->imm;
1921395b92d5SPeter Maydell return do_vidup(s, a, fns[a->size]);
1922395b92d5SPeter Maydell }
1923395b92d5SPeter Maydell
trans_VIWDUP(DisasContext * s,arg_viwdup * a)1924395b92d5SPeter Maydell static bool trans_VIWDUP(DisasContext *s, arg_viwdup *a)
1925395b92d5SPeter Maydell {
1926395b92d5SPeter Maydell static MVEGenVIWDUPFn * const fns[] = {
1927395b92d5SPeter Maydell gen_helper_mve_viwdupb,
1928395b92d5SPeter Maydell gen_helper_mve_viwduph,
1929395b92d5SPeter Maydell gen_helper_mve_viwdupw,
1930395b92d5SPeter Maydell NULL,
1931395b92d5SPeter Maydell };
1932395b92d5SPeter Maydell return do_viwdup(s, a, fns[a->size]);
1933395b92d5SPeter Maydell }
1934395b92d5SPeter Maydell
trans_VDWDUP(DisasContext * s,arg_viwdup * a)1935395b92d5SPeter Maydell static bool trans_VDWDUP(DisasContext *s, arg_viwdup *a)
1936395b92d5SPeter Maydell {
1937395b92d5SPeter Maydell static MVEGenVIWDUPFn * const fns[] = {
1938395b92d5SPeter Maydell gen_helper_mve_vdwdupb,
1939395b92d5SPeter Maydell gen_helper_mve_vdwduph,
1940395b92d5SPeter Maydell gen_helper_mve_vdwdupw,
1941395b92d5SPeter Maydell NULL,
1942395b92d5SPeter Maydell };
1943395b92d5SPeter Maydell return do_viwdup(s, a, fns[a->size]);
1944395b92d5SPeter Maydell }
1945eff5d9a9SPeter Maydell
do_vcmp(DisasContext * s,arg_vcmp * a,MVEGenCmpFn * fn)1946eff5d9a9SPeter Maydell static bool do_vcmp(DisasContext *s, arg_vcmp *a, MVEGenCmpFn *fn)
1947eff5d9a9SPeter Maydell {
1948eff5d9a9SPeter Maydell TCGv_ptr qn, qm;
1949eff5d9a9SPeter Maydell
1950eff5d9a9SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
1951eff5d9a9SPeter Maydell !fn) {
1952eff5d9a9SPeter Maydell return false;
1953eff5d9a9SPeter Maydell }
1954eff5d9a9SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1955eff5d9a9SPeter Maydell return true;
1956eff5d9a9SPeter Maydell }
1957eff5d9a9SPeter Maydell
1958eff5d9a9SPeter Maydell qn = mve_qreg_ptr(a->qn);
1959eff5d9a9SPeter Maydell qm = mve_qreg_ptr(a->qm);
1960*ad75a51eSRichard Henderson fn(tcg_env, qn, qm);
1961eff5d9a9SPeter Maydell if (a->mask) {
1962eff5d9a9SPeter Maydell /* VPT */
1963eff5d9a9SPeter Maydell gen_vpst(s, a->mask);
1964eff5d9a9SPeter Maydell }
196526702213SPeter Maydell /* This insn updates predication bits */
196626702213SPeter Maydell s->base.is_jmp = DISAS_UPDATE_NOCHAIN;
1967eff5d9a9SPeter Maydell mve_update_eci(s);
1968eff5d9a9SPeter Maydell return true;
1969eff5d9a9SPeter Maydell }
1970eff5d9a9SPeter Maydell
do_vcmp_scalar(DisasContext * s,arg_vcmp_scalar * a,MVEGenScalarCmpFn * fn)1971cce81873SPeter Maydell static bool do_vcmp_scalar(DisasContext *s, arg_vcmp_scalar *a,
1972cce81873SPeter Maydell MVEGenScalarCmpFn *fn)
1973cce81873SPeter Maydell {
1974cce81873SPeter Maydell TCGv_ptr qn;
1975cce81873SPeter Maydell TCGv_i32 rm;
1976cce81873SPeter Maydell
1977cce81873SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !fn || a->rm == 13) {
1978cce81873SPeter Maydell return false;
1979cce81873SPeter Maydell }
1980cce81873SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
1981cce81873SPeter Maydell return true;
1982cce81873SPeter Maydell }
1983cce81873SPeter Maydell
1984cce81873SPeter Maydell qn = mve_qreg_ptr(a->qn);
1985cce81873SPeter Maydell if (a->rm == 15) {
1986cce81873SPeter Maydell /* Encoding Rm=0b1111 means "constant zero" */
1987cce81873SPeter Maydell rm = tcg_constant_i32(0);
1988cce81873SPeter Maydell } else {
1989cce81873SPeter Maydell rm = load_reg(s, a->rm);
1990cce81873SPeter Maydell }
1991*ad75a51eSRichard Henderson fn(tcg_env, qn, rm);
1992cce81873SPeter Maydell if (a->mask) {
1993cce81873SPeter Maydell /* VPT */
1994cce81873SPeter Maydell gen_vpst(s, a->mask);
1995cce81873SPeter Maydell }
199626702213SPeter Maydell /* This insn updates predication bits */
199726702213SPeter Maydell s->base.is_jmp = DISAS_UPDATE_NOCHAIN;
1998cce81873SPeter Maydell mve_update_eci(s);
1999cce81873SPeter Maydell return true;
2000cce81873SPeter Maydell }
2001cce81873SPeter Maydell
2002eff5d9a9SPeter Maydell #define DO_VCMP(INSN, FN) \
2003eff5d9a9SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vcmp *a) \
2004eff5d9a9SPeter Maydell { \
2005eff5d9a9SPeter Maydell static MVEGenCmpFn * const fns[] = { \
2006eff5d9a9SPeter Maydell gen_helper_mve_##FN##b, \
2007eff5d9a9SPeter Maydell gen_helper_mve_##FN##h, \
2008eff5d9a9SPeter Maydell gen_helper_mve_##FN##w, \
2009eff5d9a9SPeter Maydell NULL, \
2010eff5d9a9SPeter Maydell }; \
2011eff5d9a9SPeter Maydell return do_vcmp(s, a, fns[a->size]); \
2012cce81873SPeter Maydell } \
2013cce81873SPeter Maydell static bool trans_##INSN##_scalar(DisasContext *s, \
2014cce81873SPeter Maydell arg_vcmp_scalar *a) \
2015cce81873SPeter Maydell { \
2016cce81873SPeter Maydell static MVEGenScalarCmpFn * const fns[] = { \
2017cce81873SPeter Maydell gen_helper_mve_##FN##_scalarb, \
2018cce81873SPeter Maydell gen_helper_mve_##FN##_scalarh, \
2019cce81873SPeter Maydell gen_helper_mve_##FN##_scalarw, \
2020cce81873SPeter Maydell NULL, \
2021cce81873SPeter Maydell }; \
2022cce81873SPeter Maydell return do_vcmp_scalar(s, a, fns[a->size]); \
2023eff5d9a9SPeter Maydell }
2024eff5d9a9SPeter Maydell
DO_VCMP(VCMPEQ,vcmpeq)2025eff5d9a9SPeter Maydell DO_VCMP(VCMPEQ, vcmpeq)
2026eff5d9a9SPeter Maydell DO_VCMP(VCMPNE, vcmpne)
2027eff5d9a9SPeter Maydell DO_VCMP(VCMPCS, vcmpcs)
2028eff5d9a9SPeter Maydell DO_VCMP(VCMPHI, vcmphi)
2029eff5d9a9SPeter Maydell DO_VCMP(VCMPGE, vcmpge)
2030eff5d9a9SPeter Maydell DO_VCMP(VCMPLT, vcmplt)
2031eff5d9a9SPeter Maydell DO_VCMP(VCMPGT, vcmpgt)
2032eff5d9a9SPeter Maydell DO_VCMP(VCMPLE, vcmple)
2033688ba4cfSPeter Maydell
2034c87fe6d2SPeter Maydell #define DO_VCMP_FP(INSN, FN) \
2035c87fe6d2SPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vcmp *a) \
2036c87fe6d2SPeter Maydell { \
2037c87fe6d2SPeter Maydell static MVEGenCmpFn * const fns[] = { \
2038c87fe6d2SPeter Maydell NULL, \
2039c87fe6d2SPeter Maydell gen_helper_mve_##FN##h, \
2040c87fe6d2SPeter Maydell gen_helper_mve_##FN##s, \
2041c87fe6d2SPeter Maydell NULL, \
2042c87fe6d2SPeter Maydell }; \
2043c87fe6d2SPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
2044c87fe6d2SPeter Maydell return false; \
2045c87fe6d2SPeter Maydell } \
2046c87fe6d2SPeter Maydell return do_vcmp(s, a, fns[a->size]); \
2047c2d8f6bbSPeter Maydell } \
2048c2d8f6bbSPeter Maydell static bool trans_##INSN##_scalar(DisasContext *s, \
2049c2d8f6bbSPeter Maydell arg_vcmp_scalar *a) \
2050c2d8f6bbSPeter Maydell { \
2051c2d8f6bbSPeter Maydell static MVEGenScalarCmpFn * const fns[] = { \
2052c2d8f6bbSPeter Maydell NULL, \
2053c2d8f6bbSPeter Maydell gen_helper_mve_##FN##_scalarh, \
2054c2d8f6bbSPeter Maydell gen_helper_mve_##FN##_scalars, \
2055c2d8f6bbSPeter Maydell NULL, \
2056c2d8f6bbSPeter Maydell }; \
2057c2d8f6bbSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
2058c2d8f6bbSPeter Maydell return false; \
2059c2d8f6bbSPeter Maydell } \
2060c2d8f6bbSPeter Maydell return do_vcmp_scalar(s, a, fns[a->size]); \
2061c87fe6d2SPeter Maydell }
2062c87fe6d2SPeter Maydell
2063c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPEQ_fp, vfcmpeq)
2064c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPNE_fp, vfcmpne)
2065c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGE_fp, vfcmpge)
2066c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLT_fp, vfcmplt)
2067c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPGT_fp, vfcmpgt)
2068c87fe6d2SPeter Maydell DO_VCMP_FP(VCMPLE_fp, vfcmple)
2069c87fe6d2SPeter Maydell
2070688ba4cfSPeter Maydell static bool do_vmaxv(DisasContext *s, arg_vmaxv *a, MVEGenVADDVFn fn)
2071688ba4cfSPeter Maydell {
2072688ba4cfSPeter Maydell /*
2073688ba4cfSPeter Maydell * MIN/MAX operations across a vector: compute the min or
2074688ba4cfSPeter Maydell * max of the initial value in a general purpose register
2075688ba4cfSPeter Maydell * and all the elements in the vector, and store it back
2076688ba4cfSPeter Maydell * into the general purpose register.
2077688ba4cfSPeter Maydell */
2078688ba4cfSPeter Maydell TCGv_ptr qm;
2079688ba4cfSPeter Maydell TCGv_i32 rda;
2080688ba4cfSPeter Maydell
2081688ba4cfSPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qm) ||
2082688ba4cfSPeter Maydell !fn || a->rda == 13 || a->rda == 15) {
2083688ba4cfSPeter Maydell /* Rda cases are UNPREDICTABLE */
2084688ba4cfSPeter Maydell return false;
2085688ba4cfSPeter Maydell }
2086688ba4cfSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
2087688ba4cfSPeter Maydell return true;
2088688ba4cfSPeter Maydell }
2089688ba4cfSPeter Maydell
2090688ba4cfSPeter Maydell qm = mve_qreg_ptr(a->qm);
2091688ba4cfSPeter Maydell rda = load_reg(s, a->rda);
2092*ad75a51eSRichard Henderson fn(rda, tcg_env, qm, rda);
2093688ba4cfSPeter Maydell store_reg(s, a->rda, rda);
2094688ba4cfSPeter Maydell mve_update_eci(s);
2095688ba4cfSPeter Maydell return true;
2096688ba4cfSPeter Maydell }
2097688ba4cfSPeter Maydell
2098688ba4cfSPeter Maydell #define DO_VMAXV(INSN, FN) \
2099688ba4cfSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmaxv *a) \
2100688ba4cfSPeter Maydell { \
2101688ba4cfSPeter Maydell static MVEGenVADDVFn * const fns[] = { \
2102688ba4cfSPeter Maydell gen_helper_mve_##FN##b, \
2103688ba4cfSPeter Maydell gen_helper_mve_##FN##h, \
2104688ba4cfSPeter Maydell gen_helper_mve_##FN##w, \
2105688ba4cfSPeter Maydell NULL, \
2106688ba4cfSPeter Maydell }; \
2107688ba4cfSPeter Maydell return do_vmaxv(s, a, fns[a->size]); \
2108688ba4cfSPeter Maydell }
2109688ba4cfSPeter Maydell
DO_VMAXV(VMAXV_S,vmaxvs)2110688ba4cfSPeter Maydell DO_VMAXV(VMAXV_S, vmaxvs)
2111688ba4cfSPeter Maydell DO_VMAXV(VMAXV_U, vmaxvu)
2112688ba4cfSPeter Maydell DO_VMAXV(VMAXAV, vmaxav)
2113688ba4cfSPeter Maydell DO_VMAXV(VMINV_S, vminvs)
2114688ba4cfSPeter Maydell DO_VMAXV(VMINV_U, vminvu)
2115688ba4cfSPeter Maydell DO_VMAXV(VMINAV, vminav)
21167f061c0aSPeter Maydell
211729f80e7dSPeter Maydell #define DO_VMAXV_FP(INSN, FN) \
211829f80e7dSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vmaxv *a) \
211929f80e7dSPeter Maydell { \
212029f80e7dSPeter Maydell static MVEGenVADDVFn * const fns[] = { \
212129f80e7dSPeter Maydell NULL, \
212229f80e7dSPeter Maydell gen_helper_mve_##FN##h, \
212329f80e7dSPeter Maydell gen_helper_mve_##FN##s, \
212429f80e7dSPeter Maydell NULL, \
212529f80e7dSPeter Maydell }; \
212629f80e7dSPeter Maydell if (!dc_isar_feature(aa32_mve_fp, s)) { \
212729f80e7dSPeter Maydell return false; \
212829f80e7dSPeter Maydell } \
212929f80e7dSPeter Maydell return do_vmaxv(s, a, fns[a->size]); \
213029f80e7dSPeter Maydell }
213129f80e7dSPeter Maydell
213229f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMV, vmaxnmv)
213329f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMV, vminnmv)
213429f80e7dSPeter Maydell DO_VMAXV_FP(VMAXNMAV, vmaxnmav)
213529f80e7dSPeter Maydell DO_VMAXV_FP(VMINNMAV, vminnmav)
213629f80e7dSPeter Maydell
21377f061c0aSPeter Maydell static bool do_vabav(DisasContext *s, arg_vabav *a, MVEGenVABAVFn *fn)
21387f061c0aSPeter Maydell {
21397f061c0aSPeter Maydell /* Absolute difference accumulated across vector */
21407f061c0aSPeter Maydell TCGv_ptr qn, qm;
21417f061c0aSPeter Maydell TCGv_i32 rda;
21427f061c0aSPeter Maydell
21437f061c0aSPeter Maydell if (!dc_isar_feature(aa32_mve, s) ||
21447f061c0aSPeter Maydell !mve_check_qreg_bank(s, a->qm | a->qn) ||
21457f061c0aSPeter Maydell !fn || a->rda == 13 || a->rda == 15) {
21467f061c0aSPeter Maydell /* Rda cases are UNPREDICTABLE */
21477f061c0aSPeter Maydell return false;
21487f061c0aSPeter Maydell }
21497f061c0aSPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
21507f061c0aSPeter Maydell return true;
21517f061c0aSPeter Maydell }
21527f061c0aSPeter Maydell
21537f061c0aSPeter Maydell qm = mve_qreg_ptr(a->qm);
21547f061c0aSPeter Maydell qn = mve_qreg_ptr(a->qn);
21557f061c0aSPeter Maydell rda = load_reg(s, a->rda);
2156*ad75a51eSRichard Henderson fn(rda, tcg_env, qn, qm, rda);
21577f061c0aSPeter Maydell store_reg(s, a->rda, rda);
21587f061c0aSPeter Maydell mve_update_eci(s);
21597f061c0aSPeter Maydell return true;
21607f061c0aSPeter Maydell }
21617f061c0aSPeter Maydell
21627f061c0aSPeter Maydell #define DO_VABAV(INSN, FN) \
21637f061c0aSPeter Maydell static bool trans_##INSN(DisasContext *s, arg_vabav *a) \
21647f061c0aSPeter Maydell { \
21657f061c0aSPeter Maydell static MVEGenVABAVFn * const fns[] = { \
21667f061c0aSPeter Maydell gen_helper_mve_##FN##b, \
21677f061c0aSPeter Maydell gen_helper_mve_##FN##h, \
21687f061c0aSPeter Maydell gen_helper_mve_##FN##w, \
21697f061c0aSPeter Maydell NULL, \
21707f061c0aSPeter Maydell }; \
21717f061c0aSPeter Maydell return do_vabav(s, a, fns[a->size]); \
21727f061c0aSPeter Maydell }
21737f061c0aSPeter Maydell
DO_VABAV(VABAV_S,vabavs)21747f061c0aSPeter Maydell DO_VABAV(VABAV_S, vabavs)
21757f061c0aSPeter Maydell DO_VABAV(VABAV_U, vabavu)
21761241f148SPeter Maydell
21771241f148SPeter Maydell static bool trans_VMOV_to_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
21781241f148SPeter Maydell {
21791241f148SPeter Maydell /*
21801241f148SPeter Maydell * VMOV two 32-bit vector lanes to two general-purpose registers.
21811241f148SPeter Maydell * This insn is not predicated but it is subject to beat-wise
21821241f148SPeter Maydell * execution if it is not in an IT block. For us this means
21831241f148SPeter Maydell * only that if PSR.ECI says we should not be executing the beat
21841241f148SPeter Maydell * corresponding to the lane of the vector register being accessed
2185673d8215SMichael Tokarev * then we should skip performing the move, and that we need to do
21861241f148SPeter Maydell * the usual check for bad ECI state and advance of ECI state.
21871241f148SPeter Maydell * (If PSR.ECI is non-zero then we cannot be in an IT block.)
21881241f148SPeter Maydell */
21891241f148SPeter Maydell TCGv_i32 tmp;
21901241f148SPeter Maydell int vd;
21911241f148SPeter Maydell
21921241f148SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
21931241f148SPeter Maydell a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15 ||
21941241f148SPeter Maydell a->rt == a->rt2) {
21951241f148SPeter Maydell /* Rt/Rt2 cases are UNPREDICTABLE */
21961241f148SPeter Maydell return false;
21971241f148SPeter Maydell }
21981241f148SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
21991241f148SPeter Maydell return true;
22001241f148SPeter Maydell }
22011241f148SPeter Maydell
22021241f148SPeter Maydell /* Convert Qreg index to Dreg for read_neon_element32() etc */
22031241f148SPeter Maydell vd = a->qd * 2;
22041241f148SPeter Maydell
22051241f148SPeter Maydell if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
22061241f148SPeter Maydell tmp = tcg_temp_new_i32();
22071241f148SPeter Maydell read_neon_element32(tmp, vd, a->idx, MO_32);
22081241f148SPeter Maydell store_reg(s, a->rt, tmp);
22091241f148SPeter Maydell }
22101241f148SPeter Maydell if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
22111241f148SPeter Maydell tmp = tcg_temp_new_i32();
22121241f148SPeter Maydell read_neon_element32(tmp, vd + 1, a->idx, MO_32);
22131241f148SPeter Maydell store_reg(s, a->rt2, tmp);
22141241f148SPeter Maydell }
22151241f148SPeter Maydell
22161241f148SPeter Maydell mve_update_and_store_eci(s);
22171241f148SPeter Maydell return true;
22181241f148SPeter Maydell }
22191241f148SPeter Maydell
trans_VMOV_from_2gp(DisasContext * s,arg_VMOV_to_2gp * a)22201241f148SPeter Maydell static bool trans_VMOV_from_2gp(DisasContext *s, arg_VMOV_to_2gp *a)
22211241f148SPeter Maydell {
22221241f148SPeter Maydell /*
22231241f148SPeter Maydell * VMOV two general-purpose registers to two 32-bit vector lanes.
22241241f148SPeter Maydell * This insn is not predicated but it is subject to beat-wise
22251241f148SPeter Maydell * execution if it is not in an IT block. For us this means
22261241f148SPeter Maydell * only that if PSR.ECI says we should not be executing the beat
22271241f148SPeter Maydell * corresponding to the lane of the vector register being accessed
2228673d8215SMichael Tokarev * then we should skip performing the move, and that we need to do
22291241f148SPeter Maydell * the usual check for bad ECI state and advance of ECI state.
22301241f148SPeter Maydell * (If PSR.ECI is non-zero then we cannot be in an IT block.)
22311241f148SPeter Maydell */
22321241f148SPeter Maydell TCGv_i32 tmp;
22331241f148SPeter Maydell int vd;
22341241f148SPeter Maydell
22351241f148SPeter Maydell if (!dc_isar_feature(aa32_mve, s) || !mve_check_qreg_bank(s, a->qd) ||
22361241f148SPeter Maydell a->rt == 13 || a->rt == 15 || a->rt2 == 13 || a->rt2 == 15) {
22371241f148SPeter Maydell /* Rt/Rt2 cases are UNPREDICTABLE */
22381241f148SPeter Maydell return false;
22391241f148SPeter Maydell }
22401241f148SPeter Maydell if (!mve_eci_check(s) || !vfp_access_check(s)) {
22411241f148SPeter Maydell return true;
22421241f148SPeter Maydell }
22431241f148SPeter Maydell
22441241f148SPeter Maydell /* Convert Qreg idx to Dreg for read_neon_element32() etc */
22451241f148SPeter Maydell vd = a->qd * 2;
22461241f148SPeter Maydell
22471241f148SPeter Maydell if (!mve_skip_vmov(s, vd, a->idx, MO_32)) {
22481241f148SPeter Maydell tmp = load_reg(s, a->rt);
22491241f148SPeter Maydell write_neon_element32(tmp, vd, a->idx, MO_32);
22501241f148SPeter Maydell }
22511241f148SPeter Maydell if (!mve_skip_vmov(s, vd + 1, a->idx, MO_32)) {
22521241f148SPeter Maydell tmp = load_reg(s, a->rt2);
22531241f148SPeter Maydell write_neon_element32(tmp, vd + 1, a->idx, MO_32);
22541241f148SPeter Maydell }
22551241f148SPeter Maydell
22561241f148SPeter Maydell mve_update_and_store_eci(s);
22571241f148SPeter Maydell return true;
22581241f148SPeter Maydell }
2259