11e37607bSGerd Hoffmann #ifndef QEMU_HW_ESP_H 21e37607bSGerd Hoffmann #define QEMU_HW_ESP_H 31e37607bSGerd Hoffmann 40d09e41aSPaolo Bonzini #include "hw/scsi/scsi.h" 51b13a60cSMark Cave-Ayland #include "hw/sysbus.h" 69c7e23fcSHervé Poussineau 78b17de88Sblueswir1 /* esp.c */ 88b17de88Sblueswir1 #define ESP_MAX_DEVS 7 9ff9868ecSBlue Swirl typedef void (*ESPDMAMemoryReadWriteFunc)(void *opaque, uint8_t *buf, int len); 101e37607bSGerd Hoffmann 119c7e23fcSHervé Poussineau #define ESP_REGS 16 129c7e23fcSHervé Poussineau #define TI_BUFSZ 16 13926cde5fSPrasad J Pandit #define ESP_CMDBUF_SZ 32 149c7e23fcSHervé Poussineau 159c7e23fcSHervé Poussineau typedef struct ESPState ESPState; 169c7e23fcSHervé Poussineau 17*74d71ea1SLaurent Vivier enum pdma_origin_id { 18*74d71ea1SLaurent Vivier PDMA, 19*74d71ea1SLaurent Vivier TI, 20*74d71ea1SLaurent Vivier CMD, 21*74d71ea1SLaurent Vivier ASYNC, 22*74d71ea1SLaurent Vivier }; 23*74d71ea1SLaurent Vivier 249c7e23fcSHervé Poussineau struct ESPState { 259c7e23fcSHervé Poussineau uint8_t rregs[ESP_REGS]; 269c7e23fcSHervé Poussineau uint8_t wregs[ESP_REGS]; 279c7e23fcSHervé Poussineau qemu_irq irq; 28*74d71ea1SLaurent Vivier qemu_irq irq_data; 299c7e23fcSHervé Poussineau uint8_t chip_id; 30c9cf45c1SHannes Reinecke bool tchi_written; 319c7e23fcSHervé Poussineau int32_t ti_size; 329c7e23fcSHervé Poussineau uint32_t ti_rptr, ti_wptr; 339c7e23fcSHervé Poussineau uint32_t status; 34ea84a442SGuenter Roeck uint32_t deferred_status; 35ea84a442SGuenter Roeck bool deferred_complete; 369c7e23fcSHervé Poussineau uint32_t dma; 379c7e23fcSHervé Poussineau uint8_t ti_buf[TI_BUFSZ]; 389c7e23fcSHervé Poussineau SCSIBus bus; 399c7e23fcSHervé Poussineau SCSIDevice *current_dev; 409c7e23fcSHervé Poussineau SCSIRequest *current_req; 41926cde5fSPrasad J Pandit uint8_t cmdbuf[ESP_CMDBUF_SZ]; 429c7e23fcSHervé Poussineau uint32_t cmdlen; 439c7e23fcSHervé Poussineau uint32_t do_cmd; 449c7e23fcSHervé Poussineau 459c7e23fcSHervé Poussineau /* The amount of data left in the current DMA transfer. */ 469c7e23fcSHervé Poussineau uint32_t dma_left; 479c7e23fcSHervé Poussineau /* The size of the current DMA transfer. Zero if no transfer is in 489c7e23fcSHervé Poussineau progress. */ 499c7e23fcSHervé Poussineau uint32_t dma_counter; 509c7e23fcSHervé Poussineau int dma_enabled; 519c7e23fcSHervé Poussineau 529c7e23fcSHervé Poussineau uint32_t async_len; 539c7e23fcSHervé Poussineau uint8_t *async_buf; 549c7e23fcSHervé Poussineau 559c7e23fcSHervé Poussineau ESPDMAMemoryReadWriteFunc dma_memory_read; 569c7e23fcSHervé Poussineau ESPDMAMemoryReadWriteFunc dma_memory_write; 579c7e23fcSHervé Poussineau void *dma_opaque; 589c7e23fcSHervé Poussineau void (*dma_cb)(ESPState *s); 59*74d71ea1SLaurent Vivier uint8_t pdma_buf[32]; 60*74d71ea1SLaurent Vivier int pdma_origin; 61*74d71ea1SLaurent Vivier uint32_t pdma_len; 62*74d71ea1SLaurent Vivier uint32_t pdma_start; 63*74d71ea1SLaurent Vivier uint32_t pdma_cur; 64*74d71ea1SLaurent Vivier void (*pdma_cb)(ESPState *s); 659c7e23fcSHervé Poussineau }; 669c7e23fcSHervé Poussineau 671b13a60cSMark Cave-Ayland #define TYPE_ESP "esp" 681b13a60cSMark Cave-Ayland #define ESP_STATE(obj) OBJECT_CHECK(SysBusESPState, (obj), TYPE_ESP) 691b13a60cSMark Cave-Ayland 701b13a60cSMark Cave-Ayland typedef struct { 711b13a60cSMark Cave-Ayland /*< private >*/ 721b13a60cSMark Cave-Ayland SysBusDevice parent_obj; 731b13a60cSMark Cave-Ayland /*< public >*/ 741b13a60cSMark Cave-Ayland 751b13a60cSMark Cave-Ayland MemoryRegion iomem; 76*74d71ea1SLaurent Vivier MemoryRegion pdma; 771b13a60cSMark Cave-Ayland uint32_t it_shift; 781b13a60cSMark Cave-Ayland ESPState esp; 791b13a60cSMark Cave-Ayland } SysBusESPState; 801b13a60cSMark Cave-Ayland 819c7e23fcSHervé Poussineau #define ESP_TCLO 0x0 829c7e23fcSHervé Poussineau #define ESP_TCMID 0x1 839c7e23fcSHervé Poussineau #define ESP_FIFO 0x2 849c7e23fcSHervé Poussineau #define ESP_CMD 0x3 859c7e23fcSHervé Poussineau #define ESP_RSTAT 0x4 869c7e23fcSHervé Poussineau #define ESP_WBUSID 0x4 879c7e23fcSHervé Poussineau #define ESP_RINTR 0x5 889c7e23fcSHervé Poussineau #define ESP_WSEL 0x5 899c7e23fcSHervé Poussineau #define ESP_RSEQ 0x6 909c7e23fcSHervé Poussineau #define ESP_WSYNTP 0x6 919c7e23fcSHervé Poussineau #define ESP_RFLAGS 0x7 929c7e23fcSHervé Poussineau #define ESP_WSYNO 0x7 939c7e23fcSHervé Poussineau #define ESP_CFG1 0x8 949c7e23fcSHervé Poussineau #define ESP_RRES1 0x9 959c7e23fcSHervé Poussineau #define ESP_WCCF 0x9 969c7e23fcSHervé Poussineau #define ESP_RRES2 0xa 979c7e23fcSHervé Poussineau #define ESP_WTEST 0xa 989c7e23fcSHervé Poussineau #define ESP_CFG2 0xb 999c7e23fcSHervé Poussineau #define ESP_CFG3 0xc 1009c7e23fcSHervé Poussineau #define ESP_RES3 0xd 1019c7e23fcSHervé Poussineau #define ESP_TCHI 0xe 1029c7e23fcSHervé Poussineau #define ESP_RES4 0xf 1039c7e23fcSHervé Poussineau 1049c7e23fcSHervé Poussineau #define CMD_DMA 0x80 1059c7e23fcSHervé Poussineau #define CMD_CMD 0x7f 1069c7e23fcSHervé Poussineau 1079c7e23fcSHervé Poussineau #define CMD_NOP 0x00 1089c7e23fcSHervé Poussineau #define CMD_FLUSH 0x01 1099c7e23fcSHervé Poussineau #define CMD_RESET 0x02 1109c7e23fcSHervé Poussineau #define CMD_BUSRESET 0x03 1119c7e23fcSHervé Poussineau #define CMD_TI 0x10 1129c7e23fcSHervé Poussineau #define CMD_ICCS 0x11 1139c7e23fcSHervé Poussineau #define CMD_MSGACC 0x12 1149c7e23fcSHervé Poussineau #define CMD_PAD 0x18 1159c7e23fcSHervé Poussineau #define CMD_SATN 0x1a 1169c7e23fcSHervé Poussineau #define CMD_RSTATN 0x1b 1179c7e23fcSHervé Poussineau #define CMD_SEL 0x41 1189c7e23fcSHervé Poussineau #define CMD_SELATN 0x42 1199c7e23fcSHervé Poussineau #define CMD_SELATNS 0x43 1209c7e23fcSHervé Poussineau #define CMD_ENSEL 0x44 1219c7e23fcSHervé Poussineau #define CMD_DISSEL 0x45 1229c7e23fcSHervé Poussineau 1239c7e23fcSHervé Poussineau #define STAT_DO 0x00 1249c7e23fcSHervé Poussineau #define STAT_DI 0x01 1259c7e23fcSHervé Poussineau #define STAT_CD 0x02 1269c7e23fcSHervé Poussineau #define STAT_ST 0x03 1279c7e23fcSHervé Poussineau #define STAT_MO 0x06 1289c7e23fcSHervé Poussineau #define STAT_MI 0x07 1299c7e23fcSHervé Poussineau #define STAT_PIO_MASK 0x06 1309c7e23fcSHervé Poussineau 1319c7e23fcSHervé Poussineau #define STAT_TC 0x10 1329c7e23fcSHervé Poussineau #define STAT_PE 0x20 1339c7e23fcSHervé Poussineau #define STAT_GE 0x40 1349c7e23fcSHervé Poussineau #define STAT_INT 0x80 1359c7e23fcSHervé Poussineau 1369c7e23fcSHervé Poussineau #define BUSID_DID 0x07 1379c7e23fcSHervé Poussineau 1389c7e23fcSHervé Poussineau #define INTR_FC 0x08 1399c7e23fcSHervé Poussineau #define INTR_BS 0x10 1409c7e23fcSHervé Poussineau #define INTR_DC 0x20 1419c7e23fcSHervé Poussineau #define INTR_RST 0x80 1429c7e23fcSHervé Poussineau 1439c7e23fcSHervé Poussineau #define SEQ_0 0x0 1449c7e23fcSHervé Poussineau #define SEQ_CD 0x4 1459c7e23fcSHervé Poussineau 1469c7e23fcSHervé Poussineau #define CFG1_RESREPT 0x40 1479c7e23fcSHervé Poussineau 1489c7e23fcSHervé Poussineau #define TCHI_FAS100A 0x4 1499c7e23fcSHervé Poussineau #define TCHI_AM53C974 0x12 1509c7e23fcSHervé Poussineau 1519c7e23fcSHervé Poussineau void esp_dma_enable(ESPState *s, int irq, int level); 1529c7e23fcSHervé Poussineau void esp_request_cancelled(SCSIRequest *req); 1539c7e23fcSHervé Poussineau void esp_command_complete(SCSIRequest *req, uint32_t status, size_t resid); 1549c7e23fcSHervé Poussineau void esp_transfer_data(SCSIRequest *req, uint32_t len); 1559c7e23fcSHervé Poussineau void esp_hard_reset(ESPState *s); 1569c7e23fcSHervé Poussineau uint64_t esp_reg_read(ESPState *s, uint32_t saddr); 1579c7e23fcSHervé Poussineau void esp_reg_write(ESPState *s, uint32_t saddr, uint64_t val); 1589c7e23fcSHervé Poussineau extern const VMStateDescription vmstate_esp; 1599c7e23fcSHervé Poussineau 1601e37607bSGerd Hoffmann #endif 161