xref: /qemu/include/hw/scsi/esp.h (revision 0d09e41a51aa0752b1ce525ce084f7cd210e461b)
11e37607bSGerd Hoffmann #ifndef QEMU_HW_ESP_H
21e37607bSGerd Hoffmann #define QEMU_HW_ESP_H
31e37607bSGerd Hoffmann 
4*0d09e41aSPaolo Bonzini #include "hw/scsi/scsi.h"
59c7e23fcSHervé Poussineau 
68b17de88Sblueswir1 /* esp.c */
78b17de88Sblueswir1 #define ESP_MAX_DEVS 7
8ff9868ecSBlue Swirl typedef void (*ESPDMAMemoryReadWriteFunc)(void *opaque, uint8_t *buf, int len);
9a8170e5eSAvi Kivity void esp_init(hwaddr espaddr, int it_shift,
10ff9868ecSBlue Swirl               ESPDMAMemoryReadWriteFunc dma_memory_read,
11ff9868ecSBlue Swirl               ESPDMAMemoryReadWriteFunc dma_memory_write,
1273d74342SBlue Swirl               void *dma_opaque, qemu_irq irq, qemu_irq *reset,
1373d74342SBlue Swirl               qemu_irq *dma_enable);
141e37607bSGerd Hoffmann 
159c7e23fcSHervé Poussineau #define ESP_REGS 16
169c7e23fcSHervé Poussineau #define TI_BUFSZ 16
179c7e23fcSHervé Poussineau 
189c7e23fcSHervé Poussineau typedef struct ESPState ESPState;
199c7e23fcSHervé Poussineau 
209c7e23fcSHervé Poussineau struct ESPState {
219c7e23fcSHervé Poussineau     uint8_t rregs[ESP_REGS];
229c7e23fcSHervé Poussineau     uint8_t wregs[ESP_REGS];
239c7e23fcSHervé Poussineau     qemu_irq irq;
249c7e23fcSHervé Poussineau     uint8_t chip_id;
259c7e23fcSHervé Poussineau     int32_t ti_size;
269c7e23fcSHervé Poussineau     uint32_t ti_rptr, ti_wptr;
279c7e23fcSHervé Poussineau     uint32_t status;
289c7e23fcSHervé Poussineau     uint32_t dma;
299c7e23fcSHervé Poussineau     uint8_t ti_buf[TI_BUFSZ];
309c7e23fcSHervé Poussineau     SCSIBus bus;
319c7e23fcSHervé Poussineau     SCSIDevice *current_dev;
329c7e23fcSHervé Poussineau     SCSIRequest *current_req;
339c7e23fcSHervé Poussineau     uint8_t cmdbuf[TI_BUFSZ];
349c7e23fcSHervé Poussineau     uint32_t cmdlen;
359c7e23fcSHervé Poussineau     uint32_t do_cmd;
369c7e23fcSHervé Poussineau 
379c7e23fcSHervé Poussineau     /* The amount of data left in the current DMA transfer.  */
389c7e23fcSHervé Poussineau     uint32_t dma_left;
399c7e23fcSHervé Poussineau     /* The size of the current DMA transfer.  Zero if no transfer is in
409c7e23fcSHervé Poussineau        progress.  */
419c7e23fcSHervé Poussineau     uint32_t dma_counter;
429c7e23fcSHervé Poussineau     int dma_enabled;
439c7e23fcSHervé Poussineau 
449c7e23fcSHervé Poussineau     uint32_t async_len;
459c7e23fcSHervé Poussineau     uint8_t *async_buf;
469c7e23fcSHervé Poussineau 
479c7e23fcSHervé Poussineau     ESPDMAMemoryReadWriteFunc dma_memory_read;
489c7e23fcSHervé Poussineau     ESPDMAMemoryReadWriteFunc dma_memory_write;
499c7e23fcSHervé Poussineau     void *dma_opaque;
509c7e23fcSHervé Poussineau     void (*dma_cb)(ESPState *s);
519c7e23fcSHervé Poussineau };
529c7e23fcSHervé Poussineau 
539c7e23fcSHervé Poussineau #define ESP_TCLO   0x0
549c7e23fcSHervé Poussineau #define ESP_TCMID  0x1
559c7e23fcSHervé Poussineau #define ESP_FIFO   0x2
569c7e23fcSHervé Poussineau #define ESP_CMD    0x3
579c7e23fcSHervé Poussineau #define ESP_RSTAT  0x4
589c7e23fcSHervé Poussineau #define ESP_WBUSID 0x4
599c7e23fcSHervé Poussineau #define ESP_RINTR  0x5
609c7e23fcSHervé Poussineau #define ESP_WSEL   0x5
619c7e23fcSHervé Poussineau #define ESP_RSEQ   0x6
629c7e23fcSHervé Poussineau #define ESP_WSYNTP 0x6
639c7e23fcSHervé Poussineau #define ESP_RFLAGS 0x7
649c7e23fcSHervé Poussineau #define ESP_WSYNO  0x7
659c7e23fcSHervé Poussineau #define ESP_CFG1   0x8
669c7e23fcSHervé Poussineau #define ESP_RRES1  0x9
679c7e23fcSHervé Poussineau #define ESP_WCCF   0x9
689c7e23fcSHervé Poussineau #define ESP_RRES2  0xa
699c7e23fcSHervé Poussineau #define ESP_WTEST  0xa
709c7e23fcSHervé Poussineau #define ESP_CFG2   0xb
719c7e23fcSHervé Poussineau #define ESP_CFG3   0xc
729c7e23fcSHervé Poussineau #define ESP_RES3   0xd
739c7e23fcSHervé Poussineau #define ESP_TCHI   0xe
749c7e23fcSHervé Poussineau #define ESP_RES4   0xf
759c7e23fcSHervé Poussineau 
769c7e23fcSHervé Poussineau #define CMD_DMA 0x80
779c7e23fcSHervé Poussineau #define CMD_CMD 0x7f
789c7e23fcSHervé Poussineau 
799c7e23fcSHervé Poussineau #define CMD_NOP      0x00
809c7e23fcSHervé Poussineau #define CMD_FLUSH    0x01
819c7e23fcSHervé Poussineau #define CMD_RESET    0x02
829c7e23fcSHervé Poussineau #define CMD_BUSRESET 0x03
839c7e23fcSHervé Poussineau #define CMD_TI       0x10
849c7e23fcSHervé Poussineau #define CMD_ICCS     0x11
859c7e23fcSHervé Poussineau #define CMD_MSGACC   0x12
869c7e23fcSHervé Poussineau #define CMD_PAD      0x18
879c7e23fcSHervé Poussineau #define CMD_SATN     0x1a
889c7e23fcSHervé Poussineau #define CMD_RSTATN   0x1b
899c7e23fcSHervé Poussineau #define CMD_SEL      0x41
909c7e23fcSHervé Poussineau #define CMD_SELATN   0x42
919c7e23fcSHervé Poussineau #define CMD_SELATNS  0x43
929c7e23fcSHervé Poussineau #define CMD_ENSEL    0x44
939c7e23fcSHervé Poussineau #define CMD_DISSEL   0x45
949c7e23fcSHervé Poussineau 
959c7e23fcSHervé Poussineau #define STAT_DO 0x00
969c7e23fcSHervé Poussineau #define STAT_DI 0x01
979c7e23fcSHervé Poussineau #define STAT_CD 0x02
989c7e23fcSHervé Poussineau #define STAT_ST 0x03
999c7e23fcSHervé Poussineau #define STAT_MO 0x06
1009c7e23fcSHervé Poussineau #define STAT_MI 0x07
1019c7e23fcSHervé Poussineau #define STAT_PIO_MASK 0x06
1029c7e23fcSHervé Poussineau 
1039c7e23fcSHervé Poussineau #define STAT_TC 0x10
1049c7e23fcSHervé Poussineau #define STAT_PE 0x20
1059c7e23fcSHervé Poussineau #define STAT_GE 0x40
1069c7e23fcSHervé Poussineau #define STAT_INT 0x80
1079c7e23fcSHervé Poussineau 
1089c7e23fcSHervé Poussineau #define BUSID_DID 0x07
1099c7e23fcSHervé Poussineau 
1109c7e23fcSHervé Poussineau #define INTR_FC 0x08
1119c7e23fcSHervé Poussineau #define INTR_BS 0x10
1129c7e23fcSHervé Poussineau #define INTR_DC 0x20
1139c7e23fcSHervé Poussineau #define INTR_RST 0x80
1149c7e23fcSHervé Poussineau 
1159c7e23fcSHervé Poussineau #define SEQ_0 0x0
1169c7e23fcSHervé Poussineau #define SEQ_CD 0x4
1179c7e23fcSHervé Poussineau 
1189c7e23fcSHervé Poussineau #define CFG1_RESREPT 0x40
1199c7e23fcSHervé Poussineau 
1209c7e23fcSHervé Poussineau #define TCHI_FAS100A 0x4
1219c7e23fcSHervé Poussineau #define TCHI_AM53C974 0x12
1229c7e23fcSHervé Poussineau 
1239c7e23fcSHervé Poussineau void esp_dma_enable(ESPState *s, int irq, int level);
1249c7e23fcSHervé Poussineau void esp_request_cancelled(SCSIRequest *req);
1259c7e23fcSHervé Poussineau void esp_command_complete(SCSIRequest *req, uint32_t status, size_t resid);
1269c7e23fcSHervé Poussineau void esp_transfer_data(SCSIRequest *req, uint32_t len);
1279c7e23fcSHervé Poussineau void esp_hard_reset(ESPState *s);
1289c7e23fcSHervé Poussineau uint64_t esp_reg_read(ESPState *s, uint32_t saddr);
1299c7e23fcSHervé Poussineau void esp_reg_write(ESPState *s, uint32_t saddr, uint64_t val);
1309c7e23fcSHervé Poussineau extern const VMStateDescription vmstate_esp;
1319c7e23fcSHervé Poussineau 
1321e37607bSGerd Hoffmann #endif
133