xref: /qemu/include/hw/ppc/pnv.h (revision d8137bb7296e55c74b081b48f8cf31aad3b7632e)
19e933f4aSBenjamin Herrenschmidt /*
29e933f4aSBenjamin Herrenschmidt  * QEMU PowerPC PowerNV various definitions
39e933f4aSBenjamin Herrenschmidt  *
49e933f4aSBenjamin Herrenschmidt  * Copyright (c) 2014-2016 BenH, IBM Corporation.
59e933f4aSBenjamin Herrenschmidt  *
69e933f4aSBenjamin Herrenschmidt  * This library is free software; you can redistribute it and/or
79e933f4aSBenjamin Herrenschmidt  * modify it under the terms of the GNU Lesser General Public
89e933f4aSBenjamin Herrenschmidt  * License as published by the Free Software Foundation; either
99e933f4aSBenjamin Herrenschmidt  * version 2 of the License, or (at your option) any later version.
109e933f4aSBenjamin Herrenschmidt  *
119e933f4aSBenjamin Herrenschmidt  * This library is distributed in the hope that it will be useful,
129e933f4aSBenjamin Herrenschmidt  * but WITHOUT ANY WARRANTY; without even the implied warranty of
139e933f4aSBenjamin Herrenschmidt  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
149e933f4aSBenjamin Herrenschmidt  * Lesser General Public License for more details.
159e933f4aSBenjamin Herrenschmidt  *
169e933f4aSBenjamin Herrenschmidt  * You should have received a copy of the GNU Lesser General Public
179e933f4aSBenjamin Herrenschmidt  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
189e933f4aSBenjamin Herrenschmidt  */
19a8b991b5SMarkus Armbruster 
20a8b991b5SMarkus Armbruster #ifndef PPC_PNV_H
21a8b991b5SMarkus Armbruster #define PPC_PNV_H
229e933f4aSBenjamin Herrenschmidt 
239e933f4aSBenjamin Herrenschmidt #include "hw/boards.h"
24e997040eSCédric Le Goater #include "hw/sysbus.h"
25eaf87a39SDavid Gibson #include "hw/ipmi/ipmi.h"
26a3980bf5SBenjamin Herrenschmidt #include "hw/ppc/pnv_lpc.h"
2735dde576SCédric Le Goater #include "hw/ppc/pnv_pnor.h"
2854f59d78SCédric Le Goater #include "hw/ppc/pnv_psi.h"
290722d05aSBenjamin Herrenschmidt #include "hw/ppc/pnv_occ.h"
303887d241SBalamuruhan S #include "hw/ppc/pnv_homer.h"
312dfa91a2SCédric Le Goater #include "hw/ppc/pnv_xive.h"
325dad902cSCédric Le Goater #include "hw/ppc/pnv_core.h"
33e997040eSCédric Le Goater 
34b168a138SCédric Le Goater #define TYPE_PNV_CHIP "pnv-chip"
35e997040eSCédric Le Goater #define PNV_CHIP(obj) OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP)
36e997040eSCédric Le Goater #define PNV_CHIP_CLASS(klass) \
37e997040eSCédric Le Goater      OBJECT_CLASS_CHECK(PnvChipClass, (klass), TYPE_PNV_CHIP)
38e997040eSCédric Le Goater #define PNV_CHIP_GET_CLASS(obj) \
39e997040eSCédric Le Goater      OBJECT_GET_CLASS(PnvChipClass, (obj), TYPE_PNV_CHIP)
40e997040eSCédric Le Goater 
41e997040eSCédric Le Goater typedef struct PnvChip {
42e997040eSCédric Le Goater     /*< private >*/
43e997040eSCédric Le Goater     SysBusDevice parent_obj;
44e997040eSCédric Le Goater 
45e997040eSCédric Le Goater     /*< public >*/
46e997040eSCédric Le Goater     uint32_t     chip_id;
47e997040eSCédric Le Goater     uint64_t     ram_start;
48e997040eSCédric Le Goater     uint64_t     ram_size;
49397a79e7SCédric Le Goater 
50397a79e7SCédric Le Goater     uint32_t     nr_cores;
51764f9b25SGreg Kurz     uint32_t     nr_threads;
52397a79e7SCédric Le Goater     uint64_t     cores_mask;
534fa28f23SGreg Kurz     PnvCore      **cores;
54967b7523SCédric Le Goater 
55967b7523SCédric Le Goater     MemoryRegion xscom_mmio;
56967b7523SCédric Le Goater     MemoryRegion xscom;
57967b7523SCédric Le Goater     AddressSpace xscom_as;
5864d011d5SCédric Le Goater 
5964d011d5SCédric Le Goater     gchar        *dt_isa_nodename;
6077864267SCédric Le Goater } PnvChip;
6177864267SCédric Le Goater 
6277864267SCédric Le Goater #define TYPE_PNV8_CHIP "pnv8-chip"
6377864267SCédric Le Goater #define PNV8_CHIP(obj) OBJECT_CHECK(Pnv8Chip, (obj), TYPE_PNV8_CHIP)
6477864267SCédric Le Goater 
6577864267SCédric Le Goater typedef struct Pnv8Chip {
6677864267SCédric Le Goater     /*< private >*/
6777864267SCédric Le Goater     PnvChip      parent_obj;
6877864267SCédric Le Goater 
6977864267SCédric Le Goater     /*< public >*/
70bf5615e7SCédric Le Goater     MemoryRegion icp_mmio;
71a3980bf5SBenjamin Herrenschmidt 
72a3980bf5SBenjamin Herrenschmidt     PnvLpcController lpc;
73ae856055SCédric Le Goater     Pnv8Psi      psi;
740722d05aSBenjamin Herrenschmidt     PnvOCC       occ;
753887d241SBalamuruhan S     PnvHomer     homer;
76245cdb7fSCédric Le Goater 
77245cdb7fSCédric Le Goater     XICSFabric    *xics;
7877864267SCédric Le Goater } Pnv8Chip;
7977864267SCédric Le Goater 
8077864267SCédric Le Goater #define TYPE_PNV9_CHIP "pnv9-chip"
8177864267SCédric Le Goater #define PNV9_CHIP(obj) OBJECT_CHECK(Pnv9Chip, (obj), TYPE_PNV9_CHIP)
8277864267SCédric Le Goater 
8377864267SCédric Le Goater typedef struct Pnv9Chip {
8477864267SCédric Le Goater     /*< private >*/
8577864267SCédric Le Goater     PnvChip      parent_obj;
8677864267SCédric Le Goater 
8777864267SCédric Le Goater     /*< public >*/
882dfa91a2SCédric Le Goater     PnvXive      xive;
89c38536bcSCédric Le Goater     Pnv9Psi      psi;
9015376c66SCédric Le Goater     PnvLpcController lpc;
916598a70dSCédric Le Goater     PnvOCC       occ;
923887d241SBalamuruhan S     PnvHomer     homer;
935dad902cSCédric Le Goater 
945dad902cSCédric Le Goater     uint32_t     nr_quads;
955dad902cSCédric Le Goater     PnvQuad      *quads;
9677864267SCédric Le Goater } Pnv9Chip;
97e997040eSCédric Le Goater 
985014c602SCédric Le Goater /*
995014c602SCédric Le Goater  * A SMT8 fused core is a pair of SMT4 cores.
1005014c602SCédric Le Goater  */
1015014c602SCédric Le Goater #define PNV9_PIR2FUSEDCORE(pir) (((pir) >> 3) & 0xf)
1025373c61dSCédric Le Goater #define PNV9_PIR2CHIP(pir)      (((pir) >> 8) & 0x7f)
1035014c602SCédric Le Goater 
1042b548a42SCédric Le Goater #define TYPE_PNV10_CHIP "pnv10-chip"
1052b548a42SCédric Le Goater #define PNV10_CHIP(obj) OBJECT_CHECK(Pnv10Chip, (obj), TYPE_PNV10_CHIP)
1062b548a42SCédric Le Goater 
1072b548a42SCédric Le Goater typedef struct Pnv10Chip {
1082b548a42SCédric Le Goater     /*< private >*/
1092b548a42SCédric Le Goater     PnvChip      parent_obj;
1108b50ce85SCédric Le Goater 
1118b50ce85SCédric Le Goater     /*< public >*/
1128b50ce85SCédric Le Goater     Pnv9Psi      psi;
1132661f6abSCédric Le Goater     PnvLpcController lpc;
1142b548a42SCédric Le Goater } Pnv10Chip;
1152b548a42SCédric Le Goater 
116e997040eSCédric Le Goater typedef struct PnvChipClass {
117e997040eSCédric Le Goater     /*< private >*/
118e997040eSCédric Le Goater     SysBusDeviceClass parent_class;
119e997040eSCédric Le Goater 
120e997040eSCédric Le Goater     /*< public >*/
121e997040eSCédric Le Goater     uint64_t     chip_cfam_id;
122397a79e7SCédric Le Goater     uint64_t     cores_mask;
123631adaffSCédric Le Goater 
12477864267SCédric Le Goater     DeviceRealize parent_realize;
12577864267SCédric Le Goater 
126631adaffSCédric Le Goater     uint32_t (*core_pir)(PnvChip *chip, uint32_t core_id);
1278fa1f4efSCédric Le Goater     void (*intc_create)(PnvChip *chip, PowerPCCPU *cpu, Error **errp);
128d49e8a9bSCédric Le Goater     void (*intc_reset)(PnvChip *chip, PowerPCCPU *cpu);
1290990ce6aSGreg Kurz     void (*intc_destroy)(PnvChip *chip, PowerPCCPU *cpu);
13085913070SGreg Kurz     void (*intc_print_info)(PnvChip *chip, PowerPCCPU *cpu, Monitor *mon);
13104026890SCédric Le Goater     ISABus *(*isa_create)(PnvChip *chip, Error **errp);
132eb859a27SCédric Le Goater     void (*dt_populate)(PnvChip *chip, void *fdt);
133d8e4aad5SCédric Le Goater     void (*pic_print_info)(PnvChip *chip, Monitor *mon);
134c4b2c40cSGreg Kurz     uint64_t (*xscom_core_base)(PnvChip *chip, uint32_t core_id);
13570c059e9SGreg Kurz     uint32_t (*xscom_pcba)(PnvChip *chip, uint64_t addr);
136e997040eSCédric Le Goater } PnvChipClass;
137e997040eSCédric Le Goater 
1387fd544d8SIgor Mammedov #define PNV_CHIP_TYPE_SUFFIX "-" TYPE_PNV_CHIP
1397fd544d8SIgor Mammedov #define PNV_CHIP_TYPE_NAME(cpu_model) cpu_model PNV_CHIP_TYPE_SUFFIX
1407fd544d8SIgor Mammedov 
1417fd544d8SIgor Mammedov #define TYPE_PNV_CHIP_POWER8E PNV_CHIP_TYPE_NAME("power8e_v2.1")
142e997040eSCédric Le Goater #define PNV_CHIP_POWER8E(obj) \
143e997040eSCédric Le Goater     OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP_POWER8E)
144e997040eSCédric Le Goater 
1457fd544d8SIgor Mammedov #define TYPE_PNV_CHIP_POWER8 PNV_CHIP_TYPE_NAME("power8_v2.0")
146e997040eSCédric Le Goater #define PNV_CHIP_POWER8(obj) \
147e997040eSCédric Le Goater     OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP_POWER8)
148e997040eSCédric Le Goater 
1497fd544d8SIgor Mammedov #define TYPE_PNV_CHIP_POWER8NVL PNV_CHIP_TYPE_NAME("power8nvl_v1.0")
150e997040eSCédric Le Goater #define PNV_CHIP_POWER8NVL(obj) \
151e997040eSCédric Le Goater     OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP_POWER8NVL)
152e997040eSCédric Le Goater 
1537fd544d8SIgor Mammedov #define TYPE_PNV_CHIP_POWER9 PNV_CHIP_TYPE_NAME("power9_v2.0")
154e997040eSCédric Le Goater #define PNV_CHIP_POWER9(obj) \
155e997040eSCédric Le Goater     OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP_POWER9)
156e997040eSCédric Le Goater 
1572b548a42SCédric Le Goater #define TYPE_PNV_CHIP_POWER10 PNV_CHIP_TYPE_NAME("power10_v1.0")
1582b548a42SCédric Le Goater #define PNV_CHIP_POWER10(obj) \
1592b548a42SCédric Le Goater     OBJECT_CHECK(PnvChip, (obj), TYPE_PNV_CHIP_POWER10)
1602b548a42SCédric Le Goater 
161e997040eSCédric Le Goater /*
1625509db4aSCédric Le Goater  * This generates a HW chip id depending on an index, as found on a
1635509db4aSCédric Le Goater  * two socket system with dual chip modules :
164e997040eSCédric Le Goater  *
165e997040eSCédric Le Goater  *    0x0, 0x1, 0x10, 0x11
166e997040eSCédric Le Goater  *
167e997040eSCédric Le Goater  * 4 chips should be the maximum
1685509db4aSCédric Le Goater  *
1695509db4aSCédric Le Goater  * TODO: use a machine property to define the chip ids
170e997040eSCédric Le Goater  */
171e997040eSCédric Le Goater #define PNV_CHIP_HWID(i) ((((i) & 0x3e) << 3) | ((i) & 0x1))
1729e933f4aSBenjamin Herrenschmidt 
1735509db4aSCédric Le Goater /*
1745509db4aSCédric Le Goater  * Converts back a HW chip id to an index. This is useful to calculate
1755509db4aSCédric Le Goater  * the MMIO addresses of some controllers which depend on the chip id.
1765509db4aSCédric Le Goater  */
1775509db4aSCédric Le Goater #define PNV_CHIP_INDEX(chip)                                    \
1785509db4aSCédric Le Goater     (((chip)->chip_id >> 2) * 2 + ((chip)->chip_id & 0x3))
1795509db4aSCédric Le Goater 
180119eaa9dSCédric Le Goater PowerPCCPU *pnv_chip_find_cpu(PnvChip *chip, uint32_t pir);
181119eaa9dSCédric Le Goater 
182b168a138SCédric Le Goater #define TYPE_PNV_MACHINE       MACHINE_TYPE_NAME("powernv")
183b168a138SCédric Le Goater #define PNV_MACHINE(obj) \
184b168a138SCédric Le Goater     OBJECT_CHECK(PnvMachineState, (obj), TYPE_PNV_MACHINE)
185d76f2da7SGreg Kurz #define PNV_MACHINE_GET_CLASS(obj) \
186d76f2da7SGreg Kurz     OBJECT_GET_CLASS(PnvMachineClass, obj, TYPE_PNV_MACHINE)
187d76f2da7SGreg Kurz #define PNV_MACHINE_CLASS(klass) \
188d76f2da7SGreg Kurz     OBJECT_CLASS_CHECK(PnvMachineClass, klass, TYPE_PNV_MACHINE)
189d76f2da7SGreg Kurz 
1907a90c6a1SGreg Kurz typedef struct PnvMachineState PnvMachineState;
1917a90c6a1SGreg Kurz 
192d76f2da7SGreg Kurz typedef struct PnvMachineClass {
193d76f2da7SGreg Kurz     /*< private >*/
194d76f2da7SGreg Kurz     MachineClass parent_class;
195d76f2da7SGreg Kurz 
196d76f2da7SGreg Kurz     /*< public >*/
197d76f2da7SGreg Kurz     const char *compat;
198d76f2da7SGreg Kurz     int compat_size;
1997a90c6a1SGreg Kurz 
2007a90c6a1SGreg Kurz     void (*dt_power_mgt)(PnvMachineState *pnv, void *fdt);
201d76f2da7SGreg Kurz } PnvMachineClass;
2029e933f4aSBenjamin Herrenschmidt 
2037a90c6a1SGreg Kurz struct PnvMachineState {
2049e933f4aSBenjamin Herrenschmidt     /*< private >*/
2059e933f4aSBenjamin Herrenschmidt     MachineState parent_obj;
2069e933f4aSBenjamin Herrenschmidt 
2079e933f4aSBenjamin Herrenschmidt     uint32_t     initrd_base;
2089e933f4aSBenjamin Herrenschmidt     long         initrd_size;
209e997040eSCédric Le Goater 
210e997040eSCédric Le Goater     uint32_t     num_chips;
211e997040eSCédric Le Goater     PnvChip      **chips;
2123495b6b6SCédric Le Goater 
2133495b6b6SCédric Le Goater     ISABus       *isa_bus;
21454f59d78SCédric Le Goater     uint32_t     cpld_irqstate;
215aeaef83dSCédric Le Goater 
216aeaef83dSCédric Le Goater     IPMIBmc      *bmc;
217bce0b691SCédric Le Goater     Notifier     powerdown_notifier;
21835dde576SCédric Le Goater 
21935dde576SCédric Le Goater     PnvPnor      *pnor;
2207a90c6a1SGreg Kurz };
2219e933f4aSBenjamin Herrenschmidt 
2225373c61dSCédric Le Goater PnvChip *pnv_get_chip(uint32_t chip_id);
2235373c61dSCédric Le Goater 
2249e933f4aSBenjamin Herrenschmidt #define PNV_FDT_ADDR          0x01000000
225d2fd9612SCédric Le Goater #define PNV_TIMEBASE_FREQ     512000000ULL
2269e933f4aSBenjamin Herrenschmidt 
227967b7523SCédric Le Goater /*
228aeaef83dSCédric Le Goater  * BMC helpers
229aeaef83dSCédric Le Goater  */
230b168a138SCédric Le Goater void pnv_dt_bmc_sensors(IPMIBmc *bmc, void *fdt);
231bce0b691SCédric Le Goater void pnv_bmc_powerdown(IPMIBmc *bmc);
232*d8137bb7SGreg Kurz IPMIBmc *pnv_bmc_create(PnvPnor *pnor);
233aeaef83dSCédric Le Goater 
234aeaef83dSCédric Le Goater /*
235967b7523SCédric Le Goater  * POWER8 MMIO base addresses
236967b7523SCédric Le Goater  */
237967b7523SCédric Le Goater #define PNV_XSCOM_SIZE        0x800000000ull
238967b7523SCédric Le Goater #define PNV_XSCOM_BASE(chip)                                            \
239c29a0b0fSCédric Le Goater     (0x0003fc0000000000ull + ((uint64_t)(chip)->chip_id) * PNV_XSCOM_SIZE)
240967b7523SCédric Le Goater 
2418f092316SCédric Le Goater #define PNV_OCC_COMMON_AREA_SIZE    0x0000000000800000ull
2428f092316SCédric Le Goater #define PNV_OCC_COMMON_AREA_BASE    0x7fff800000ull
2433a1b70b6SCédric Le Goater #define PNV_OCC_SENSOR_BASE(chip)   (PNV_OCC_COMMON_AREA_BASE + \
2443a1b70b6SCédric Le Goater     PNV_OCC_SENSOR_DATA_BLOCK_BASE(PNV_CHIP_INDEX(chip)))
2457454558cSBalamuruhan S 
2468f092316SCédric Le Goater #define PNV_HOMER_SIZE              0x0000000000400000ull
2477454558cSBalamuruhan S #define PNV_HOMER_BASE(chip)                                            \
2487454558cSBalamuruhan S     (0x7ffd800000ull + ((uint64_t)PNV_CHIP_INDEX(chip)) * PNV_HOMER_SIZE)
2497454558cSBalamuruhan S 
2507454558cSBalamuruhan S 
251bf5615e7SCédric Le Goater /*
252bf5615e7SCédric Le Goater  * XSCOM 0x20109CA defines the ICP BAR:
253bf5615e7SCédric Le Goater  *
254bf5615e7SCédric Le Goater  * 0:29   : bits 14 to 43 of address to define 1 MB region.
255bf5615e7SCédric Le Goater  * 30     : 1 to enable ICP to receive loads/stores against its BAR region
256bf5615e7SCédric Le Goater  * 31:63  : Constant 0
257bf5615e7SCédric Le Goater  *
258bf5615e7SCédric Le Goater  * Usually defined as :
259bf5615e7SCédric Le Goater  *
260bf5615e7SCédric Le Goater  *      0xffffe00200000000 -> 0x0003ffff80000000
261bf5615e7SCédric Le Goater  *      0xffffe00600000000 -> 0x0003ffff80100000
262bf5615e7SCédric Le Goater  *      0xffffe02200000000 -> 0x0003ffff80800000
263bf5615e7SCédric Le Goater  *      0xffffe02600000000 -> 0x0003ffff80900000
264bf5615e7SCédric Le Goater  */
265bf5615e7SCédric Le Goater #define PNV_ICP_SIZE         0x0000000000100000ull
266bf5615e7SCédric Le Goater #define PNV_ICP_BASE(chip)                                              \
267bf5615e7SCédric Le Goater     (0x0003ffff80000000ull + (uint64_t) PNV_CHIP_INDEX(chip) * PNV_ICP_SIZE)
268bf5615e7SCédric Le Goater 
26954f59d78SCédric Le Goater 
27054f59d78SCédric Le Goater #define PNV_PSIHB_SIZE       0x0000000000100000ull
27154f59d78SCédric Le Goater #define PNV_PSIHB_BASE(chip) \
27254f59d78SCédric Le Goater     (0x0003fffe80000000ull + (uint64_t)PNV_CHIP_INDEX(chip) * PNV_PSIHB_SIZE)
27354f59d78SCédric Le Goater 
27454f59d78SCédric Le Goater #define PNV_PSIHB_FSP_SIZE   0x0000000100000000ull
27554f59d78SCédric Le Goater #define PNV_PSIHB_FSP_BASE(chip) \
27654f59d78SCédric Le Goater     (0x0003ffe000000000ull + (uint64_t)PNV_CHIP_INDEX(chip) * \
27754f59d78SCédric Le Goater      PNV_PSIHB_FSP_SIZE)
27854f59d78SCédric Le Goater 
2792dfa91a2SCédric Le Goater /*
2802dfa91a2SCédric Le Goater  * POWER9 MMIO base addresses
2812dfa91a2SCédric Le Goater  */
2822dfa91a2SCédric Le Goater #define PNV9_CHIP_BASE(chip, base)   \
2832dfa91a2SCédric Le Goater     ((base) + ((uint64_t) (chip)->chip_id << 42))
2842dfa91a2SCédric Le Goater 
2852dfa91a2SCédric Le Goater #define PNV9_XIVE_VC_SIZE            0x0000008000000000ull
2862dfa91a2SCédric Le Goater #define PNV9_XIVE_VC_BASE(chip)      PNV9_CHIP_BASE(chip, 0x0006010000000000ull)
2872dfa91a2SCédric Le Goater 
2882dfa91a2SCédric Le Goater #define PNV9_XIVE_PC_SIZE            0x0000001000000000ull
2892dfa91a2SCédric Le Goater #define PNV9_XIVE_PC_BASE(chip)      PNV9_CHIP_BASE(chip, 0x0006018000000000ull)
2902dfa91a2SCédric Le Goater 
29115376c66SCédric Le Goater #define PNV9_LPCM_SIZE               0x0000000100000000ull
29215376c66SCédric Le Goater #define PNV9_LPCM_BASE(chip)         PNV9_CHIP_BASE(chip, 0x0006030000000000ull)
29315376c66SCédric Le Goater 
294c38536bcSCédric Le Goater #define PNV9_PSIHB_SIZE              0x0000000000100000ull
295c38536bcSCédric Le Goater #define PNV9_PSIHB_BASE(chip)        PNV9_CHIP_BASE(chip, 0x0006030203000000ull)
296c38536bcSCédric Le Goater 
2972dfa91a2SCédric Le Goater #define PNV9_XIVE_IC_SIZE            0x0000000000080000ull
2982dfa91a2SCédric Le Goater #define PNV9_XIVE_IC_BASE(chip)      PNV9_CHIP_BASE(chip, 0x0006030203100000ull)
2992dfa91a2SCédric Le Goater 
3002dfa91a2SCédric Le Goater #define PNV9_XIVE_TM_SIZE            0x0000000000040000ull
3012dfa91a2SCédric Le Goater #define PNV9_XIVE_TM_BASE(chip)      PNV9_CHIP_BASE(chip, 0x0006030203180000ull)
3022dfa91a2SCédric Le Goater 
303c38536bcSCédric Le Goater #define PNV9_PSIHB_ESB_SIZE          0x0000000000010000ull
304c38536bcSCédric Le Goater #define PNV9_PSIHB_ESB_BASE(chip)    PNV9_CHIP_BASE(chip, 0x00060302031c0000ull)
3052dfa91a2SCédric Le Goater 
306709044fdSCédric Le Goater #define PNV9_XSCOM_SIZE              0x0000000400000000ull
307709044fdSCédric Le Goater #define PNV9_XSCOM_BASE(chip)        PNV9_CHIP_BASE(chip, 0x00603fc00000000ull)
308709044fdSCédric Le Goater 
3098f092316SCédric Le Goater #define PNV9_OCC_COMMON_AREA_SIZE    0x0000000000800000ull
3108f092316SCédric Le Goater #define PNV9_OCC_COMMON_AREA_BASE    0x203fff800000ull
3113a1b70b6SCédric Le Goater #define PNV9_OCC_SENSOR_BASE(chip)   (PNV9_OCC_COMMON_AREA_BASE +       \
3123a1b70b6SCédric Le Goater     PNV_OCC_SENSOR_DATA_BLOCK_BASE(PNV_CHIP_INDEX(chip)))
3137454558cSBalamuruhan S 
3148f092316SCédric Le Goater #define PNV9_HOMER_SIZE              0x0000000000400000ull
3157454558cSBalamuruhan S #define PNV9_HOMER_BASE(chip)                                           \
3167454558cSBalamuruhan S     (0x203ffd800000ull + ((uint64_t)PNV_CHIP_INDEX(chip)) * PNV9_HOMER_SIZE)
3172b548a42SCédric Le Goater 
3182b548a42SCédric Le Goater /*
3192b548a42SCédric Le Goater  * POWER10 MMIO base addresses - 16TB stride per chip
3202b548a42SCédric Le Goater  */
3212b548a42SCédric Le Goater #define PNV10_CHIP_BASE(chip, base)   \
3222b548a42SCédric Le Goater     ((base) + ((uint64_t) (chip)->chip_id << 44))
3232b548a42SCédric Le Goater 
3242b548a42SCédric Le Goater #define PNV10_XSCOM_SIZE             0x0000000400000000ull
3252b548a42SCédric Le Goater #define PNV10_XSCOM_BASE(chip)       PNV10_CHIP_BASE(chip, 0x00603fc00000000ull)
3262b548a42SCédric Le Goater 
3272661f6abSCédric Le Goater #define PNV10_LPCM_SIZE             0x0000000100000000ull
3282661f6abSCédric Le Goater #define PNV10_LPCM_BASE(chip)       PNV10_CHIP_BASE(chip, 0x0006030000000000ull)
3292661f6abSCédric Le Goater 
3308b50ce85SCédric Le Goater #define PNV10_PSIHB_ESB_SIZE        0x0000000000100000ull
3318b50ce85SCédric Le Goater #define PNV10_PSIHB_ESB_BASE(chip)  PNV10_CHIP_BASE(chip, 0x0006030202000000ull)
3328b50ce85SCédric Le Goater 
3338b50ce85SCédric Le Goater #define PNV10_PSIHB_SIZE            0x0000000000100000ull
3348b50ce85SCédric Le Goater #define PNV10_PSIHB_BASE(chip)      PNV10_CHIP_BASE(chip, 0x0006030203000000ull)
3358b50ce85SCédric Le Goater 
336a8b991b5SMarkus Armbruster #endif /* PPC_PNV_H */
337