11c8a2388SAndrew Jeffery /* 21c8a2388SAndrew Jeffery * ASPEED System Control Unit 31c8a2388SAndrew Jeffery * 41c8a2388SAndrew Jeffery * Andrew Jeffery <andrew@aj.id.au> 51c8a2388SAndrew Jeffery * 61c8a2388SAndrew Jeffery * Copyright 2016 IBM Corp. 71c8a2388SAndrew Jeffery * 81c8a2388SAndrew Jeffery * This code is licensed under the GPL version 2 or later. See 91c8a2388SAndrew Jeffery * the COPYING file in the top-level directory. 101c8a2388SAndrew Jeffery */ 111c8a2388SAndrew Jeffery #ifndef ASPEED_SCU_H 121c8a2388SAndrew Jeffery #define ASPEED_SCU_H 131c8a2388SAndrew Jeffery 141c8a2388SAndrew Jeffery #include "hw/sysbus.h" 151c8a2388SAndrew Jeffery 161c8a2388SAndrew Jeffery #define TYPE_ASPEED_SCU "aspeed.scu" 171c8a2388SAndrew Jeffery #define ASPEED_SCU(obj) OBJECT_CHECK(AspeedSCUState, (obj), TYPE_ASPEED_SCU) 181c8a2388SAndrew Jeffery 191c8a2388SAndrew Jeffery #define ASPEED_SCU_NR_REGS (0x1A8 >> 2) 201c8a2388SAndrew Jeffery 211c8a2388SAndrew Jeffery typedef struct AspeedSCUState { 221c8a2388SAndrew Jeffery /*< private >*/ 231c8a2388SAndrew Jeffery SysBusDevice parent_obj; 241c8a2388SAndrew Jeffery 251c8a2388SAndrew Jeffery /*< public >*/ 261c8a2388SAndrew Jeffery MemoryRegion iomem; 271c8a2388SAndrew Jeffery 281c8a2388SAndrew Jeffery uint32_t regs[ASPEED_SCU_NR_REGS]; 291c8a2388SAndrew Jeffery uint32_t silicon_rev; 301c8a2388SAndrew Jeffery uint32_t hw_strap1; 311c8a2388SAndrew Jeffery uint32_t hw_strap2; 32*b6e70d1dSJoel Stanley uint32_t hw_prot_key; 331c8a2388SAndrew Jeffery } AspeedSCUState; 341c8a2388SAndrew Jeffery 3579a9f323SCédric Le Goater #define AST2400_A0_SILICON_REV 0x02000303U 366efbac90SCédric Le Goater #define AST2400_A1_SILICON_REV 0x02010303U 3779a9f323SCédric Le Goater #define AST2500_A0_SILICON_REV 0x04000303U 38365aff1eSCédric Le Goater #define AST2500_A1_SILICON_REV 0x04010303U 3979a9f323SCédric Le Goater 4079a9f323SCédric Le Goater extern bool is_supported_silicon_rev(uint32_t silicon_rev); 4179a9f323SCédric Le Goater 42*b6e70d1dSJoel Stanley #define ASPEED_SCU_PROT_KEY 0x1688A8A8 43*b6e70d1dSJoel Stanley 448da33ef7SCédric Le Goater /* 458da33ef7SCédric Le Goater * Extracted from Aspeed SDK v00.03.21. Fixes and extra definitions 468da33ef7SCédric Le Goater * were added. 478da33ef7SCédric Le Goater * 488da33ef7SCédric Le Goater * Original header file : 498da33ef7SCédric Le Goater * arch/arm/mach-aspeed/include/mach/regs-scu.h 508da33ef7SCédric Le Goater * 518da33ef7SCédric Le Goater * Copyright (C) 2012-2020 ASPEED Technology Inc. 528da33ef7SCédric Le Goater * 538da33ef7SCédric Le Goater * This program is free software; you can redistribute it and/or modify 548da33ef7SCédric Le Goater * it under the terms of the GNU General Public License version 2 as 558da33ef7SCédric Le Goater * published by the Free Software Foundation. 568da33ef7SCédric Le Goater * 578da33ef7SCédric Le Goater * History : 588da33ef7SCédric Le Goater * 1. 2012/12/29 Ryan Chen Create 598da33ef7SCédric Le Goater */ 608da33ef7SCédric Le Goater 618da33ef7SCédric Le Goater /* Hardware Strapping Register definition (for Aspeed AST2400 SOC) 628da33ef7SCédric Le Goater * 638da33ef7SCédric Le Goater * 31:29 Software defined strapping registers 648da33ef7SCédric Le Goater * 28:27 DRAM size setting (for VGA driver use) 658da33ef7SCédric Le Goater * 26:24 DRAM configuration setting 668da33ef7SCédric Le Goater * 23 Enable 25 MHz reference clock input 678da33ef7SCédric Le Goater * 22 Enable GPIOE pass-through mode 688da33ef7SCédric Le Goater * 21 Enable GPIOD pass-through mode 698da33ef7SCédric Le Goater * 20 Disable LPC to decode SuperIO 0x2E/0x4E address 708da33ef7SCédric Le Goater * 19 Disable ACPI function 718da33ef7SCédric Le Goater * 23,18 Clock source selection 728da33ef7SCédric Le Goater * 17 Enable BMC 2nd boot watchdog timer 738da33ef7SCédric Le Goater * 16 SuperIO configuration address selection 748da33ef7SCédric Le Goater * 15 VGA Class Code selection 758da33ef7SCédric Le Goater * 14 Enable LPC dedicated reset pin function 768da33ef7SCédric Le Goater * 13:12 SPI mode selection 778da33ef7SCédric Le Goater * 11:10 CPU/AHB clock frequency ratio selection 788da33ef7SCédric Le Goater * 9:8 H-PLL default clock frequency selection 798da33ef7SCédric Le Goater * 7 Define MAC#2 interface 808da33ef7SCédric Le Goater * 6 Define MAC#1 interface 818da33ef7SCédric Le Goater * 5 Enable VGA BIOS ROM 828da33ef7SCédric Le Goater * 4 Boot flash memory extended option 838da33ef7SCédric Le Goater * 3:2 VGA memory size selection 848da33ef7SCédric Le Goater * 1:0 BMC CPU boot code selection 858da33ef7SCédric Le Goater */ 868da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SW_DEFINE(x) ((x) << 29) 878da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SW_DEFINE_MASK (0x7 << 29) 888da33ef7SCédric Le Goater 898da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_SIZE(x) ((x) << 27) 908da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_SIZE_MASK (0x3 << 27) 918da33ef7SCédric Le Goater #define DRAM_SIZE_64MB 0 928da33ef7SCédric Le Goater #define DRAM_SIZE_128MB 1 938da33ef7SCédric Le Goater #define DRAM_SIZE_256MB 2 948da33ef7SCédric Le Goater #define DRAM_SIZE_512MB 3 958da33ef7SCédric Le Goater 968da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_CONFIG(x) ((x) << 24) 978da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_CONFIG_MASK (0x7 << 24) 988da33ef7SCédric Le Goater 998da33ef7SCédric Le Goater #define SCU_HW_STRAP_GPIOE_PT_EN (0x1 << 22) 1008da33ef7SCédric Le Goater #define SCU_HW_STRAP_GPIOD_PT_EN (0x1 << 21) 1018da33ef7SCédric Le Goater #define SCU_HW_STRAP_LPC_DEC_SUPER_IO (0x1 << 20) 1028da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_ACPI_DIS (0x1 << 19) 1038da33ef7SCédric Le Goater 1048da33ef7SCédric Le Goater /* bit 23, 18 [1,0] */ 1058da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SET_CLK_SOURCE(x) (((((x) & 0x3) >> 1) << 23) \ 1068da33ef7SCédric Le Goater | (((x) & 0x1) << 18)) 1078da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_CLK_SOURCE(x) (((((x) >> 23) & 0x1) << 1) \ 1088da33ef7SCédric Le Goater | (((x) >> 18) & 0x1)) 1098da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_CLK_SOURCE_MASK ((0x1 << 23) | (0x1 << 18)) 1108da33ef7SCédric Le Goater #define AST2400_CLK_25M_IN (0x1 << 23) 1118da33ef7SCédric Le Goater #define AST2400_CLK_24M_IN 0 1128da33ef7SCédric Le Goater #define AST2400_CLK_48M_IN 1 1138da33ef7SCédric Le Goater #define AST2400_CLK_25M_IN_24M_USB_CKI 2 1148da33ef7SCédric Le Goater #define AST2400_CLK_25M_IN_48M_USB_CKI 3 1158da33ef7SCédric Le Goater 1168da33ef7SCédric Le Goater #define SCU_HW_STRAP_2ND_BOOT_WDT (0x1 << 17) 1178da33ef7SCédric Le Goater #define SCU_HW_STRAP_SUPER_IO_CONFIG (0x1 << 16) 1188da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_CLASS_CODE (0x1 << 15) 1198da33ef7SCédric Le Goater #define SCU_HW_STRAP_LPC_RESET_PIN (0x1 << 14) 1208da33ef7SCédric Le Goater 1218da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MODE(x) ((x) << 12) 1228da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MODE_MASK (0x3 << 12) 1238da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_DIS 0 1248da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MASTER 1 1258da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_M_S_EN 2 1268da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_PASS_THROUGH 3 1278da33ef7SCédric Le Goater 1288da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SET_CPU_AHB_RATIO(x) ((x) << 10) 1298da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_CPU_AHB_RATIO(x) (((x) >> 10) & 3) 1308da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_CPU_AHB_RATIO_MASK (0x3 << 10) 1318da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_1_1 0 1328da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_2_1 1 1338da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_4_1 2 1348da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_3_1 3 1358da33ef7SCédric Le Goater 1368da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_H_PLL_CLK(x) (((x) >> 8) & 0x3) 1378da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_H_PLL_CLK_MASK (0x3 << 8) 1388da33ef7SCédric Le Goater #define AST2400_CPU_384MHZ 0 1398da33ef7SCédric Le Goater #define AST2400_CPU_360MHZ 1 1408da33ef7SCédric Le Goater #define AST2400_CPU_336MHZ 2 1418da33ef7SCédric Le Goater #define AST2400_CPU_408MHZ 3 1428da33ef7SCédric Le Goater 1438da33ef7SCédric Le Goater #define SCU_HW_STRAP_MAC1_RGMII (0x1 << 7) 1448da33ef7SCédric Le Goater #define SCU_HW_STRAP_MAC0_RGMII (0x1 << 6) 1458da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_BIOS_ROM (0x1 << 5) 1468da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_WIDTH (0x1 << 4) 1478da33ef7SCédric Le Goater 1488da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_SIZE_GET(x) (((x) >> 2) & 0x3) 1498da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_MASK (0x3 << 2) 1508da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_SIZE_SET(x) ((x) << 2) 1518da33ef7SCédric Le Goater #define VGA_8M_DRAM 0 1528da33ef7SCédric Le Goater #define VGA_16M_DRAM 1 1538da33ef7SCédric Le Goater #define VGA_32M_DRAM 2 1548da33ef7SCédric Le Goater #define VGA_64M_DRAM 3 1558da33ef7SCédric Le Goater 1568da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_BOOT_MODE(x) (x) 1578da33ef7SCédric Le Goater #define AST2400_NOR_BOOT 0 1588da33ef7SCédric Le Goater #define AST2400_NAND_BOOT 1 1598da33ef7SCédric Le Goater #define AST2400_SPI_BOOT 2 1608da33ef7SCédric Le Goater #define AST2400_DIS_BOOT 3 1618da33ef7SCédric Le Goater 162365aff1eSCédric Le Goater /* 163365aff1eSCédric Le Goater * Hardware strapping register definition (for Aspeed AST2500 SoC and 164365aff1eSCédric Le Goater * higher) 165365aff1eSCédric Le Goater * 166365aff1eSCédric Le Goater * 31 Enable SPI Flash Strap Auto Fetch Mode 167365aff1eSCédric Le Goater * 30 Enable GPIO Strap Mode 168365aff1eSCédric Le Goater * 29 Select UART Debug Port 169365aff1eSCédric Le Goater * 28 Reserved (1) 170365aff1eSCédric Le Goater * 27 Enable fast reset mode for ARM ICE debugger 171365aff1eSCédric Le Goater * 26 Enable eSPI flash mode 172365aff1eSCédric Le Goater * 25 Enable eSPI mode 173365aff1eSCédric Le Goater * 24 Select DDR4 SDRAM 174365aff1eSCédric Le Goater * 23 Select 25 MHz reference clock input mode 175365aff1eSCédric Le Goater * 22 Enable GPIOE pass-through mode 176365aff1eSCédric Le Goater * 21 Enable GPIOD pass-through mode 177365aff1eSCédric Le Goater * 20 Disable LPC to decode SuperIO 0x2E/0x4E address 178365aff1eSCédric Le Goater * 19 Enable ACPI function 179365aff1eSCédric Le Goater * 18 Select USBCKI input frequency 180365aff1eSCédric Le Goater * 17 Enable BMC 2nd boot watchdog timer 181365aff1eSCédric Le Goater * 16 SuperIO configuration address selection 182365aff1eSCédric Le Goater * 15 VGA Class Code selection 183365aff1eSCédric Le Goater * 14 Select dedicated LPC reset input 184365aff1eSCédric Le Goater * 13:12 SPI mode selection 185365aff1eSCédric Le Goater * 11:9 AXI/AHB clock frequency ratio selection 186365aff1eSCédric Le Goater * 8 Reserved (0) 187365aff1eSCédric Le Goater * 7 Define MAC#2 interface 188365aff1eSCédric Le Goater * 6 Define MAC#1 interface 189365aff1eSCédric Le Goater * 5 Enable dedicated VGA BIOS ROM 190365aff1eSCédric Le Goater * 4 Reserved (0) 191365aff1eSCédric Le Goater * 3:2 VGA memory size selection 192365aff1eSCédric Le Goater * 1 Reserved (1) 193365aff1eSCédric Le Goater * 0 Disable CPU boot 194365aff1eSCédric Le Goater */ 195365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_SPI_AUTOFETCH_ENABLE (0x1 << 31) 196365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_GPIO_STRAP_ENABLE (0x1 << 30) 197365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_UART_DEBUG (0x1 << 29) 198365aff1eSCédric Le Goater #define UART_DEBUG_UART1 0 199365aff1eSCédric Le Goater #define UART_DEBUG_UART5 1 200365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_RESERVED28 (0x1 << 28) 201365aff1eSCédric Le Goater 202365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_FAST_RESET_DBG (0x1 << 27) 203365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ESPI_FLASH_ENABLE (0x1 << 26) 204365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ESPI_ENABLE (0x1 << 25) 205365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_DDR4_ENABLE (0x1 << 24) 206365aff1eSCédric Le Goater 207365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ACPI_ENABLE (0x1 << 19) 208365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_USBCKI_FREQ (0x1 << 18) 209365aff1eSCédric Le Goater #define USBCKI_FREQ_24MHZ 0 210365aff1eSCédric Le Goater #define USBCKI_FREQ_28MHZ 1 211365aff1eSCédric Le Goater 212365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_SET_AXI_AHB_RATIO(x) ((x) << 9) 213365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_GET_AXI_AHB_RATIO(x) (((x) >> 9) & 7) 214365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_CPU_AXI_RATIO_MASK (0x7 << 9) 215365aff1eSCédric Le Goater #define AXI_AHB_RATIO_UNDEFINED 0 216365aff1eSCédric Le Goater #define AXI_AHB_RATIO_2_1 1 217365aff1eSCédric Le Goater #define AXI_AHB_RATIO_3_1 2 218365aff1eSCédric Le Goater #define AXI_AHB_RATIO_4_1 3 219365aff1eSCédric Le Goater #define AXI_AHB_RATIO_5_1 4 220365aff1eSCédric Le Goater #define AXI_AHB_RATIO_6_1 5 221365aff1eSCédric Le Goater #define AXI_AHB_RATIO_7_1 6 222365aff1eSCédric Le Goater #define AXI_AHB_RATIO_8_1 7 223365aff1eSCédric Le Goater 224365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_RESERVED1 (0x1 << 1) 225365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_DIS_BOOT (0x1 << 0) 226365aff1eSCédric Le Goater 227365aff1eSCédric Le Goater #define AST2500_HW_STRAP1_DEFAULTS ( \ 228365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_RESERVED28 | \ 229365aff1eSCédric Le Goater SCU_HW_STRAP_2ND_BOOT_WDT | \ 230365aff1eSCédric Le Goater SCU_HW_STRAP_VGA_CLASS_CODE | \ 231365aff1eSCédric Le Goater SCU_HW_STRAP_LPC_RESET_PIN | \ 232365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_SET_AXI_AHB_RATIO(AXI_AHB_RATIO_2_1) | \ 233365aff1eSCédric Le Goater SCU_HW_STRAP_VGA_SIZE_SET(VGA_16M_DRAM) | \ 234365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_RESERVED1) 235365aff1eSCédric Le Goater 2361c8a2388SAndrew Jeffery #endif /* ASPEED_SCU_H */ 237