11c8a2388SAndrew Jeffery /* 21c8a2388SAndrew Jeffery * ASPEED System Control Unit 31c8a2388SAndrew Jeffery * 41c8a2388SAndrew Jeffery * Andrew Jeffery <andrew@aj.id.au> 51c8a2388SAndrew Jeffery * 61c8a2388SAndrew Jeffery * Copyright 2016 IBM Corp. 71c8a2388SAndrew Jeffery * 81c8a2388SAndrew Jeffery * This code is licensed under the GPL version 2 or later. See 91c8a2388SAndrew Jeffery * the COPYING file in the top-level directory. 101c8a2388SAndrew Jeffery */ 111c8a2388SAndrew Jeffery #ifndef ASPEED_SCU_H 121c8a2388SAndrew Jeffery #define ASPEED_SCU_H 131c8a2388SAndrew Jeffery 141c8a2388SAndrew Jeffery #include "hw/sysbus.h" 151c8a2388SAndrew Jeffery 161c8a2388SAndrew Jeffery #define TYPE_ASPEED_SCU "aspeed.scu" 171c8a2388SAndrew Jeffery #define ASPEED_SCU(obj) OBJECT_CHECK(AspeedSCUState, (obj), TYPE_ASPEED_SCU) 18*9a937f6cSCédric Le Goater #define TYPE_ASPEED_2400_SCU TYPE_ASPEED_SCU "-ast2400" 19*9a937f6cSCédric Le Goater #define TYPE_ASPEED_2500_SCU TYPE_ASPEED_SCU "-ast2500" 201c8a2388SAndrew Jeffery 211c8a2388SAndrew Jeffery #define ASPEED_SCU_NR_REGS (0x1A8 >> 2) 221c8a2388SAndrew Jeffery 231c8a2388SAndrew Jeffery typedef struct AspeedSCUState { 241c8a2388SAndrew Jeffery /*< private >*/ 251c8a2388SAndrew Jeffery SysBusDevice parent_obj; 261c8a2388SAndrew Jeffery 271c8a2388SAndrew Jeffery /*< public >*/ 281c8a2388SAndrew Jeffery MemoryRegion iomem; 291c8a2388SAndrew Jeffery 301c8a2388SAndrew Jeffery uint32_t regs[ASPEED_SCU_NR_REGS]; 311c8a2388SAndrew Jeffery uint32_t silicon_rev; 321c8a2388SAndrew Jeffery uint32_t hw_strap1; 331c8a2388SAndrew Jeffery uint32_t hw_strap2; 34b6e70d1dSJoel Stanley uint32_t hw_prot_key; 35fda9aaa6SCédric Le Goater 36fda9aaa6SCédric Le Goater uint32_t clkin; 37fda9aaa6SCédric Le Goater uint32_t hpll; 38fda9aaa6SCédric Le Goater uint32_t apb_freq; 391c8a2388SAndrew Jeffery } AspeedSCUState; 401c8a2388SAndrew Jeffery 4179a9f323SCédric Le Goater #define AST2400_A0_SILICON_REV 0x02000303U 426efbac90SCédric Le Goater #define AST2400_A1_SILICON_REV 0x02010303U 4379a9f323SCédric Le Goater #define AST2500_A0_SILICON_REV 0x04000303U 44365aff1eSCédric Le Goater #define AST2500_A1_SILICON_REV 0x04010303U 4579a9f323SCédric Le Goater 46333b9c8aSAndrew Jeffery #define ASPEED_IS_AST2500(si_rev) ((((si_rev) >> 24) & 0xff) == 0x04) 47333b9c8aSAndrew Jeffery 4879a9f323SCédric Le Goater extern bool is_supported_silicon_rev(uint32_t silicon_rev); 4979a9f323SCédric Le Goater 50*9a937f6cSCédric Le Goater #define ASPEED_SCU_CLASS(klass) \ 51*9a937f6cSCédric Le Goater OBJECT_CLASS_CHECK(AspeedSCUClass, (klass), TYPE_ASPEED_SCU) 52*9a937f6cSCédric Le Goater #define ASPEED_SCU_GET_CLASS(obj) \ 53*9a937f6cSCédric Le Goater OBJECT_GET_CLASS(AspeedSCUClass, (obj), TYPE_ASPEED_SCU) 54*9a937f6cSCédric Le Goater 55*9a937f6cSCédric Le Goater typedef struct AspeedSCUClass { 56*9a937f6cSCédric Le Goater SysBusDeviceClass parent_class; 57*9a937f6cSCédric Le Goater 58*9a937f6cSCédric Le Goater const uint32_t *resets; 59*9a937f6cSCédric Le Goater uint32_t (*calc_hpll)(AspeedSCUState *s); 60*9a937f6cSCédric Le Goater uint32_t apb_divider; 61*9a937f6cSCédric Le Goater } AspeedSCUClass; 62*9a937f6cSCédric Le Goater 63b6e70d1dSJoel Stanley #define ASPEED_SCU_PROT_KEY 0x1688A8A8 64b6e70d1dSJoel Stanley 658da33ef7SCédric Le Goater /* 668da33ef7SCédric Le Goater * Extracted from Aspeed SDK v00.03.21. Fixes and extra definitions 678da33ef7SCédric Le Goater * were added. 688da33ef7SCédric Le Goater * 698da33ef7SCédric Le Goater * Original header file : 708da33ef7SCédric Le Goater * arch/arm/mach-aspeed/include/mach/regs-scu.h 718da33ef7SCédric Le Goater * 728da33ef7SCédric Le Goater * Copyright (C) 2012-2020 ASPEED Technology Inc. 738da33ef7SCédric Le Goater * 748da33ef7SCédric Le Goater * This program is free software; you can redistribute it and/or modify 758da33ef7SCédric Le Goater * it under the terms of the GNU General Public License version 2 as 768da33ef7SCédric Le Goater * published by the Free Software Foundation. 778da33ef7SCédric Le Goater * 788da33ef7SCédric Le Goater * History : 798da33ef7SCédric Le Goater * 1. 2012/12/29 Ryan Chen Create 808da33ef7SCédric Le Goater */ 818da33ef7SCédric Le Goater 82fda9aaa6SCédric Le Goater /* SCU08 Clock Selection Register 83fda9aaa6SCédric Le Goater * 84fda9aaa6SCédric Le Goater * 31 Enable Video Engine clock dynamic slow down 85fda9aaa6SCédric Le Goater * 30:28 Video Engine clock slow down setting 86fda9aaa6SCédric Le Goater * 27 2D Engine GCLK clock source selection 87fda9aaa6SCédric Le Goater * 26 2D Engine GCLK clock throttling enable 88fda9aaa6SCédric Le Goater * 25:23 APB PCLK divider selection 89fda9aaa6SCédric Le Goater * 22:20 LPC Host LHCLK divider selection 90fda9aaa6SCédric Le Goater * 19 LPC Host LHCLK clock generation/output enable control 91fda9aaa6SCédric Le Goater * 18:16 MAC AHB bus clock divider selection 92fda9aaa6SCédric Le Goater * 15 SD/SDIO clock running enable 93fda9aaa6SCédric Le Goater * 14:12 SD/SDIO divider selection 94fda9aaa6SCédric Le Goater * 11 Reserved 95fda9aaa6SCédric Le Goater * 10:8 Video port output clock delay control bit 96fda9aaa6SCédric Le Goater * 7 ARM CPU/AHB clock slow down enable 97fda9aaa6SCédric Le Goater * 6:4 ARM CPU/AHB clock slow down setting 98fda9aaa6SCédric Le Goater * 3:2 ECLK clock source selection 99fda9aaa6SCédric Le Goater * 1 CPU/AHB clock slow down idle timer 100fda9aaa6SCédric Le Goater * 0 CPU/AHB clock dynamic slow down enable (defined in bit[6:4]) 101fda9aaa6SCédric Le Goater */ 102fda9aaa6SCédric Le Goater #define SCU_CLK_GET_PCLK_DIV(x) (((x) >> 23) & 0x7) 103fda9aaa6SCédric Le Goater 104fda9aaa6SCédric Le Goater /* SCU24 H-PLL Parameter Register (for Aspeed AST2400 SOC) 105fda9aaa6SCédric Le Goater * 106fda9aaa6SCédric Le Goater * 18 H-PLL parameter selection 107fda9aaa6SCédric Le Goater * 0: Select H-PLL by strapping resistors 108fda9aaa6SCédric Le Goater * 1: Select H-PLL by the programmed registers (SCU24[17:0]) 109fda9aaa6SCédric Le Goater * 17 Enable H-PLL bypass mode 110fda9aaa6SCédric Le Goater * 16 Turn off H-PLL 111fda9aaa6SCédric Le Goater * 10:5 H-PLL Numerator 112fda9aaa6SCédric Le Goater * 4 H-PLL Output Divider 113fda9aaa6SCédric Le Goater * 3:0 H-PLL Denumerator 114fda9aaa6SCédric Le Goater * 115fda9aaa6SCédric Le Goater * (Output frequency) = 24MHz * (2-OD) * [(Numerator+2) / (Denumerator+1)] 116fda9aaa6SCédric Le Goater */ 117fda9aaa6SCédric Le Goater 118fda9aaa6SCédric Le Goater #define SCU_AST2400_H_PLL_PROGRAMMED (0x1 << 18) 119fda9aaa6SCédric Le Goater #define SCU_AST2400_H_PLL_BYPASS_EN (0x1 << 17) 120fda9aaa6SCédric Le Goater #define SCU_AST2400_H_PLL_OFF (0x1 << 16) 121fda9aaa6SCédric Le Goater 122fda9aaa6SCédric Le Goater /* SCU24 H-PLL Parameter Register (for Aspeed AST2500 SOC) 123fda9aaa6SCédric Le Goater * 124fda9aaa6SCédric Le Goater * 21 Enable H-PLL reset 125fda9aaa6SCédric Le Goater * 20 Enable H-PLL bypass mode 126fda9aaa6SCédric Le Goater * 19 Turn off H-PLL 127fda9aaa6SCédric Le Goater * 18:13 H-PLL Post Divider 128fda9aaa6SCédric Le Goater * 12:5 H-PLL Numerator (M) 129fda9aaa6SCédric Le Goater * 4:0 H-PLL Denumerator (N) 130fda9aaa6SCédric Le Goater * 131fda9aaa6SCédric Le Goater * (Output frequency) = CLKIN(24MHz) * [(M+1) / (N+1)] / (P+1) 132fda9aaa6SCédric Le Goater * 133fda9aaa6SCédric Le Goater * The default frequency is 792Mhz when CLKIN = 24MHz 134fda9aaa6SCédric Le Goater */ 135fda9aaa6SCédric Le Goater 136fda9aaa6SCédric Le Goater #define SCU_H_PLL_BYPASS_EN (0x1 << 20) 137fda9aaa6SCédric Le Goater #define SCU_H_PLL_OFF (0x1 << 19) 138fda9aaa6SCédric Le Goater 139fda9aaa6SCédric Le Goater /* SCU70 Hardware Strapping Register definition (for Aspeed AST2400 SOC) 1408da33ef7SCédric Le Goater * 1418da33ef7SCédric Le Goater * 31:29 Software defined strapping registers 1428da33ef7SCédric Le Goater * 28:27 DRAM size setting (for VGA driver use) 1438da33ef7SCédric Le Goater * 26:24 DRAM configuration setting 1448da33ef7SCédric Le Goater * 23 Enable 25 MHz reference clock input 1458da33ef7SCédric Le Goater * 22 Enable GPIOE pass-through mode 1468da33ef7SCédric Le Goater * 21 Enable GPIOD pass-through mode 1478da33ef7SCédric Le Goater * 20 Disable LPC to decode SuperIO 0x2E/0x4E address 1488da33ef7SCédric Le Goater * 19 Disable ACPI function 1498da33ef7SCédric Le Goater * 23,18 Clock source selection 1508da33ef7SCédric Le Goater * 17 Enable BMC 2nd boot watchdog timer 1518da33ef7SCédric Le Goater * 16 SuperIO configuration address selection 1528da33ef7SCédric Le Goater * 15 VGA Class Code selection 1538da33ef7SCédric Le Goater * 14 Enable LPC dedicated reset pin function 1548da33ef7SCédric Le Goater * 13:12 SPI mode selection 1558da33ef7SCédric Le Goater * 11:10 CPU/AHB clock frequency ratio selection 1568da33ef7SCédric Le Goater * 9:8 H-PLL default clock frequency selection 1578da33ef7SCédric Le Goater * 7 Define MAC#2 interface 1588da33ef7SCédric Le Goater * 6 Define MAC#1 interface 1598da33ef7SCédric Le Goater * 5 Enable VGA BIOS ROM 1608da33ef7SCédric Le Goater * 4 Boot flash memory extended option 1618da33ef7SCédric Le Goater * 3:2 VGA memory size selection 1628da33ef7SCédric Le Goater * 1:0 BMC CPU boot code selection 1638da33ef7SCédric Le Goater */ 1648da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SW_DEFINE(x) ((x) << 29) 1658da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SW_DEFINE_MASK (0x7 << 29) 1668da33ef7SCédric Le Goater 1678da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_SIZE(x) ((x) << 27) 1688da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_SIZE_MASK (0x3 << 27) 1698da33ef7SCédric Le Goater #define DRAM_SIZE_64MB 0 1708da33ef7SCédric Le Goater #define DRAM_SIZE_128MB 1 1718da33ef7SCédric Le Goater #define DRAM_SIZE_256MB 2 1728da33ef7SCédric Le Goater #define DRAM_SIZE_512MB 3 1738da33ef7SCédric Le Goater 1748da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_CONFIG(x) ((x) << 24) 1758da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_DRAM_CONFIG_MASK (0x7 << 24) 1768da33ef7SCédric Le Goater 1778da33ef7SCédric Le Goater #define SCU_HW_STRAP_GPIOE_PT_EN (0x1 << 22) 1788da33ef7SCédric Le Goater #define SCU_HW_STRAP_GPIOD_PT_EN (0x1 << 21) 1798da33ef7SCédric Le Goater #define SCU_HW_STRAP_LPC_DEC_SUPER_IO (0x1 << 20) 1808da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_ACPI_DIS (0x1 << 19) 1818da33ef7SCédric Le Goater 1828da33ef7SCédric Le Goater /* bit 23, 18 [1,0] */ 1838da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SET_CLK_SOURCE(x) (((((x) & 0x3) >> 1) << 23) \ 1848da33ef7SCédric Le Goater | (((x) & 0x1) << 18)) 1858da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_CLK_SOURCE(x) (((((x) >> 23) & 0x1) << 1) \ 1868da33ef7SCédric Le Goater | (((x) >> 18) & 0x1)) 1878da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_CLK_SOURCE_MASK ((0x1 << 23) | (0x1 << 18)) 188fda9aaa6SCédric Le Goater #define SCU_HW_STRAP_CLK_25M_IN (0x1 << 23) 1898da33ef7SCédric Le Goater #define AST2400_CLK_24M_IN 0 1908da33ef7SCédric Le Goater #define AST2400_CLK_48M_IN 1 1918da33ef7SCédric Le Goater #define AST2400_CLK_25M_IN_24M_USB_CKI 2 1928da33ef7SCédric Le Goater #define AST2400_CLK_25M_IN_48M_USB_CKI 3 1938da33ef7SCédric Le Goater 194fda9aaa6SCédric Le Goater #define SCU_HW_STRAP_CLK_48M_IN (0x1 << 18) 1958da33ef7SCédric Le Goater #define SCU_HW_STRAP_2ND_BOOT_WDT (0x1 << 17) 1968da33ef7SCédric Le Goater #define SCU_HW_STRAP_SUPER_IO_CONFIG (0x1 << 16) 1978da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_CLASS_CODE (0x1 << 15) 1988da33ef7SCédric Le Goater #define SCU_HW_STRAP_LPC_RESET_PIN (0x1 << 14) 1998da33ef7SCédric Le Goater 2008da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MODE(x) ((x) << 12) 2018da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MODE_MASK (0x3 << 12) 2028da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_DIS 0 2038da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_MASTER 1 2048da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_M_S_EN 2 2058da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_PASS_THROUGH 3 2068da33ef7SCédric Le Goater 2078da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_SET_CPU_AHB_RATIO(x) ((x) << 10) 2088da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_CPU_AHB_RATIO(x) (((x) >> 10) & 3) 2098da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_CPU_AHB_RATIO_MASK (0x3 << 10) 2108da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_1_1 0 2118da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_2_1 1 2128da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_4_1 2 2138da33ef7SCédric Le Goater #define AST2400_CPU_AHB_RATIO_3_1 3 2148da33ef7SCédric Le Goater 2158da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_GET_H_PLL_CLK(x) (((x) >> 8) & 0x3) 2168da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_H_PLL_CLK_MASK (0x3 << 8) 2178da33ef7SCédric Le Goater #define AST2400_CPU_384MHZ 0 2188da33ef7SCédric Le Goater #define AST2400_CPU_360MHZ 1 2198da33ef7SCédric Le Goater #define AST2400_CPU_336MHZ 2 2208da33ef7SCédric Le Goater #define AST2400_CPU_408MHZ 3 2218da33ef7SCédric Le Goater 2228da33ef7SCédric Le Goater #define SCU_HW_STRAP_MAC1_RGMII (0x1 << 7) 2238da33ef7SCédric Le Goater #define SCU_HW_STRAP_MAC0_RGMII (0x1 << 6) 2248da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_BIOS_ROM (0x1 << 5) 2258da33ef7SCédric Le Goater #define SCU_HW_STRAP_SPI_WIDTH (0x1 << 4) 2268da33ef7SCédric Le Goater 2278da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_SIZE_GET(x) (((x) >> 2) & 0x3) 2288da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_MASK (0x3 << 2) 2298da33ef7SCédric Le Goater #define SCU_HW_STRAP_VGA_SIZE_SET(x) ((x) << 2) 2308da33ef7SCédric Le Goater #define VGA_8M_DRAM 0 2318da33ef7SCédric Le Goater #define VGA_16M_DRAM 1 2328da33ef7SCédric Le Goater #define VGA_32M_DRAM 2 2338da33ef7SCédric Le Goater #define VGA_64M_DRAM 3 2348da33ef7SCédric Le Goater 2358da33ef7SCédric Le Goater #define SCU_AST2400_HW_STRAP_BOOT_MODE(x) (x) 2368da33ef7SCédric Le Goater #define AST2400_NOR_BOOT 0 2378da33ef7SCédric Le Goater #define AST2400_NAND_BOOT 1 2388da33ef7SCédric Le Goater #define AST2400_SPI_BOOT 2 2398da33ef7SCédric Le Goater #define AST2400_DIS_BOOT 3 2408da33ef7SCédric Le Goater 241365aff1eSCédric Le Goater /* 242fda9aaa6SCédric Le Goater * SCU70 Hardware strapping register definition (for Aspeed AST2500 243fda9aaa6SCédric Le Goater * SoC and higher) 244365aff1eSCédric Le Goater * 245365aff1eSCédric Le Goater * 31 Enable SPI Flash Strap Auto Fetch Mode 246365aff1eSCédric Le Goater * 30 Enable GPIO Strap Mode 247365aff1eSCédric Le Goater * 29 Select UART Debug Port 248365aff1eSCédric Le Goater * 28 Reserved (1) 249365aff1eSCédric Le Goater * 27 Enable fast reset mode for ARM ICE debugger 250365aff1eSCédric Le Goater * 26 Enable eSPI flash mode 251365aff1eSCédric Le Goater * 25 Enable eSPI mode 252365aff1eSCédric Le Goater * 24 Select DDR4 SDRAM 253365aff1eSCédric Le Goater * 23 Select 25 MHz reference clock input mode 254365aff1eSCédric Le Goater * 22 Enable GPIOE pass-through mode 255365aff1eSCédric Le Goater * 21 Enable GPIOD pass-through mode 256365aff1eSCédric Le Goater * 20 Disable LPC to decode SuperIO 0x2E/0x4E address 257365aff1eSCédric Le Goater * 19 Enable ACPI function 258365aff1eSCédric Le Goater * 18 Select USBCKI input frequency 259365aff1eSCédric Le Goater * 17 Enable BMC 2nd boot watchdog timer 260365aff1eSCédric Le Goater * 16 SuperIO configuration address selection 261365aff1eSCédric Le Goater * 15 VGA Class Code selection 262365aff1eSCédric Le Goater * 14 Select dedicated LPC reset input 263365aff1eSCédric Le Goater * 13:12 SPI mode selection 264365aff1eSCédric Le Goater * 11:9 AXI/AHB clock frequency ratio selection 265365aff1eSCédric Le Goater * 8 Reserved (0) 266365aff1eSCédric Le Goater * 7 Define MAC#2 interface 267365aff1eSCédric Le Goater * 6 Define MAC#1 interface 268365aff1eSCédric Le Goater * 5 Enable dedicated VGA BIOS ROM 269365aff1eSCédric Le Goater * 4 Reserved (0) 270365aff1eSCédric Le Goater * 3:2 VGA memory size selection 271365aff1eSCédric Le Goater * 1 Reserved (1) 272365aff1eSCédric Le Goater * 0 Disable CPU boot 273365aff1eSCédric Le Goater */ 274365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_SPI_AUTOFETCH_ENABLE (0x1 << 31) 275365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_GPIO_STRAP_ENABLE (0x1 << 30) 276365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_UART_DEBUG (0x1 << 29) 277365aff1eSCédric Le Goater #define UART_DEBUG_UART1 0 278365aff1eSCédric Le Goater #define UART_DEBUG_UART5 1 279365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_RESERVED28 (0x1 << 28) 280365aff1eSCédric Le Goater 281365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_FAST_RESET_DBG (0x1 << 27) 282365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ESPI_FLASH_ENABLE (0x1 << 26) 283365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ESPI_ENABLE (0x1 << 25) 284365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_DDR4_ENABLE (0x1 << 24) 285365aff1eSCédric Le Goater 286365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_ACPI_ENABLE (0x1 << 19) 287365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_USBCKI_FREQ (0x1 << 18) 288365aff1eSCédric Le Goater #define USBCKI_FREQ_24MHZ 0 289365aff1eSCédric Le Goater #define USBCKI_FREQ_28MHZ 1 290365aff1eSCédric Le Goater 291365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_SET_AXI_AHB_RATIO(x) ((x) << 9) 292365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_GET_AXI_AHB_RATIO(x) (((x) >> 9) & 7) 293365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_CPU_AXI_RATIO_MASK (0x7 << 9) 294365aff1eSCédric Le Goater #define AXI_AHB_RATIO_UNDEFINED 0 295365aff1eSCédric Le Goater #define AXI_AHB_RATIO_2_1 1 296365aff1eSCédric Le Goater #define AXI_AHB_RATIO_3_1 2 297365aff1eSCédric Le Goater #define AXI_AHB_RATIO_4_1 3 298365aff1eSCédric Le Goater #define AXI_AHB_RATIO_5_1 4 299365aff1eSCédric Le Goater #define AXI_AHB_RATIO_6_1 5 300365aff1eSCédric Le Goater #define AXI_AHB_RATIO_7_1 6 301365aff1eSCédric Le Goater #define AXI_AHB_RATIO_8_1 7 302365aff1eSCédric Le Goater 303365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_RESERVED1 (0x1 << 1) 304365aff1eSCédric Le Goater #define SCU_AST2500_HW_STRAP_DIS_BOOT (0x1 << 0) 305365aff1eSCédric Le Goater 306365aff1eSCédric Le Goater #define AST2500_HW_STRAP1_DEFAULTS ( \ 307365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_RESERVED28 | \ 308365aff1eSCédric Le Goater SCU_HW_STRAP_2ND_BOOT_WDT | \ 309365aff1eSCédric Le Goater SCU_HW_STRAP_VGA_CLASS_CODE | \ 310365aff1eSCédric Le Goater SCU_HW_STRAP_LPC_RESET_PIN | \ 311365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_SET_AXI_AHB_RATIO(AXI_AHB_RATIO_2_1) | \ 312365aff1eSCédric Le Goater SCU_HW_STRAP_VGA_SIZE_SET(VGA_16M_DRAM) | \ 313365aff1eSCédric Le Goater SCU_AST2500_HW_STRAP_RESERVED1) 314365aff1eSCédric Le Goater 3151c8a2388SAndrew Jeffery #endif /* ASPEED_SCU_H */ 316