xref: /qemu/include/hw/arm/fsl-imx6.h (revision 5fecbf0f0cc9168da1b003a115ac18fe722f293a)
1ec46eaa8SJean-Christophe DUBOIS /*
2ec46eaa8SJean-Christophe DUBOIS  * Freescale i.MX31 SoC emulation
3ec46eaa8SJean-Christophe DUBOIS  *
4ec46eaa8SJean-Christophe DUBOIS  * Copyright (C) 2015 Jean-Christophe Dubois <jcd@tribudubois.net>
5ec46eaa8SJean-Christophe DUBOIS  *
6ec46eaa8SJean-Christophe DUBOIS  * This program is free software; you can redistribute it and/or modify it
7ec46eaa8SJean-Christophe DUBOIS  * under the terms of the GNU General Public License as published by the
8ec46eaa8SJean-Christophe DUBOIS  * Free Software Foundation; either version 2 of the License, or
9ec46eaa8SJean-Christophe DUBOIS  * (at your option) any later version.
10ec46eaa8SJean-Christophe DUBOIS  *
11ec46eaa8SJean-Christophe DUBOIS  * This program is distributed in the hope that it will be useful, but WITHOUT
12ec46eaa8SJean-Christophe DUBOIS  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13ec46eaa8SJean-Christophe DUBOIS  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License
14ec46eaa8SJean-Christophe DUBOIS  * for more details.
15ec46eaa8SJean-Christophe DUBOIS  */
16ec46eaa8SJean-Christophe DUBOIS 
17ec46eaa8SJean-Christophe DUBOIS #ifndef FSL_IMX6_H
18ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_H
19ec46eaa8SJean-Christophe DUBOIS 
2012ec8bd5SPeter Maydell #include "hw/arm/boot.h"
21ec46eaa8SJean-Christophe DUBOIS #include "hw/cpu/a9mpcore.h"
22ec46eaa8SJean-Christophe DUBOIS #include "hw/misc/imx6_ccm.h"
23ec46eaa8SJean-Christophe DUBOIS #include "hw/misc/imx6_src.h"
24*5fecbf0fSRoman Kapl #include "hw/misc/imx2_wdt.h"
25ec46eaa8SJean-Christophe DUBOIS #include "hw/char/imx_serial.h"
26ec46eaa8SJean-Christophe DUBOIS #include "hw/timer/imx_gpt.h"
27ec46eaa8SJean-Christophe DUBOIS #include "hw/timer/imx_epit.h"
28ec46eaa8SJean-Christophe DUBOIS #include "hw/i2c/imx_i2c.h"
29ec46eaa8SJean-Christophe DUBOIS #include "hw/gpio/imx_gpio.h"
30ec46eaa8SJean-Christophe DUBOIS #include "hw/sd/sdhci.h"
31ec46eaa8SJean-Christophe DUBOIS #include "hw/ssi/imx_spi.h"
32517b5e9aSJean-Christophe Dubois #include "hw/net/imx_fec.h"
33ec46eaa8SJean-Christophe DUBOIS #include "exec/memory.h"
3433c11879SPaolo Bonzini #include "cpu.h"
35ec46eaa8SJean-Christophe DUBOIS 
36ec46eaa8SJean-Christophe DUBOIS #define TYPE_FSL_IMX6 "fsl,imx6"
37ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6(obj) OBJECT_CHECK(FslIMX6State, (obj), TYPE_FSL_IMX6)
38ec46eaa8SJean-Christophe DUBOIS 
39ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_CPUS 4
40ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_UARTS 5
41ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_EPITS 2
42ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_I2CS 3
43ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_GPIOS 7
44ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_ESDHCS 4
45ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_NUM_ECSPIS 5
46*5fecbf0fSRoman Kapl #define FSL_IMX6_NUM_WDTS 2
47ec46eaa8SJean-Christophe DUBOIS 
48ec46eaa8SJean-Christophe DUBOIS typedef struct FslIMX6State {
49ec46eaa8SJean-Christophe DUBOIS     /*< private >*/
50ec46eaa8SJean-Christophe DUBOIS     DeviceState parent_obj;
51ec46eaa8SJean-Christophe DUBOIS 
52ec46eaa8SJean-Christophe DUBOIS     /*< public >*/
53ec46eaa8SJean-Christophe DUBOIS     ARMCPU         cpu[FSL_IMX6_NUM_CPUS];
54ec46eaa8SJean-Christophe DUBOIS     A9MPPrivState  a9mpcore;
55ec46eaa8SJean-Christophe DUBOIS     IMX6CCMState   ccm;
56ec46eaa8SJean-Christophe DUBOIS     IMX6SRCState   src;
57ec46eaa8SJean-Christophe DUBOIS     IMXSerialState uart[FSL_IMX6_NUM_UARTS];
58ec46eaa8SJean-Christophe DUBOIS     IMXGPTState    gpt;
59ec46eaa8SJean-Christophe DUBOIS     IMXEPITState   epit[FSL_IMX6_NUM_EPITS];
60ec46eaa8SJean-Christophe DUBOIS     IMXI2CState    i2c[FSL_IMX6_NUM_I2CS];
61ec46eaa8SJean-Christophe DUBOIS     IMXGPIOState   gpio[FSL_IMX6_NUM_GPIOS];
62ec46eaa8SJean-Christophe DUBOIS     SDHCIState     esdhc[FSL_IMX6_NUM_ESDHCS];
63ec46eaa8SJean-Christophe DUBOIS     IMXSPIState    spi[FSL_IMX6_NUM_ECSPIS];
64*5fecbf0fSRoman Kapl     IMX2WdtState   wdt[FSL_IMX6_NUM_WDTS];
65517b5e9aSJean-Christophe Dubois     IMXFECState    eth;
66ec46eaa8SJean-Christophe DUBOIS     MemoryRegion   rom;
67ec46eaa8SJean-Christophe DUBOIS     MemoryRegion   caam;
68ec46eaa8SJean-Christophe DUBOIS     MemoryRegion   ocram;
69ec46eaa8SJean-Christophe DUBOIS     MemoryRegion   ocram_alias;
70ec46eaa8SJean-Christophe DUBOIS } FslIMX6State;
71ec46eaa8SJean-Christophe DUBOIS 
72ec46eaa8SJean-Christophe DUBOIS 
73ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC_ADDR 0x10000000
74ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC_SIZE 0xF0000000
75ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EIM_MEM_ADDR 0x08000000
76ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EIM_MEM_SIZE 0x8000000
77ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU_2_ADDR 0x02800000
78ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU_2_SIZE 0x400000
79ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU_1_ADDR 0x02400000
80ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU_1_SIZE 0x400000
81ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_HSI_ADDR 0x02208000
82ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_HSI_SIZE 0x4000
83ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OPENVG_ADDR 0x02204000
84ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OPENVG_SIZE 0x4000
85ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SATA_ADDR 0x02200000
86ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SATA_SIZE 0x4000
87ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS_2_ADDR 0x02100000
88ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS_2_SIZE 0x100000
89ec46eaa8SJean-Christophe DUBOIS /* AIPS2 */
90ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART5_ADDR 0x021F4000
91ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART5_SIZE 0x4000
92ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART4_ADDR 0x021F0000
93ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART4_SIZE 0x4000
94ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART3_ADDR 0x021EC000
95ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART3_SIZE 0x4000
96ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART2_ADDR 0x021E8000
97ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART2_SIZE 0x4000
98ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VDOA_ADDR 0x021E4000
99ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VDOA_SIZE 0x4000
100ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_DSI_ADDR 0x021E0000
101ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_DSI_SIZE 0x4000
102ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_CSI_ADDR 0x021DC000
103ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_CSI_SIZE 0x4000
104ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AUDMUX_ADDR 0x021D8000
105ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AUDMUX_SIZE 0x4000
106ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TZASC2_ADDR 0x021D4000
107ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TZASC2_SIZE 0x4000
108ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TZASC1_ADDR 0x021D0000
109ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TZASC1_SIZE 0x4000
110ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CSU_ADDR 0x021C0000
111ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CSU_SIZE 0x4000
112ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCOTPCTRL_ADDR 0x021BC000
113ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCOTPCTRL_SIZE 0x4000
114ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EIM_ADDR 0x021B8000
115ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EIM_SIZE 0x4000
116ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC1_ADDR 0x021B4000
117ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC1_SIZE 0x4000
118ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC0_ADDR 0x021B0000
119ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MMDC0_SIZE 0x4000
120ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ROMCP_ADDR 0x021AC000
121ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ROMCP_SIZE 0x4000
122ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C3_ADDR 0x021A8000
123ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C3_SIZE 0x4000
124ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C2_ADDR 0x021A4000
125ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C2_SIZE 0x4000
126ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C1_ADDR 0x021A0000
127ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C1_SIZE 0x4000
128ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC4_ADDR 0x0219C000
129ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC4_SIZE 0x4000
130ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC3_ADDR 0x02198000
131ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC3_SIZE 0x4000
132ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC2_ADDR 0x02194000
133ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC2_SIZE 0x4000
134ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC1_ADDR 0x02190000
135ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC1_SIZE 0x4000
136ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MLB150_ADDR 0x0218C000
137ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MLB150_SIZE 0x4000
138ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ENET_ADDR 0x02188000
139ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ENET_SIZE 0x4000
140ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBOH3_USB_ADDR 0x02184000
141ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBOH3_USB_SIZE 0x4000
142ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS2_CFG_ADDR 0x0217C000
143ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS2_CFG_SIZE 0x4000
144ec46eaa8SJean-Christophe DUBOIS /* DAP */
145ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTF_CTRL_ADDR 0x02160000
146ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTF_CTRL_SIZE 0x1000
147ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM3_ADDR 0x0215F000
148ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM3_SIZE 0x1000
149ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM2_ADDR 0x0215E000
150ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM2_SIZE 0x1000
151ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM1_ADDR 0x0215D000
152ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM1_SIZE 0x1000
153ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM0_ADDR 0x0215C000
154ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PTM0_SIZE 0x1000
155ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI3_ADDR 0x0215B000
156ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI3_SIZE 0x1000
157ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI2_ADDR 0x0215A000
158ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI2_SIZE 0x1000
159ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI1_ADDR 0x02159000
160ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI1_SIZE 0x1000
161ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI0_ADDR 0x02158000
162ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CTI0_SIZE 0x1000
163ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU3_PMU_ADDR 0x02157000
164ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU3_PMU_SIZE 0x1000
165ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU3_DEBUG_IF_ADDR 0x02156000
166ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU3_DEBUG_IF_SIZE 0x1000
167ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU2_PMU_ADDR 0x02155000
168ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU2_PMU_SIZE 0x1000
169ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU2_DEBUG_IF_ADDR 0x02154000
170ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU2_DEBUG_IF_SIZE 0x1000
171ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU1_PMU_ADDR 0x02153000
172ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU1_PMU_SIZE 0x1000
173ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU1_DEBUG_IF_ADDR 0x02152000
174ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU1_DEBUG_IF_SIZE 0x1000
175ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU0_PMU_ADDR 0x02151000
176ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU0_PMU_SIZE 0x1000
177ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU0_DEBUG_IF_ADDR 0x02150000
178ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU0_DEBUG_IF_SIZE 0x1000
179ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CA9_INTEG_ADDR 0x0214F000
180ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CA9_INTEG_SIZE 0x1000
181ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_FUNNEL_ADDR 0x02144000
182ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_FUNNEL_SIZE 0x1000
183ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TPIU_ADDR 0x02143000
184ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TPIU_SIZE 0x1000
185ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EXT_CTI_ADDR 0x02142000
186ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EXT_CTI_SIZE 0x1000
187ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ETB_ADDR 0x02141000
188ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ETB_SIZE 0x1000
189ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DAP_ROM_TABLE_ADDR 0x02140000
190ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DAP_ROM_TABLE_SIZE 0x1000
191ec46eaa8SJean-Christophe DUBOIS /* DAP end */
192ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM_ADDR 0x02100000
193ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM_SIZE 0x10000
194ec46eaa8SJean-Christophe DUBOIS /* AIPS2 end */
195ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS_1_ADDR 0x02000000
196ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS_1_SIZE 0x100000
197ec46eaa8SJean-Christophe DUBOIS /* AIPS1 */
198ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SDMA_ADDR 0x020EC000
199ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SDMA_SIZE 0x4000
200ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC2_ADDR 0x020E8000
201ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC2_SIZE 0x4000
202ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC1_ADDR 0x020E4000
203ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC1_SIZE 0x4000
204ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IOMUXC_ADDR 0x020E0000
205ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IOMUXC_SIZE 0x4000
206ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PGCARM_ADDR 0x020DCA00
207ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PGCARM_SIZE 0x20
208ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PGCPU_ADDR 0x020DC260
209ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PGCPU_SIZE 0x20
210ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPC_ADDR 0x020DC000
211ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPC_SIZE 0x4000
212ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SRC_ADDR 0x020D8000
213ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SRC_SIZE 0x4000
214ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT2_ADDR 0x020D4000
215ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT2_SIZE 0x4000
216ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT1_ADDR 0x020D0000
217ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT1_SIZE 0x4000
218ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SNVSHP_ADDR 0x020CC000
219ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SNVSHP_SIZE 0x4000
220ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBPHY2_ADDR 0x020CA000
221ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBPHY2_SIZE 0x1000
222ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBPHY1_ADDR 0x020C9000
223ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USBPHY1_SIZE 0x1000
224ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ANALOG_ADDR 0x020C8000
225ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ANALOG_SIZE 0x1000
226ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CCM_ADDR 0x020C4000
227ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CCM_SIZE 0x4000
228ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG2_ADDR 0x020C0000
229ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG2_SIZE 0x4000
230ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG1_ADDR 0x020BC000
231ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG1_SIZE 0x4000
232ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_KPP_ADDR 0x020B8000
233ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_KPP_SIZE 0x4000
234ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO7_ADDR 0x020B4000
235ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO7_SIZE 0x4000
236ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO6_ADDR 0x020B0000
237ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO6_SIZE 0x4000
238ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO5_ADDR 0x020AC000
239ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO5_SIZE 0x4000
240ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO4_ADDR 0x020A8000
241ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO4_SIZE 0x4000
242ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO3_ADDR 0x020A4000
243ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO3_SIZE 0x4000
244ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO2_ADDR 0x020A0000
245ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO2_SIZE 0x4000
246ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_ADDR 0x0209C000
247ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_SIZE 0x4000
248ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPT_ADDR 0x02098000
249ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPT_SIZE 0x4000
250ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAN2_ADDR 0x02094000
251ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAN2_SIZE 0x4000
252ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAN1_ADDR 0x02090000
253ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAN1_SIZE 0x4000
254ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM4_ADDR 0x0208C000
255ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM4_SIZE 0x4000
256ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM3_ADDR 0x02088000
257ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM3_SIZE 0x4000
258ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM2_ADDR 0x02084000
259ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM2_SIZE 0x4000
260ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM1_ADDR 0x02080000
261ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM1_SIZE 0x4000
262ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS1_CFG_ADDR 0x0207C000
263ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS1_CFG_SIZE 0x4000
264ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VPU_ADDR 0x02040000
265ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VPU_SIZE 0x3C000
266ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS1_SPBA_ADDR 0x0203C000
267ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_AIPS1_SPBA_SIZE 0x4000
268ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ASRC_ADDR 0x02034000
269ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ASRC_SIZE 0x4000
270ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI3_ADDR 0x02030000
271ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI3_SIZE 0x4000
272ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI2_ADDR 0x0202C000
273ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI2_SIZE 0x4000
274ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI1_ADDR 0x02028000
275ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI1_SIZE 0x4000
276ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ESAI_ADDR 0x02024000
277ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ESAI_SIZE 0x4000
278ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART1_ADDR 0x02020000
279ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART1_SIZE 0x4000
280ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI5_ADDR 0x02018000
281ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI5_SIZE 0x4000
282ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI4_ADDR 0x02014000
283ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI4_SIZE 0x4000
284ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI3_ADDR 0x02010000
285ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI3_SIZE 0x4000
286ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI2_ADDR 0x0200C000
287ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI2_SIZE 0x4000
288ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI1_ADDR 0x02008000
289ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_eCSPI1_SIZE 0x4000
290ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SPDIF_ADDR 0x02004000
291ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SPDIF_SIZE 0x4000
292ec46eaa8SJean-Christophe DUBOIS /* AIPS1 end */
293ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIe_REG_ADDR 0x01FFC000
294ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIe_REG_SIZE 0x4000
295ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIe_ADDR 0x01000000
296ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIe_SIZE 0xFFC000
297ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_1_PL301_CFG_ADDR 0x00C00000
298ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_1_PL301_CFG_SIZE 0x100000
299ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_0_PL301_CFG_ADDR 0x00B00000
300ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_0_PL301_CFG_SIZE 0x100000
301ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PL310_ADDR 0x00A02000
302ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PL310_SIZE 0x1000
303ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_A9MPCORE_ADDR 0x00A00000
304ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_A9MPCORE_SIZE 0x2000
305ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCRAM_ALIAS_ADDR 0x00940000
306ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCRAM_ALIAS_SIZE 0xC0000
307ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCRAM_ADDR 0x00900000
308ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_OCRAM_SIZE 0x40000
309ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_4_PL301_CFG_ADDR 0x00800000
310ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_4_PL301_CFG_SIZE 0x100000
311ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_3_PL301_CFG_ADDR 0x00300000
312ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_3_PL301_CFG_SIZE 0x100000
313ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_2_PL301_CFG_ADDR 0x00200000
314ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPV_2_PL301_CFG_SIZE 0x100000
315ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DTCP_ADDR 0x00138000
316ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DTCP_SIZE 0x4000
317ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPU_2D_ADDR 0x00134000
318ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPU_2D_SIZE 0x4000
319ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPU_3D_ADDR 0x00130000
320ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPU_3D_SIZE 0x4000
321ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_HDMI_ADDR 0x00120000
322ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_HDMI_SIZE 0x9000
323ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_BCH_ADDR 0x00114000
324ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_BCH_SIZE 0x4000
325ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPMI_ADDR 0x00112000
326ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPMI_SIZE 0x2000
327ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_APBH_BRIDGE_DMA_ADDR 0x00110000
328ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_APBH_BRIDGE_DMA_SIZE 0x2000
329ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM_MEM_ADDR 0x00100000
330ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM_MEM_SIZE 0x4000
331ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ROM_ADDR 0x00000000
332ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ROM_SIZE 0x18000
333ec46eaa8SJean-Christophe DUBOIS 
334ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IOMUXC_IRQ 0
335ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DAP_IRQ 1
336ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SDMA_IRQ 2
337ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VPU_JPEG_IRQ 3
338ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SNVS_PMIC_IRQ 4
339ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU1_ERROR_IRQ 5
340ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU1_SYNC_IRQ 6
341ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU2_ERROR_IRQ 7
342ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_IPU2_SYNC_IRQ 8
343ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPU3D_IRQ 9
344ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_R2D_IRQ 10
345ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_V2D_IRQ 11
346ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VPU_IRQ 12
347ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_APBH_BRIDGE_DMA_IRQ 13
348ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EIM_IRQ 14
349ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_BCH_IRQ 15
350ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPMI_IRQ 16
351ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DTCP_IRQ 17
352ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_VDOA_IRQ 18
353ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SNVS_CONS_IRQ 19
354ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SNVS_SEC_IRQ 20
355ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CSU_IRQ 21
356ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC1_IRQ 22
357ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC2_IRQ 23
358ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC3_IRQ 24
359ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_uSDHC4_IRQ 25
360ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART1_IRQ 26
361ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART2_IRQ 27
362ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART3_IRQ 28
363ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART4_IRQ 29
364ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_UART5_IRQ 30
365ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ECSPI1_IRQ 31
366ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ECSPI2_IRQ 32
367ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ECSPI3_IRQ 33
368ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ECSPI4_IRQ 34
369ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ECSPI5_IRQ 35
370ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C1_IRQ 36
371ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C2_IRQ 37
372ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_I2C3_IRQ 38
373ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SATA_IRQ 39
374ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_HOST1_IRQ 40
375ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_HOST2_IRQ 41
376ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_HOST3_IRQ 42
377ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_OTG_IRQ 43
378ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_PHY_UTMI0_IRQ 44
379ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_USB_PHY_UTMI1_IRQ 45
380ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI1_IRQ 46
381ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI2_IRQ 47
382ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SSI3_IRQ 48
383ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_TEMP_IRQ 49
384ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ASRC_IRQ 50
385ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ESAI_IRQ 51
386ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SPDIF_IRQ 52
387ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MLB150_IRQ 53
388ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PMU1_IRQ 54
389ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPT_IRQ 55
390ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT1_IRQ 56
391ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_EPIT2_IRQ 57
392ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT7_IRQ 58
393ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT6_IRQ 59
394ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT5_IRQ 60
395ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT4_IRQ 61
396ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT3_IRQ 62
397ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT2_IRQ 63
398ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT1_IRQ 64
399ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_INT0_IRQ 65
400ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_LOW_IRQ 66
401ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO1_HIGH_IRQ 67
402ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO2_LOW_IRQ 68
403ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO2_HIGH_IRQ 69
404ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO3_LOW_IRQ 70
405ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO3_HIGH_IRQ 71
406ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO4_LOW_IRQ 72
407ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO4_HIGH_IRQ 73
408ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO5_LOW_IRQ 74
409ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO5_HIGH_IRQ 75
410ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO6_LOW_IRQ 76
411ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO6_HIGH_IRQ 77
412ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO7_LOW_IRQ 78
413ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPIO7_HIGH_IRQ 79
414ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG1_IRQ 80
415ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_WDOG2_IRQ 81
416ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_KPP_IRQ 82
417ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM1_IRQ 83
418ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM2_IRQ 84
419ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM3_IRQ 85
420ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PWM4_IRQ 86
421ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CCM1_IRQ 87
422ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CCM2_IRQ 88
423ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_GPC_IRQ 89
424ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SRC_IRQ 91
425ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU_L2_IRQ 92
426ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU_PARITY_IRQ 93
427ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU_PERF_IRQ 94
428ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CPU_CTI_IRQ 95
429ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SRC_COMB_IRQ 96
430ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_CSI1_IRQ 100
431ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_CSI2_IRQ 101
432ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_DSI_IRQ 102
433ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MIPI_HSI_IRQ 103
434ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_SJC_IRQ 104
435ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM0_IRQ 105
436ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_CAAM1_IRQ 106
437ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ASC1_IRQ 108
438ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_ASC2_IRQ 109
439ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_FLEXCAN1_IRQ 110
440ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_FLEXCAN2_IRQ 111
441ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_HDMI_MASTER_IRQ 115
442ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_HDMI_CEC_IRQ 116
443ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MLB150_LOW_IRQ 117
4446461d7e2SGuenter Roeck #define FSL_IMX6_ENET_MAC_IRQ 118
4456461d7e2SGuenter Roeck #define FSL_IMX6_ENET_MAC_1588_IRQ 119
446ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIE1_IRQ 120
447ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIE2_IRQ 121
448ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIE3_IRQ 122
449ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PCIE4_IRQ 123
450ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC1_IRQ 124
451ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_DCIC2_IRQ 125
452ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MLB150_HIGH_IRQ 126
453ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_PMU2_IRQ 127
454ec46eaa8SJean-Christophe DUBOIS #define FSL_IMX6_MAX_IRQ 128
455ec46eaa8SJean-Christophe DUBOIS 
456ec46eaa8SJean-Christophe DUBOIS #endif /* FSL_IMX6_H */
457