xref: /qemu/include/hw/arm/aspeed_soc.h (revision e1acf581c9eb4e59e794fd6137986edd8a4406c0)
143e3346eSAndrew Jeffery /*
2ff90606fSCédric Le Goater  * ASPEED SoC family
343e3346eSAndrew Jeffery  *
443e3346eSAndrew Jeffery  * Andrew Jeffery <andrew@aj.id.au>
543e3346eSAndrew Jeffery  *
643e3346eSAndrew Jeffery  * Copyright 2016 IBM Corp.
743e3346eSAndrew Jeffery  *
843e3346eSAndrew Jeffery  * This code is licensed under the GPL version 2 or later.  See
943e3346eSAndrew Jeffery  * the COPYING file in the top-level directory.
1043e3346eSAndrew Jeffery  */
1143e3346eSAndrew Jeffery 
12ff90606fSCédric Le Goater #ifndef ASPEED_SOC_H
13ff90606fSCédric Le Goater #define ASPEED_SOC_H
1443e3346eSAndrew Jeffery 
15f25c0ae1SCédric Le Goater #include "hw/cpu/a15mpcore.h"
1643e3346eSAndrew Jeffery #include "hw/intc/aspeed_vic.h"
17334973bbSAndrew Jeffery #include "hw/misc/aspeed_scu.h"
18199fd623SAndrew Jeffery #include "hw/adc/aspeed_adc.h"
19c2da8a8bSCédric Le Goater #include "hw/misc/aspeed_sdmc.h"
20118c82e7SEddie James #include "hw/misc/aspeed_xdma.h"
2143e3346eSAndrew Jeffery #include "hw/timer/aspeed_timer.h"
22ea5dcf4eSPhilippe Mathieu-Daudé #include "hw/rtc/aspeed_rtc.h"
2316020011SCédric Le Goater #include "hw/i2c/aspeed_i2c.h"
243222165dSTroy Lee #include "hw/misc/aspeed_i3c.h"
257c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
26a3888d75SJoel Stanley #include "hw/misc/aspeed_hace.h"
27*e1acf581SJoel Stanley #include "hw/misc/aspeed_sbc.h"
28013befe1SCédric Le Goater #include "hw/watchdog/wdt_aspeed.h"
29ea337c65SCédric Le Goater #include "hw/net/ftgmac100.h"
30ec150c7eSMarkus Armbruster #include "target/arm/cpu.h"
31fdcc7c06SRashmica Gupta #include "hw/gpio/aspeed_gpio.h"
322bea128cSEddie James #include "hw/sd/aspeed_sdhci.h"
33bfdd34f1SGuenter Roeck #include "hw/usb/hcd-ehci.h"
34db1015e9SEduardo Habkost #include "qom/object.h"
352ecf1726SCédric Le Goater #include "hw/misc/aspeed_lpc.h"
3643e3346eSAndrew Jeffery 
37dbcabeebSCédric Le Goater #define ASPEED_SPIS_NUM  2
38bfdd34f1SGuenter Roeck #define ASPEED_EHCIS_NUM 2
396b2b2a70SJoel Stanley #define ASPEED_WDTS_NUM  4
40ece09beeSCédric Le Goater #define ASPEED_CPUS_NUM  2
41d300db02SJoel Stanley #define ASPEED_MACS_NUM  4
42dbcabeebSCédric Le Goater 
43db1015e9SEduardo Habkost struct AspeedSoCState {
4443e3346eSAndrew Jeffery     /*< private >*/
4543e3346eSAndrew Jeffery     DeviceState parent;
4643e3346eSAndrew Jeffery 
4743e3346eSAndrew Jeffery     /*< public >*/
48ece09beeSCédric Le Goater     ARMCPU cpu[ASPEED_CPUS_NUM];
49f25c0ae1SCédric Le Goater     A15MPPrivState     a7mpcore;
5095b56e17SCédric Le Goater     MemoryRegion *dram_mr;
5174af4eecSCédric Le Goater     MemoryRegion sram;
5243e3346eSAndrew Jeffery     AspeedVICState vic;
5375fb4577SJoel Stanley     AspeedRtcState rtc;
5443e3346eSAndrew Jeffery     AspeedTimerCtrlState timerctrl;
5516020011SCédric Le Goater     AspeedI2CState i2c;
563222165dSTroy Lee     AspeedI3CState i3c;
57334973bbSAndrew Jeffery     AspeedSCUState scu;
58a3888d75SJoel Stanley     AspeedHACEState hace;
59118c82e7SEddie James     AspeedXDMAState xdma;
60199fd623SAndrew Jeffery     AspeedADCState adc;
610e5803dfSCédric Le Goater     AspeedSMCState fmc;
62dbcabeebSCédric Le Goater     AspeedSMCState spi[ASPEED_SPIS_NUM];
63bfdd34f1SGuenter Roeck     EHCISysBusState ehci[ASPEED_EHCIS_NUM];
64*e1acf581SJoel Stanley     AspeedSBCState sbc;
65c2da8a8bSCédric Le Goater     AspeedSDMCState sdmc;
66f986ee1dSJoel Stanley     AspeedWDTState wdt[ASPEED_WDTS_NUM];
6767340990SCédric Le Goater     FTGMAC100State ftgmac100[ASPEED_MACS_NUM];
68289251b0SCédric Le Goater     AspeedMiiState mii[ASPEED_MACS_NUM];
69fdcc7c06SRashmica Gupta     AspeedGPIOState gpio;
70f25c0ae1SCédric Le Goater     AspeedGPIOState gpio_1_8v;
712bea128cSEddie James     AspeedSDHCIState sdhci;
72a29e3e12SAndrew Jeffery     AspeedSDHCIState emmc;
732ecf1726SCédric Le Goater     AspeedLPCState lpc;
745d63d0c7SPeter Delevoryas     uint32_t uart_default;
75db1015e9SEduardo Habkost };
7643e3346eSAndrew Jeffery 
77ff90606fSCédric Le Goater #define TYPE_ASPEED_SOC "aspeed-soc"
78a489d195SEduardo Habkost OBJECT_DECLARE_TYPE(AspeedSoCState, AspeedSoCClass, ASPEED_SOC)
7943e3346eSAndrew Jeffery 
80db1015e9SEduardo Habkost struct AspeedSoCClass {
8154ecafb7SCédric Le Goater     DeviceClass parent_class;
8254ecafb7SCédric Le Goater 
83b033271fSCédric Le Goater     const char *name;
84ba1ba5ccSIgor Mammedov     const char *cpu_type;
85b033271fSCédric Le Goater     uint32_t silicon_rev;
8674af4eecSCédric Le Goater     uint64_t sram_size;
87dbcabeebSCédric Le Goater     int spis_num;
88bfdd34f1SGuenter Roeck     int ehcis_num;
89f986ee1dSJoel Stanley     int wdts_num;
90d300db02SJoel Stanley     int macs_num;
91b456b113SCédric Le Goater     const int *irqmap;
92d783d1feSCédric Le Goater     const hwaddr *memmap;
93ece09beeSCédric Le Goater     uint32_t num_cpus;
94db1015e9SEduardo Habkost };
95b033271fSCédric Le Goater 
9643e3346eSAndrew Jeffery 
97b456b113SCédric Le Goater enum {
98347df6f8SEduardo Habkost     ASPEED_DEV_IOMEM,
99347df6f8SEduardo Habkost     ASPEED_DEV_UART1,
100347df6f8SEduardo Habkost     ASPEED_DEV_UART2,
101347df6f8SEduardo Habkost     ASPEED_DEV_UART3,
102347df6f8SEduardo Habkost     ASPEED_DEV_UART4,
103347df6f8SEduardo Habkost     ASPEED_DEV_UART5,
104347df6f8SEduardo Habkost     ASPEED_DEV_VUART,
105347df6f8SEduardo Habkost     ASPEED_DEV_FMC,
106347df6f8SEduardo Habkost     ASPEED_DEV_SPI1,
107347df6f8SEduardo Habkost     ASPEED_DEV_SPI2,
108347df6f8SEduardo Habkost     ASPEED_DEV_EHCI1,
109347df6f8SEduardo Habkost     ASPEED_DEV_EHCI2,
110347df6f8SEduardo Habkost     ASPEED_DEV_VIC,
111347df6f8SEduardo Habkost     ASPEED_DEV_SDMC,
112347df6f8SEduardo Habkost     ASPEED_DEV_SCU,
113347df6f8SEduardo Habkost     ASPEED_DEV_ADC,
114*e1acf581SJoel Stanley     ASPEED_DEV_SBC,
115347df6f8SEduardo Habkost     ASPEED_DEV_VIDEO,
116347df6f8SEduardo Habkost     ASPEED_DEV_SRAM,
117347df6f8SEduardo Habkost     ASPEED_DEV_SDHCI,
118347df6f8SEduardo Habkost     ASPEED_DEV_GPIO,
119347df6f8SEduardo Habkost     ASPEED_DEV_GPIO_1_8V,
120347df6f8SEduardo Habkost     ASPEED_DEV_RTC,
121347df6f8SEduardo Habkost     ASPEED_DEV_TIMER1,
122347df6f8SEduardo Habkost     ASPEED_DEV_TIMER2,
123347df6f8SEduardo Habkost     ASPEED_DEV_TIMER3,
124347df6f8SEduardo Habkost     ASPEED_DEV_TIMER4,
125347df6f8SEduardo Habkost     ASPEED_DEV_TIMER5,
126347df6f8SEduardo Habkost     ASPEED_DEV_TIMER6,
127347df6f8SEduardo Habkost     ASPEED_DEV_TIMER7,
128347df6f8SEduardo Habkost     ASPEED_DEV_TIMER8,
129347df6f8SEduardo Habkost     ASPEED_DEV_WDT,
130347df6f8SEduardo Habkost     ASPEED_DEV_PWM,
131347df6f8SEduardo Habkost     ASPEED_DEV_LPC,
132347df6f8SEduardo Habkost     ASPEED_DEV_IBT,
133347df6f8SEduardo Habkost     ASPEED_DEV_I2C,
134347df6f8SEduardo Habkost     ASPEED_DEV_ETH1,
135347df6f8SEduardo Habkost     ASPEED_DEV_ETH2,
136347df6f8SEduardo Habkost     ASPEED_DEV_ETH3,
137347df6f8SEduardo Habkost     ASPEED_DEV_ETH4,
138347df6f8SEduardo Habkost     ASPEED_DEV_MII1,
139347df6f8SEduardo Habkost     ASPEED_DEV_MII2,
140347df6f8SEduardo Habkost     ASPEED_DEV_MII3,
141347df6f8SEduardo Habkost     ASPEED_DEV_MII4,
142347df6f8SEduardo Habkost     ASPEED_DEV_SDRAM,
143347df6f8SEduardo Habkost     ASPEED_DEV_XDMA,
144347df6f8SEduardo Habkost     ASPEED_DEV_EMMC,
145c59f781eSAndrew Jeffery     ASPEED_DEV_KCS,
146a3888d75SJoel Stanley     ASPEED_DEV_HACE,
147d9e9cd59STroy Lee     ASPEED_DEV_DPMCU,
148d9e9cd59STroy Lee     ASPEED_DEV_DP,
1493222165dSTroy Lee     ASPEED_DEV_I3C,
150b456b113SCédric Le Goater };
151b456b113SCédric Le Goater 
152ff90606fSCédric Le Goater #endif /* ASPEED_SOC_H */
153