xref: /qemu/include/hw/arm/aspeed_soc.h (revision 6734099048727f302dc2b8741ba38ef8f9dcd946)
143e3346eSAndrew Jeffery /*
2ff90606fSCédric Le Goater  * ASPEED SoC family
343e3346eSAndrew Jeffery  *
443e3346eSAndrew Jeffery  * Andrew Jeffery <andrew@aj.id.au>
543e3346eSAndrew Jeffery  *
643e3346eSAndrew Jeffery  * Copyright 2016 IBM Corp.
743e3346eSAndrew Jeffery  *
843e3346eSAndrew Jeffery  * This code is licensed under the GPL version 2 or later.  See
943e3346eSAndrew Jeffery  * the COPYING file in the top-level directory.
1043e3346eSAndrew Jeffery  */
1143e3346eSAndrew Jeffery 
12ff90606fSCédric Le Goater #ifndef ASPEED_SOC_H
13ff90606fSCédric Le Goater #define ASPEED_SOC_H
1443e3346eSAndrew Jeffery 
1543e3346eSAndrew Jeffery #include "hw/intc/aspeed_vic.h"
16334973bbSAndrew Jeffery #include "hw/misc/aspeed_scu.h"
17c2da8a8bSCédric Le Goater #include "hw/misc/aspeed_sdmc.h"
1843e3346eSAndrew Jeffery #include "hw/timer/aspeed_timer.h"
1975fb4577SJoel Stanley #include "hw/timer/aspeed_rtc.h"
2016020011SCédric Le Goater #include "hw/i2c/aspeed_i2c.h"
217c1c69bcSCédric Le Goater #include "hw/ssi/aspeed_smc.h"
22013befe1SCédric Le Goater #include "hw/watchdog/wdt_aspeed.h"
23ea337c65SCédric Le Goater #include "hw/net/ftgmac100.h"
2443e3346eSAndrew Jeffery 
25dbcabeebSCédric Le Goater #define ASPEED_SPIS_NUM  2
26f986ee1dSJoel Stanley #define ASPEED_WDTS_NUM  3
27ece09beeSCédric Le Goater #define ASPEED_CPUS_NUM  2
28*67340990SCédric Le Goater #define ASPEED_MACS_NUM  2
29dbcabeebSCédric Le Goater 
30ff90606fSCédric Le Goater typedef struct AspeedSoCState {
3143e3346eSAndrew Jeffery     /*< private >*/
3243e3346eSAndrew Jeffery     DeviceState parent;
3343e3346eSAndrew Jeffery 
3443e3346eSAndrew Jeffery     /*< public >*/
35ece09beeSCédric Le Goater     ARMCPU cpu[ASPEED_CPUS_NUM];
36ece09beeSCédric Le Goater     uint32_t num_cpus;
3774af4eecSCédric Le Goater     MemoryRegion sram;
3843e3346eSAndrew Jeffery     AspeedVICState vic;
3975fb4577SJoel Stanley     AspeedRtcState rtc;
4043e3346eSAndrew Jeffery     AspeedTimerCtrlState timerctrl;
4116020011SCédric Le Goater     AspeedI2CState i2c;
42334973bbSAndrew Jeffery     AspeedSCUState scu;
430e5803dfSCédric Le Goater     AspeedSMCState fmc;
44dbcabeebSCédric Le Goater     AspeedSMCState spi[ASPEED_SPIS_NUM];
45c2da8a8bSCédric Le Goater     AspeedSDMCState sdmc;
46f986ee1dSJoel Stanley     AspeedWDTState wdt[ASPEED_WDTS_NUM];
47*67340990SCédric Le Goater     FTGMAC100State ftgmac100[ASPEED_MACS_NUM];
48ff90606fSCédric Le Goater } AspeedSoCState;
4943e3346eSAndrew Jeffery 
50ff90606fSCédric Le Goater #define TYPE_ASPEED_SOC "aspeed-soc"
51ff90606fSCédric Le Goater #define ASPEED_SOC(obj) OBJECT_CHECK(AspeedSoCState, (obj), TYPE_ASPEED_SOC)
5243e3346eSAndrew Jeffery 
53b033271fSCédric Le Goater typedef struct AspeedSoCInfo {
54b033271fSCédric Le Goater     const char *name;
55ba1ba5ccSIgor Mammedov     const char *cpu_type;
56b033271fSCédric Le Goater     uint32_t silicon_rev;
5774af4eecSCédric Le Goater     uint64_t sram_size;
58dbcabeebSCédric Le Goater     int spis_num;
596dc52326SCédric Le Goater     const char *fmc_typename;
606dc52326SCédric Le Goater     const char **spi_typename;
61f986ee1dSJoel Stanley     int wdts_num;
62b456b113SCédric Le Goater     const int *irqmap;
63d783d1feSCédric Le Goater     const hwaddr *memmap;
64ece09beeSCédric Le Goater     uint32_t num_cpus;
65b033271fSCédric Le Goater } AspeedSoCInfo;
66b033271fSCédric Le Goater 
67b033271fSCédric Le Goater typedef struct AspeedSoCClass {
68b033271fSCédric Le Goater     DeviceClass parent_class;
69b033271fSCédric Le Goater     AspeedSoCInfo *info;
70b033271fSCédric Le Goater } AspeedSoCClass;
71b033271fSCédric Le Goater 
72b033271fSCédric Le Goater #define ASPEED_SOC_CLASS(klass)                                         \
73b033271fSCédric Le Goater     OBJECT_CLASS_CHECK(AspeedSoCClass, (klass), TYPE_ASPEED_SOC)
74b033271fSCédric Le Goater #define ASPEED_SOC_GET_CLASS(obj)                               \
75b033271fSCédric Le Goater     OBJECT_GET_CLASS(AspeedSoCClass, (obj), TYPE_ASPEED_SOC)
7643e3346eSAndrew Jeffery 
77b456b113SCédric Le Goater enum {
78b456b113SCédric Le Goater     ASPEED_IOMEM,
79b456b113SCédric Le Goater     ASPEED_UART1,
80b456b113SCédric Le Goater     ASPEED_UART2,
81b456b113SCédric Le Goater     ASPEED_UART3,
82b456b113SCédric Le Goater     ASPEED_UART4,
83b456b113SCédric Le Goater     ASPEED_UART5,
84b456b113SCédric Le Goater     ASPEED_VUART,
85b456b113SCédric Le Goater     ASPEED_FMC,
86b456b113SCédric Le Goater     ASPEED_SPI1,
87b456b113SCédric Le Goater     ASPEED_SPI2,
88b456b113SCédric Le Goater     ASPEED_VIC,
89b456b113SCédric Le Goater     ASPEED_SDMC,
90b456b113SCédric Le Goater     ASPEED_SCU,
91b456b113SCédric Le Goater     ASPEED_ADC,
92b456b113SCédric Le Goater     ASPEED_SRAM,
93b456b113SCédric Le Goater     ASPEED_GPIO,
94b456b113SCédric Le Goater     ASPEED_RTC,
95b456b113SCédric Le Goater     ASPEED_TIMER1,
96b456b113SCédric Le Goater     ASPEED_TIMER2,
97b456b113SCédric Le Goater     ASPEED_TIMER3,
98b456b113SCédric Le Goater     ASPEED_TIMER4,
99b456b113SCédric Le Goater     ASPEED_TIMER5,
100b456b113SCédric Le Goater     ASPEED_TIMER6,
101b456b113SCédric Le Goater     ASPEED_TIMER7,
102b456b113SCédric Le Goater     ASPEED_TIMER8,
103b456b113SCédric Le Goater     ASPEED_WDT,
104b456b113SCédric Le Goater     ASPEED_PWM,
105b456b113SCédric Le Goater     ASPEED_LPC,
106b456b113SCédric Le Goater     ASPEED_IBT,
107b456b113SCédric Le Goater     ASPEED_I2C,
108b456b113SCédric Le Goater     ASPEED_ETH1,
109b456b113SCédric Le Goater     ASPEED_ETH2,
110d783d1feSCédric Le Goater     ASPEED_SDRAM,
111b456b113SCédric Le Goater };
112b456b113SCédric Le Goater 
113ff90606fSCédric Le Goater #endif /* ASPEED_SOC_H */
114