xref: /qemu/hw/watchdog/wdt_aspeed.c (revision a27bd6c779badb8d76e4430d810ef710a1b98f4e)
1854123bfSCédric Le Goater /*
2854123bfSCédric Le Goater  * ASPEED Watchdog Controller
3854123bfSCédric Le Goater  *
4854123bfSCédric Le Goater  * Copyright (C) 2016-2017 IBM Corp.
5854123bfSCédric Le Goater  *
6854123bfSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
7854123bfSCédric Le Goater  * COPYING file in the top-level directory.
8854123bfSCédric Le Goater  */
9854123bfSCédric Le Goater 
10854123bfSCédric Le Goater #include "qemu/osdep.h"
11f55d613bSAndrew Jeffery 
12f55d613bSAndrew Jeffery #include "qapi/error.h"
13854123bfSCédric Le Goater #include "qemu/log.h"
140b8fa32fSMarkus Armbruster #include "qemu/module.h"
15854123bfSCédric Le Goater #include "qemu/timer.h"
16f55d613bSAndrew Jeffery #include "sysemu/watchdog.h"
17f55d613bSAndrew Jeffery #include "hw/misc/aspeed_scu.h"
18*a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
19f55d613bSAndrew Jeffery #include "hw/sysbus.h"
20854123bfSCédric Le Goater #include "hw/watchdog/wdt_aspeed.h"
21d6454270SMarkus Armbruster #include "migration/vmstate.h"
22854123bfSCédric Le Goater 
23854123bfSCédric Le Goater #define WDT_STATUS                      (0x00 / 4)
24854123bfSCédric Le Goater #define WDT_RELOAD_VALUE                (0x04 / 4)
25854123bfSCédric Le Goater #define WDT_RESTART                     (0x08 / 4)
26854123bfSCédric Le Goater #define WDT_CTRL                        (0x0C / 4)
27854123bfSCédric Le Goater #define   WDT_CTRL_RESET_MODE_SOC       (0x00 << 5)
28854123bfSCédric Le Goater #define   WDT_CTRL_RESET_MODE_FULL_CHIP (0x01 << 5)
29854123bfSCédric Le Goater #define   WDT_CTRL_1MHZ_CLK             BIT(4)
30854123bfSCédric Le Goater #define   WDT_CTRL_WDT_EXT              BIT(3)
31854123bfSCédric Le Goater #define   WDT_CTRL_WDT_INTR             BIT(2)
32854123bfSCédric Le Goater #define   WDT_CTRL_RESET_SYSTEM         BIT(1)
33854123bfSCédric Le Goater #define   WDT_CTRL_ENABLE               BIT(0)
34f55d613bSAndrew Jeffery #define WDT_RESET_WIDTH                 (0x18 / 4)
35f55d613bSAndrew Jeffery #define   WDT_RESET_WIDTH_ACTIVE_HIGH   BIT(31)
36f55d613bSAndrew Jeffery #define     WDT_POLARITY_MASK           (0xFF << 24)
37f55d613bSAndrew Jeffery #define     WDT_ACTIVE_HIGH_MAGIC       (0xA5 << 24)
38f55d613bSAndrew Jeffery #define     WDT_ACTIVE_LOW_MAGIC        (0x5A << 24)
39f55d613bSAndrew Jeffery #define   WDT_RESET_WIDTH_PUSH_PULL     BIT(30)
40f55d613bSAndrew Jeffery #define     WDT_DRIVE_TYPE_MASK         (0xFF << 24)
41f55d613bSAndrew Jeffery #define     WDT_PUSH_PULL_MAGIC         (0xA8 << 24)
42f55d613bSAndrew Jeffery #define     WDT_OPEN_DRAIN_MAGIC        (0x8A << 24)
43854123bfSCédric Le Goater 
44854123bfSCédric Le Goater #define WDT_TIMEOUT_STATUS              (0x10 / 4)
45854123bfSCédric Le Goater #define WDT_TIMEOUT_CLEAR               (0x14 / 4)
46854123bfSCédric Le Goater 
47854123bfSCédric Le Goater #define WDT_RESTART_MAGIC               0x4755
48854123bfSCédric Le Goater 
493059c2f5SJoel Stanley #define SCU_RESET_CONTROL1              (0x04 / 4)
503059c2f5SJoel Stanley #define    SCU_RESET_SDRAM              BIT(0)
513059c2f5SJoel Stanley 
52854123bfSCédric Le Goater static bool aspeed_wdt_is_enabled(const AspeedWDTState *s)
53854123bfSCédric Le Goater {
54854123bfSCédric Le Goater     return s->regs[WDT_CTRL] & WDT_CTRL_ENABLE;
55854123bfSCédric Le Goater }
56854123bfSCédric Le Goater 
57f55d613bSAndrew Jeffery static bool is_ast2500(const AspeedWDTState *s)
58f55d613bSAndrew Jeffery {
59f55d613bSAndrew Jeffery     switch (s->silicon_rev) {
60f55d613bSAndrew Jeffery     case AST2500_A0_SILICON_REV:
61f55d613bSAndrew Jeffery     case AST2500_A1_SILICON_REV:
62f55d613bSAndrew Jeffery         return true;
63f55d613bSAndrew Jeffery     case AST2400_A0_SILICON_REV:
64f55d613bSAndrew Jeffery     case AST2400_A1_SILICON_REV:
65f55d613bSAndrew Jeffery     default:
66f55d613bSAndrew Jeffery         break;
67f55d613bSAndrew Jeffery     }
68f55d613bSAndrew Jeffery 
69f55d613bSAndrew Jeffery     return false;
70f55d613bSAndrew Jeffery }
71f55d613bSAndrew Jeffery 
72854123bfSCédric Le Goater static uint64_t aspeed_wdt_read(void *opaque, hwaddr offset, unsigned size)
73854123bfSCédric Le Goater {
74854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(opaque);
75854123bfSCédric Le Goater 
76854123bfSCédric Le Goater     offset >>= 2;
77854123bfSCédric Le Goater 
78854123bfSCédric Le Goater     switch (offset) {
79854123bfSCédric Le Goater     case WDT_STATUS:
80854123bfSCédric Le Goater         return s->regs[WDT_STATUS];
81854123bfSCédric Le Goater     case WDT_RELOAD_VALUE:
82854123bfSCédric Le Goater         return s->regs[WDT_RELOAD_VALUE];
83854123bfSCédric Le Goater     case WDT_RESTART:
84854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
85854123bfSCédric Le Goater                       "%s: read from write-only reg at offset 0x%"
86854123bfSCédric Le Goater                       HWADDR_PRIx "\n", __func__, offset);
87854123bfSCédric Le Goater         return 0;
88854123bfSCédric Le Goater     case WDT_CTRL:
89854123bfSCédric Le Goater         return s->regs[WDT_CTRL];
90f55d613bSAndrew Jeffery     case WDT_RESET_WIDTH:
91f55d613bSAndrew Jeffery         return s->regs[WDT_RESET_WIDTH];
92854123bfSCédric Le Goater     case WDT_TIMEOUT_STATUS:
93854123bfSCédric Le Goater     case WDT_TIMEOUT_CLEAR:
94854123bfSCédric Le Goater         qemu_log_mask(LOG_UNIMP,
95854123bfSCédric Le Goater                       "%s: uninmplemented read at offset 0x%" HWADDR_PRIx "\n",
96854123bfSCédric Le Goater                       __func__, offset);
97854123bfSCédric Le Goater         return 0;
98854123bfSCédric Le Goater     default:
99854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
100854123bfSCédric Le Goater                       "%s: Out-of-bounds read at offset 0x%" HWADDR_PRIx "\n",
101854123bfSCédric Le Goater                       __func__, offset);
102854123bfSCédric Le Goater         return 0;
103854123bfSCédric Le Goater     }
104854123bfSCédric Le Goater 
105854123bfSCédric Le Goater }
106854123bfSCédric Le Goater 
107854123bfSCédric Le Goater static void aspeed_wdt_reload(AspeedWDTState *s, bool pclk)
108854123bfSCédric Le Goater {
109f958537aSCédric Le Goater     uint64_t reload;
110854123bfSCédric Le Goater 
111854123bfSCédric Le Goater     if (pclk) {
112854123bfSCédric Le Goater         reload = muldiv64(s->regs[WDT_RELOAD_VALUE], NANOSECONDS_PER_SECOND,
113854123bfSCédric Le Goater                           s->pclk_freq);
114854123bfSCédric Le Goater     } else {
115f958537aSCédric Le Goater         reload = s->regs[WDT_RELOAD_VALUE] * 1000ULL;
116854123bfSCédric Le Goater     }
117854123bfSCédric Le Goater 
118854123bfSCédric Le Goater     if (aspeed_wdt_is_enabled(s)) {
119854123bfSCédric Le Goater         timer_mod(s->timer, qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL) + reload);
120854123bfSCédric Le Goater     }
121854123bfSCédric Le Goater }
122854123bfSCédric Le Goater 
123854123bfSCédric Le Goater static void aspeed_wdt_write(void *opaque, hwaddr offset, uint64_t data,
124854123bfSCédric Le Goater                              unsigned size)
125854123bfSCédric Le Goater {
126854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(opaque);
127854123bfSCédric Le Goater     bool enable = data & WDT_CTRL_ENABLE;
128854123bfSCédric Le Goater 
129854123bfSCédric Le Goater     offset >>= 2;
130854123bfSCédric Le Goater 
131854123bfSCédric Le Goater     switch (offset) {
132854123bfSCédric Le Goater     case WDT_STATUS:
133854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
134854123bfSCédric Le Goater                       "%s: write to read-only reg at offset 0x%"
135854123bfSCédric Le Goater                       HWADDR_PRIx "\n", __func__, offset);
136854123bfSCédric Le Goater         break;
137854123bfSCédric Le Goater     case WDT_RELOAD_VALUE:
138854123bfSCédric Le Goater         s->regs[WDT_RELOAD_VALUE] = data;
139854123bfSCédric Le Goater         break;
140854123bfSCédric Le Goater     case WDT_RESTART:
141854123bfSCédric Le Goater         if ((data & 0xFFFF) == WDT_RESTART_MAGIC) {
142854123bfSCédric Le Goater             s->regs[WDT_STATUS] = s->regs[WDT_RELOAD_VALUE];
143854123bfSCédric Le Goater             aspeed_wdt_reload(s, !(data & WDT_CTRL_1MHZ_CLK));
144854123bfSCédric Le Goater         }
145854123bfSCédric Le Goater         break;
146854123bfSCédric Le Goater     case WDT_CTRL:
147854123bfSCédric Le Goater         if (enable && !aspeed_wdt_is_enabled(s)) {
148854123bfSCédric Le Goater             s->regs[WDT_CTRL] = data;
149854123bfSCédric Le Goater             aspeed_wdt_reload(s, !(data & WDT_CTRL_1MHZ_CLK));
150854123bfSCédric Le Goater         } else if (!enable && aspeed_wdt_is_enabled(s)) {
151854123bfSCédric Le Goater             s->regs[WDT_CTRL] = data;
152854123bfSCédric Le Goater             timer_del(s->timer);
153854123bfSCédric Le Goater         }
154854123bfSCédric Le Goater         break;
155f55d613bSAndrew Jeffery     case WDT_RESET_WIDTH:
156f55d613bSAndrew Jeffery     {
157f55d613bSAndrew Jeffery         uint32_t property = data & WDT_POLARITY_MASK;
158f55d613bSAndrew Jeffery 
159f55d613bSAndrew Jeffery         if (property && is_ast2500(s)) {
160f55d613bSAndrew Jeffery             if (property == WDT_ACTIVE_HIGH_MAGIC) {
161f55d613bSAndrew Jeffery                 s->regs[WDT_RESET_WIDTH] |= WDT_RESET_WIDTH_ACTIVE_HIGH;
162f55d613bSAndrew Jeffery             } else if (property == WDT_ACTIVE_LOW_MAGIC) {
163f55d613bSAndrew Jeffery                 s->regs[WDT_RESET_WIDTH] &= ~WDT_RESET_WIDTH_ACTIVE_HIGH;
164f55d613bSAndrew Jeffery             } else if (property == WDT_PUSH_PULL_MAGIC) {
165f55d613bSAndrew Jeffery                 s->regs[WDT_RESET_WIDTH] |= WDT_RESET_WIDTH_PUSH_PULL;
166f55d613bSAndrew Jeffery             } else if (property == WDT_OPEN_DRAIN_MAGIC) {
167f55d613bSAndrew Jeffery                 s->regs[WDT_RESET_WIDTH] &= ~WDT_RESET_WIDTH_PUSH_PULL;
168f55d613bSAndrew Jeffery             }
169f55d613bSAndrew Jeffery         }
170f55d613bSAndrew Jeffery         s->regs[WDT_RESET_WIDTH] &= ~s->ext_pulse_width_mask;
171f55d613bSAndrew Jeffery         s->regs[WDT_RESET_WIDTH] |= data & s->ext_pulse_width_mask;
172f55d613bSAndrew Jeffery         break;
173f55d613bSAndrew Jeffery     }
174854123bfSCédric Le Goater     case WDT_TIMEOUT_STATUS:
175854123bfSCédric Le Goater     case WDT_TIMEOUT_CLEAR:
176854123bfSCédric Le Goater         qemu_log_mask(LOG_UNIMP,
177854123bfSCédric Le Goater                       "%s: uninmplemented write at offset 0x%" HWADDR_PRIx "\n",
178854123bfSCédric Le Goater                       __func__, offset);
179854123bfSCédric Le Goater         break;
180854123bfSCédric Le Goater     default:
181854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
182854123bfSCédric Le Goater                       "%s: Out-of-bounds write at offset 0x%" HWADDR_PRIx "\n",
183854123bfSCédric Le Goater                       __func__, offset);
184854123bfSCédric Le Goater     }
185854123bfSCédric Le Goater     return;
186854123bfSCédric Le Goater }
187854123bfSCédric Le Goater 
188854123bfSCédric Le Goater static WatchdogTimerModel model = {
189854123bfSCédric Le Goater     .wdt_name = TYPE_ASPEED_WDT,
190854123bfSCédric Le Goater     .wdt_description = "Aspeed watchdog device",
191854123bfSCédric Le Goater };
192854123bfSCédric Le Goater 
193854123bfSCédric Le Goater static const VMStateDescription vmstate_aspeed_wdt = {
194854123bfSCédric Le Goater     .name = "vmstate_aspeed_wdt",
195854123bfSCédric Le Goater     .version_id = 0,
196854123bfSCédric Le Goater     .minimum_version_id = 0,
197854123bfSCédric Le Goater     .fields = (VMStateField[]) {
198854123bfSCédric Le Goater         VMSTATE_TIMER_PTR(timer, AspeedWDTState),
199854123bfSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedWDTState, ASPEED_WDT_REGS_MAX),
200854123bfSCédric Le Goater         VMSTATE_END_OF_LIST()
201854123bfSCédric Le Goater     }
202854123bfSCédric Le Goater };
203854123bfSCédric Le Goater 
204854123bfSCédric Le Goater static const MemoryRegionOps aspeed_wdt_ops = {
205854123bfSCédric Le Goater     .read = aspeed_wdt_read,
206854123bfSCédric Le Goater     .write = aspeed_wdt_write,
207854123bfSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
208854123bfSCédric Le Goater     .valid.min_access_size = 4,
209854123bfSCédric Le Goater     .valid.max_access_size = 4,
210854123bfSCédric Le Goater     .valid.unaligned = false,
211854123bfSCédric Le Goater };
212854123bfSCédric Le Goater 
213854123bfSCédric Le Goater static void aspeed_wdt_reset(DeviceState *dev)
214854123bfSCédric Le Goater {
215854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
216854123bfSCédric Le Goater 
217854123bfSCédric Le Goater     s->regs[WDT_STATUS] = 0x3EF1480;
218854123bfSCédric Le Goater     s->regs[WDT_RELOAD_VALUE] = 0x03EF1480;
219854123bfSCédric Le Goater     s->regs[WDT_RESTART] = 0;
220854123bfSCédric Le Goater     s->regs[WDT_CTRL] = 0;
221f55d613bSAndrew Jeffery     s->regs[WDT_RESET_WIDTH] = 0xFF;
222854123bfSCédric Le Goater 
223854123bfSCédric Le Goater     timer_del(s->timer);
224854123bfSCédric Le Goater }
225854123bfSCédric Le Goater 
226854123bfSCédric Le Goater static void aspeed_wdt_timer_expired(void *dev)
227854123bfSCédric Le Goater {
228854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
229854123bfSCédric Le Goater 
2303059c2f5SJoel Stanley     /* Do not reset on SDRAM controller reset */
2313059c2f5SJoel Stanley     if (s->scu->regs[SCU_RESET_CONTROL1] & SCU_RESET_SDRAM) {
2323059c2f5SJoel Stanley         timer_del(s->timer);
2333059c2f5SJoel Stanley         s->regs[WDT_CTRL] = 0;
2343059c2f5SJoel Stanley         return;
2353059c2f5SJoel Stanley     }
2363059c2f5SJoel Stanley 
237854123bfSCédric Le Goater     qemu_log_mask(CPU_LOG_RESET, "Watchdog timer expired.\n");
238854123bfSCédric Le Goater     watchdog_perform_action();
239854123bfSCédric Le Goater     timer_del(s->timer);
240854123bfSCédric Le Goater }
241854123bfSCédric Le Goater 
242854123bfSCédric Le Goater #define PCLK_HZ 24000000
243854123bfSCédric Le Goater 
244854123bfSCédric Le Goater static void aspeed_wdt_realize(DeviceState *dev, Error **errp)
245854123bfSCédric Le Goater {
246854123bfSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
247854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
2483059c2f5SJoel Stanley     Error *err = NULL;
2493059c2f5SJoel Stanley     Object *obj;
2503059c2f5SJoel Stanley 
2513059c2f5SJoel Stanley     obj = object_property_get_link(OBJECT(dev), "scu", &err);
2523059c2f5SJoel Stanley     if (!obj) {
2533059c2f5SJoel Stanley         error_propagate(errp, err);
2543059c2f5SJoel Stanley         error_prepend(errp, "required link 'scu' not found: ");
2553059c2f5SJoel Stanley         return;
2563059c2f5SJoel Stanley     }
2573059c2f5SJoel Stanley     s->scu = ASPEED_SCU(obj);
258854123bfSCédric Le Goater 
259f55d613bSAndrew Jeffery     if (!is_supported_silicon_rev(s->silicon_rev)) {
260f55d613bSAndrew Jeffery         error_setg(errp, "Unknown silicon revision: 0x%" PRIx32,
261f55d613bSAndrew Jeffery                 s->silicon_rev);
262f55d613bSAndrew Jeffery         return;
263f55d613bSAndrew Jeffery     }
264f55d613bSAndrew Jeffery 
265f55d613bSAndrew Jeffery     switch (s->silicon_rev) {
266f55d613bSAndrew Jeffery     case AST2400_A0_SILICON_REV:
267f55d613bSAndrew Jeffery     case AST2400_A1_SILICON_REV:
268f55d613bSAndrew Jeffery         s->ext_pulse_width_mask = 0xff;
269f55d613bSAndrew Jeffery         break;
270f55d613bSAndrew Jeffery     case AST2500_A0_SILICON_REV:
271f55d613bSAndrew Jeffery     case AST2500_A1_SILICON_REV:
272f55d613bSAndrew Jeffery         s->ext_pulse_width_mask = 0xfffff;
273f55d613bSAndrew Jeffery         break;
274f55d613bSAndrew Jeffery     default:
275f55d613bSAndrew Jeffery         g_assert_not_reached();
276f55d613bSAndrew Jeffery     }
277f55d613bSAndrew Jeffery 
278854123bfSCédric Le Goater     s->timer = timer_new_ns(QEMU_CLOCK_VIRTUAL, aspeed_wdt_timer_expired, dev);
279854123bfSCédric Le Goater 
280854123bfSCédric Le Goater     /* FIXME: This setting should be derived from the SCU hw strapping
281854123bfSCédric Le Goater      * register SCU70
282854123bfSCédric Le Goater      */
283854123bfSCédric Le Goater     s->pclk_freq = PCLK_HZ;
284854123bfSCédric Le Goater 
285854123bfSCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(s), &aspeed_wdt_ops, s,
286854123bfSCédric Le Goater                           TYPE_ASPEED_WDT, ASPEED_WDT_REGS_MAX * 4);
287854123bfSCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
288854123bfSCédric Le Goater }
289854123bfSCédric Le Goater 
290f55d613bSAndrew Jeffery static Property aspeed_wdt_properties[] = {
291f55d613bSAndrew Jeffery     DEFINE_PROP_UINT32("silicon-rev", AspeedWDTState, silicon_rev, 0),
292f55d613bSAndrew Jeffery     DEFINE_PROP_END_OF_LIST(),
293f55d613bSAndrew Jeffery };
294f55d613bSAndrew Jeffery 
295854123bfSCédric Le Goater static void aspeed_wdt_class_init(ObjectClass *klass, void *data)
296854123bfSCédric Le Goater {
297854123bfSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
298854123bfSCédric Le Goater 
299854123bfSCédric Le Goater     dc->realize = aspeed_wdt_realize;
300854123bfSCédric Le Goater     dc->reset = aspeed_wdt_reset;
301854123bfSCédric Le Goater     set_bit(DEVICE_CATEGORY_MISC, dc->categories);
302854123bfSCédric Le Goater     dc->vmsd = &vmstate_aspeed_wdt;
303f55d613bSAndrew Jeffery     dc->props = aspeed_wdt_properties;
304854123bfSCédric Le Goater }
305854123bfSCédric Le Goater 
306854123bfSCédric Le Goater static const TypeInfo aspeed_wdt_info = {
307854123bfSCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
308854123bfSCédric Le Goater     .name  = TYPE_ASPEED_WDT,
309854123bfSCédric Le Goater     .instance_size  = sizeof(AspeedWDTState),
310854123bfSCédric Le Goater     .class_init = aspeed_wdt_class_init,
311854123bfSCédric Le Goater };
312854123bfSCédric Le Goater 
313854123bfSCédric Le Goater static void wdt_aspeed_register_types(void)
314854123bfSCédric Le Goater {
315854123bfSCédric Le Goater     watchdog_add_model(&model);
316854123bfSCédric Le Goater     type_register_static(&aspeed_wdt_info);
317854123bfSCédric Le Goater }
318854123bfSCédric Le Goater 
319854123bfSCédric Le Goater type_init(wdt_aspeed_register_types)
320