xref: /qemu/hw/watchdog/wdt_aspeed.c (revision 6b2b2a703cad4c2138b848dcdcc65634c2823c08)
1854123bfSCédric Le Goater /*
2854123bfSCédric Le Goater  * ASPEED Watchdog Controller
3854123bfSCédric Le Goater  *
4854123bfSCédric Le Goater  * Copyright (C) 2016-2017 IBM Corp.
5854123bfSCédric Le Goater  *
6854123bfSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
7854123bfSCédric Le Goater  * COPYING file in the top-level directory.
8854123bfSCédric Le Goater  */
9854123bfSCédric Le Goater 
10854123bfSCédric Le Goater #include "qemu/osdep.h"
11f55d613bSAndrew Jeffery 
12f55d613bSAndrew Jeffery #include "qapi/error.h"
13854123bfSCédric Le Goater #include "qemu/log.h"
140b8fa32fSMarkus Armbruster #include "qemu/module.h"
15854123bfSCédric Le Goater #include "qemu/timer.h"
16f55d613bSAndrew Jeffery #include "sysemu/watchdog.h"
17f55d613bSAndrew Jeffery #include "hw/misc/aspeed_scu.h"
18a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
19f55d613bSAndrew Jeffery #include "hw/sysbus.h"
20854123bfSCédric Le Goater #include "hw/watchdog/wdt_aspeed.h"
21d6454270SMarkus Armbruster #include "migration/vmstate.h"
22854123bfSCédric Le Goater 
23854123bfSCédric Le Goater #define WDT_STATUS                      (0x00 / 4)
24854123bfSCédric Le Goater #define WDT_RELOAD_VALUE                (0x04 / 4)
25854123bfSCédric Le Goater #define WDT_RESTART                     (0x08 / 4)
26854123bfSCédric Le Goater #define WDT_CTRL                        (0x0C / 4)
27854123bfSCédric Le Goater #define   WDT_CTRL_RESET_MODE_SOC       (0x00 << 5)
28854123bfSCédric Le Goater #define   WDT_CTRL_RESET_MODE_FULL_CHIP (0x01 << 5)
29854123bfSCédric Le Goater #define   WDT_CTRL_1MHZ_CLK             BIT(4)
30854123bfSCédric Le Goater #define   WDT_CTRL_WDT_EXT              BIT(3)
31854123bfSCédric Le Goater #define   WDT_CTRL_WDT_INTR             BIT(2)
32854123bfSCédric Le Goater #define   WDT_CTRL_RESET_SYSTEM         BIT(1)
33854123bfSCédric Le Goater #define   WDT_CTRL_ENABLE               BIT(0)
34f55d613bSAndrew Jeffery #define WDT_RESET_WIDTH                 (0x18 / 4)
35f55d613bSAndrew Jeffery #define   WDT_RESET_WIDTH_ACTIVE_HIGH   BIT(31)
36f55d613bSAndrew Jeffery #define     WDT_POLARITY_MASK           (0xFF << 24)
37f55d613bSAndrew Jeffery #define     WDT_ACTIVE_HIGH_MAGIC       (0xA5 << 24)
38f55d613bSAndrew Jeffery #define     WDT_ACTIVE_LOW_MAGIC        (0x5A << 24)
39f55d613bSAndrew Jeffery #define   WDT_RESET_WIDTH_PUSH_PULL     BIT(30)
40f55d613bSAndrew Jeffery #define     WDT_DRIVE_TYPE_MASK         (0xFF << 24)
41f55d613bSAndrew Jeffery #define     WDT_PUSH_PULL_MAGIC         (0xA8 << 24)
42f55d613bSAndrew Jeffery #define     WDT_OPEN_DRAIN_MAGIC        (0x8A << 24)
43*6b2b2a70SJoel Stanley #define WDT_RESET_MASK1                 (0x1c / 4)
44854123bfSCédric Le Goater 
45854123bfSCédric Le Goater #define WDT_TIMEOUT_STATUS              (0x10 / 4)
46854123bfSCédric Le Goater #define WDT_TIMEOUT_CLEAR               (0x14 / 4)
47854123bfSCédric Le Goater 
48854123bfSCédric Le Goater #define WDT_RESTART_MAGIC               0x4755
49854123bfSCédric Le Goater 
50*6b2b2a70SJoel Stanley #define AST2600_SCU_RESET_CONTROL1      (0x40 / 4)
513059c2f5SJoel Stanley #define SCU_RESET_CONTROL1              (0x04 / 4)
523059c2f5SJoel Stanley #define    SCU_RESET_SDRAM              BIT(0)
533059c2f5SJoel Stanley 
54854123bfSCédric Le Goater static bool aspeed_wdt_is_enabled(const AspeedWDTState *s)
55854123bfSCédric Le Goater {
56854123bfSCédric Le Goater     return s->regs[WDT_CTRL] & WDT_CTRL_ENABLE;
57854123bfSCédric Le Goater }
58854123bfSCédric Le Goater 
59854123bfSCédric Le Goater static uint64_t aspeed_wdt_read(void *opaque, hwaddr offset, unsigned size)
60854123bfSCédric Le Goater {
61854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(opaque);
62854123bfSCédric Le Goater 
63854123bfSCédric Le Goater     offset >>= 2;
64854123bfSCédric Le Goater 
65854123bfSCédric Le Goater     switch (offset) {
66854123bfSCédric Le Goater     case WDT_STATUS:
67854123bfSCédric Le Goater         return s->regs[WDT_STATUS];
68854123bfSCédric Le Goater     case WDT_RELOAD_VALUE:
69854123bfSCédric Le Goater         return s->regs[WDT_RELOAD_VALUE];
70854123bfSCédric Le Goater     case WDT_RESTART:
71854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
72854123bfSCédric Le Goater                       "%s: read from write-only reg at offset 0x%"
73854123bfSCédric Le Goater                       HWADDR_PRIx "\n", __func__, offset);
74854123bfSCédric Le Goater         return 0;
75854123bfSCédric Le Goater     case WDT_CTRL:
76854123bfSCédric Le Goater         return s->regs[WDT_CTRL];
77f55d613bSAndrew Jeffery     case WDT_RESET_WIDTH:
78f55d613bSAndrew Jeffery         return s->regs[WDT_RESET_WIDTH];
79*6b2b2a70SJoel Stanley     case WDT_RESET_MASK1:
80*6b2b2a70SJoel Stanley         return s->regs[WDT_RESET_MASK1];
81854123bfSCédric Le Goater     case WDT_TIMEOUT_STATUS:
82854123bfSCédric Le Goater     case WDT_TIMEOUT_CLEAR:
83854123bfSCédric Le Goater         qemu_log_mask(LOG_UNIMP,
84854123bfSCédric Le Goater                       "%s: uninmplemented read at offset 0x%" HWADDR_PRIx "\n",
85854123bfSCédric Le Goater                       __func__, offset);
86854123bfSCédric Le Goater         return 0;
87854123bfSCédric Le Goater     default:
88854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
89854123bfSCédric Le Goater                       "%s: Out-of-bounds read at offset 0x%" HWADDR_PRIx "\n",
90854123bfSCédric Le Goater                       __func__, offset);
91854123bfSCédric Le Goater         return 0;
92854123bfSCédric Le Goater     }
93854123bfSCédric Le Goater 
94854123bfSCédric Le Goater }
95854123bfSCédric Le Goater 
96854123bfSCédric Le Goater static void aspeed_wdt_reload(AspeedWDTState *s, bool pclk)
97854123bfSCédric Le Goater {
98f958537aSCédric Le Goater     uint64_t reload;
99854123bfSCédric Le Goater 
100854123bfSCédric Le Goater     if (pclk) {
101854123bfSCédric Le Goater         reload = muldiv64(s->regs[WDT_RELOAD_VALUE], NANOSECONDS_PER_SECOND,
102854123bfSCédric Le Goater                           s->pclk_freq);
103854123bfSCédric Le Goater     } else {
104f958537aSCédric Le Goater         reload = s->regs[WDT_RELOAD_VALUE] * 1000ULL;
105854123bfSCédric Le Goater     }
106854123bfSCédric Le Goater 
107854123bfSCédric Le Goater     if (aspeed_wdt_is_enabled(s)) {
108854123bfSCédric Le Goater         timer_mod(s->timer, qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL) + reload);
109854123bfSCédric Le Goater     }
110854123bfSCédric Le Goater }
111854123bfSCédric Le Goater 
112854123bfSCédric Le Goater static void aspeed_wdt_write(void *opaque, hwaddr offset, uint64_t data,
113854123bfSCédric Le Goater                              unsigned size)
114854123bfSCédric Le Goater {
115854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(opaque);
1166112bd6dSCédric Le Goater     AspeedWDTClass *awc = ASPEED_WDT_GET_CLASS(s);
117854123bfSCédric Le Goater     bool enable = data & WDT_CTRL_ENABLE;
118854123bfSCédric Le Goater 
119854123bfSCédric Le Goater     offset >>= 2;
120854123bfSCédric Le Goater 
121854123bfSCédric Le Goater     switch (offset) {
122854123bfSCédric Le Goater     case WDT_STATUS:
123854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
124854123bfSCédric Le Goater                       "%s: write to read-only reg at offset 0x%"
125854123bfSCédric Le Goater                       HWADDR_PRIx "\n", __func__, offset);
126854123bfSCédric Le Goater         break;
127854123bfSCédric Le Goater     case WDT_RELOAD_VALUE:
128854123bfSCédric Le Goater         s->regs[WDT_RELOAD_VALUE] = data;
129854123bfSCédric Le Goater         break;
130854123bfSCédric Le Goater     case WDT_RESTART:
131854123bfSCédric Le Goater         if ((data & 0xFFFF) == WDT_RESTART_MAGIC) {
132854123bfSCédric Le Goater             s->regs[WDT_STATUS] = s->regs[WDT_RELOAD_VALUE];
1331ff68783SAmithash Prasad             aspeed_wdt_reload(s, !(s->regs[WDT_CTRL] & WDT_CTRL_1MHZ_CLK));
134854123bfSCédric Le Goater         }
135854123bfSCédric Le Goater         break;
136854123bfSCédric Le Goater     case WDT_CTRL:
137854123bfSCédric Le Goater         if (enable && !aspeed_wdt_is_enabled(s)) {
138854123bfSCédric Le Goater             s->regs[WDT_CTRL] = data;
139854123bfSCédric Le Goater             aspeed_wdt_reload(s, !(data & WDT_CTRL_1MHZ_CLK));
140854123bfSCédric Le Goater         } else if (!enable && aspeed_wdt_is_enabled(s)) {
141854123bfSCédric Le Goater             s->regs[WDT_CTRL] = data;
142854123bfSCédric Le Goater             timer_del(s->timer);
143854123bfSCédric Le Goater         }
144854123bfSCédric Le Goater         break;
145f55d613bSAndrew Jeffery     case WDT_RESET_WIDTH:
1466112bd6dSCédric Le Goater         if (awc->reset_pulse) {
1476112bd6dSCédric Le Goater             awc->reset_pulse(s, data & WDT_POLARITY_MASK);
148f55d613bSAndrew Jeffery         }
1496112bd6dSCédric Le Goater         s->regs[WDT_RESET_WIDTH] &= ~awc->ext_pulse_width_mask;
1506112bd6dSCédric Le Goater         s->regs[WDT_RESET_WIDTH] |= data & awc->ext_pulse_width_mask;
151f55d613bSAndrew Jeffery         break;
1526112bd6dSCédric Le Goater 
153*6b2b2a70SJoel Stanley     case WDT_RESET_MASK1:
154*6b2b2a70SJoel Stanley         /* TODO: implement */
155*6b2b2a70SJoel Stanley         s->regs[WDT_RESET_MASK1] = data;
156*6b2b2a70SJoel Stanley         break;
157*6b2b2a70SJoel Stanley 
158854123bfSCédric Le Goater     case WDT_TIMEOUT_STATUS:
159854123bfSCédric Le Goater     case WDT_TIMEOUT_CLEAR:
160854123bfSCédric Le Goater         qemu_log_mask(LOG_UNIMP,
161854123bfSCédric Le Goater                       "%s: uninmplemented write at offset 0x%" HWADDR_PRIx "\n",
162854123bfSCédric Le Goater                       __func__, offset);
163854123bfSCédric Le Goater         break;
164854123bfSCédric Le Goater     default:
165854123bfSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
166854123bfSCédric Le Goater                       "%s: Out-of-bounds write at offset 0x%" HWADDR_PRIx "\n",
167854123bfSCédric Le Goater                       __func__, offset);
168854123bfSCédric Le Goater     }
169854123bfSCédric Le Goater     return;
170854123bfSCédric Le Goater }
171854123bfSCédric Le Goater 
172854123bfSCédric Le Goater static WatchdogTimerModel model = {
173854123bfSCédric Le Goater     .wdt_name = TYPE_ASPEED_WDT,
174854123bfSCédric Le Goater     .wdt_description = "Aspeed watchdog device",
175854123bfSCédric Le Goater };
176854123bfSCédric Le Goater 
177854123bfSCédric Le Goater static const VMStateDescription vmstate_aspeed_wdt = {
178854123bfSCédric Le Goater     .name = "vmstate_aspeed_wdt",
179854123bfSCédric Le Goater     .version_id = 0,
180854123bfSCédric Le Goater     .minimum_version_id = 0,
181854123bfSCédric Le Goater     .fields = (VMStateField[]) {
182854123bfSCédric Le Goater         VMSTATE_TIMER_PTR(timer, AspeedWDTState),
183854123bfSCédric Le Goater         VMSTATE_UINT32_ARRAY(regs, AspeedWDTState, ASPEED_WDT_REGS_MAX),
184854123bfSCédric Le Goater         VMSTATE_END_OF_LIST()
185854123bfSCédric Le Goater     }
186854123bfSCédric Le Goater };
187854123bfSCédric Le Goater 
188854123bfSCédric Le Goater static const MemoryRegionOps aspeed_wdt_ops = {
189854123bfSCédric Le Goater     .read = aspeed_wdt_read,
190854123bfSCédric Le Goater     .write = aspeed_wdt_write,
191854123bfSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
192854123bfSCédric Le Goater     .valid.min_access_size = 4,
193854123bfSCédric Le Goater     .valid.max_access_size = 4,
194854123bfSCédric Le Goater     .valid.unaligned = false,
195854123bfSCédric Le Goater };
196854123bfSCédric Le Goater 
197854123bfSCédric Le Goater static void aspeed_wdt_reset(DeviceState *dev)
198854123bfSCédric Le Goater {
199854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
200854123bfSCédric Le Goater 
201854123bfSCédric Le Goater     s->regs[WDT_STATUS] = 0x3EF1480;
202854123bfSCédric Le Goater     s->regs[WDT_RELOAD_VALUE] = 0x03EF1480;
203854123bfSCédric Le Goater     s->regs[WDT_RESTART] = 0;
204854123bfSCédric Le Goater     s->regs[WDT_CTRL] = 0;
205f55d613bSAndrew Jeffery     s->regs[WDT_RESET_WIDTH] = 0xFF;
206854123bfSCédric Le Goater 
207854123bfSCédric Le Goater     timer_del(s->timer);
208854123bfSCédric Le Goater }
209854123bfSCédric Le Goater 
210854123bfSCédric Le Goater static void aspeed_wdt_timer_expired(void *dev)
211854123bfSCédric Le Goater {
212854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
2136112bd6dSCédric Le Goater     uint32_t reset_ctrl_reg = ASPEED_WDT_GET_CLASS(s)->reset_ctrl_reg;
214854123bfSCédric Le Goater 
2153059c2f5SJoel Stanley     /* Do not reset on SDRAM controller reset */
2166112bd6dSCédric Le Goater     if (s->scu->regs[reset_ctrl_reg] & SCU_RESET_SDRAM) {
2173059c2f5SJoel Stanley         timer_del(s->timer);
2183059c2f5SJoel Stanley         s->regs[WDT_CTRL] = 0;
2193059c2f5SJoel Stanley         return;
2203059c2f5SJoel Stanley     }
2213059c2f5SJoel Stanley 
222854123bfSCédric Le Goater     qemu_log_mask(CPU_LOG_RESET, "Watchdog timer expired.\n");
223854123bfSCédric Le Goater     watchdog_perform_action();
224854123bfSCédric Le Goater     timer_del(s->timer);
225854123bfSCédric Le Goater }
226854123bfSCédric Le Goater 
227854123bfSCédric Le Goater #define PCLK_HZ 24000000
228854123bfSCédric Le Goater 
229854123bfSCédric Le Goater static void aspeed_wdt_realize(DeviceState *dev, Error **errp)
230854123bfSCédric Le Goater {
231854123bfSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
232854123bfSCédric Le Goater     AspeedWDTState *s = ASPEED_WDT(dev);
2333059c2f5SJoel Stanley     Error *err = NULL;
2343059c2f5SJoel Stanley     Object *obj;
2353059c2f5SJoel Stanley 
2363059c2f5SJoel Stanley     obj = object_property_get_link(OBJECT(dev), "scu", &err);
2373059c2f5SJoel Stanley     if (!obj) {
2383059c2f5SJoel Stanley         error_propagate(errp, err);
2393059c2f5SJoel Stanley         error_prepend(errp, "required link 'scu' not found: ");
2403059c2f5SJoel Stanley         return;
2413059c2f5SJoel Stanley     }
2423059c2f5SJoel Stanley     s->scu = ASPEED_SCU(obj);
243854123bfSCédric Le Goater 
244854123bfSCédric Le Goater     s->timer = timer_new_ns(QEMU_CLOCK_VIRTUAL, aspeed_wdt_timer_expired, dev);
245854123bfSCédric Le Goater 
246854123bfSCédric Le Goater     /* FIXME: This setting should be derived from the SCU hw strapping
247854123bfSCédric Le Goater      * register SCU70
248854123bfSCédric Le Goater      */
249854123bfSCédric Le Goater     s->pclk_freq = PCLK_HZ;
250854123bfSCédric Le Goater 
251854123bfSCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(s), &aspeed_wdt_ops, s,
252854123bfSCédric Le Goater                           TYPE_ASPEED_WDT, ASPEED_WDT_REGS_MAX * 4);
253854123bfSCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
254854123bfSCédric Le Goater }
255854123bfSCédric Le Goater 
256854123bfSCédric Le Goater static void aspeed_wdt_class_init(ObjectClass *klass, void *data)
257854123bfSCédric Le Goater {
258854123bfSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
259854123bfSCédric Le Goater 
2606112bd6dSCédric Le Goater     dc->desc = "ASPEED Watchdog Controller";
261854123bfSCédric Le Goater     dc->realize = aspeed_wdt_realize;
262854123bfSCédric Le Goater     dc->reset = aspeed_wdt_reset;
263854123bfSCédric Le Goater     set_bit(DEVICE_CATEGORY_MISC, dc->categories);
264854123bfSCédric Le Goater     dc->vmsd = &vmstate_aspeed_wdt;
265854123bfSCédric Le Goater }
266854123bfSCédric Le Goater 
267854123bfSCédric Le Goater static const TypeInfo aspeed_wdt_info = {
268854123bfSCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
269854123bfSCédric Le Goater     .name  = TYPE_ASPEED_WDT,
270854123bfSCédric Le Goater     .instance_size  = sizeof(AspeedWDTState),
271854123bfSCédric Le Goater     .class_init = aspeed_wdt_class_init,
2726112bd6dSCédric Le Goater     .class_size    = sizeof(AspeedWDTClass),
2736112bd6dSCédric Le Goater     .abstract      = true,
2746112bd6dSCédric Le Goater };
2756112bd6dSCédric Le Goater 
2766112bd6dSCédric Le Goater static void aspeed_2400_wdt_class_init(ObjectClass *klass, void *data)
2776112bd6dSCédric Le Goater {
2786112bd6dSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
2796112bd6dSCédric Le Goater     AspeedWDTClass *awc = ASPEED_WDT_CLASS(klass);
2806112bd6dSCédric Le Goater 
2816112bd6dSCédric Le Goater     dc->desc = "ASPEED 2400 Watchdog Controller";
2826112bd6dSCédric Le Goater     awc->offset = 0x20;
2836112bd6dSCédric Le Goater     awc->ext_pulse_width_mask = 0xff;
2846112bd6dSCédric Le Goater     awc->reset_ctrl_reg = SCU_RESET_CONTROL1;
2856112bd6dSCédric Le Goater }
2866112bd6dSCédric Le Goater 
2876112bd6dSCédric Le Goater static const TypeInfo aspeed_2400_wdt_info = {
2886112bd6dSCédric Le Goater     .name = TYPE_ASPEED_2400_WDT,
2896112bd6dSCédric Le Goater     .parent = TYPE_ASPEED_WDT,
2906112bd6dSCédric Le Goater     .instance_size = sizeof(AspeedWDTState),
2916112bd6dSCédric Le Goater     .class_init = aspeed_2400_wdt_class_init,
2926112bd6dSCédric Le Goater };
2936112bd6dSCédric Le Goater 
2946112bd6dSCédric Le Goater static void aspeed_2500_wdt_reset_pulse(AspeedWDTState *s, uint32_t property)
2956112bd6dSCédric Le Goater {
2966112bd6dSCédric Le Goater     if (property) {
2976112bd6dSCédric Le Goater         if (property == WDT_ACTIVE_HIGH_MAGIC) {
2986112bd6dSCédric Le Goater             s->regs[WDT_RESET_WIDTH] |= WDT_RESET_WIDTH_ACTIVE_HIGH;
2996112bd6dSCédric Le Goater         } else if (property == WDT_ACTIVE_LOW_MAGIC) {
3006112bd6dSCédric Le Goater             s->regs[WDT_RESET_WIDTH] &= ~WDT_RESET_WIDTH_ACTIVE_HIGH;
3016112bd6dSCédric Le Goater         } else if (property == WDT_PUSH_PULL_MAGIC) {
3026112bd6dSCédric Le Goater             s->regs[WDT_RESET_WIDTH] |= WDT_RESET_WIDTH_PUSH_PULL;
3036112bd6dSCédric Le Goater         } else if (property == WDT_OPEN_DRAIN_MAGIC) {
3046112bd6dSCédric Le Goater             s->regs[WDT_RESET_WIDTH] &= ~WDT_RESET_WIDTH_PUSH_PULL;
3056112bd6dSCédric Le Goater         }
3066112bd6dSCédric Le Goater     }
3076112bd6dSCédric Le Goater }
3086112bd6dSCédric Le Goater 
3096112bd6dSCédric Le Goater static void aspeed_2500_wdt_class_init(ObjectClass *klass, void *data)
3106112bd6dSCédric Le Goater {
3116112bd6dSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
3126112bd6dSCédric Le Goater     AspeedWDTClass *awc = ASPEED_WDT_CLASS(klass);
3136112bd6dSCédric Le Goater 
3146112bd6dSCédric Le Goater     dc->desc = "ASPEED 2500 Watchdog Controller";
3156112bd6dSCédric Le Goater     awc->offset = 0x20;
3166112bd6dSCédric Le Goater     awc->ext_pulse_width_mask = 0xfffff;
3176112bd6dSCédric Le Goater     awc->reset_ctrl_reg = SCU_RESET_CONTROL1;
3186112bd6dSCédric Le Goater     awc->reset_pulse = aspeed_2500_wdt_reset_pulse;
3196112bd6dSCédric Le Goater }
3206112bd6dSCédric Le Goater 
3216112bd6dSCédric Le Goater static const TypeInfo aspeed_2500_wdt_info = {
3226112bd6dSCédric Le Goater     .name = TYPE_ASPEED_2500_WDT,
3236112bd6dSCédric Le Goater     .parent = TYPE_ASPEED_WDT,
3246112bd6dSCédric Le Goater     .instance_size = sizeof(AspeedWDTState),
3256112bd6dSCédric Le Goater     .class_init = aspeed_2500_wdt_class_init,
326854123bfSCédric Le Goater };
327854123bfSCédric Le Goater 
328*6b2b2a70SJoel Stanley static void aspeed_2600_wdt_class_init(ObjectClass *klass, void *data)
329*6b2b2a70SJoel Stanley {
330*6b2b2a70SJoel Stanley     DeviceClass *dc = DEVICE_CLASS(klass);
331*6b2b2a70SJoel Stanley     AspeedWDTClass *awc = ASPEED_WDT_CLASS(klass);
332*6b2b2a70SJoel Stanley 
333*6b2b2a70SJoel Stanley     dc->desc = "ASPEED 2600 Watchdog Controller";
334*6b2b2a70SJoel Stanley     awc->offset = 0x40;
335*6b2b2a70SJoel Stanley     awc->ext_pulse_width_mask = 0xfffff; /* TODO */
336*6b2b2a70SJoel Stanley     awc->reset_ctrl_reg = AST2600_SCU_RESET_CONTROL1;
337*6b2b2a70SJoel Stanley     awc->reset_pulse = aspeed_2500_wdt_reset_pulse;
338*6b2b2a70SJoel Stanley }
339*6b2b2a70SJoel Stanley 
340*6b2b2a70SJoel Stanley static const TypeInfo aspeed_2600_wdt_info = {
341*6b2b2a70SJoel Stanley     .name = TYPE_ASPEED_2600_WDT,
342*6b2b2a70SJoel Stanley     .parent = TYPE_ASPEED_WDT,
343*6b2b2a70SJoel Stanley     .instance_size = sizeof(AspeedWDTState),
344*6b2b2a70SJoel Stanley     .class_init = aspeed_2600_wdt_class_init,
345*6b2b2a70SJoel Stanley };
346*6b2b2a70SJoel Stanley 
347854123bfSCédric Le Goater static void wdt_aspeed_register_types(void)
348854123bfSCédric Le Goater {
349854123bfSCédric Le Goater     watchdog_add_model(&model);
350854123bfSCédric Le Goater     type_register_static(&aspeed_wdt_info);
3516112bd6dSCédric Le Goater     type_register_static(&aspeed_2400_wdt_info);
3526112bd6dSCédric Le Goater     type_register_static(&aspeed_2500_wdt_info);
353*6b2b2a70SJoel Stanley     type_register_static(&aspeed_2600_wdt_info);
354854123bfSCédric Le Goater }
355854123bfSCédric Le Goater 
356854123bfSCédric Le Goater type_init(wdt_aspeed_register_types)
357