xref: /qemu/hw/tpm/tpm_crb.c (revision b8d44ab8febf8b9fe96644bc679bdd3cb75f83ff)
14ab6cb4cSMarc-André Lureau /*
24ab6cb4cSMarc-André Lureau  * tpm_crb.c - QEMU's TPM CRB interface emulator
34ab6cb4cSMarc-André Lureau  *
44ab6cb4cSMarc-André Lureau  * Copyright (c) 2018 Red Hat, Inc.
54ab6cb4cSMarc-André Lureau  *
64ab6cb4cSMarc-André Lureau  * Authors:
74ab6cb4cSMarc-André Lureau  *   Marc-André Lureau <marcandre.lureau@redhat.com>
84ab6cb4cSMarc-André Lureau  *
94ab6cb4cSMarc-André Lureau  * This work is licensed under the terms of the GNU GPL, version 2 or later.
104ab6cb4cSMarc-André Lureau  * See the COPYING file in the top-level directory.
114ab6cb4cSMarc-André Lureau  *
124ab6cb4cSMarc-André Lureau  * tpm_crb is a device for TPM 2.0 Command Response Buffer (CRB) Interface
134ab6cb4cSMarc-André Lureau  * as defined in TCG PC Client Platform TPM Profile (PTP) Specification
144ab6cb4cSMarc-André Lureau  * Family “2.0” Level 00 Revision 01.03 v22
154ab6cb4cSMarc-André Lureau  */
164ab6cb4cSMarc-André Lureau 
174ab6cb4cSMarc-André Lureau #include "qemu/osdep.h"
184ab6cb4cSMarc-André Lureau 
194ab6cb4cSMarc-André Lureau #include "qemu-common.h"
204ab6cb4cSMarc-André Lureau #include "qapi/error.h"
214ab6cb4cSMarc-André Lureau #include "exec/address-spaces.h"
224ab6cb4cSMarc-André Lureau 
234ab6cb4cSMarc-André Lureau #include "hw/qdev-core.h"
244ab6cb4cSMarc-André Lureau #include "hw/qdev-properties.h"
254ab6cb4cSMarc-André Lureau #include "hw/pci/pci_ids.h"
264ab6cb4cSMarc-André Lureau #include "hw/acpi/tpm.h"
274ab6cb4cSMarc-André Lureau #include "migration/vmstate.h"
284ab6cb4cSMarc-André Lureau #include "sysemu/tpm_backend.h"
29*b8d44ab8SStefan Berger #include "sysemu/reset.h"
304ab6cb4cSMarc-André Lureau #include "tpm_int.h"
314ab6cb4cSMarc-André Lureau #include "tpm_util.h"
324ab6cb4cSMarc-André Lureau 
334ab6cb4cSMarc-André Lureau typedef struct CRBState {
344ab6cb4cSMarc-André Lureau     DeviceState parent_obj;
354ab6cb4cSMarc-André Lureau 
364ab6cb4cSMarc-André Lureau     TPMBackend *tpmbe;
374ab6cb4cSMarc-André Lureau     TPMBackendCmd cmd;
384ab6cb4cSMarc-André Lureau     uint32_t regs[TPM_CRB_R_MAX];
394ab6cb4cSMarc-André Lureau     MemoryRegion mmio;
404ab6cb4cSMarc-André Lureau     MemoryRegion cmdmem;
414ab6cb4cSMarc-André Lureau 
424ab6cb4cSMarc-André Lureau     size_t be_buffer_size;
434ab6cb4cSMarc-André Lureau } CRBState;
444ab6cb4cSMarc-André Lureau 
454ab6cb4cSMarc-André Lureau #define CRB(obj) OBJECT_CHECK(CRBState, (obj), TYPE_TPM_CRB)
464ab6cb4cSMarc-André Lureau 
474ab6cb4cSMarc-André Lureau #define DEBUG_CRB 0
484ab6cb4cSMarc-André Lureau 
494ab6cb4cSMarc-André Lureau #define DPRINTF(fmt, ...) do {                  \
504ab6cb4cSMarc-André Lureau         if (DEBUG_CRB) {                        \
514ab6cb4cSMarc-André Lureau             printf(fmt, ## __VA_ARGS__);        \
524ab6cb4cSMarc-André Lureau         }                                       \
534ab6cb4cSMarc-André Lureau     } while (0)
544ab6cb4cSMarc-André Lureau 
554ab6cb4cSMarc-André Lureau #define CRB_INTF_TYPE_CRB_ACTIVE 0b1
564ab6cb4cSMarc-André Lureau #define CRB_INTF_VERSION_CRB 0b1
574ab6cb4cSMarc-André Lureau #define CRB_INTF_CAP_LOCALITY_0_ONLY 0b0
584ab6cb4cSMarc-André Lureau #define CRB_INTF_CAP_IDLE_FAST 0b0
594ab6cb4cSMarc-André Lureau #define CRB_INTF_CAP_XFER_SIZE_64 0b11
604ab6cb4cSMarc-André Lureau #define CRB_INTF_CAP_FIFO_NOT_SUPPORTED 0b0
614ab6cb4cSMarc-André Lureau #define CRB_INTF_CAP_CRB_SUPPORTED 0b1
624ab6cb4cSMarc-André Lureau #define CRB_INTF_IF_SELECTOR_CRB 0b1
634ab6cb4cSMarc-André Lureau 
644ab6cb4cSMarc-André Lureau #define CRB_CTRL_CMD_SIZE (TPM_CRB_ADDR_SIZE - A_CRB_DATA_BUFFER)
654ab6cb4cSMarc-André Lureau 
664ab6cb4cSMarc-André Lureau enum crb_loc_ctrl {
674ab6cb4cSMarc-André Lureau     CRB_LOC_CTRL_REQUEST_ACCESS = BIT(0),
684ab6cb4cSMarc-André Lureau     CRB_LOC_CTRL_RELINQUISH = BIT(1),
694ab6cb4cSMarc-André Lureau     CRB_LOC_CTRL_SEIZE = BIT(2),
704ab6cb4cSMarc-André Lureau     CRB_LOC_CTRL_RESET_ESTABLISHMENT_BIT = BIT(3),
714ab6cb4cSMarc-André Lureau };
724ab6cb4cSMarc-André Lureau 
734ab6cb4cSMarc-André Lureau enum crb_ctrl_req {
744ab6cb4cSMarc-André Lureau     CRB_CTRL_REQ_CMD_READY = BIT(0),
754ab6cb4cSMarc-André Lureau     CRB_CTRL_REQ_GO_IDLE = BIT(1),
764ab6cb4cSMarc-André Lureau };
774ab6cb4cSMarc-André Lureau 
784ab6cb4cSMarc-André Lureau enum crb_start {
794ab6cb4cSMarc-André Lureau     CRB_START_INVOKE = BIT(0),
804ab6cb4cSMarc-André Lureau };
814ab6cb4cSMarc-André Lureau 
824ab6cb4cSMarc-André Lureau enum crb_cancel {
834ab6cb4cSMarc-André Lureau     CRB_CANCEL_INVOKE = BIT(0),
844ab6cb4cSMarc-André Lureau };
854ab6cb4cSMarc-André Lureau 
864ab6cb4cSMarc-André Lureau static uint64_t tpm_crb_mmio_read(void *opaque, hwaddr addr,
874ab6cb4cSMarc-André Lureau                                   unsigned size)
884ab6cb4cSMarc-André Lureau {
894ab6cb4cSMarc-André Lureau     CRBState *s = CRB(opaque);
904ab6cb4cSMarc-André Lureau     void *regs = (void *)&s->regs + (addr & ~3);
914ab6cb4cSMarc-André Lureau     unsigned offset = addr & 3;
924ab6cb4cSMarc-André Lureau     uint32_t val = *(uint32_t *)regs >> (8 * offset);
934ab6cb4cSMarc-André Lureau 
944ab6cb4cSMarc-André Lureau     DPRINTF("CRB read 0x" TARGET_FMT_plx " len:%u val: 0x%" PRIx32 "\n",
954ab6cb4cSMarc-André Lureau             addr, size, val);
964ab6cb4cSMarc-André Lureau     return val;
974ab6cb4cSMarc-André Lureau }
984ab6cb4cSMarc-André Lureau 
994ab6cb4cSMarc-André Lureau static void tpm_crb_mmio_write(void *opaque, hwaddr addr,
1004ab6cb4cSMarc-André Lureau                                uint64_t val, unsigned size)
1014ab6cb4cSMarc-André Lureau {
1024ab6cb4cSMarc-André Lureau     CRBState *s = CRB(opaque);
1034ab6cb4cSMarc-André Lureau     DPRINTF("CRB write 0x" TARGET_FMT_plx " len:%u val: 0x%" PRIx64 "\n",
1044ab6cb4cSMarc-André Lureau             addr, size, val);
1054ab6cb4cSMarc-André Lureau 
1064ab6cb4cSMarc-André Lureau     switch (addr) {
1074ab6cb4cSMarc-André Lureau     case A_CRB_CTRL_REQ:
1084ab6cb4cSMarc-André Lureau         switch (val) {
1094ab6cb4cSMarc-André Lureau         case CRB_CTRL_REQ_CMD_READY:
1104ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_CTRL_STS,
1114ab6cb4cSMarc-André Lureau                              tpmIdle, 0);
1124ab6cb4cSMarc-André Lureau             break;
1134ab6cb4cSMarc-André Lureau         case CRB_CTRL_REQ_GO_IDLE:
1144ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_CTRL_STS,
1154ab6cb4cSMarc-André Lureau                              tpmIdle, 1);
1164ab6cb4cSMarc-André Lureau             break;
1174ab6cb4cSMarc-André Lureau         }
1184ab6cb4cSMarc-André Lureau         break;
1194ab6cb4cSMarc-André Lureau     case A_CRB_CTRL_CANCEL:
1204ab6cb4cSMarc-André Lureau         if (val == CRB_CANCEL_INVOKE &&
1214ab6cb4cSMarc-André Lureau             s->regs[R_CRB_CTRL_START] & CRB_START_INVOKE) {
1224ab6cb4cSMarc-André Lureau             tpm_backend_cancel_cmd(s->tpmbe);
1234ab6cb4cSMarc-André Lureau         }
1244ab6cb4cSMarc-André Lureau         break;
1254ab6cb4cSMarc-André Lureau     case A_CRB_CTRL_START:
1264ab6cb4cSMarc-André Lureau         if (val == CRB_START_INVOKE &&
1274ab6cb4cSMarc-André Lureau             !(s->regs[R_CRB_CTRL_START] & CRB_START_INVOKE)) {
1284ab6cb4cSMarc-André Lureau             void *mem = memory_region_get_ram_ptr(&s->cmdmem);
1294ab6cb4cSMarc-André Lureau 
1304ab6cb4cSMarc-André Lureau             s->regs[R_CRB_CTRL_START] |= CRB_START_INVOKE;
1314ab6cb4cSMarc-André Lureau             s->cmd = (TPMBackendCmd) {
1324ab6cb4cSMarc-André Lureau                 .in = mem,
1334ab6cb4cSMarc-André Lureau                 .in_len = MIN(tpm_cmd_get_size(mem), s->be_buffer_size),
1344ab6cb4cSMarc-André Lureau                 .out = mem,
1354ab6cb4cSMarc-André Lureau                 .out_len = s->be_buffer_size,
1364ab6cb4cSMarc-André Lureau             };
1374ab6cb4cSMarc-André Lureau 
1384ab6cb4cSMarc-André Lureau             tpm_backend_deliver_request(s->tpmbe, &s->cmd);
1394ab6cb4cSMarc-André Lureau         }
1404ab6cb4cSMarc-André Lureau         break;
1414ab6cb4cSMarc-André Lureau     case A_CRB_LOC_CTRL:
1424ab6cb4cSMarc-André Lureau         switch (val) {
1434ab6cb4cSMarc-André Lureau         case CRB_LOC_CTRL_RESET_ESTABLISHMENT_BIT:
1444ab6cb4cSMarc-André Lureau             /* not loc 3 or 4 */
1454ab6cb4cSMarc-André Lureau             break;
1464ab6cb4cSMarc-André Lureau         case CRB_LOC_CTRL_RELINQUISH:
1474ab6cb4cSMarc-André Lureau             break;
1484ab6cb4cSMarc-André Lureau         case CRB_LOC_CTRL_REQUEST_ACCESS:
1494ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_LOC_STS,
1504ab6cb4cSMarc-André Lureau                              Granted, 1);
1514ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_LOC_STS,
1524ab6cb4cSMarc-André Lureau                              beenSeized, 0);
1534ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_LOC_STATE,
1544ab6cb4cSMarc-André Lureau                              locAssigned, 1);
1554ab6cb4cSMarc-André Lureau             ARRAY_FIELD_DP32(s->regs, CRB_LOC_STATE,
1564ab6cb4cSMarc-André Lureau                              tpmRegValidSts, 1);
1574ab6cb4cSMarc-André Lureau             break;
1584ab6cb4cSMarc-André Lureau         }
1594ab6cb4cSMarc-André Lureau         break;
1604ab6cb4cSMarc-André Lureau     }
1614ab6cb4cSMarc-André Lureau }
1624ab6cb4cSMarc-André Lureau 
1634ab6cb4cSMarc-André Lureau static const MemoryRegionOps tpm_crb_memory_ops = {
1644ab6cb4cSMarc-André Lureau     .read = tpm_crb_mmio_read,
1654ab6cb4cSMarc-André Lureau     .write = tpm_crb_mmio_write,
1664ab6cb4cSMarc-André Lureau     .endianness = DEVICE_LITTLE_ENDIAN,
1674ab6cb4cSMarc-André Lureau     .valid = {
1684ab6cb4cSMarc-André Lureau         .min_access_size = 1,
1694ab6cb4cSMarc-André Lureau         .max_access_size = 4,
1704ab6cb4cSMarc-André Lureau     },
1714ab6cb4cSMarc-André Lureau };
1724ab6cb4cSMarc-André Lureau 
1734ab6cb4cSMarc-André Lureau static void tpm_crb_request_completed(TPMIf *ti, int ret)
1744ab6cb4cSMarc-André Lureau {
1754ab6cb4cSMarc-André Lureau     CRBState *s = CRB(ti);
1764ab6cb4cSMarc-André Lureau 
1774ab6cb4cSMarc-André Lureau     s->regs[R_CRB_CTRL_START] &= ~CRB_START_INVOKE;
1784ab6cb4cSMarc-André Lureau     if (ret != 0) {
1794ab6cb4cSMarc-André Lureau         ARRAY_FIELD_DP32(s->regs, CRB_CTRL_STS,
1804ab6cb4cSMarc-André Lureau                          tpmSts, 1); /* fatal error */
1814ab6cb4cSMarc-André Lureau     }
1824ab6cb4cSMarc-André Lureau }
1834ab6cb4cSMarc-André Lureau 
1844ab6cb4cSMarc-André Lureau static enum TPMVersion tpm_crb_get_version(TPMIf *ti)
1854ab6cb4cSMarc-André Lureau {
1864ab6cb4cSMarc-André Lureau     CRBState *s = CRB(ti);
1874ab6cb4cSMarc-André Lureau 
1884ab6cb4cSMarc-André Lureau     return tpm_backend_get_tpm_version(s->tpmbe);
1894ab6cb4cSMarc-André Lureau }
1904ab6cb4cSMarc-André Lureau 
1914ab6cb4cSMarc-André Lureau static int tpm_crb_pre_save(void *opaque)
1924ab6cb4cSMarc-André Lureau {
1934ab6cb4cSMarc-André Lureau     CRBState *s = opaque;
1944ab6cb4cSMarc-André Lureau 
1954ab6cb4cSMarc-André Lureau     tpm_backend_finish_sync(s->tpmbe);
1964ab6cb4cSMarc-André Lureau 
1974ab6cb4cSMarc-André Lureau     return 0;
1984ab6cb4cSMarc-André Lureau }
1994ab6cb4cSMarc-André Lureau 
2004ab6cb4cSMarc-André Lureau static const VMStateDescription vmstate_tpm_crb = {
2014ab6cb4cSMarc-André Lureau     .name = "tpm-crb",
2024ab6cb4cSMarc-André Lureau     .pre_save = tpm_crb_pre_save,
2034ab6cb4cSMarc-André Lureau     .fields = (VMStateField[]) {
2044ab6cb4cSMarc-André Lureau         VMSTATE_UINT32_ARRAY(regs, CRBState, TPM_CRB_R_MAX),
2054ab6cb4cSMarc-André Lureau         VMSTATE_END_OF_LIST(),
2064ab6cb4cSMarc-André Lureau     }
2074ab6cb4cSMarc-André Lureau };
2084ab6cb4cSMarc-André Lureau 
2094ab6cb4cSMarc-André Lureau static Property tpm_crb_properties[] = {
2104ab6cb4cSMarc-André Lureau     DEFINE_PROP_TPMBE("tpmdev", CRBState, tpmbe),
2114ab6cb4cSMarc-André Lureau     DEFINE_PROP_END_OF_LIST(),
2124ab6cb4cSMarc-André Lureau };
2134ab6cb4cSMarc-André Lureau 
214*b8d44ab8SStefan Berger static void tpm_crb_reset(void *dev)
2154ab6cb4cSMarc-André Lureau {
2164ab6cb4cSMarc-André Lureau     CRBState *s = CRB(dev);
2174ab6cb4cSMarc-André Lureau 
2184ab6cb4cSMarc-André Lureau     tpm_backend_reset(s->tpmbe);
2194ab6cb4cSMarc-André Lureau 
2204ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2214ab6cb4cSMarc-André Lureau                      InterfaceType, CRB_INTF_TYPE_CRB_ACTIVE);
2224ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2234ab6cb4cSMarc-André Lureau                      InterfaceVersion, CRB_INTF_VERSION_CRB);
2244ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2254ab6cb4cSMarc-André Lureau                      CapLocality, CRB_INTF_CAP_LOCALITY_0_ONLY);
2264ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2274ab6cb4cSMarc-André Lureau                      CapCRBIdleBypass, CRB_INTF_CAP_IDLE_FAST);
2284ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2294ab6cb4cSMarc-André Lureau                      CapDataXferSizeSupport, CRB_INTF_CAP_XFER_SIZE_64);
2304ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2314ab6cb4cSMarc-André Lureau                      CapFIFO, CRB_INTF_CAP_FIFO_NOT_SUPPORTED);
2324ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2334ab6cb4cSMarc-André Lureau                      CapCRB, CRB_INTF_CAP_CRB_SUPPORTED);
2344ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2354ab6cb4cSMarc-André Lureau                      InterfaceSelector, CRB_INTF_IF_SELECTOR_CRB);
2364ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID,
2374ab6cb4cSMarc-André Lureau                      RID, 0b0000);
2384ab6cb4cSMarc-André Lureau     ARRAY_FIELD_DP32(s->regs, CRB_INTF_ID2,
2394ab6cb4cSMarc-André Lureau                      VID, PCI_VENDOR_ID_IBM);
2404ab6cb4cSMarc-André Lureau 
2414ab6cb4cSMarc-André Lureau     s->regs[R_CRB_CTRL_CMD_SIZE] = CRB_CTRL_CMD_SIZE;
2424ab6cb4cSMarc-André Lureau     s->regs[R_CRB_CTRL_CMD_LADDR] = TPM_CRB_ADDR_BASE + A_CRB_DATA_BUFFER;
2434ab6cb4cSMarc-André Lureau     s->regs[R_CRB_CTRL_RSP_SIZE] = CRB_CTRL_CMD_SIZE;
2444ab6cb4cSMarc-André Lureau     s->regs[R_CRB_CTRL_RSP_ADDR] = TPM_CRB_ADDR_BASE + A_CRB_DATA_BUFFER;
2454ab6cb4cSMarc-André Lureau 
2464ab6cb4cSMarc-André Lureau     s->be_buffer_size = MIN(tpm_backend_get_buffer_size(s->tpmbe),
2474ab6cb4cSMarc-André Lureau                             CRB_CTRL_CMD_SIZE);
2484ab6cb4cSMarc-André Lureau 
2494ab6cb4cSMarc-André Lureau     tpm_backend_startup_tpm(s->tpmbe, s->be_buffer_size);
2504ab6cb4cSMarc-André Lureau }
2514ab6cb4cSMarc-André Lureau 
252*b8d44ab8SStefan Berger static void tpm_crb_realize(DeviceState *dev, Error **errp)
253*b8d44ab8SStefan Berger {
254*b8d44ab8SStefan Berger     CRBState *s = CRB(dev);
255*b8d44ab8SStefan Berger 
256*b8d44ab8SStefan Berger     if (!tpm_find()) {
257*b8d44ab8SStefan Berger         error_setg(errp, "at most one TPM device is permitted");
258*b8d44ab8SStefan Berger         return;
259*b8d44ab8SStefan Berger     }
260*b8d44ab8SStefan Berger     if (!s->tpmbe) {
261*b8d44ab8SStefan Berger         error_setg(errp, "'tpmdev' property is required");
262*b8d44ab8SStefan Berger         return;
263*b8d44ab8SStefan Berger     }
264*b8d44ab8SStefan Berger 
265*b8d44ab8SStefan Berger     memory_region_init_io(&s->mmio, OBJECT(s), &tpm_crb_memory_ops, s,
266*b8d44ab8SStefan Berger         "tpm-crb-mmio", sizeof(s->regs));
267*b8d44ab8SStefan Berger     memory_region_init_ram(&s->cmdmem, OBJECT(s),
268*b8d44ab8SStefan Berger         "tpm-crb-cmd", CRB_CTRL_CMD_SIZE, errp);
269*b8d44ab8SStefan Berger 
270*b8d44ab8SStefan Berger     memory_region_add_subregion(get_system_memory(),
271*b8d44ab8SStefan Berger         TPM_CRB_ADDR_BASE, &s->mmio);
272*b8d44ab8SStefan Berger     memory_region_add_subregion(get_system_memory(),
273*b8d44ab8SStefan Berger         TPM_CRB_ADDR_BASE + sizeof(s->regs), &s->cmdmem);
274*b8d44ab8SStefan Berger 
275*b8d44ab8SStefan Berger     qemu_register_reset(tpm_crb_reset, dev);
276*b8d44ab8SStefan Berger }
277*b8d44ab8SStefan Berger 
2784ab6cb4cSMarc-André Lureau static void tpm_crb_class_init(ObjectClass *klass, void *data)
2794ab6cb4cSMarc-André Lureau {
2804ab6cb4cSMarc-André Lureau     DeviceClass *dc = DEVICE_CLASS(klass);
2814ab6cb4cSMarc-André Lureau     TPMIfClass *tc = TPM_IF_CLASS(klass);
2824ab6cb4cSMarc-André Lureau 
2834ab6cb4cSMarc-André Lureau     dc->realize = tpm_crb_realize;
2844ab6cb4cSMarc-André Lureau     dc->props = tpm_crb_properties;
2854ab6cb4cSMarc-André Lureau     dc->vmsd  = &vmstate_tpm_crb;
2864ab6cb4cSMarc-André Lureau     dc->user_creatable = true;
2874ab6cb4cSMarc-André Lureau     tc->model = TPM_MODEL_TPM_CRB;
2884ab6cb4cSMarc-André Lureau     tc->get_version = tpm_crb_get_version;
2894ab6cb4cSMarc-André Lureau     tc->request_completed = tpm_crb_request_completed;
2904ab6cb4cSMarc-André Lureau 
2914ab6cb4cSMarc-André Lureau     set_bit(DEVICE_CATEGORY_MISC, dc->categories);
2924ab6cb4cSMarc-André Lureau }
2934ab6cb4cSMarc-André Lureau 
2944ab6cb4cSMarc-André Lureau static const TypeInfo tpm_crb_info = {
2954ab6cb4cSMarc-André Lureau     .name = TYPE_TPM_CRB,
2964ab6cb4cSMarc-André Lureau     /* could be TYPE_SYS_BUS_DEVICE (or LPC etc) */
2974ab6cb4cSMarc-André Lureau     .parent = TYPE_DEVICE,
2984ab6cb4cSMarc-André Lureau     .instance_size = sizeof(CRBState),
2994ab6cb4cSMarc-André Lureau     .class_init  = tpm_crb_class_init,
3004ab6cb4cSMarc-André Lureau     .interfaces = (InterfaceInfo[]) {
3014ab6cb4cSMarc-André Lureau         { TYPE_TPM_IF },
3024ab6cb4cSMarc-André Lureau         { }
3034ab6cb4cSMarc-André Lureau     }
3044ab6cb4cSMarc-André Lureau };
3054ab6cb4cSMarc-André Lureau 
3064ab6cb4cSMarc-André Lureau static void tpm_crb_register(void)
3074ab6cb4cSMarc-André Lureau {
3084ab6cb4cSMarc-André Lureau     type_register_static(&tpm_crb_info);
3094ab6cb4cSMarc-André Lureau }
3104ab6cb4cSMarc-André Lureau 
3114ab6cb4cSMarc-André Lureau type_init(tpm_crb_register)
312