1f3a6cc07SPeter A. G. Crosthwaite /* 2f3a6cc07SPeter A. G. Crosthwaite * Xilinx Zynq cadence TTC model 3f3a6cc07SPeter A. G. Crosthwaite * 4f3a6cc07SPeter A. G. Crosthwaite * Copyright (c) 2011 Xilinx Inc. 5f3a6cc07SPeter A. G. Crosthwaite * Copyright (c) 2012 Peter A.G. Crosthwaite (peter.crosthwaite@petalogix.com) 6f3a6cc07SPeter A. G. Crosthwaite * Copyright (c) 2012 PetaLogix Pty Ltd. 7f3a6cc07SPeter A. G. Crosthwaite * Written By Haibing Ma 8f3a6cc07SPeter A. G. Crosthwaite * M. Habib 9f3a6cc07SPeter A. G. Crosthwaite * 10f3a6cc07SPeter A. G. Crosthwaite * This program is free software; you can redistribute it and/or 11f3a6cc07SPeter A. G. Crosthwaite * modify it under the terms of the GNU General Public License 12f3a6cc07SPeter A. G. Crosthwaite * as published by the Free Software Foundation; either version 13f3a6cc07SPeter A. G. Crosthwaite * 2 of the License, or (at your option) any later version. 14f3a6cc07SPeter A. G. Crosthwaite * 15f3a6cc07SPeter A. G. Crosthwaite * You should have received a copy of the GNU General Public License along 16f3a6cc07SPeter A. G. Crosthwaite * with this program; if not, see <http://www.gnu.org/licenses/>. 17f3a6cc07SPeter A. G. Crosthwaite */ 18f3a6cc07SPeter A. G. Crosthwaite 1983c9f4caSPaolo Bonzini #include "hw/sysbus.h" 201de7afc9SPaolo Bonzini #include "qemu/timer.h" 21f3a6cc07SPeter A. G. Crosthwaite 22f3a6cc07SPeter A. G. Crosthwaite #ifdef CADENCE_TTC_ERR_DEBUG 23f3a6cc07SPeter A. G. Crosthwaite #define DB_PRINT(...) do { \ 24f3a6cc07SPeter A. G. Crosthwaite fprintf(stderr, ": %s: ", __func__); \ 25f3a6cc07SPeter A. G. Crosthwaite fprintf(stderr, ## __VA_ARGS__); \ 26f3a6cc07SPeter A. G. Crosthwaite } while (0); 27f3a6cc07SPeter A. G. Crosthwaite #else 28f3a6cc07SPeter A. G. Crosthwaite #define DB_PRINT(...) 29f3a6cc07SPeter A. G. Crosthwaite #endif 30f3a6cc07SPeter A. G. Crosthwaite 31f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_IV 0x00000001 32f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_M1 0x00000002 33f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_M2 0x00000004 34f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_M3 0x00000008 35f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_OV 0x00000010 36f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_INTR_EV 0x00000020 37f3a6cc07SPeter A. G. Crosthwaite 38f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_CTRL_DIS 0x00000001 39f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_CTRL_INT 0x00000002 40f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_CTRL_DEC 0x00000004 41f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_CTRL_MATCH 0x00000008 42f3a6cc07SPeter A. G. Crosthwaite #define COUNTER_CTRL_RST 0x00000010 43f3a6cc07SPeter A. G. Crosthwaite 44f3a6cc07SPeter A. G. Crosthwaite #define CLOCK_CTRL_PS_EN 0x00000001 45f3a6cc07SPeter A. G. Crosthwaite #define CLOCK_CTRL_PS_V 0x0000001e 46f3a6cc07SPeter A. G. Crosthwaite 47f3a6cc07SPeter A. G. Crosthwaite typedef struct { 48f3a6cc07SPeter A. G. Crosthwaite QEMUTimer *timer; 49f3a6cc07SPeter A. G. Crosthwaite int freq; 50f3a6cc07SPeter A. G. Crosthwaite 51f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_clock; 52f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_count; 53f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_value; 54f3a6cc07SPeter A. G. Crosthwaite uint16_t reg_interval; 55f3a6cc07SPeter A. G. Crosthwaite uint16_t reg_match[3]; 56f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_intr; 57f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_intr_en; 58f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_event_ctrl; 59f3a6cc07SPeter A. G. Crosthwaite uint32_t reg_event; 60f3a6cc07SPeter A. G. Crosthwaite 61f3a6cc07SPeter A. G. Crosthwaite uint64_t cpu_time; 62f3a6cc07SPeter A. G. Crosthwaite unsigned int cpu_time_valid; 63f3a6cc07SPeter A. G. Crosthwaite 64f3a6cc07SPeter A. G. Crosthwaite qemu_irq irq; 65f3a6cc07SPeter A. G. Crosthwaite } CadenceTimerState; 66f3a6cc07SPeter A. G. Crosthwaite 67f3a6cc07SPeter A. G. Crosthwaite typedef struct { 68f3a6cc07SPeter A. G. Crosthwaite SysBusDevice busdev; 69f3a6cc07SPeter A. G. Crosthwaite MemoryRegion iomem; 70f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState timer[3]; 71f3a6cc07SPeter A. G. Crosthwaite } CadenceTTCState; 72f3a6cc07SPeter A. G. Crosthwaite 73f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_update(CadenceTimerState *s) 74f3a6cc07SPeter A. G. Crosthwaite { 75f3a6cc07SPeter A. G. Crosthwaite qemu_set_irq(s->irq, !!(s->reg_intr & s->reg_intr_en)); 76f3a6cc07SPeter A. G. Crosthwaite } 77f3a6cc07SPeter A. G. Crosthwaite 78f3a6cc07SPeter A. G. Crosthwaite static CadenceTimerState *cadence_timer_from_addr(void *opaque, 79a8170e5eSAvi Kivity hwaddr offset) 80f3a6cc07SPeter A. G. Crosthwaite { 81f3a6cc07SPeter A. G. Crosthwaite unsigned int index; 82f3a6cc07SPeter A. G. Crosthwaite CadenceTTCState *s = (CadenceTTCState *)opaque; 83f3a6cc07SPeter A. G. Crosthwaite 84f3a6cc07SPeter A. G. Crosthwaite index = (offset >> 2) % 3; 85f3a6cc07SPeter A. G. Crosthwaite 86f3a6cc07SPeter A. G. Crosthwaite return &s->timer[index]; 87f3a6cc07SPeter A. G. Crosthwaite } 88f3a6cc07SPeter A. G. Crosthwaite 89f3a6cc07SPeter A. G. Crosthwaite static uint64_t cadence_timer_get_ns(CadenceTimerState *s, uint64_t timer_steps) 90f3a6cc07SPeter A. G. Crosthwaite { 91f3a6cc07SPeter A. G. Crosthwaite /* timer_steps has max value of 0x100000000. double check it 92f3a6cc07SPeter A. G. Crosthwaite * (or overflow can happen below) */ 93f3a6cc07SPeter A. G. Crosthwaite assert(timer_steps <= 1ULL << 32); 94f3a6cc07SPeter A. G. Crosthwaite 95f3a6cc07SPeter A. G. Crosthwaite uint64_t r = timer_steps * 1000000000ULL; 96f3a6cc07SPeter A. G. Crosthwaite if (s->reg_clock & CLOCK_CTRL_PS_EN) { 97f3a6cc07SPeter A. G. Crosthwaite r >>= 16 - (((s->reg_clock & CLOCK_CTRL_PS_V) >> 1) + 1); 98f3a6cc07SPeter A. G. Crosthwaite } else { 99f3a6cc07SPeter A. G. Crosthwaite r >>= 16; 100f3a6cc07SPeter A. G. Crosthwaite } 101f3a6cc07SPeter A. G. Crosthwaite r /= (uint64_t)s->freq; 102f3a6cc07SPeter A. G. Crosthwaite return r; 103f3a6cc07SPeter A. G. Crosthwaite } 104f3a6cc07SPeter A. G. Crosthwaite 105f3a6cc07SPeter A. G. Crosthwaite static uint64_t cadence_timer_get_steps(CadenceTimerState *s, uint64_t ns) 106f3a6cc07SPeter A. G. Crosthwaite { 107f3a6cc07SPeter A. G. Crosthwaite uint64_t to_divide = 1000000000ULL; 108f3a6cc07SPeter A. G. Crosthwaite 109f3a6cc07SPeter A. G. Crosthwaite uint64_t r = ns; 110f3a6cc07SPeter A. G. Crosthwaite /* for very large intervals (> 8s) do some division first to stop 111f3a6cc07SPeter A. G. Crosthwaite * overflow (costs some prescision) */ 112f3a6cc07SPeter A. G. Crosthwaite while (r >= 8ULL << 30 && to_divide > 1) { 113f3a6cc07SPeter A. G. Crosthwaite r /= 1000; 114f3a6cc07SPeter A. G. Crosthwaite to_divide /= 1000; 115f3a6cc07SPeter A. G. Crosthwaite } 116f3a6cc07SPeter A. G. Crosthwaite r <<= 16; 117f3a6cc07SPeter A. G. Crosthwaite /* keep early-dividing as needed */ 118f3a6cc07SPeter A. G. Crosthwaite while (r >= 8ULL << 30 && to_divide > 1) { 119f3a6cc07SPeter A. G. Crosthwaite r /= 1000; 120f3a6cc07SPeter A. G. Crosthwaite to_divide /= 1000; 121f3a6cc07SPeter A. G. Crosthwaite } 122f3a6cc07SPeter A. G. Crosthwaite r *= (uint64_t)s->freq; 123f3a6cc07SPeter A. G. Crosthwaite if (s->reg_clock & CLOCK_CTRL_PS_EN) { 124f3a6cc07SPeter A. G. Crosthwaite r /= 1 << (((s->reg_clock & CLOCK_CTRL_PS_V) >> 1) + 1); 125f3a6cc07SPeter A. G. Crosthwaite } 126f3a6cc07SPeter A. G. Crosthwaite 127f3a6cc07SPeter A. G. Crosthwaite r /= to_divide; 128f3a6cc07SPeter A. G. Crosthwaite return r; 129f3a6cc07SPeter A. G. Crosthwaite } 130f3a6cc07SPeter A. G. Crosthwaite 131f3a6cc07SPeter A. G. Crosthwaite /* determine if x is in between a and b, exclusive of a, inclusive of b */ 132f3a6cc07SPeter A. G. Crosthwaite 133f3a6cc07SPeter A. G. Crosthwaite static inline int64_t is_between(int64_t x, int64_t a, int64_t b) 134f3a6cc07SPeter A. G. Crosthwaite { 135f3a6cc07SPeter A. G. Crosthwaite if (a < b) { 136f3a6cc07SPeter A. G. Crosthwaite return x > a && x <= b; 137f3a6cc07SPeter A. G. Crosthwaite } 138f3a6cc07SPeter A. G. Crosthwaite return x < a && x >= b; 139f3a6cc07SPeter A. G. Crosthwaite } 140f3a6cc07SPeter A. G. Crosthwaite 141f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_run(CadenceTimerState *s) 142f3a6cc07SPeter A. G. Crosthwaite { 143f3a6cc07SPeter A. G. Crosthwaite int i; 144f3a6cc07SPeter A. G. Crosthwaite int64_t event_interval, next_value; 145f3a6cc07SPeter A. G. Crosthwaite 146f3a6cc07SPeter A. G. Crosthwaite assert(s->cpu_time_valid); /* cadence_timer_sync must be called first */ 147f3a6cc07SPeter A. G. Crosthwaite 148f3a6cc07SPeter A. G. Crosthwaite if (s->reg_count & COUNTER_CTRL_DIS) { 149f3a6cc07SPeter A. G. Crosthwaite s->cpu_time_valid = 0; 150f3a6cc07SPeter A. G. Crosthwaite return; 151f3a6cc07SPeter A. G. Crosthwaite } 152f3a6cc07SPeter A. G. Crosthwaite 153f3a6cc07SPeter A. G. Crosthwaite { /* figure out what's going to happen next (rollover or match) */ 154f3a6cc07SPeter A. G. Crosthwaite int64_t interval = (uint64_t)((s->reg_count & COUNTER_CTRL_INT) ? 155f3a6cc07SPeter A. G. Crosthwaite (int64_t)s->reg_interval + 1 : 0x10000ULL) << 16; 156f3a6cc07SPeter A. G. Crosthwaite next_value = (s->reg_count & COUNTER_CTRL_DEC) ? -1ULL : interval; 157f3a6cc07SPeter A. G. Crosthwaite for (i = 0; i < 3; ++i) { 158f3a6cc07SPeter A. G. Crosthwaite int64_t cand = (uint64_t)s->reg_match[i] << 16; 159f3a6cc07SPeter A. G. Crosthwaite if (is_between(cand, (uint64_t)s->reg_value, next_value)) { 160f3a6cc07SPeter A. G. Crosthwaite next_value = cand; 161f3a6cc07SPeter A. G. Crosthwaite } 162f3a6cc07SPeter A. G. Crosthwaite } 163f3a6cc07SPeter A. G. Crosthwaite } 164f3a6cc07SPeter A. G. Crosthwaite DB_PRINT("next timer event value: %09llx\n", 165f3a6cc07SPeter A. G. Crosthwaite (unsigned long long)next_value); 166f3a6cc07SPeter A. G. Crosthwaite 167f3a6cc07SPeter A. G. Crosthwaite event_interval = next_value - (int64_t)s->reg_value; 168f3a6cc07SPeter A. G. Crosthwaite event_interval = (event_interval < 0) ? -event_interval : event_interval; 169f3a6cc07SPeter A. G. Crosthwaite 170f3a6cc07SPeter A. G. Crosthwaite qemu_mod_timer(s->timer, s->cpu_time + 171f3a6cc07SPeter A. G. Crosthwaite cadence_timer_get_ns(s, event_interval)); 172f3a6cc07SPeter A. G. Crosthwaite } 173f3a6cc07SPeter A. G. Crosthwaite 174f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_sync(CadenceTimerState *s) 175f3a6cc07SPeter A. G. Crosthwaite { 176f3a6cc07SPeter A. G. Crosthwaite int i; 177f3a6cc07SPeter A. G. Crosthwaite int64_t r, x; 178f3a6cc07SPeter A. G. Crosthwaite int64_t interval = ((s->reg_count & COUNTER_CTRL_INT) ? 179f3a6cc07SPeter A. G. Crosthwaite (int64_t)s->reg_interval + 1 : 0x10000ULL) << 16; 180f3a6cc07SPeter A. G. Crosthwaite uint64_t old_time = s->cpu_time; 181f3a6cc07SPeter A. G. Crosthwaite 182f3a6cc07SPeter A. G. Crosthwaite s->cpu_time = qemu_get_clock_ns(vm_clock); 183f3a6cc07SPeter A. G. Crosthwaite DB_PRINT("cpu time: %lld ns\n", (long long)old_time); 184f3a6cc07SPeter A. G. Crosthwaite 185f3a6cc07SPeter A. G. Crosthwaite if (!s->cpu_time_valid || old_time == s->cpu_time) { 186f3a6cc07SPeter A. G. Crosthwaite s->cpu_time_valid = 1; 187f3a6cc07SPeter A. G. Crosthwaite return; 188f3a6cc07SPeter A. G. Crosthwaite } 189f3a6cc07SPeter A. G. Crosthwaite 190f3a6cc07SPeter A. G. Crosthwaite r = (int64_t)cadence_timer_get_steps(s, s->cpu_time - old_time); 191f3a6cc07SPeter A. G. Crosthwaite x = (int64_t)s->reg_value + ((s->reg_count & COUNTER_CTRL_DEC) ? -r : r); 192f3a6cc07SPeter A. G. Crosthwaite 193f3a6cc07SPeter A. G. Crosthwaite for (i = 0; i < 3; ++i) { 194f3a6cc07SPeter A. G. Crosthwaite int64_t m = (int64_t)s->reg_match[i] << 16; 195f3a6cc07SPeter A. G. Crosthwaite if (m > interval) { 196f3a6cc07SPeter A. G. Crosthwaite continue; 197f3a6cc07SPeter A. G. Crosthwaite } 198f3a6cc07SPeter A. G. Crosthwaite /* check to see if match event has occurred. check m +/- interval 199f3a6cc07SPeter A. G. Crosthwaite * to account for match events in wrap around cases */ 200f3a6cc07SPeter A. G. Crosthwaite if (is_between(m, s->reg_value, x) || 201f3a6cc07SPeter A. G. Crosthwaite is_between(m + interval, s->reg_value, x) || 202f3a6cc07SPeter A. G. Crosthwaite is_between(m - interval, s->reg_value, x)) { 203f3a6cc07SPeter A. G. Crosthwaite s->reg_intr |= (2 << i); 204f3a6cc07SPeter A. G. Crosthwaite } 205f3a6cc07SPeter A. G. Crosthwaite } 206f3a6cc07SPeter A. G. Crosthwaite while (x < 0) { 207f3a6cc07SPeter A. G. Crosthwaite x += interval; 208f3a6cc07SPeter A. G. Crosthwaite } 209f3a6cc07SPeter A. G. Crosthwaite s->reg_value = (uint32_t)(x % interval); 210f3a6cc07SPeter A. G. Crosthwaite 211f3a6cc07SPeter A. G. Crosthwaite if (s->reg_value != x) { 212f3a6cc07SPeter A. G. Crosthwaite s->reg_intr |= (s->reg_count & COUNTER_CTRL_INT) ? 213f3a6cc07SPeter A. G. Crosthwaite COUNTER_INTR_IV : COUNTER_INTR_OV; 214f3a6cc07SPeter A. G. Crosthwaite } 215f3a6cc07SPeter A. G. Crosthwaite cadence_timer_update(s); 216f3a6cc07SPeter A. G. Crosthwaite } 217f3a6cc07SPeter A. G. Crosthwaite 218f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_tick(void *opaque) 219f3a6cc07SPeter A. G. Crosthwaite { 220f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState *s = opaque; 221f3a6cc07SPeter A. G. Crosthwaite 222f3a6cc07SPeter A. G. Crosthwaite DB_PRINT("\n"); 223f3a6cc07SPeter A. G. Crosthwaite cadence_timer_sync(s); 224f3a6cc07SPeter A. G. Crosthwaite cadence_timer_run(s); 225f3a6cc07SPeter A. G. Crosthwaite } 226f3a6cc07SPeter A. G. Crosthwaite 227a8170e5eSAvi Kivity static uint32_t cadence_ttc_read_imp(void *opaque, hwaddr offset) 228f3a6cc07SPeter A. G. Crosthwaite { 229f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState *s = cadence_timer_from_addr(opaque, offset); 230f3a6cc07SPeter A. G. Crosthwaite uint32_t value; 231f3a6cc07SPeter A. G. Crosthwaite 232f3a6cc07SPeter A. G. Crosthwaite cadence_timer_sync(s); 233f3a6cc07SPeter A. G. Crosthwaite cadence_timer_run(s); 234f3a6cc07SPeter A. G. Crosthwaite 235f3a6cc07SPeter A. G. Crosthwaite switch (offset) { 236f3a6cc07SPeter A. G. Crosthwaite case 0x00: /* clock control */ 237f3a6cc07SPeter A. G. Crosthwaite case 0x04: 238f3a6cc07SPeter A. G. Crosthwaite case 0x08: 239f3a6cc07SPeter A. G. Crosthwaite return s->reg_clock; 240f3a6cc07SPeter A. G. Crosthwaite 241f3a6cc07SPeter A. G. Crosthwaite case 0x0c: /* counter control */ 242f3a6cc07SPeter A. G. Crosthwaite case 0x10: 243f3a6cc07SPeter A. G. Crosthwaite case 0x14: 244f3a6cc07SPeter A. G. Crosthwaite return s->reg_count; 245f3a6cc07SPeter A. G. Crosthwaite 246f3a6cc07SPeter A. G. Crosthwaite case 0x18: /* counter value */ 247f3a6cc07SPeter A. G. Crosthwaite case 0x1c: 248f3a6cc07SPeter A. G. Crosthwaite case 0x20: 249f3a6cc07SPeter A. G. Crosthwaite return (uint16_t)(s->reg_value >> 16); 250f3a6cc07SPeter A. G. Crosthwaite 251f3a6cc07SPeter A. G. Crosthwaite case 0x24: /* reg_interval counter */ 252f3a6cc07SPeter A. G. Crosthwaite case 0x28: 253f3a6cc07SPeter A. G. Crosthwaite case 0x2c: 254f3a6cc07SPeter A. G. Crosthwaite return s->reg_interval; 255f3a6cc07SPeter A. G. Crosthwaite 256f3a6cc07SPeter A. G. Crosthwaite case 0x30: /* match 1 counter */ 257f3a6cc07SPeter A. G. Crosthwaite case 0x34: 258f3a6cc07SPeter A. G. Crosthwaite case 0x38: 259f3a6cc07SPeter A. G. Crosthwaite return s->reg_match[0]; 260f3a6cc07SPeter A. G. Crosthwaite 261f3a6cc07SPeter A. G. Crosthwaite case 0x3c: /* match 2 counter */ 262f3a6cc07SPeter A. G. Crosthwaite case 0x40: 263f3a6cc07SPeter A. G. Crosthwaite case 0x44: 264f3a6cc07SPeter A. G. Crosthwaite return s->reg_match[1]; 265f3a6cc07SPeter A. G. Crosthwaite 266f3a6cc07SPeter A. G. Crosthwaite case 0x48: /* match 3 counter */ 267f3a6cc07SPeter A. G. Crosthwaite case 0x4c: 268f3a6cc07SPeter A. G. Crosthwaite case 0x50: 269f3a6cc07SPeter A. G. Crosthwaite return s->reg_match[2]; 270f3a6cc07SPeter A. G. Crosthwaite 271f3a6cc07SPeter A. G. Crosthwaite case 0x54: /* interrupt register */ 272f3a6cc07SPeter A. G. Crosthwaite case 0x58: 273f3a6cc07SPeter A. G. Crosthwaite case 0x5c: 274f3a6cc07SPeter A. G. Crosthwaite /* cleared after read */ 275f3a6cc07SPeter A. G. Crosthwaite value = s->reg_intr; 276f3a6cc07SPeter A. G. Crosthwaite s->reg_intr = 0; 277884285bfSSoren Brinkmann cadence_timer_update(s); 278f3a6cc07SPeter A. G. Crosthwaite return value; 279f3a6cc07SPeter A. G. Crosthwaite 280f3a6cc07SPeter A. G. Crosthwaite case 0x60: /* interrupt enable */ 281f3a6cc07SPeter A. G. Crosthwaite case 0x64: 282f3a6cc07SPeter A. G. Crosthwaite case 0x68: 283f3a6cc07SPeter A. G. Crosthwaite return s->reg_intr_en; 284f3a6cc07SPeter A. G. Crosthwaite 285f3a6cc07SPeter A. G. Crosthwaite case 0x6c: 286f3a6cc07SPeter A. G. Crosthwaite case 0x70: 287f3a6cc07SPeter A. G. Crosthwaite case 0x74: 288f3a6cc07SPeter A. G. Crosthwaite return s->reg_event_ctrl; 289f3a6cc07SPeter A. G. Crosthwaite 290f3a6cc07SPeter A. G. Crosthwaite case 0x78: 291f3a6cc07SPeter A. G. Crosthwaite case 0x7c: 292f3a6cc07SPeter A. G. Crosthwaite case 0x80: 293f3a6cc07SPeter A. G. Crosthwaite return s->reg_event; 294f3a6cc07SPeter A. G. Crosthwaite 295f3a6cc07SPeter A. G. Crosthwaite default: 296f3a6cc07SPeter A. G. Crosthwaite return 0; 297f3a6cc07SPeter A. G. Crosthwaite } 298f3a6cc07SPeter A. G. Crosthwaite } 299f3a6cc07SPeter A. G. Crosthwaite 300a8170e5eSAvi Kivity static uint64_t cadence_ttc_read(void *opaque, hwaddr offset, 301f3a6cc07SPeter A. G. Crosthwaite unsigned size) 302f3a6cc07SPeter A. G. Crosthwaite { 303f3a6cc07SPeter A. G. Crosthwaite uint32_t ret = cadence_ttc_read_imp(opaque, offset); 304f3a6cc07SPeter A. G. Crosthwaite 305c6954413SPeter Crosthwaite DB_PRINT("addr: %08x data: %08x\n", (unsigned)offset, (unsigned)ret); 306f3a6cc07SPeter A. G. Crosthwaite return ret; 307f3a6cc07SPeter A. G. Crosthwaite } 308f3a6cc07SPeter A. G. Crosthwaite 309a8170e5eSAvi Kivity static void cadence_ttc_write(void *opaque, hwaddr offset, 310f3a6cc07SPeter A. G. Crosthwaite uint64_t value, unsigned size) 311f3a6cc07SPeter A. G. Crosthwaite { 312f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState *s = cadence_timer_from_addr(opaque, offset); 313f3a6cc07SPeter A. G. Crosthwaite 314c6954413SPeter Crosthwaite DB_PRINT("addr: %08x data %08x\n", (unsigned)offset, (unsigned)value); 315f3a6cc07SPeter A. G. Crosthwaite 316f3a6cc07SPeter A. G. Crosthwaite cadence_timer_sync(s); 317f3a6cc07SPeter A. G. Crosthwaite 318f3a6cc07SPeter A. G. Crosthwaite switch (offset) { 319f3a6cc07SPeter A. G. Crosthwaite case 0x00: /* clock control */ 320f3a6cc07SPeter A. G. Crosthwaite case 0x04: 321f3a6cc07SPeter A. G. Crosthwaite case 0x08: 322f3a6cc07SPeter A. G. Crosthwaite s->reg_clock = value & 0x3F; 323f3a6cc07SPeter A. G. Crosthwaite break; 324f3a6cc07SPeter A. G. Crosthwaite 325f3a6cc07SPeter A. G. Crosthwaite case 0x0c: /* counter control */ 326f3a6cc07SPeter A. G. Crosthwaite case 0x10: 327f3a6cc07SPeter A. G. Crosthwaite case 0x14: 328f3a6cc07SPeter A. G. Crosthwaite if (value & COUNTER_CTRL_RST) { 329f3a6cc07SPeter A. G. Crosthwaite s->reg_value = 0; 330f3a6cc07SPeter A. G. Crosthwaite } 331f3a6cc07SPeter A. G. Crosthwaite s->reg_count = value & 0x3f & ~COUNTER_CTRL_RST; 332f3a6cc07SPeter A. G. Crosthwaite break; 333f3a6cc07SPeter A. G. Crosthwaite 334f3a6cc07SPeter A. G. Crosthwaite case 0x24: /* interval register */ 335f3a6cc07SPeter A. G. Crosthwaite case 0x28: 336f3a6cc07SPeter A. G. Crosthwaite case 0x2c: 337f3a6cc07SPeter A. G. Crosthwaite s->reg_interval = value & 0xffff; 338f3a6cc07SPeter A. G. Crosthwaite break; 339f3a6cc07SPeter A. G. Crosthwaite 340f3a6cc07SPeter A. G. Crosthwaite case 0x30: /* match register */ 341f3a6cc07SPeter A. G. Crosthwaite case 0x34: 342f3a6cc07SPeter A. G. Crosthwaite case 0x38: 343f3a6cc07SPeter A. G. Crosthwaite s->reg_match[0] = value & 0xffff; 344f3a6cc07SPeter A. G. Crosthwaite 345f3a6cc07SPeter A. G. Crosthwaite case 0x3c: /* match register */ 346f3a6cc07SPeter A. G. Crosthwaite case 0x40: 347f3a6cc07SPeter A. G. Crosthwaite case 0x44: 348f3a6cc07SPeter A. G. Crosthwaite s->reg_match[1] = value & 0xffff; 349f3a6cc07SPeter A. G. Crosthwaite 350f3a6cc07SPeter A. G. Crosthwaite case 0x48: /* match register */ 351f3a6cc07SPeter A. G. Crosthwaite case 0x4c: 352f3a6cc07SPeter A. G. Crosthwaite case 0x50: 353f3a6cc07SPeter A. G. Crosthwaite s->reg_match[2] = value & 0xffff; 354f3a6cc07SPeter A. G. Crosthwaite break; 355f3a6cc07SPeter A. G. Crosthwaite 356f3a6cc07SPeter A. G. Crosthwaite case 0x54: /* interrupt register */ 357f3a6cc07SPeter A. G. Crosthwaite case 0x58: 358f3a6cc07SPeter A. G. Crosthwaite case 0x5c: 359f3a6cc07SPeter A. G. Crosthwaite break; 360f3a6cc07SPeter A. G. Crosthwaite 361f3a6cc07SPeter A. G. Crosthwaite case 0x60: /* interrupt enable */ 362f3a6cc07SPeter A. G. Crosthwaite case 0x64: 363f3a6cc07SPeter A. G. Crosthwaite case 0x68: 364f3a6cc07SPeter A. G. Crosthwaite s->reg_intr_en = value & 0x3f; 365f3a6cc07SPeter A. G. Crosthwaite break; 366f3a6cc07SPeter A. G. Crosthwaite 367f3a6cc07SPeter A. G. Crosthwaite case 0x6c: /* event control */ 368f3a6cc07SPeter A. G. Crosthwaite case 0x70: 369f3a6cc07SPeter A. G. Crosthwaite case 0x74: 370f3a6cc07SPeter A. G. Crosthwaite s->reg_event_ctrl = value & 0x07; 371f3a6cc07SPeter A. G. Crosthwaite break; 372f3a6cc07SPeter A. G. Crosthwaite 373f3a6cc07SPeter A. G. Crosthwaite default: 374f3a6cc07SPeter A. G. Crosthwaite return; 375f3a6cc07SPeter A. G. Crosthwaite } 376f3a6cc07SPeter A. G. Crosthwaite 377f3a6cc07SPeter A. G. Crosthwaite cadence_timer_run(s); 378f3a6cc07SPeter A. G. Crosthwaite cadence_timer_update(s); 379f3a6cc07SPeter A. G. Crosthwaite } 380f3a6cc07SPeter A. G. Crosthwaite 381f3a6cc07SPeter A. G. Crosthwaite static const MemoryRegionOps cadence_ttc_ops = { 382f3a6cc07SPeter A. G. Crosthwaite .read = cadence_ttc_read, 383f3a6cc07SPeter A. G. Crosthwaite .write = cadence_ttc_write, 384f3a6cc07SPeter A. G. Crosthwaite .endianness = DEVICE_NATIVE_ENDIAN, 385f3a6cc07SPeter A. G. Crosthwaite }; 386f3a6cc07SPeter A. G. Crosthwaite 387f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_reset(CadenceTimerState *s) 388f3a6cc07SPeter A. G. Crosthwaite { 389f3a6cc07SPeter A. G. Crosthwaite s->reg_count = 0x21; 390f3a6cc07SPeter A. G. Crosthwaite } 391f3a6cc07SPeter A. G. Crosthwaite 392f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_init(uint32_t freq, CadenceTimerState *s) 393f3a6cc07SPeter A. G. Crosthwaite { 394f3a6cc07SPeter A. G. Crosthwaite memset(s, 0, sizeof(CadenceTimerState)); 395f3a6cc07SPeter A. G. Crosthwaite s->freq = freq; 396f3a6cc07SPeter A. G. Crosthwaite 397f3a6cc07SPeter A. G. Crosthwaite cadence_timer_reset(s); 398f3a6cc07SPeter A. G. Crosthwaite 399f3a6cc07SPeter A. G. Crosthwaite s->timer = qemu_new_timer_ns(vm_clock, cadence_timer_tick, s); 400f3a6cc07SPeter A. G. Crosthwaite } 401f3a6cc07SPeter A. G. Crosthwaite 402f3a6cc07SPeter A. G. Crosthwaite static int cadence_ttc_init(SysBusDevice *dev) 403f3a6cc07SPeter A. G. Crosthwaite { 404f3a6cc07SPeter A. G. Crosthwaite CadenceTTCState *s = FROM_SYSBUS(CadenceTTCState, dev); 405f3a6cc07SPeter A. G. Crosthwaite int i; 406f3a6cc07SPeter A. G. Crosthwaite 407f3a6cc07SPeter A. G. Crosthwaite for (i = 0; i < 3; ++i) { 40869efc026SPeter A. G. Crosthwaite cadence_timer_init(133000000, &s->timer[i]); 409f3a6cc07SPeter A. G. Crosthwaite sysbus_init_irq(dev, &s->timer[i].irq); 410f3a6cc07SPeter A. G. Crosthwaite } 411f3a6cc07SPeter A. G. Crosthwaite 412*853dca12SPaolo Bonzini memory_region_init_io(&s->iomem, OBJECT(s), &cadence_ttc_ops, s, 413*853dca12SPaolo Bonzini "timer", 0x1000); 414f3a6cc07SPeter A. G. Crosthwaite sysbus_init_mmio(dev, &s->iomem); 415f3a6cc07SPeter A. G. Crosthwaite 416f3a6cc07SPeter A. G. Crosthwaite return 0; 417f3a6cc07SPeter A. G. Crosthwaite } 418f3a6cc07SPeter A. G. Crosthwaite 419f3a6cc07SPeter A. G. Crosthwaite static void cadence_timer_pre_save(void *opaque) 420f3a6cc07SPeter A. G. Crosthwaite { 421f3a6cc07SPeter A. G. Crosthwaite cadence_timer_sync((CadenceTimerState *)opaque); 422f3a6cc07SPeter A. G. Crosthwaite } 423f3a6cc07SPeter A. G. Crosthwaite 424f3a6cc07SPeter A. G. Crosthwaite static int cadence_timer_post_load(void *opaque, int version_id) 425f3a6cc07SPeter A. G. Crosthwaite { 426f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState *s = opaque; 427f3a6cc07SPeter A. G. Crosthwaite 428f3a6cc07SPeter A. G. Crosthwaite s->cpu_time_valid = 0; 429f3a6cc07SPeter A. G. Crosthwaite cadence_timer_sync(s); 430f3a6cc07SPeter A. G. Crosthwaite cadence_timer_run(s); 431f3a6cc07SPeter A. G. Crosthwaite cadence_timer_update(s); 432f3a6cc07SPeter A. G. Crosthwaite return 0; 433f3a6cc07SPeter A. G. Crosthwaite } 434f3a6cc07SPeter A. G. Crosthwaite 435f3a6cc07SPeter A. G. Crosthwaite static const VMStateDescription vmstate_cadence_timer = { 436f3a6cc07SPeter A. G. Crosthwaite .name = "cadence_timer", 437f3a6cc07SPeter A. G. Crosthwaite .version_id = 1, 438f3a6cc07SPeter A. G. Crosthwaite .minimum_version_id = 1, 439f3a6cc07SPeter A. G. Crosthwaite .minimum_version_id_old = 1, 440f3a6cc07SPeter A. G. Crosthwaite .pre_save = cadence_timer_pre_save, 441f3a6cc07SPeter A. G. Crosthwaite .post_load = cadence_timer_post_load, 442f3a6cc07SPeter A. G. Crosthwaite .fields = (VMStateField[]) { 443f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_clock, CadenceTimerState), 444f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_count, CadenceTimerState), 445f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_value, CadenceTimerState), 446f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT16(reg_interval, CadenceTimerState), 447f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT16_ARRAY(reg_match, CadenceTimerState, 3), 448f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_intr, CadenceTimerState), 449f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_intr_en, CadenceTimerState), 450f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_event_ctrl, CadenceTimerState), 451f3a6cc07SPeter A. G. Crosthwaite VMSTATE_UINT32(reg_event, CadenceTimerState), 452f3a6cc07SPeter A. G. Crosthwaite VMSTATE_END_OF_LIST() 453f3a6cc07SPeter A. G. Crosthwaite } 454f3a6cc07SPeter A. G. Crosthwaite }; 455f3a6cc07SPeter A. G. Crosthwaite 456f3a6cc07SPeter A. G. Crosthwaite static const VMStateDescription vmstate_cadence_ttc = { 457f3a6cc07SPeter A. G. Crosthwaite .name = "cadence_TTC", 458f3a6cc07SPeter A. G. Crosthwaite .version_id = 1, 459f3a6cc07SPeter A. G. Crosthwaite .minimum_version_id = 1, 460f3a6cc07SPeter A. G. Crosthwaite .minimum_version_id_old = 1, 461f3a6cc07SPeter A. G. Crosthwaite .fields = (VMStateField[]) { 462f3a6cc07SPeter A. G. Crosthwaite VMSTATE_STRUCT_ARRAY(timer, CadenceTTCState, 3, 0, 463f3a6cc07SPeter A. G. Crosthwaite vmstate_cadence_timer, 464f3a6cc07SPeter A. G. Crosthwaite CadenceTimerState), 465f3a6cc07SPeter A. G. Crosthwaite VMSTATE_END_OF_LIST() 466f3a6cc07SPeter A. G. Crosthwaite } 467f3a6cc07SPeter A. G. Crosthwaite }; 468f3a6cc07SPeter A. G. Crosthwaite 469f3a6cc07SPeter A. G. Crosthwaite static void cadence_ttc_class_init(ObjectClass *klass, void *data) 470f3a6cc07SPeter A. G. Crosthwaite { 471f3a6cc07SPeter A. G. Crosthwaite DeviceClass *dc = DEVICE_CLASS(klass); 472f3a6cc07SPeter A. G. Crosthwaite SysBusDeviceClass *sdc = SYS_BUS_DEVICE_CLASS(klass); 473f3a6cc07SPeter A. G. Crosthwaite 474f3a6cc07SPeter A. G. Crosthwaite sdc->init = cadence_ttc_init; 475f3a6cc07SPeter A. G. Crosthwaite dc->vmsd = &vmstate_cadence_ttc; 476f3a6cc07SPeter A. G. Crosthwaite } 477f3a6cc07SPeter A. G. Crosthwaite 4788c43a6f0SAndreas Färber static const TypeInfo cadence_ttc_info = { 479f3a6cc07SPeter A. G. Crosthwaite .name = "cadence_ttc", 480f3a6cc07SPeter A. G. Crosthwaite .parent = TYPE_SYS_BUS_DEVICE, 481f3a6cc07SPeter A. G. Crosthwaite .instance_size = sizeof(CadenceTTCState), 482f3a6cc07SPeter A. G. Crosthwaite .class_init = cadence_ttc_class_init, 483f3a6cc07SPeter A. G. Crosthwaite }; 484f3a6cc07SPeter A. G. Crosthwaite 485f3a6cc07SPeter A. G. Crosthwaite static void cadence_ttc_register_types(void) 486f3a6cc07SPeter A. G. Crosthwaite { 487f3a6cc07SPeter A. G. Crosthwaite type_register_static(&cadence_ttc_info); 488f3a6cc07SPeter A. G. Crosthwaite } 489f3a6cc07SPeter A. G. Crosthwaite 490f3a6cc07SPeter A. G. Crosthwaite type_init(cadence_ttc_register_types) 491