182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19273fef83SCédric Le Goater #include "cpu-models.h" 20ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 21ef01ed9dSCédric Le Goater 22ef01ed9dSCédric Le Goater #include "trace.h" 2382cffa2eSCédric Le Goater 24ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2582cffa2eSCédric Le Goater { 2682cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2782cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2882cffa2eSCédric Le Goater } 2982cffa2eSCédric Le Goater 30ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3182cffa2eSCédric Le Goater Error **errp) 3282cffa2eSCédric Le Goater { 3382cffa2eSCédric Le Goater int irq; 3482cffa2eSCédric Le Goater 3582cffa2eSCédric Le Goater /* 3682cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3782cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3882cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3982cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4082cffa2eSCédric Le Goater */ 4182cffa2eSCédric Le Goater align -= 1; 4282cffa2eSCédric Le Goater 4382cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4482cffa2eSCédric Le Goater align); 4582cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4682cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4782cffa2eSCédric Le Goater return -1; 4882cffa2eSCédric Le Goater } 4982cffa2eSCédric Le Goater 5082cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5382cffa2eSCédric Le Goater } 5482cffa2eSCédric Le Goater 55ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5682cffa2eSCédric Le Goater { 5782cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5882cffa2eSCédric Le Goater } 5982cffa2eSCédric Le Goater 60ce2918cbSDavid Gibson void spapr_irq_msi_reset(SpaprMachineState *spapr) 6182cffa2eSCédric Le Goater { 6282cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6382cffa2eSCédric Le Goater } 64ef01ed9dSCédric Le Goater 65ef01ed9dSCédric Le Goater 66ef01ed9dSCédric Le Goater /* 67ef01ed9dSCédric Le Goater * XICS IRQ backend. 68ef01ed9dSCédric Le Goater */ 69ef01ed9dSCédric Le Goater 70ce2918cbSDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, int nr_irqs, 712e66cdb7SCédric Le Goater Error **errp) 72ef01ed9dSCédric Le Goater { 73ef01ed9dSCédric Le Goater MachineState *machine = MACHINE(spapr); 74*f56275a2SCédric Le Goater Object *obj; 75ef01ed9dSCédric Le Goater Error *local_err = NULL; 76444d6ca3SGreg Kurz bool xics_kvm = false; 77ef01ed9dSCédric Le Goater 78ef01ed9dSCédric Le Goater if (kvm_enabled()) { 79ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_allowed(machine) && 80ef01ed9dSCédric Le Goater !xics_kvm_init(spapr, &local_err)) { 81444d6ca3SGreg Kurz xics_kvm = true; 82ef01ed9dSCédric Le Goater } 83444d6ca3SGreg Kurz if (machine_kernel_irqchip_required(machine) && !xics_kvm) { 84ef01ed9dSCédric Le Goater error_prepend(&local_err, 85ef01ed9dSCédric Le Goater "kernel_irqchip requested but unavailable: "); 86*f56275a2SCédric Le Goater error_propagate(errp, local_err); 87*f56275a2SCédric Le Goater return; 88ef01ed9dSCédric Le Goater } 89ef01ed9dSCédric Le Goater error_free(local_err); 90ef01ed9dSCédric Le Goater local_err = NULL; 91ef01ed9dSCédric Le Goater } 92ef01ed9dSCédric Le Goater 93444d6ca3SGreg Kurz if (!xics_kvm) { 94ef01ed9dSCédric Le Goater xics_spapr_init(spapr); 95ef01ed9dSCédric Le Goater } 96ef01ed9dSCédric Le Goater 97*f56275a2SCédric Le Goater obj = object_new(TYPE_ICS_SIMPLE); 98*f56275a2SCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 99*f56275a2SCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 100*f56275a2SCédric Le Goater &error_fatal); 101*f56275a2SCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &error_fatal); 102*f56275a2SCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 103*f56275a2SCédric Le Goater if (local_err) { 104ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 105*f56275a2SCédric Le Goater return; 106*f56275a2SCédric Le Goater } 107*f56275a2SCédric Le Goater 108*f56275a2SCédric Le Goater spapr->ics = ICS_BASE(obj); 109ef01ed9dSCédric Le Goater } 110ef01ed9dSCédric Le Goater 111ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 112ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 113ef01ed9dSCédric Le Goater 114ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 115ef01ed9dSCédric Le Goater Error **errp) 116ef01ed9dSCédric Le Goater { 117ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 118ef01ed9dSCédric Le Goater 119ef01ed9dSCédric Le Goater assert(ics); 120ef01ed9dSCédric Le Goater 121ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 122ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 123ef01ed9dSCédric Le Goater return -1; 124ef01ed9dSCédric Le Goater } 125ef01ed9dSCédric Le Goater 126ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 127ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 128ef01ed9dSCédric Le Goater return -1; 129ef01ed9dSCédric Le Goater } 130ef01ed9dSCédric Le Goater 131ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 132ef01ed9dSCédric Le Goater return 0; 133ef01ed9dSCédric Le Goater } 134ef01ed9dSCédric Le Goater 135ce2918cbSDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq, int num) 136ef01ed9dSCédric Le Goater { 137ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 138ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 139ef01ed9dSCédric Le Goater int i; 140ef01ed9dSCédric Le Goater 141ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 142ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 143ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 144ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 145ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 146ef01ed9dSCédric Le Goater } 147ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 148ef01ed9dSCédric Le Goater } 149ef01ed9dSCédric Le Goater } 150ef01ed9dSCédric Le Goater } 151ef01ed9dSCédric Le Goater 152ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xics(SpaprMachineState *spapr, int irq) 153ef01ed9dSCédric Le Goater { 154ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 155ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 156ef01ed9dSCédric Le Goater 157ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 158872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 159ef01ed9dSCédric Le Goater } 160ef01ed9dSCédric Le Goater 161ef01ed9dSCédric Le Goater return NULL; 162ef01ed9dSCédric Le Goater } 163ef01ed9dSCédric Le Goater 164ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 165ef01ed9dSCédric Le Goater { 166ef01ed9dSCédric Le Goater CPUState *cs; 167ef01ed9dSCédric Le Goater 168ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 169ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 170ef01ed9dSCédric Le Goater 171a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 172ef01ed9dSCédric Le Goater } 173ef01ed9dSCédric Le Goater 174ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 175ef01ed9dSCédric Le Goater } 176ef01ed9dSCédric Le Goater 177ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1788fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1791a937ad7SCédric Le Goater { 1808fa1f4efSCédric Le Goater Error *local_err = NULL; 1818fa1f4efSCédric Le Goater Object *obj; 182ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1838fa1f4efSCédric Le Goater 18456af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1858fa1f4efSCédric Le Goater &local_err); 1868fa1f4efSCédric Le Goater if (local_err) { 1878fa1f4efSCédric Le Goater error_propagate(errp, local_err); 1888fa1f4efSCédric Le Goater return; 1898fa1f4efSCédric Le Goater } 1908fa1f4efSCédric Le Goater 191a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 1921a937ad7SCédric Le Goater } 1931a937ad7SCédric Le Goater 194ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 1951c53b06cSCédric Le Goater { 1963272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 1971c53b06cSCédric Le Goater CPUState *cs; 1981c53b06cSCédric Le Goater CPU_FOREACH(cs) { 1991c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 200a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2011c53b06cSCédric Le Goater } 2021c53b06cSCédric Le Goater } 2031c53b06cSCédric Le Goater return 0; 2041c53b06cSCédric Le Goater } 2051c53b06cSCédric Le Goater 206872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 207872ff3deSCédric Le Goater { 208ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 209872ff3deSCédric Le Goater 210872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 211872ff3deSCédric Le Goater } 212872ff3deSCédric Le Goater 213ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 21413db0cd9SCédric Le Goater { 21513db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 21613db0cd9SCédric Le Goater } 21713db0cd9SCédric Le Goater 218ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xics(SpaprMachineState *spapr) 219743ed566SGreg Kurz { 220743ed566SGreg Kurz return XICS_NODENAME; 221743ed566SGreg Kurz } 222743ed566SGreg Kurz 223ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 224e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 225e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 226e39de895SCédric Le Goater 227ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 228e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 229e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 230db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 231ef01ed9dSCédric Le Goater 232ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 233ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 234ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 235ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 236ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2376e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2381a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2391c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 24013db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 241872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 242743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 243ef01ed9dSCédric Le Goater }; 244ef01ed9dSCédric Le Goater 245ef01ed9dSCédric Le Goater /* 246dcc345b6SCédric Le Goater * XIVE IRQ backend. 247dcc345b6SCédric Le Goater */ 248ce2918cbSDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, int nr_irqs, 2492e66cdb7SCédric Le Goater Error **errp) 250dcc345b6SCédric Le Goater { 251dcc345b6SCédric Le Goater MachineState *machine = MACHINE(spapr); 252dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 253dcc345b6SCédric Le Goater DeviceState *dev; 254dcc345b6SCédric Le Goater int i; 255dcc345b6SCédric Le Goater 256dcc345b6SCédric Le Goater /* KVM XIVE device not yet available */ 257dcc345b6SCédric Le Goater if (kvm_enabled()) { 258dcc345b6SCédric Le Goater if (machine_kernel_irqchip_required(machine)) { 259dcc345b6SCédric Le Goater error_setg(errp, "kernel_irqchip requested. no KVM XIVE support"); 260dcc345b6SCédric Le Goater return; 261dcc345b6SCédric Le Goater } 262dcc345b6SCédric Le Goater } 263dcc345b6SCédric Le Goater 264dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 2652e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 266dcc345b6SCédric Le Goater /* 267dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 268dcc345b6SCédric Le Goater */ 269dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 270dcc345b6SCédric Le Goater qdev_init_nofail(dev); 271dcc345b6SCédric Le Goater 272dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 273dcc345b6SCédric Le Goater 274dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 275dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 276dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 277dcc345b6SCédric Le Goater } 27823bcd5ebSCédric Le Goater 27923bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 280dcc345b6SCédric Le Goater } 281dcc345b6SCédric Le Goater 282ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 283dcc345b6SCédric Le Goater Error **errp) 284dcc345b6SCédric Le Goater { 285dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 286dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 287dcc345b6SCédric Le Goater return -1; 288dcc345b6SCédric Le Goater } 289dcc345b6SCédric Le Goater return 0; 290dcc345b6SCédric Le Goater } 291dcc345b6SCédric Le Goater 292ce2918cbSDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq, int num) 293dcc345b6SCédric Le Goater { 294dcc345b6SCédric Le Goater int i; 295dcc345b6SCédric Le Goater 296dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 297dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 298dcc345b6SCédric Le Goater } 299dcc345b6SCédric Le Goater } 300dcc345b6SCédric Le Goater 301ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xive(SpaprMachineState *spapr, int irq) 302dcc345b6SCédric Le Goater { 303ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 304a0c493aeSCédric Le Goater 305a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 306a0c493aeSCédric Le Goater return NULL; 307a0c493aeSCédric Le Goater } 308a0c493aeSCédric Le Goater 309a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 310a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 311a0c493aeSCédric Le Goater 312872ff3deSCédric Le Goater return spapr->qirqs[irq]; 313dcc345b6SCédric Le Goater } 314dcc345b6SCédric Le Goater 315ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 316dcc345b6SCédric Le Goater Monitor *mon) 317dcc345b6SCédric Le Goater { 318dcc345b6SCédric Le Goater CPUState *cs; 319dcc345b6SCédric Le Goater 320dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 321dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 322dcc345b6SCédric Le Goater 323a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 324dcc345b6SCédric Le Goater } 325dcc345b6SCédric Le Goater 326dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 327dcc345b6SCédric Le Goater } 328dcc345b6SCédric Le Goater 329ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 3308fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3311a937ad7SCédric Le Goater { 3328fa1f4efSCédric Le Goater Error *local_err = NULL; 3338fa1f4efSCédric Le Goater Object *obj; 334ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 3358fa1f4efSCédric Le Goater 3368fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3378fa1f4efSCédric Le Goater if (local_err) { 3388fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3398fa1f4efSCédric Le Goater return; 3408fa1f4efSCédric Le Goater } 3418fa1f4efSCédric Le Goater 342a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 343b2e22477SCédric Le Goater 344b2e22477SCédric Le Goater /* 345b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3468fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 347b2e22477SCédric Le Goater */ 348a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3491a937ad7SCédric Le Goater } 3501a937ad7SCédric Le Goater 351ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3521c53b06cSCédric Le Goater { 3531c53b06cSCédric Le Goater return 0; 3541c53b06cSCédric Le Goater } 3551c53b06cSCédric Le Goater 356ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 357b2e22477SCédric Le Goater { 358b2e22477SCédric Le Goater CPUState *cs; 359b2e22477SCédric Le Goater 360b2e22477SCédric Le Goater CPU_FOREACH(cs) { 361b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 362b2e22477SCédric Le Goater 363b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 364a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 365b2e22477SCédric Le Goater } 3663a8eb78eSCédric Le Goater 3673a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3683a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 369b2e22477SCédric Le Goater } 370b2e22477SCédric Le Goater 371872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 372872ff3deSCédric Le Goater { 373ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 374872ff3deSCédric Le Goater 375872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 376872ff3deSCédric Le Goater } 377872ff3deSCédric Le Goater 378ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xive(SpaprMachineState *spapr) 379743ed566SGreg Kurz { 380743ed566SGreg Kurz return spapr->xive->nodename; 381743ed566SGreg Kurz } 382743ed566SGreg Kurz 383dcc345b6SCédric Le Goater /* 384dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 385dcc345b6SCédric Le Goater * with XICS. 386dcc345b6SCédric Le Goater */ 387dcc345b6SCédric Le Goater 388dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 389dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 390dcc345b6SCédric Le Goater 391ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 392dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 393dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 394db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 395dcc345b6SCédric Le Goater 396dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 397dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 398dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 399dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 400dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4016e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4021a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4031c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 404b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 405872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 406743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xive, 407dcc345b6SCédric Le Goater }; 408dcc345b6SCédric Le Goater 409dcc345b6SCédric Le Goater /* 41013db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 41113db0cd9SCédric Le Goater * 41213db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 41313db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 41413db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 41513db0cd9SCédric Le Goater * activated after an extra machine reset. 41613db0cd9SCédric Le Goater */ 41713db0cd9SCédric Le Goater 41813db0cd9SCédric Le Goater /* 41913db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 42013db0cd9SCédric Le Goater * default. 42113db0cd9SCédric Le Goater */ 422ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 42313db0cd9SCédric Le Goater { 42413db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 42513db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 42613db0cd9SCédric Le Goater } 42713db0cd9SCédric Le Goater 428ce2918cbSDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, int nr_irqs, 4292e66cdb7SCédric Le Goater Error **errp) 43013db0cd9SCédric Le Goater { 43113db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 43213db0cd9SCédric Le Goater Error *local_err = NULL; 43313db0cd9SCédric Le Goater 43413db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 43513db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 43613db0cd9SCédric Le Goater return; 43713db0cd9SCédric Le Goater } 43813db0cd9SCédric Le Goater 4392e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 44013db0cd9SCédric Le Goater if (local_err) { 44113db0cd9SCédric Le Goater error_propagate(errp, local_err); 44213db0cd9SCédric Le Goater return; 44313db0cd9SCédric Le Goater } 44413db0cd9SCédric Le Goater 4452e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 44613db0cd9SCédric Le Goater if (local_err) { 44713db0cd9SCédric Le Goater error_propagate(errp, local_err); 44813db0cd9SCédric Le Goater return; 44913db0cd9SCédric Le Goater } 45013db0cd9SCédric Le Goater } 45113db0cd9SCédric Le Goater 452ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 45313db0cd9SCédric Le Goater Error **errp) 45413db0cd9SCédric Le Goater { 45513db0cd9SCédric Le Goater Error *local_err = NULL; 45613db0cd9SCédric Le Goater int ret; 45713db0cd9SCédric Le Goater 45813db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 45913db0cd9SCédric Le Goater if (local_err) { 46013db0cd9SCédric Le Goater error_propagate(errp, local_err); 46113db0cd9SCédric Le Goater return ret; 46213db0cd9SCédric Le Goater } 46313db0cd9SCédric Le Goater 46413db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 46513db0cd9SCédric Le Goater if (local_err) { 46613db0cd9SCédric Le Goater error_propagate(errp, local_err); 46713db0cd9SCédric Le Goater return ret; 46813db0cd9SCédric Le Goater } 46913db0cd9SCédric Le Goater 47013db0cd9SCédric Le Goater return ret; 47113db0cd9SCédric Le Goater } 47213db0cd9SCédric Le Goater 473ce2918cbSDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq, int num) 47413db0cd9SCédric Le Goater { 47513db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 47613db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 47713db0cd9SCédric Le Goater } 47813db0cd9SCédric Le Goater 479ce2918cbSDavid Gibson static qemu_irq spapr_qirq_dual(SpaprMachineState *spapr, int irq) 48013db0cd9SCédric Le Goater { 4813a0d802cSCédric Le Goater return spapr_irq_current(spapr)->qirq(spapr, irq); 48213db0cd9SCédric Le Goater } 48313db0cd9SCédric Le Goater 484ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 48513db0cd9SCédric Le Goater { 48613db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 48713db0cd9SCédric Le Goater } 48813db0cd9SCédric Le Goater 489ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 49013db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 49113db0cd9SCédric Le Goater uint32_t phandle) 49213db0cd9SCédric Le Goater { 49313db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 49413db0cd9SCédric Le Goater } 49513db0cd9SCédric Le Goater 496ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 49713db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 49813db0cd9SCédric Le Goater { 49913db0cd9SCédric Le Goater Error *local_err = NULL; 50013db0cd9SCédric Le Goater 50113db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 50213db0cd9SCédric Le Goater if (local_err) { 50313db0cd9SCédric Le Goater error_propagate(errp, local_err); 50413db0cd9SCédric Le Goater return; 50513db0cd9SCédric Le Goater } 50613db0cd9SCédric Le Goater 50713db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 50813db0cd9SCédric Le Goater } 50913db0cd9SCédric Le Goater 510ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 51113db0cd9SCédric Le Goater { 51213db0cd9SCédric Le Goater /* 51313db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 51413db0cd9SCédric Le Goater * defaults to XICS at startup. 51513db0cd9SCédric Le Goater */ 51613db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 51713db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 51813db0cd9SCédric Le Goater } 51913db0cd9SCédric Le Goater 52013db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 52113db0cd9SCédric Le Goater } 52213db0cd9SCédric Le Goater 523ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 52413db0cd9SCédric Le Goater { 5253a8eb78eSCédric Le Goater /* 5263a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5273a8eb78eSCédric Le Goater * if selected. 5283a8eb78eSCédric Le Goater */ 5293a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5303a8eb78eSCédric Le Goater 53113db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 53213db0cd9SCédric Le Goater } 53313db0cd9SCédric Le Goater 53413db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 53513db0cd9SCédric Le Goater { 536ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 53713db0cd9SCédric Le Goater 53813db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 53913db0cd9SCédric Le Goater } 54013db0cd9SCédric Le Goater 541ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_dual(SpaprMachineState *spapr) 542743ed566SGreg Kurz { 543743ed566SGreg Kurz return spapr_irq_current(spapr)->get_nodename(spapr); 544743ed566SGreg Kurz } 545743ed566SGreg Kurz 54613db0cd9SCédric Le Goater /* 54713db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 54813db0cd9SCédric Le Goater */ 54913db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 55013db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 55113db0cd9SCédric Le Goater 552ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 55313db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 55413db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 55513db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 55613db0cd9SCédric Le Goater 55713db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 55813db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 55913db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 56013db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 56113db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 56213db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 56313db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 56413db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 56513db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 566743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 567743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_dual, 56813db0cd9SCédric Le Goater }; 56913db0cd9SCédric Le Goater 570273fef83SCédric Le Goater 571273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 572273fef83SCédric Le Goater { 573273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 574273fef83SCédric Le Goater 575273fef83SCédric Le Goater /* 576273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 577273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 578273fef83SCédric Le Goater */ 579273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 580273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 581273fef83SCédric Le Goater /* 582273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 583273fef83SCédric Le Goater * negotiation is useless. 584273fef83SCédric Le Goater */ 585273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 586273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 587273fef83SCédric Le Goater return; 588273fef83SCédric Le Goater } 589273fef83SCédric Le Goater 590273fef83SCédric Le Goater /* 591273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 592273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 593273fef83SCédric Le Goater * 594273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 595273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 596273fef83SCédric Le Goater * model is required. 597273fef83SCédric Le Goater 598273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 599273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 600273fef83SCédric Le Goater * properties but no hcalls. 601273fef83SCédric Le Goater * 602273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 603273fef83SCédric Le Goater * QEMU. 604273fef83SCédric Le Goater */ 605273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 606273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 607273fef83SCédric Le Goater return; 608273fef83SCédric Le Goater } 609273fef83SCédric Le Goater } 610273fef83SCédric Le Goater } 611273fef83SCédric Le Goater 61213db0cd9SCédric Le Goater /* 613ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 614ef01ed9dSCédric Le Goater */ 615ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 616fab397d8SCédric Le Goater { 6171a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 618273fef83SCédric Le Goater Error *local_err = NULL; 6191a511340SGreg Kurz 6201a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 6211a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 6221a511340SGreg Kurz return; 6231a511340SGreg Kurz } 6241a511340SGreg Kurz 6251a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6261a511340SGreg Kurz error_setg(errp, 6271a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6281a511340SGreg Kurz return; 6291a511340SGreg Kurz } 6301a511340SGreg Kurz 631273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 632273fef83SCédric Le Goater if (local_err) { 633273fef83SCédric Le Goater error_propagate(errp, local_err); 634273fef83SCédric Le Goater return; 635273fef83SCédric Le Goater } 636273fef83SCédric Le Goater 637fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 638fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6393ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 640fab397d8SCédric Le Goater } 641fab397d8SCédric Le Goater 6422e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 643872ff3deSCédric Le Goater 644872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 645872ff3deSCédric Le Goater spapr->irq->nr_irqs); 646fab397d8SCédric Le Goater } 647ef01ed9dSCédric Le Goater 648ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 649ef01ed9dSCédric Le Goater { 6503ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 651ef01ed9dSCédric Le Goater } 652ef01ed9dSCédric Le Goater 653ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 654ef01ed9dSCédric Le Goater { 6553ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 656ef01ed9dSCédric Le Goater } 657ef01ed9dSCédric Le Goater 658ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 659ef01ed9dSCédric Le Goater { 6603ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 661ef01ed9dSCédric Le Goater } 662ef01ed9dSCédric Le Goater 663ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6641c53b06cSCédric Le Goater { 6653ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6661c53b06cSCédric Le Goater } 6671c53b06cSCédric Le Goater 668ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 669b2e22477SCédric Le Goater { 6703ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6713ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 672b2e22477SCédric Le Goater } 673b2e22477SCédric Le Goater } 674b2e22477SCédric Le Goater 675ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 676ad62bff6SGreg Kurz { 677ad62bff6SGreg Kurz const char *nodename = spapr->irq->get_nodename(spapr); 678ad62bff6SGreg Kurz int offset, phandle; 679ad62bff6SGreg Kurz 680ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 681ad62bff6SGreg Kurz if (offset < 0) { 682ad62bff6SGreg Kurz error_setg(errp, "Can't find node \"%s\": %s", nodename, 683ad62bff6SGreg Kurz fdt_strerror(offset)); 684ad62bff6SGreg Kurz return -1; 685ad62bff6SGreg Kurz } 686ad62bff6SGreg Kurz 687ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 688ad62bff6SGreg Kurz if (!phandle) { 689ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 690ad62bff6SGreg Kurz return -1; 691ad62bff6SGreg Kurz } 692ad62bff6SGreg Kurz 693ad62bff6SGreg Kurz return phandle; 694ad62bff6SGreg Kurz } 695ad62bff6SGreg Kurz 696ef01ed9dSCédric Le Goater /* 697ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 698ef01ed9dSCédric Le Goater */ 699ef01ed9dSCédric Le Goater 700ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 701ef01ed9dSCédric Le Goater { 702ef01ed9dSCédric Le Goater int first, i; 703ef01ed9dSCédric Le Goater 704ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 705ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 706ef01ed9dSCédric Le Goater return -1; 707ef01ed9dSCédric Le Goater } 708ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 709ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 710ef01ed9dSCédric Le Goater break; 711ef01ed9dSCédric Le Goater } 712ef01ed9dSCédric Le Goater } 713ef01ed9dSCédric Le Goater if (i == (first + num)) { 714ef01ed9dSCédric Le Goater return first; 715ef01ed9dSCédric Le Goater } 716ef01ed9dSCédric Le Goater } 717ef01ed9dSCédric Le Goater 718ef01ed9dSCédric Le Goater return -1; 719ef01ed9dSCédric Le Goater } 720ef01ed9dSCédric Le Goater 721ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 722ef01ed9dSCédric Le Goater { 723ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 724ef01ed9dSCédric Le Goater int first = -1; 725ef01ed9dSCédric Le Goater 726ef01ed9dSCédric Le Goater assert(ics); 727ef01ed9dSCédric Le Goater 728ef01ed9dSCédric Le Goater /* 729ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 730ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 731ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 732ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 733ef01ed9dSCédric Le Goater * be allocated continuously. 734ef01ed9dSCédric Le Goater */ 735ef01ed9dSCédric Le Goater if (align) { 736ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 737ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 738ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 739ef01ed9dSCédric Le Goater } else { 740ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 741ef01ed9dSCédric Le Goater } 742ef01ed9dSCédric Le Goater 743ef01ed9dSCédric Le Goater if (first < 0) { 744ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 745ef01ed9dSCédric Le Goater return -1; 746ef01ed9dSCédric Le Goater } 747ef01ed9dSCédric Le Goater 748ef01ed9dSCédric Le Goater return first + ics->offset; 749ef01ed9dSCédric Le Goater } 750ae837402SCédric Le Goater 751ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 752ae837402SCédric Le Goater 753ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 754ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 755ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 756db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 757ae837402SCédric Le Goater 758ae837402SCédric Le Goater .init = spapr_irq_init_xics, 759ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 760ae837402SCédric Le Goater .free = spapr_irq_free_xics, 761ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 762ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7636e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7641a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7651c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 766872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 767743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 768ae837402SCédric Le Goater }; 769