182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1464552b6bSMarkus Armbruster #include "hw/irq.h" 1582cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 16a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 17dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1882cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 19a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 20a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 21273fef83SCédric Le Goater #include "cpu-models.h" 22ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 23ef01ed9dSCédric Le Goater 24ef01ed9dSCédric Le Goater #include "trace.h" 2582cffa2eSCédric Le Goater 26ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2782cffa2eSCédric Le Goater { 2882cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2982cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 3082cffa2eSCédric Le Goater } 3182cffa2eSCédric Le Goater 32ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3382cffa2eSCédric Le Goater Error **errp) 3482cffa2eSCédric Le Goater { 3582cffa2eSCédric Le Goater int irq; 3682cffa2eSCédric Le Goater 3782cffa2eSCédric Le Goater /* 3882cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 4082cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 4182cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4282cffa2eSCédric Le Goater */ 4382cffa2eSCédric Le Goater align -= 1; 4482cffa2eSCédric Le Goater 4582cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4682cffa2eSCédric Le Goater align); 4782cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4882cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4982cffa2eSCédric Le Goater return -1; 5082cffa2eSCédric Le Goater } 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5582cffa2eSCédric Le Goater } 5682cffa2eSCédric Le Goater 57ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5882cffa2eSCédric Le Goater { 5982cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 6082cffa2eSCédric Le Goater } 6182cffa2eSCédric Le Goater 62d0e9bc04SCédric Le Goater static void spapr_irq_init_kvm(SpaprMachineState *spapr, 63ae805ea9SCédric Le Goater SpaprIrq *irq, Error **errp) 64ae805ea9SCédric Le Goater { 65ae805ea9SCédric Le Goater MachineState *machine = MACHINE(spapr); 66ae805ea9SCédric Le Goater Error *local_err = NULL; 67ae805ea9SCédric Le Goater 68ae805ea9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 69ae805ea9SCédric Le Goater irq->init_kvm(spapr, &local_err); 70ae805ea9SCédric Le Goater if (local_err && machine_kernel_irqchip_required(machine)) { 71ae805ea9SCédric Le Goater error_prepend(&local_err, 72ae805ea9SCédric Le Goater "kernel_irqchip requested but unavailable: "); 73ae805ea9SCédric Le Goater error_propagate(errp, local_err); 74ae805ea9SCédric Le Goater return; 75ae805ea9SCédric Le Goater } 76ae805ea9SCédric Le Goater 77ae805ea9SCédric Le Goater if (!local_err) { 78ae805ea9SCédric Le Goater return; 79ae805ea9SCédric Le Goater } 80ae805ea9SCédric Le Goater 81ae805ea9SCédric Le Goater /* 82ae805ea9SCédric Le Goater * We failed to initialize the KVM device, fallback to 83ae805ea9SCédric Le Goater * emulated mode 84ae805ea9SCédric Le Goater */ 85ae805ea9SCédric Le Goater error_prepend(&local_err, "kernel_irqchip allowed but unavailable: "); 86f5bda010SGreg Kurz error_append_hint(&local_err, "Falling back to kernel-irqchip=off\n"); 87ae805ea9SCédric Le Goater warn_report_err(local_err); 88ae805ea9SCédric Le Goater } 89ae805ea9SCédric Le Goater } 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater /* 92ef01ed9dSCédric Le Goater * XICS IRQ backend. 93ef01ed9dSCédric Le Goater */ 94ef01ed9dSCédric Le Goater 95fe9b61b2SDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, Error **errp) 96ef01ed9dSCédric Le Goater { 97f56275a2SCédric Le Goater Object *obj; 98ef01ed9dSCédric Le Goater Error *local_err = NULL; 99ef01ed9dSCédric Le Goater 1009db8c551SDavid Gibson obj = object_new(TYPE_ICS_SPAPR); 101f56275a2SCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 102f56275a2SCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 103f56275a2SCédric Le Goater &error_fatal); 104fe9b61b2SDavid Gibson object_property_set_int(obj, spapr->irq->nr_xirqs, 105fe9b61b2SDavid Gibson "nr-irqs", &error_fatal); 106f56275a2SCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 107f56275a2SCédric Le Goater if (local_err) { 108ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 109f56275a2SCédric Le Goater return; 110f56275a2SCédric Le Goater } 111f56275a2SCédric Le Goater 1129db8c551SDavid Gibson spapr->ics = ICS_SPAPR(obj); 113ef01ed9dSCédric Le Goater } 114ef01ed9dSCédric Le Goater 115ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 116ef01ed9dSCédric Le Goater Error **errp) 117ef01ed9dSCédric Le Goater { 118ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 119ef01ed9dSCédric Le Goater 120ef01ed9dSCédric Le Goater assert(ics); 121ef01ed9dSCédric Le Goater 122ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 123ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 124ef01ed9dSCédric Le Goater return -1; 125ef01ed9dSCédric Le Goater } 126ef01ed9dSCédric Le Goater 1274a99d405SCédric Le Goater if (!ics_irq_free(ics, irq - ics->offset)) { 128ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 129ef01ed9dSCédric Le Goater return -1; 130ef01ed9dSCédric Le Goater } 131ef01ed9dSCédric Le Goater 132ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 133ef01ed9dSCédric Le Goater return 0; 134ef01ed9dSCédric Le Goater } 135ef01ed9dSCédric Le Goater 136*f233cee9SDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq) 137ef01ed9dSCédric Le Goater { 138ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 139ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 140ef01ed9dSCédric Le Goater 141ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 142*f233cee9SDavid Gibson memset(&ics->irqs[srcno], 0, sizeof(ICSIRQState)); 143ef01ed9dSCédric Le Goater } 144ef01ed9dSCédric Le Goater } 145ef01ed9dSCédric Le Goater 146ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 147ef01ed9dSCédric Le Goater { 148ef01ed9dSCédric Le Goater CPUState *cs; 149ef01ed9dSCédric Le Goater 150ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 151ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 152ef01ed9dSCédric Le Goater 153a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 154ef01ed9dSCédric Le Goater } 155ef01ed9dSCédric Le Goater 156ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 157ef01ed9dSCédric Le Goater } 158ef01ed9dSCédric Le Goater 159ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1608fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1611a937ad7SCédric Le Goater { 1628fa1f4efSCédric Le Goater Error *local_err = NULL; 1638fa1f4efSCédric Le Goater Object *obj; 164ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1658fa1f4efSCédric Le Goater 16656af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1678fa1f4efSCédric Le Goater &local_err); 1688fa1f4efSCédric Le Goater if (local_err) { 1698fa1f4efSCédric Le Goater error_propagate(errp, local_err); 1708fa1f4efSCédric Le Goater return; 1718fa1f4efSCédric Le Goater } 1728fa1f4efSCédric Le Goater 173a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 1741a937ad7SCédric Le Goater } 1751a937ad7SCédric Le Goater 176ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 1771c53b06cSCédric Le Goater { 1783272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 1791c53b06cSCédric Le Goater CPUState *cs; 1801c53b06cSCédric Le Goater CPU_FOREACH(cs) { 1811c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 182a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 1831c53b06cSCédric Le Goater } 1841c53b06cSCédric Le Goater } 1851c53b06cSCédric Le Goater return 0; 1861c53b06cSCédric Le Goater } 1871c53b06cSCédric Le Goater 1889f53c0dbSDavid Gibson static void spapr_irq_set_irq_xics(void *opaque, int irq, int val) 189872ff3deSCédric Le Goater { 190ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 1919f53c0dbSDavid Gibson uint32_t srcno = irq - spapr->ics->offset; 192872ff3deSCédric Le Goater 19328976c99SDavid Gibson ics_set_irq(spapr->ics, srcno, val); 194872ff3deSCédric Le Goater } 195872ff3deSCédric Le Goater 196ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 19713db0cd9SCédric Le Goater { 1983f777abcSCédric Le Goater Error *local_err = NULL; 1993f777abcSCédric Le Goater 200d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xics, &local_err); 2013f777abcSCédric Le Goater if (local_err) { 2023f777abcSCédric Le Goater error_propagate(errp, local_err); 2033f777abcSCédric Le Goater return; 2043f777abcSCédric Le Goater } 20513db0cd9SCédric Le Goater } 20613db0cd9SCédric Le Goater 207ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xics(SpaprMachineState *spapr, Error **errp) 208ae805ea9SCédric Le Goater { 209ae805ea9SCédric Le Goater if (kvm_enabled()) { 210eab9f191SGreg Kurz xics_kvm_connect(spapr, errp); 211ae805ea9SCédric Le Goater } 212ae805ea9SCédric Le Goater } 213ae805ea9SCédric Le Goater 214ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 215ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 216ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 217db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 218ef01ed9dSCédric Le Goater 219ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 220ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 221ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 222ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2236e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2241a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2251c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 22613db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 227872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 228ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 229ef01ed9dSCédric Le Goater }; 230ef01ed9dSCédric Le Goater 231ef01ed9dSCédric Le Goater /* 232dcc345b6SCédric Le Goater * XIVE IRQ backend. 233dcc345b6SCédric Le Goater */ 234fe9b61b2SDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, Error **errp) 235dcc345b6SCédric Le Goater { 236dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 237dcc345b6SCédric Le Goater DeviceState *dev; 238dcc345b6SCédric Le Goater int i; 239dcc345b6SCédric Le Goater 240dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 241fe9b61b2SDavid Gibson qdev_prop_set_uint32(dev, "nr-irqs", 242fe9b61b2SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 243dcc345b6SCédric Le Goater /* 244dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 245dcc345b6SCédric Le Goater */ 246dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 247dcc345b6SCédric Le Goater qdev_init_nofail(dev); 248dcc345b6SCédric Le Goater 249dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 250dcc345b6SCédric Le Goater 251dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 252dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 253dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 254dcc345b6SCédric Le Goater } 25523bcd5ebSCédric Le Goater 25623bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 257dcc345b6SCédric Le Goater } 258dcc345b6SCédric Le Goater 259ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 260dcc345b6SCédric Le Goater Error **errp) 261dcc345b6SCédric Le Goater { 262dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 263dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 264dcc345b6SCédric Le Goater return -1; 265dcc345b6SCédric Le Goater } 266dcc345b6SCédric Le Goater return 0; 267dcc345b6SCédric Le Goater } 268dcc345b6SCédric Le Goater 269*f233cee9SDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq) 270dcc345b6SCédric Le Goater { 271*f233cee9SDavid Gibson spapr_xive_irq_free(spapr->xive, irq); 272dcc345b6SCédric Le Goater } 273dcc345b6SCédric Le Goater 274ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 275dcc345b6SCédric Le Goater Monitor *mon) 276dcc345b6SCédric Le Goater { 277dcc345b6SCédric Le Goater CPUState *cs; 278dcc345b6SCédric Le Goater 279dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 280dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 281dcc345b6SCédric Le Goater 282a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 283dcc345b6SCédric Le Goater } 284dcc345b6SCédric Le Goater 285dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 286dcc345b6SCédric Le Goater } 287dcc345b6SCédric Le Goater 288ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 2898fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 2901a937ad7SCédric Le Goater { 2918fa1f4efSCédric Le Goater Error *local_err = NULL; 2928fa1f4efSCédric Le Goater Object *obj; 293ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 2948fa1f4efSCédric Le Goater 2958fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 2968fa1f4efSCédric Le Goater if (local_err) { 2978fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2988fa1f4efSCédric Le Goater return; 2998fa1f4efSCédric Le Goater } 3008fa1f4efSCédric Le Goater 301a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 302b2e22477SCédric Le Goater 303b2e22477SCédric Le Goater /* 304b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3058fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 306b2e22477SCédric Le Goater */ 307a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3081a937ad7SCédric Le Goater } 3091a937ad7SCédric Le Goater 310ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3111c53b06cSCédric Le Goater { 312277dd3d7SCédric Le Goater return spapr_xive_post_load(spapr->xive, version_id); 3131c53b06cSCédric Le Goater } 3141c53b06cSCédric Le Goater 315ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 316b2e22477SCédric Le Goater { 317b2e22477SCédric Le Goater CPUState *cs; 3183f777abcSCédric Le Goater Error *local_err = NULL; 319b2e22477SCédric Le Goater 320b2e22477SCédric Le Goater CPU_FOREACH(cs) { 321b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 322b2e22477SCédric Le Goater 323b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 324a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 325b2e22477SCédric Le Goater } 3263a8eb78eSCédric Le Goater 327d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xive, &local_err); 3283f777abcSCédric Le Goater if (local_err) { 3293f777abcSCédric Le Goater error_propagate(errp, local_err); 3303f777abcSCédric Le Goater return; 3313f777abcSCédric Le Goater } 3323f777abcSCédric Le Goater 3333a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3343a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 335b2e22477SCédric Le Goater } 336b2e22477SCédric Le Goater 3379f53c0dbSDavid Gibson static void spapr_irq_set_irq_xive(void *opaque, int irq, int val) 338872ff3deSCédric Le Goater { 339ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 340872ff3deSCédric Le Goater 34138afd772SCédric Le Goater if (kvm_irqchip_in_kernel()) { 3429f53c0dbSDavid Gibson kvmppc_xive_source_set_irq(&spapr->xive->source, irq, val); 34338afd772SCédric Le Goater } else { 3449f53c0dbSDavid Gibson xive_source_set_irq(&spapr->xive->source, irq, val); 345872ff3deSCédric Le Goater } 34638afd772SCédric Le Goater } 347872ff3deSCédric Le Goater 348ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xive(SpaprMachineState *spapr, Error **errp) 349ae805ea9SCédric Le Goater { 350ae805ea9SCédric Le Goater if (kvm_enabled()) { 351ae805ea9SCédric Le Goater kvmppc_xive_connect(spapr->xive, errp); 352ae805ea9SCédric Le Goater } 353ae805ea9SCédric Le Goater } 354ae805ea9SCédric Le Goater 355ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 356ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 357ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 358db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 359dcc345b6SCédric Le Goater 360dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 361dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 362dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 363dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 3646e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 3651a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 3661c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 367b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 368872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 369ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xive, 370dcc345b6SCédric Le Goater }; 371dcc345b6SCédric Le Goater 372dcc345b6SCédric Le Goater /* 37313db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 37413db0cd9SCédric Le Goater * 37513db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 37613db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 37713db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 37813db0cd9SCédric Le Goater * activated after an extra machine reset. 37913db0cd9SCédric Le Goater */ 38013db0cd9SCédric Le Goater 38113db0cd9SCédric Le Goater /* 38213db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 38313db0cd9SCédric Le Goater * default. 38413db0cd9SCédric Le Goater */ 385ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 38613db0cd9SCédric Le Goater { 38713db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 38813db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 38913db0cd9SCédric Le Goater } 39013db0cd9SCédric Le Goater 391fe9b61b2SDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, Error **errp) 39213db0cd9SCédric Le Goater { 39313db0cd9SCédric Le Goater Error *local_err = NULL; 39413db0cd9SCédric Le Goater 395fe9b61b2SDavid Gibson spapr_irq_xics.init(spapr, &local_err); 39613db0cd9SCédric Le Goater if (local_err) { 39713db0cd9SCédric Le Goater error_propagate(errp, local_err); 39813db0cd9SCédric Le Goater return; 39913db0cd9SCédric Le Goater } 40013db0cd9SCédric Le Goater 401fe9b61b2SDavid Gibson spapr_irq_xive.init(spapr, &local_err); 40213db0cd9SCédric Le Goater if (local_err) { 40313db0cd9SCédric Le Goater error_propagate(errp, local_err); 40413db0cd9SCédric Le Goater return; 40513db0cd9SCédric Le Goater } 40613db0cd9SCédric Le Goater } 40713db0cd9SCédric Le Goater 408ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 40913db0cd9SCédric Le Goater Error **errp) 41013db0cd9SCédric Le Goater { 41113db0cd9SCédric Le Goater Error *local_err = NULL; 41213db0cd9SCédric Le Goater int ret; 41313db0cd9SCédric Le Goater 41413db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 41513db0cd9SCédric Le Goater if (local_err) { 41613db0cd9SCédric Le Goater error_propagate(errp, local_err); 41713db0cd9SCédric Le Goater return ret; 41813db0cd9SCédric Le Goater } 41913db0cd9SCédric Le Goater 42013db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 42113db0cd9SCédric Le Goater if (local_err) { 42213db0cd9SCédric Le Goater error_propagate(errp, local_err); 42313db0cd9SCédric Le Goater return ret; 42413db0cd9SCédric Le Goater } 42513db0cd9SCédric Le Goater 42613db0cd9SCédric Le Goater return ret; 42713db0cd9SCédric Le Goater } 42813db0cd9SCédric Le Goater 429*f233cee9SDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq) 43013db0cd9SCédric Le Goater { 431*f233cee9SDavid Gibson spapr_irq_xics.free(spapr, irq); 432*f233cee9SDavid Gibson spapr_irq_xive.free(spapr, irq); 43313db0cd9SCédric Le Goater } 43413db0cd9SCédric Le Goater 435ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 43613db0cd9SCédric Le Goater { 43713db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 43813db0cd9SCédric Le Goater } 43913db0cd9SCédric Le Goater 440ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 44113db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 44213db0cd9SCédric Le Goater uint32_t phandle) 44313db0cd9SCédric Le Goater { 44413db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 44513db0cd9SCédric Le Goater } 44613db0cd9SCédric Le Goater 447ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 44813db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 44913db0cd9SCédric Le Goater { 45013db0cd9SCédric Le Goater Error *local_err = NULL; 45113db0cd9SCédric Le Goater 45213db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 45313db0cd9SCédric Le Goater if (local_err) { 45413db0cd9SCédric Le Goater error_propagate(errp, local_err); 45513db0cd9SCédric Le Goater return; 45613db0cd9SCédric Le Goater } 45713db0cd9SCédric Le Goater 45813db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 45913db0cd9SCédric Le Goater } 46013db0cd9SCédric Le Goater 461ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 46213db0cd9SCédric Le Goater { 46313db0cd9SCédric Le Goater /* 46413db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 46513db0cd9SCédric Le Goater * defaults to XICS at startup. 46613db0cd9SCédric Le Goater */ 46713db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 4683f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4693f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &error_fatal); 4703f777abcSCédric Le Goater } 47113db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 47213db0cd9SCédric Le Goater } 47313db0cd9SCédric Le Goater 47413db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 47513db0cd9SCédric Le Goater } 47613db0cd9SCédric Le Goater 477ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 47813db0cd9SCédric Le Goater { 4793f777abcSCédric Le Goater Error *local_err = NULL; 4803f777abcSCédric Le Goater 4813a8eb78eSCédric Le Goater /* 4823a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 4833a8eb78eSCédric Le Goater * if selected. 4843a8eb78eSCédric Le Goater */ 4853a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 4863a8eb78eSCédric Le Goater 4873f777abcSCédric Le Goater /* Destroy all KVM devices */ 4883f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4893f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &local_err); 4903f777abcSCédric Le Goater if (local_err) { 4913f777abcSCédric Le Goater error_propagate(errp, local_err); 4923f777abcSCédric Le Goater error_prepend(errp, "KVM XICS disconnect failed: "); 4933f777abcSCédric Le Goater return; 4943f777abcSCédric Le Goater } 4953f777abcSCédric Le Goater kvmppc_xive_disconnect(spapr->xive, &local_err); 4963f777abcSCédric Le Goater if (local_err) { 4973f777abcSCédric Le Goater error_propagate(errp, local_err); 4983f777abcSCédric Le Goater error_prepend(errp, "KVM XIVE disconnect failed: "); 4993f777abcSCédric Le Goater return; 5003f777abcSCédric Le Goater } 5013f777abcSCédric Le Goater } 5023f777abcSCédric Le Goater 50313db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 50413db0cd9SCédric Le Goater } 50513db0cd9SCédric Le Goater 5069f53c0dbSDavid Gibson static void spapr_irq_set_irq_dual(void *opaque, int irq, int val) 50713db0cd9SCédric Le Goater { 508ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 50913db0cd9SCédric Le Goater 5109f53c0dbSDavid Gibson spapr_irq_current(spapr)->set_irq(spapr, irq, val); 51113db0cd9SCédric Le Goater } 51213db0cd9SCédric Le Goater 51313db0cd9SCédric Le Goater /* 51413db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 51513db0cd9SCédric Le Goater */ 516ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 517ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 518ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 51913db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 52013db0cd9SCédric Le Goater 52113db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 52213db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 52313db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 52413db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 52513db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 52613db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 52713db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 52813db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 529743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 530ae805ea9SCédric Le Goater .init_kvm = NULL, /* should not be used */ 53113db0cd9SCédric Le Goater }; 53213db0cd9SCédric Le Goater 533273fef83SCédric Le Goater 534273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 535273fef83SCédric Le Goater { 536273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 537273fef83SCédric Le Goater 538273fef83SCédric Le Goater /* 539273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 540273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 541273fef83SCédric Le Goater */ 542273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 543273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 544273fef83SCédric Le Goater /* 545273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 546273fef83SCédric Le Goater * negotiation is useless. 547273fef83SCédric Le Goater */ 548273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 549273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 550273fef83SCédric Le Goater return; 551273fef83SCédric Le Goater } 552273fef83SCédric Le Goater 553273fef83SCédric Le Goater /* 554273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 555273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 556273fef83SCédric Le Goater * 557273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 558273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 559273fef83SCédric Le Goater * model is required. 560273fef83SCédric Le Goater 561273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 562273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 563273fef83SCédric Le Goater * properties but no hcalls. 564273fef83SCédric Le Goater * 565273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 566273fef83SCédric Le Goater * QEMU. 567273fef83SCédric Le Goater */ 568273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 569273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 570273fef83SCédric Le Goater return; 571273fef83SCédric Le Goater } 572273fef83SCédric Le Goater } 5737abc0c6dSGreg Kurz 5747abc0c6dSGreg Kurz /* 5757abc0c6dSGreg Kurz * On a POWER9 host, some older KVM XICS devices cannot be destroyed and 5767abc0c6dSGreg Kurz * re-created. Detect that early to avoid QEMU to exit later when the 5777abc0c6dSGreg Kurz * guest reboots. 5787abc0c6dSGreg Kurz */ 5797abc0c6dSGreg Kurz if (kvm_enabled() && 5807abc0c6dSGreg Kurz spapr->irq == &spapr_irq_dual && 5817abc0c6dSGreg Kurz machine_kernel_irqchip_required(machine) && 5827abc0c6dSGreg Kurz xics_kvm_has_broken_disconnect(spapr)) { 5837abc0c6dSGreg Kurz error_setg(errp, "KVM is too old to support ic-mode=dual,kernel-irqchip=on"); 5847abc0c6dSGreg Kurz return; 5857abc0c6dSGreg Kurz } 586273fef83SCédric Le Goater } 587273fef83SCédric Le Goater 58813db0cd9SCédric Le Goater /* 589ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 590ef01ed9dSCédric Le Goater */ 591ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 592fab397d8SCédric Le Goater { 5931a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 594273fef83SCédric Le Goater Error *local_err = NULL; 5951a511340SGreg Kurz 5961a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5971a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5981a511340SGreg Kurz return; 5991a511340SGreg Kurz } 6001a511340SGreg Kurz 6011a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6021a511340SGreg Kurz error_setg(errp, 6031a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6041a511340SGreg Kurz return; 6051a511340SGreg Kurz } 6061a511340SGreg Kurz 607273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 608273fef83SCédric Le Goater if (local_err) { 609273fef83SCédric Le Goater error_propagate(errp, local_err); 610273fef83SCédric Le Goater return; 611273fef83SCédric Le Goater } 612273fef83SCédric Le Goater 613fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 614fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6153ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 616fab397d8SCédric Le Goater } 617fab397d8SCédric Le Goater 618fe9b61b2SDavid Gibson spapr->irq->init(spapr, errp); 619872ff3deSCédric Le Goater 620872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 621ad8de986SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 622fab397d8SCédric Le Goater } 623ef01ed9dSCédric Le Goater 624ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 625ef01ed9dSCédric Le Goater { 6263ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 627ef01ed9dSCédric Le Goater } 628ef01ed9dSCédric Le Goater 629ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 630ef01ed9dSCédric Le Goater { 631*f233cee9SDavid Gibson int i; 632*f233cee9SDavid Gibson 633*f233cee9SDavid Gibson for (i = irq; i < (irq + num); i++) { 634*f233cee9SDavid Gibson spapr->irq->free(spapr, i); 635*f233cee9SDavid Gibson } 636ef01ed9dSCédric Le Goater } 637ef01ed9dSCédric Le Goater 638ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 639ef01ed9dSCédric Le Goater { 640af186151SDavid Gibson /* 641af186151SDavid Gibson * This interface is basically for VIO and PHB devices to find the 642af186151SDavid Gibson * right qemu_irq to manipulate, so we only allow access to the 643af186151SDavid Gibson * external irqs for now. Currently anything which needs to 644af186151SDavid Gibson * access the IPIs most naturally gets there via the guest side 645af186151SDavid Gibson * interfaces, we can change this if we need to in future. 646af186151SDavid Gibson */ 647af186151SDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 648af186151SDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 649af186151SDavid Gibson 650af186151SDavid Gibson if (spapr->ics) { 651af186151SDavid Gibson assert(ics_valid_irq(spapr->ics, irq)); 652af186151SDavid Gibson } 653af186151SDavid Gibson if (spapr->xive) { 654af186151SDavid Gibson assert(irq < spapr->xive->nr_irqs); 655af186151SDavid Gibson assert(xive_eas_is_valid(&spapr->xive->eat[irq])); 656af186151SDavid Gibson } 657af186151SDavid Gibson 658af186151SDavid Gibson return spapr->qirqs[irq]; 659ef01ed9dSCédric Le Goater } 660ef01ed9dSCédric Le Goater 661ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6621c53b06cSCédric Le Goater { 6633ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6641c53b06cSCédric Le Goater } 6651c53b06cSCédric Le Goater 666ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 667b2e22477SCédric Le Goater { 668e1588bcdSGreg Kurz assert(!spapr->irq_map || bitmap_empty(spapr->irq_map, spapr->irq_map_nr)); 669e1588bcdSGreg Kurz 6703ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6713ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 672b2e22477SCédric Le Goater } 673b2e22477SCédric Le Goater } 674b2e22477SCédric Le Goater 675ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 676ad62bff6SGreg Kurz { 67714789694SDavid Gibson const char *nodename = "interrupt-controller"; 678ad62bff6SGreg Kurz int offset, phandle; 679ad62bff6SGreg Kurz 680ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 681ad62bff6SGreg Kurz if (offset < 0) { 68214789694SDavid Gibson error_setg(errp, "Can't find node \"%s\": %s", 68314789694SDavid Gibson nodename, fdt_strerror(offset)); 684ad62bff6SGreg Kurz return -1; 685ad62bff6SGreg Kurz } 686ad62bff6SGreg Kurz 687ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 688ad62bff6SGreg Kurz if (!phandle) { 689ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 690ad62bff6SGreg Kurz return -1; 691ad62bff6SGreg Kurz } 692ad62bff6SGreg Kurz 693ad62bff6SGreg Kurz return phandle; 694ad62bff6SGreg Kurz } 695ad62bff6SGreg Kurz 696ef01ed9dSCédric Le Goater /* 697ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 698ef01ed9dSCédric Le Goater */ 699ef01ed9dSCédric Le Goater 700ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 701ef01ed9dSCédric Le Goater { 702ef01ed9dSCédric Le Goater int first, i; 703ef01ed9dSCédric Le Goater 704ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 705ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 706ef01ed9dSCédric Le Goater return -1; 707ef01ed9dSCédric Le Goater } 708ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 7094a99d405SCédric Le Goater if (!ics_irq_free(ics, i)) { 710ef01ed9dSCédric Le Goater break; 711ef01ed9dSCédric Le Goater } 712ef01ed9dSCédric Le Goater } 713ef01ed9dSCédric Le Goater if (i == (first + num)) { 714ef01ed9dSCédric Le Goater return first; 715ef01ed9dSCédric Le Goater } 716ef01ed9dSCédric Le Goater } 717ef01ed9dSCédric Le Goater 718ef01ed9dSCédric Le Goater return -1; 719ef01ed9dSCédric Le Goater } 720ef01ed9dSCédric Le Goater 721ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 722ef01ed9dSCédric Le Goater { 723ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 724ef01ed9dSCédric Le Goater int first = -1; 725ef01ed9dSCédric Le Goater 726ef01ed9dSCédric Le Goater assert(ics); 727ef01ed9dSCédric Le Goater 728ef01ed9dSCédric Le Goater /* 729ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 730ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 731ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 732ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 733ef01ed9dSCédric Le Goater * be allocated continuously. 734ef01ed9dSCédric Le Goater */ 735ef01ed9dSCédric Le Goater if (align) { 736ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 737ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 738ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 739ef01ed9dSCédric Le Goater } else { 740ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 741ef01ed9dSCédric Le Goater } 742ef01ed9dSCédric Le Goater 743ef01ed9dSCédric Le Goater if (first < 0) { 744ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 745ef01ed9dSCédric Le Goater return -1; 746ef01ed9dSCédric Le Goater } 747ef01ed9dSCédric Le Goater 748ef01ed9dSCédric Le Goater return first + ics->offset; 749ef01ed9dSCédric Le Goater } 750ae837402SCédric Le Goater 751ad8de986SDavid Gibson #define SPAPR_IRQ_XICS_LEGACY_NR_XIRQS 0x400 752ae837402SCédric Le Goater 753ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 754ad8de986SDavid Gibson .nr_xirqs = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 755ad8de986SDavid Gibson .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 756db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 757ae837402SCédric Le Goater 758ae837402SCédric Le Goater .init = spapr_irq_init_xics, 759ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 760ae837402SCédric Le Goater .free = spapr_irq_free_xics, 761ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7626e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7631a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7641c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 7653f777abcSCédric Le Goater .reset = spapr_irq_reset_xics, 766872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 7673f777abcSCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 768ae837402SCédric Le Goater }; 769