182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1464552b6bSMarkus Armbruster #include "hw/irq.h" 1582cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 16a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 17dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1882cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 19a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 20a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 21273fef83SCédric Le Goater #include "cpu-models.h" 22ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 23ef01ed9dSCédric Le Goater 24ef01ed9dSCédric Le Goater #include "trace.h" 2582cffa2eSCédric Le Goater 26ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2782cffa2eSCédric Le Goater { 2882cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2982cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 3082cffa2eSCédric Le Goater } 3182cffa2eSCédric Le Goater 32ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3382cffa2eSCédric Le Goater Error **errp) 3482cffa2eSCédric Le Goater { 3582cffa2eSCédric Le Goater int irq; 3682cffa2eSCédric Le Goater 3782cffa2eSCédric Le Goater /* 3882cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 4082cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 4182cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4282cffa2eSCédric Le Goater */ 4382cffa2eSCédric Le Goater align -= 1; 4482cffa2eSCédric Le Goater 4582cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4682cffa2eSCédric Le Goater align); 4782cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4882cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4982cffa2eSCédric Le Goater return -1; 5082cffa2eSCédric Le Goater } 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5582cffa2eSCédric Le Goater } 5682cffa2eSCédric Le Goater 57ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5882cffa2eSCédric Le Goater { 5982cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 6082cffa2eSCédric Le Goater } 6182cffa2eSCédric Le Goater 62d0e9bc04SCédric Le Goater static void spapr_irq_init_kvm(SpaprMachineState *spapr, 63ae805ea9SCédric Le Goater SpaprIrq *irq, Error **errp) 64ae805ea9SCédric Le Goater { 65ae805ea9SCédric Le Goater MachineState *machine = MACHINE(spapr); 66ae805ea9SCédric Le Goater Error *local_err = NULL; 67ae805ea9SCédric Le Goater 68ae805ea9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 69ae805ea9SCédric Le Goater irq->init_kvm(spapr, &local_err); 70ae805ea9SCédric Le Goater if (local_err && machine_kernel_irqchip_required(machine)) { 71ae805ea9SCédric Le Goater error_prepend(&local_err, 72ae805ea9SCédric Le Goater "kernel_irqchip requested but unavailable: "); 73ae805ea9SCédric Le Goater error_propagate(errp, local_err); 74ae805ea9SCédric Le Goater return; 75ae805ea9SCédric Le Goater } 76ae805ea9SCédric Le Goater 77ae805ea9SCédric Le Goater if (!local_err) { 78ae805ea9SCédric Le Goater return; 79ae805ea9SCédric Le Goater } 80ae805ea9SCédric Le Goater 81ae805ea9SCédric Le Goater /* 82ae805ea9SCédric Le Goater * We failed to initialize the KVM device, fallback to 83ae805ea9SCédric Le Goater * emulated mode 84ae805ea9SCédric Le Goater */ 85ae805ea9SCédric Le Goater error_prepend(&local_err, "kernel_irqchip allowed but unavailable: "); 86f5bda010SGreg Kurz error_append_hint(&local_err, "Falling back to kernel-irqchip=off\n"); 87ae805ea9SCédric Le Goater warn_report_err(local_err); 88ae805ea9SCédric Le Goater } 89ae805ea9SCédric Le Goater } 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater /* 92ef01ed9dSCédric Le Goater * XICS IRQ backend. 93ef01ed9dSCédric Le Goater */ 94ef01ed9dSCédric Le Goater 95fe9b61b2SDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, Error **errp) 96ef01ed9dSCédric Le Goater { 97f56275a2SCédric Le Goater Object *obj; 98ef01ed9dSCédric Le Goater Error *local_err = NULL; 99ef01ed9dSCédric Le Goater 1009db8c551SDavid Gibson obj = object_new(TYPE_ICS_SPAPR); 101f56275a2SCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 102f56275a2SCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 103f56275a2SCédric Le Goater &error_fatal); 104fe9b61b2SDavid Gibson object_property_set_int(obj, spapr->irq->nr_xirqs, 105fe9b61b2SDavid Gibson "nr-irqs", &error_fatal); 106f56275a2SCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 107f56275a2SCédric Le Goater if (local_err) { 108ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 109f56275a2SCédric Le Goater return; 110f56275a2SCédric Le Goater } 111f56275a2SCédric Le Goater 1129db8c551SDavid Gibson spapr->ics = ICS_SPAPR(obj); 113ef01ed9dSCédric Le Goater } 114ef01ed9dSCédric Le Goater 115ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 116ef01ed9dSCédric Le Goater Error **errp) 117ef01ed9dSCédric Le Goater { 118ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 119ef01ed9dSCédric Le Goater 120ef01ed9dSCédric Le Goater assert(ics); 121580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 122ef01ed9dSCédric Le Goater 1234a99d405SCédric Le Goater if (!ics_irq_free(ics, irq - ics->offset)) { 124ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 125ef01ed9dSCédric Le Goater return -1; 126ef01ed9dSCédric Le Goater } 127ef01ed9dSCédric Le Goater 128ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 129ef01ed9dSCédric Le Goater return 0; 130ef01ed9dSCédric Le Goater } 131ef01ed9dSCédric Le Goater 132f233cee9SDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq) 133ef01ed9dSCédric Le Goater { 134ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 135ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 136ef01ed9dSCédric Le Goater 137580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 138580dde5eSDavid Gibson 139f233cee9SDavid Gibson memset(&ics->irqs[srcno], 0, sizeof(ICSIRQState)); 140ef01ed9dSCédric Le Goater } 141ef01ed9dSCédric Le Goater 142ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 143ef01ed9dSCédric Le Goater { 144ef01ed9dSCédric Le Goater CPUState *cs; 145ef01ed9dSCédric Le Goater 146ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 147ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 148ef01ed9dSCédric Le Goater 149a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 150ef01ed9dSCédric Le Goater } 151ef01ed9dSCédric Le Goater 152ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 153ef01ed9dSCédric Le Goater } 154ef01ed9dSCédric Le Goater 155ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1568fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1571a937ad7SCédric Le Goater { 1588fa1f4efSCédric Le Goater Error *local_err = NULL; 1598fa1f4efSCédric Le Goater Object *obj; 160ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1618fa1f4efSCédric Le Goater 16256af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1638fa1f4efSCédric Le Goater &local_err); 1648fa1f4efSCédric Le Goater if (local_err) { 1658fa1f4efSCédric Le Goater error_propagate(errp, local_err); 1668fa1f4efSCédric Le Goater return; 1678fa1f4efSCédric Le Goater } 1688fa1f4efSCédric Le Goater 169a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 1701a937ad7SCédric Le Goater } 1711a937ad7SCédric Le Goater 172ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 1731c53b06cSCédric Le Goater { 1743272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 1751c53b06cSCédric Le Goater CPUState *cs; 1761c53b06cSCédric Le Goater CPU_FOREACH(cs) { 1771c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 178a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 1791c53b06cSCédric Le Goater } 1801c53b06cSCédric Le Goater } 1811c53b06cSCédric Le Goater return 0; 1821c53b06cSCédric Le Goater } 1831c53b06cSCédric Le Goater 1849f53c0dbSDavid Gibson static void spapr_irq_set_irq_xics(void *opaque, int irq, int val) 185872ff3deSCédric Le Goater { 186ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 1879f53c0dbSDavid Gibson uint32_t srcno = irq - spapr->ics->offset; 188872ff3deSCédric Le Goater 18928976c99SDavid Gibson ics_set_irq(spapr->ics, srcno, val); 190872ff3deSCédric Le Goater } 191872ff3deSCédric Le Goater 192ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 19313db0cd9SCédric Le Goater { 1943f777abcSCédric Le Goater Error *local_err = NULL; 1953f777abcSCédric Le Goater 196d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xics, &local_err); 1973f777abcSCédric Le Goater if (local_err) { 1983f777abcSCédric Le Goater error_propagate(errp, local_err); 1993f777abcSCédric Le Goater return; 2003f777abcSCédric Le Goater } 20113db0cd9SCédric Le Goater } 20213db0cd9SCédric Le Goater 203ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xics(SpaprMachineState *spapr, Error **errp) 204ae805ea9SCédric Le Goater { 205ae805ea9SCédric Le Goater if (kvm_enabled()) { 206eab9f191SGreg Kurz xics_kvm_connect(spapr, errp); 207ae805ea9SCédric Le Goater } 208ae805ea9SCédric Le Goater } 209ae805ea9SCédric Le Goater 210ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 211ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 212ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 213db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 214ef01ed9dSCédric Le Goater 215ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 216ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 217ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 218ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2196e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2201a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2211c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 22213db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 223872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 224ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 225ef01ed9dSCédric Le Goater }; 226ef01ed9dSCédric Le Goater 227ef01ed9dSCédric Le Goater /* 228dcc345b6SCédric Le Goater * XIVE IRQ backend. 229dcc345b6SCédric Le Goater */ 230fe9b61b2SDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, Error **errp) 231dcc345b6SCédric Le Goater { 232dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 233dcc345b6SCédric Le Goater DeviceState *dev; 234dcc345b6SCédric Le Goater int i; 235dcc345b6SCédric Le Goater 236dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 237fe9b61b2SDavid Gibson qdev_prop_set_uint32(dev, "nr-irqs", 238fe9b61b2SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 239dcc345b6SCédric Le Goater /* 240dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 241dcc345b6SCédric Le Goater */ 242dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 243dcc345b6SCédric Le Goater qdev_init_nofail(dev); 244dcc345b6SCédric Le Goater 245dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 246dcc345b6SCédric Le Goater 247dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 248dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 249*e594c2adSDavid Gibson if (spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, 250*e594c2adSDavid Gibson false, errp) < 0) { 251*e594c2adSDavid Gibson return; 252*e594c2adSDavid Gibson } 253dcc345b6SCédric Le Goater } 25423bcd5ebSCédric Le Goater 25523bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 256dcc345b6SCédric Le Goater } 257dcc345b6SCédric Le Goater 258ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 259dcc345b6SCédric Le Goater Error **errp) 260dcc345b6SCédric Le Goater { 261*e594c2adSDavid Gibson return spapr_xive_irq_claim(spapr->xive, irq, lsi, errp); 262dcc345b6SCédric Le Goater } 263dcc345b6SCédric Le Goater 264f233cee9SDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq) 265dcc345b6SCédric Le Goater { 266f233cee9SDavid Gibson spapr_xive_irq_free(spapr->xive, irq); 267dcc345b6SCédric Le Goater } 268dcc345b6SCédric Le Goater 269ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 270dcc345b6SCédric Le Goater Monitor *mon) 271dcc345b6SCédric Le Goater { 272dcc345b6SCédric Le Goater CPUState *cs; 273dcc345b6SCédric Le Goater 274dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 275dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 276dcc345b6SCédric Le Goater 277a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 278dcc345b6SCédric Le Goater } 279dcc345b6SCédric Le Goater 280dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 281dcc345b6SCédric Le Goater } 282dcc345b6SCédric Le Goater 283ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 2848fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 2851a937ad7SCédric Le Goater { 2868fa1f4efSCédric Le Goater Error *local_err = NULL; 2878fa1f4efSCédric Le Goater Object *obj; 288ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 2898fa1f4efSCédric Le Goater 2908fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 2918fa1f4efSCédric Le Goater if (local_err) { 2928fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2938fa1f4efSCédric Le Goater return; 2948fa1f4efSCédric Le Goater } 2958fa1f4efSCédric Le Goater 296a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 297b2e22477SCédric Le Goater 298b2e22477SCédric Le Goater /* 299b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3008fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 301b2e22477SCédric Le Goater */ 302a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3031a937ad7SCédric Le Goater } 3041a937ad7SCédric Le Goater 305ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3061c53b06cSCédric Le Goater { 307277dd3d7SCédric Le Goater return spapr_xive_post_load(spapr->xive, version_id); 3081c53b06cSCédric Le Goater } 3091c53b06cSCédric Le Goater 310ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 311b2e22477SCédric Le Goater { 312b2e22477SCédric Le Goater CPUState *cs; 3133f777abcSCédric Le Goater Error *local_err = NULL; 314b2e22477SCédric Le Goater 315b2e22477SCédric Le Goater CPU_FOREACH(cs) { 316b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 317b2e22477SCédric Le Goater 318b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 319a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 320b2e22477SCédric Le Goater } 3213a8eb78eSCédric Le Goater 322d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xive, &local_err); 3233f777abcSCédric Le Goater if (local_err) { 3243f777abcSCédric Le Goater error_propagate(errp, local_err); 3253f777abcSCédric Le Goater return; 3263f777abcSCédric Le Goater } 3273f777abcSCédric Le Goater 3283a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3293a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 330b2e22477SCédric Le Goater } 331b2e22477SCédric Le Goater 3329f53c0dbSDavid Gibson static void spapr_irq_set_irq_xive(void *opaque, int irq, int val) 333872ff3deSCédric Le Goater { 334ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 335872ff3deSCédric Le Goater 33638afd772SCédric Le Goater if (kvm_irqchip_in_kernel()) { 3379f53c0dbSDavid Gibson kvmppc_xive_source_set_irq(&spapr->xive->source, irq, val); 33838afd772SCédric Le Goater } else { 3399f53c0dbSDavid Gibson xive_source_set_irq(&spapr->xive->source, irq, val); 340872ff3deSCédric Le Goater } 34138afd772SCédric Le Goater } 342872ff3deSCédric Le Goater 343ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xive(SpaprMachineState *spapr, Error **errp) 344ae805ea9SCédric Le Goater { 345ae805ea9SCédric Le Goater if (kvm_enabled()) { 346ae805ea9SCédric Le Goater kvmppc_xive_connect(spapr->xive, errp); 347ae805ea9SCédric Le Goater } 348ae805ea9SCédric Le Goater } 349ae805ea9SCédric Le Goater 350ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 351ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 352ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 353db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 354dcc345b6SCédric Le Goater 355dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 356dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 357dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 358dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 3596e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 3601a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 3611c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 362b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 363872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 364ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xive, 365dcc345b6SCédric Le Goater }; 366dcc345b6SCédric Le Goater 367dcc345b6SCédric Le Goater /* 36813db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 36913db0cd9SCédric Le Goater * 37013db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 37113db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 37213db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 37313db0cd9SCédric Le Goater * activated after an extra machine reset. 37413db0cd9SCédric Le Goater */ 37513db0cd9SCédric Le Goater 37613db0cd9SCédric Le Goater /* 37713db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 37813db0cd9SCédric Le Goater * default. 37913db0cd9SCédric Le Goater */ 380ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 38113db0cd9SCédric Le Goater { 38213db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 38313db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 38413db0cd9SCédric Le Goater } 38513db0cd9SCédric Le Goater 386fe9b61b2SDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, Error **errp) 38713db0cd9SCédric Le Goater { 38813db0cd9SCédric Le Goater Error *local_err = NULL; 38913db0cd9SCédric Le Goater 390fe9b61b2SDavid Gibson spapr_irq_xics.init(spapr, &local_err); 39113db0cd9SCédric Le Goater if (local_err) { 39213db0cd9SCédric Le Goater error_propagate(errp, local_err); 39313db0cd9SCédric Le Goater return; 39413db0cd9SCédric Le Goater } 39513db0cd9SCédric Le Goater 396fe9b61b2SDavid Gibson spapr_irq_xive.init(spapr, &local_err); 39713db0cd9SCédric Le Goater if (local_err) { 39813db0cd9SCédric Le Goater error_propagate(errp, local_err); 39913db0cd9SCédric Le Goater return; 40013db0cd9SCédric Le Goater } 40113db0cd9SCédric Le Goater } 40213db0cd9SCédric Le Goater 403ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 40413db0cd9SCédric Le Goater Error **errp) 40513db0cd9SCédric Le Goater { 40613db0cd9SCédric Le Goater Error *local_err = NULL; 40713db0cd9SCédric Le Goater int ret; 40813db0cd9SCédric Le Goater 40913db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 41013db0cd9SCédric Le Goater if (local_err) { 41113db0cd9SCédric Le Goater error_propagate(errp, local_err); 41213db0cd9SCédric Le Goater return ret; 41313db0cd9SCédric Le Goater } 41413db0cd9SCédric Le Goater 41513db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 41613db0cd9SCédric Le Goater if (local_err) { 41713db0cd9SCédric Le Goater error_propagate(errp, local_err); 41813db0cd9SCédric Le Goater return ret; 41913db0cd9SCédric Le Goater } 42013db0cd9SCédric Le Goater 42113db0cd9SCédric Le Goater return ret; 42213db0cd9SCédric Le Goater } 42313db0cd9SCédric Le Goater 424f233cee9SDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq) 42513db0cd9SCédric Le Goater { 426f233cee9SDavid Gibson spapr_irq_xics.free(spapr, irq); 427f233cee9SDavid Gibson spapr_irq_xive.free(spapr, irq); 42813db0cd9SCédric Le Goater } 42913db0cd9SCédric Le Goater 430ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 43113db0cd9SCédric Le Goater { 43213db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 43313db0cd9SCédric Le Goater } 43413db0cd9SCédric Le Goater 435ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 43613db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 43713db0cd9SCédric Le Goater uint32_t phandle) 43813db0cd9SCédric Le Goater { 43913db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 44013db0cd9SCédric Le Goater } 44113db0cd9SCédric Le Goater 442ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 44313db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 44413db0cd9SCédric Le Goater { 44513db0cd9SCédric Le Goater Error *local_err = NULL; 44613db0cd9SCédric Le Goater 44713db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 44813db0cd9SCédric Le Goater if (local_err) { 44913db0cd9SCédric Le Goater error_propagate(errp, local_err); 45013db0cd9SCédric Le Goater return; 45113db0cd9SCédric Le Goater } 45213db0cd9SCédric Le Goater 45313db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 45413db0cd9SCédric Le Goater } 45513db0cd9SCédric Le Goater 456ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 45713db0cd9SCédric Le Goater { 45813db0cd9SCédric Le Goater /* 45913db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 46013db0cd9SCédric Le Goater * defaults to XICS at startup. 46113db0cd9SCédric Le Goater */ 46213db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 4633f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4643f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &error_fatal); 4653f777abcSCédric Le Goater } 46613db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 46713db0cd9SCédric Le Goater } 46813db0cd9SCédric Le Goater 46913db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 47013db0cd9SCédric Le Goater } 47113db0cd9SCédric Le Goater 472ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 47313db0cd9SCédric Le Goater { 4743f777abcSCédric Le Goater Error *local_err = NULL; 4753f777abcSCédric Le Goater 4763a8eb78eSCédric Le Goater /* 4773a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 4783a8eb78eSCédric Le Goater * if selected. 4793a8eb78eSCédric Le Goater */ 4803a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 4813a8eb78eSCédric Le Goater 4823f777abcSCédric Le Goater /* Destroy all KVM devices */ 4833f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4843f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &local_err); 4853f777abcSCédric Le Goater if (local_err) { 4863f777abcSCédric Le Goater error_propagate(errp, local_err); 4873f777abcSCédric Le Goater error_prepend(errp, "KVM XICS disconnect failed: "); 4883f777abcSCédric Le Goater return; 4893f777abcSCédric Le Goater } 4903f777abcSCédric Le Goater kvmppc_xive_disconnect(spapr->xive, &local_err); 4913f777abcSCédric Le Goater if (local_err) { 4923f777abcSCédric Le Goater error_propagate(errp, local_err); 4933f777abcSCédric Le Goater error_prepend(errp, "KVM XIVE disconnect failed: "); 4943f777abcSCédric Le Goater return; 4953f777abcSCédric Le Goater } 4963f777abcSCédric Le Goater } 4973f777abcSCédric Le Goater 49813db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 49913db0cd9SCédric Le Goater } 50013db0cd9SCédric Le Goater 5019f53c0dbSDavid Gibson static void spapr_irq_set_irq_dual(void *opaque, int irq, int val) 50213db0cd9SCédric Le Goater { 503ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 50413db0cd9SCédric Le Goater 5059f53c0dbSDavid Gibson spapr_irq_current(spapr)->set_irq(spapr, irq, val); 50613db0cd9SCédric Le Goater } 50713db0cd9SCédric Le Goater 50813db0cd9SCédric Le Goater /* 50913db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 51013db0cd9SCédric Le Goater */ 511ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 512ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 513ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 51413db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 51513db0cd9SCédric Le Goater 51613db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 51713db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 51813db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 51913db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 52013db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 52113db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 52213db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 52313db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 524743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 525ae805ea9SCédric Le Goater .init_kvm = NULL, /* should not be used */ 52613db0cd9SCédric Le Goater }; 52713db0cd9SCédric Le Goater 528273fef83SCédric Le Goater 529273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 530273fef83SCédric Le Goater { 531273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 532273fef83SCédric Le Goater 533273fef83SCédric Le Goater /* 534273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 535273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 536273fef83SCédric Le Goater */ 537273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 538273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 539273fef83SCédric Le Goater /* 540273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 541273fef83SCédric Le Goater * negotiation is useless. 542273fef83SCédric Le Goater */ 543273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 544273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 545273fef83SCédric Le Goater return; 546273fef83SCédric Le Goater } 547273fef83SCédric Le Goater 548273fef83SCédric Le Goater /* 549273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 550273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 551273fef83SCédric Le Goater * 552273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 553273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 554273fef83SCédric Le Goater * model is required. 555273fef83SCédric Le Goater 556273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 557273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 558273fef83SCédric Le Goater * properties but no hcalls. 559273fef83SCédric Le Goater * 560273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 561273fef83SCédric Le Goater * QEMU. 562273fef83SCédric Le Goater */ 563273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 564273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 565273fef83SCédric Le Goater return; 566273fef83SCédric Le Goater } 567273fef83SCédric Le Goater } 5687abc0c6dSGreg Kurz 5697abc0c6dSGreg Kurz /* 5707abc0c6dSGreg Kurz * On a POWER9 host, some older KVM XICS devices cannot be destroyed and 5717abc0c6dSGreg Kurz * re-created. Detect that early to avoid QEMU to exit later when the 5727abc0c6dSGreg Kurz * guest reboots. 5737abc0c6dSGreg Kurz */ 5747abc0c6dSGreg Kurz if (kvm_enabled() && 5757abc0c6dSGreg Kurz spapr->irq == &spapr_irq_dual && 5767abc0c6dSGreg Kurz machine_kernel_irqchip_required(machine) && 5777abc0c6dSGreg Kurz xics_kvm_has_broken_disconnect(spapr)) { 5787abc0c6dSGreg Kurz error_setg(errp, "KVM is too old to support ic-mode=dual,kernel-irqchip=on"); 5797abc0c6dSGreg Kurz return; 5807abc0c6dSGreg Kurz } 581273fef83SCédric Le Goater } 582273fef83SCédric Le Goater 58313db0cd9SCédric Le Goater /* 584ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 585ef01ed9dSCédric Le Goater */ 586ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 587fab397d8SCédric Le Goater { 5881a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 589273fef83SCédric Le Goater Error *local_err = NULL; 5901a511340SGreg Kurz 5911a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5921a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5931a511340SGreg Kurz return; 5941a511340SGreg Kurz } 5951a511340SGreg Kurz 5961a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 5971a511340SGreg Kurz error_setg(errp, 5981a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 5991a511340SGreg Kurz return; 6001a511340SGreg Kurz } 6011a511340SGreg Kurz 602273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 603273fef83SCédric Le Goater if (local_err) { 604273fef83SCédric Le Goater error_propagate(errp, local_err); 605273fef83SCédric Le Goater return; 606273fef83SCédric Le Goater } 607273fef83SCédric Le Goater 608fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 609fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6103ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 611fab397d8SCédric Le Goater } 612fab397d8SCédric Le Goater 613fe9b61b2SDavid Gibson spapr->irq->init(spapr, errp); 614872ff3deSCédric Le Goater 615872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 616ad8de986SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 617fab397d8SCédric Le Goater } 618ef01ed9dSCédric Le Goater 619ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 620ef01ed9dSCédric Le Goater { 621580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 622580dde5eSDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 623580dde5eSDavid Gibson 6243ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 625ef01ed9dSCédric Le Goater } 626ef01ed9dSCédric Le Goater 627ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 628ef01ed9dSCédric Le Goater { 629f233cee9SDavid Gibson int i; 630f233cee9SDavid Gibson 631580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 632580dde5eSDavid Gibson assert((irq + num) <= (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 633580dde5eSDavid Gibson 634f233cee9SDavid Gibson for (i = irq; i < (irq + num); i++) { 635f233cee9SDavid Gibson spapr->irq->free(spapr, i); 636f233cee9SDavid Gibson } 637ef01ed9dSCédric Le Goater } 638ef01ed9dSCédric Le Goater 639ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 640ef01ed9dSCédric Le Goater { 641af186151SDavid Gibson /* 642af186151SDavid Gibson * This interface is basically for VIO and PHB devices to find the 643af186151SDavid Gibson * right qemu_irq to manipulate, so we only allow access to the 644af186151SDavid Gibson * external irqs for now. Currently anything which needs to 645af186151SDavid Gibson * access the IPIs most naturally gets there via the guest side 646af186151SDavid Gibson * interfaces, we can change this if we need to in future. 647af186151SDavid Gibson */ 648af186151SDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 649af186151SDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 650af186151SDavid Gibson 651af186151SDavid Gibson if (spapr->ics) { 652af186151SDavid Gibson assert(ics_valid_irq(spapr->ics, irq)); 653af186151SDavid Gibson } 654af186151SDavid Gibson if (spapr->xive) { 655af186151SDavid Gibson assert(irq < spapr->xive->nr_irqs); 656af186151SDavid Gibson assert(xive_eas_is_valid(&spapr->xive->eat[irq])); 657af186151SDavid Gibson } 658af186151SDavid Gibson 659af186151SDavid Gibson return spapr->qirqs[irq]; 660ef01ed9dSCédric Le Goater } 661ef01ed9dSCédric Le Goater 662ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6631c53b06cSCédric Le Goater { 6643ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6651c53b06cSCédric Le Goater } 6661c53b06cSCédric Le Goater 667ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 668b2e22477SCédric Le Goater { 669e1588bcdSGreg Kurz assert(!spapr->irq_map || bitmap_empty(spapr->irq_map, spapr->irq_map_nr)); 670e1588bcdSGreg Kurz 6713ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6723ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 673b2e22477SCédric Le Goater } 674b2e22477SCédric Le Goater } 675b2e22477SCédric Le Goater 676ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 677ad62bff6SGreg Kurz { 67814789694SDavid Gibson const char *nodename = "interrupt-controller"; 679ad62bff6SGreg Kurz int offset, phandle; 680ad62bff6SGreg Kurz 681ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 682ad62bff6SGreg Kurz if (offset < 0) { 68314789694SDavid Gibson error_setg(errp, "Can't find node \"%s\": %s", 68414789694SDavid Gibson nodename, fdt_strerror(offset)); 685ad62bff6SGreg Kurz return -1; 686ad62bff6SGreg Kurz } 687ad62bff6SGreg Kurz 688ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 689ad62bff6SGreg Kurz if (!phandle) { 690ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 691ad62bff6SGreg Kurz return -1; 692ad62bff6SGreg Kurz } 693ad62bff6SGreg Kurz 694ad62bff6SGreg Kurz return phandle; 695ad62bff6SGreg Kurz } 696ad62bff6SGreg Kurz 697ef01ed9dSCédric Le Goater /* 698ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 699ef01ed9dSCédric Le Goater */ 700ef01ed9dSCédric Le Goater 701ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 702ef01ed9dSCédric Le Goater { 703ef01ed9dSCédric Le Goater int first, i; 704ef01ed9dSCédric Le Goater 705ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 706ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 707ef01ed9dSCédric Le Goater return -1; 708ef01ed9dSCédric Le Goater } 709ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 7104a99d405SCédric Le Goater if (!ics_irq_free(ics, i)) { 711ef01ed9dSCédric Le Goater break; 712ef01ed9dSCédric Le Goater } 713ef01ed9dSCédric Le Goater } 714ef01ed9dSCédric Le Goater if (i == (first + num)) { 715ef01ed9dSCédric Le Goater return first; 716ef01ed9dSCédric Le Goater } 717ef01ed9dSCédric Le Goater } 718ef01ed9dSCédric Le Goater 719ef01ed9dSCédric Le Goater return -1; 720ef01ed9dSCédric Le Goater } 721ef01ed9dSCédric Le Goater 722ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 723ef01ed9dSCédric Le Goater { 724ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 725ef01ed9dSCédric Le Goater int first = -1; 726ef01ed9dSCédric Le Goater 727ef01ed9dSCédric Le Goater assert(ics); 728ef01ed9dSCédric Le Goater 729ef01ed9dSCédric Le Goater /* 730ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 731ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 732ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 733ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 734ef01ed9dSCédric Le Goater * be allocated continuously. 735ef01ed9dSCédric Le Goater */ 736ef01ed9dSCédric Le Goater if (align) { 737ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 738ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 739ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 740ef01ed9dSCédric Le Goater } else { 741ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 742ef01ed9dSCédric Le Goater } 743ef01ed9dSCédric Le Goater 744ef01ed9dSCédric Le Goater if (first < 0) { 745ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 746ef01ed9dSCédric Le Goater return -1; 747ef01ed9dSCédric Le Goater } 748ef01ed9dSCédric Le Goater 749ef01ed9dSCédric Le Goater return first + ics->offset; 750ef01ed9dSCédric Le Goater } 751ae837402SCédric Le Goater 752ad8de986SDavid Gibson #define SPAPR_IRQ_XICS_LEGACY_NR_XIRQS 0x400 753ae837402SCédric Le Goater 754ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 755ad8de986SDavid Gibson .nr_xirqs = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 756ad8de986SDavid Gibson .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 757db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 758ae837402SCédric Le Goater 759ae837402SCédric Le Goater .init = spapr_irq_init_xics, 760ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 761ae837402SCédric Le Goater .free = spapr_irq_free_xics, 762ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7636e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7641a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7651c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 7663f777abcSCédric Le Goater .reset = spapr_irq_reset_xics, 767872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 7683f777abcSCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 769ae837402SCédric Le Goater }; 770