182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1464552b6bSMarkus Armbruster #include "hw/irq.h" 1582cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 16a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 17dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1882cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 19a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 20a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 21273fef83SCédric Le Goater #include "cpu-models.h" 22ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 23ef01ed9dSCédric Le Goater 24ef01ed9dSCédric Le Goater #include "trace.h" 2582cffa2eSCédric Le Goater 26ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2782cffa2eSCédric Le Goater { 2882cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2982cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 3082cffa2eSCédric Le Goater } 3182cffa2eSCédric Le Goater 32ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3382cffa2eSCédric Le Goater Error **errp) 3482cffa2eSCédric Le Goater { 3582cffa2eSCédric Le Goater int irq; 3682cffa2eSCédric Le Goater 3782cffa2eSCédric Le Goater /* 3882cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 4082cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 4182cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4282cffa2eSCédric Le Goater */ 4382cffa2eSCédric Le Goater align -= 1; 4482cffa2eSCédric Le Goater 4582cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4682cffa2eSCédric Le Goater align); 4782cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4882cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4982cffa2eSCédric Le Goater return -1; 5082cffa2eSCédric Le Goater } 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5582cffa2eSCédric Le Goater } 5682cffa2eSCédric Le Goater 57ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5882cffa2eSCédric Le Goater { 5982cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 6082cffa2eSCédric Le Goater } 6182cffa2eSCédric Le Goater 62d0e9bc04SCédric Le Goater static void spapr_irq_init_kvm(SpaprMachineState *spapr, 63ae805ea9SCédric Le Goater SpaprIrq *irq, Error **errp) 64ae805ea9SCédric Le Goater { 65ae805ea9SCédric Le Goater MachineState *machine = MACHINE(spapr); 66ae805ea9SCédric Le Goater Error *local_err = NULL; 67ae805ea9SCédric Le Goater 68ae805ea9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 69ae805ea9SCédric Le Goater irq->init_kvm(spapr, &local_err); 70ae805ea9SCédric Le Goater if (local_err && machine_kernel_irqchip_required(machine)) { 71ae805ea9SCédric Le Goater error_prepend(&local_err, 72ae805ea9SCédric Le Goater "kernel_irqchip requested but unavailable: "); 73ae805ea9SCédric Le Goater error_propagate(errp, local_err); 74ae805ea9SCédric Le Goater return; 75ae805ea9SCédric Le Goater } 76ae805ea9SCédric Le Goater 77ae805ea9SCédric Le Goater if (!local_err) { 78ae805ea9SCédric Le Goater return; 79ae805ea9SCédric Le Goater } 80ae805ea9SCédric Le Goater 81ae805ea9SCédric Le Goater /* 82ae805ea9SCédric Le Goater * We failed to initialize the KVM device, fallback to 83ae805ea9SCédric Le Goater * emulated mode 84ae805ea9SCédric Le Goater */ 85ae805ea9SCédric Le Goater error_prepend(&local_err, "kernel_irqchip allowed but unavailable: "); 86f5bda010SGreg Kurz error_append_hint(&local_err, "Falling back to kernel-irqchip=off\n"); 87ae805ea9SCédric Le Goater warn_report_err(local_err); 88ae805ea9SCédric Le Goater } 89ae805ea9SCédric Le Goater } 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater /* 92ef01ed9dSCédric Le Goater * XICS IRQ backend. 93ef01ed9dSCédric Le Goater */ 94ef01ed9dSCédric Le Goater 95fe9b61b2SDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, Error **errp) 96ef01ed9dSCédric Le Goater { 97f56275a2SCédric Le Goater Object *obj; 98ef01ed9dSCédric Le Goater Error *local_err = NULL; 99ef01ed9dSCédric Le Goater 1009db8c551SDavid Gibson obj = object_new(TYPE_ICS_SPAPR); 101f56275a2SCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 102f56275a2SCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 103f56275a2SCédric Le Goater &error_fatal); 104fe9b61b2SDavid Gibson object_property_set_int(obj, spapr->irq->nr_xirqs, 105fe9b61b2SDavid Gibson "nr-irqs", &error_fatal); 106f56275a2SCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 107f56275a2SCédric Le Goater if (local_err) { 108ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 109f56275a2SCédric Le Goater return; 110f56275a2SCédric Le Goater } 111f56275a2SCédric Le Goater 1129db8c551SDavid Gibson spapr->ics = ICS_SPAPR(obj); 113ef01ed9dSCédric Le Goater } 114ef01ed9dSCédric Le Goater 115ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 116ef01ed9dSCédric Le Goater Error **errp) 117ef01ed9dSCédric Le Goater { 118ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 119ef01ed9dSCédric Le Goater 120ef01ed9dSCédric Le Goater assert(ics); 121580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 122ef01ed9dSCédric Le Goater 1234a99d405SCédric Le Goater if (!ics_irq_free(ics, irq - ics->offset)) { 124ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 125ef01ed9dSCédric Le Goater return -1; 126ef01ed9dSCédric Le Goater } 127ef01ed9dSCédric Le Goater 128ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 129ef01ed9dSCédric Le Goater return 0; 130ef01ed9dSCédric Le Goater } 131ef01ed9dSCédric Le Goater 132f233cee9SDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq) 133ef01ed9dSCédric Le Goater { 134ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 135ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 136ef01ed9dSCédric Le Goater 137580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 138580dde5eSDavid Gibson 139f233cee9SDavid Gibson memset(&ics->irqs[srcno], 0, sizeof(ICSIRQState)); 140ef01ed9dSCédric Le Goater } 141ef01ed9dSCédric Le Goater 142ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 143ef01ed9dSCédric Le Goater { 144ef01ed9dSCédric Le Goater CPUState *cs; 145ef01ed9dSCédric Le Goater 146ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 147ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 148ef01ed9dSCédric Le Goater 149a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 150ef01ed9dSCédric Le Goater } 151ef01ed9dSCédric Le Goater 152ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 153ef01ed9dSCédric Le Goater } 154ef01ed9dSCédric Le Goater 155ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1568fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1571a937ad7SCédric Le Goater { 1588fa1f4efSCédric Le Goater Error *local_err = NULL; 1598fa1f4efSCédric Le Goater Object *obj; 160ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1618fa1f4efSCédric Le Goater 16256af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1638fa1f4efSCédric Le Goater &local_err); 1648fa1f4efSCédric Le Goater if (local_err) { 1658fa1f4efSCédric Le Goater error_propagate(errp, local_err); 1668fa1f4efSCédric Le Goater return; 1678fa1f4efSCédric Le Goater } 1688fa1f4efSCédric Le Goater 169a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 1701a937ad7SCédric Le Goater } 1711a937ad7SCédric Le Goater 172ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 1731c53b06cSCédric Le Goater { 1743272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 1751c53b06cSCédric Le Goater CPUState *cs; 1761c53b06cSCédric Le Goater CPU_FOREACH(cs) { 1771c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 178a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 1791c53b06cSCédric Le Goater } 1801c53b06cSCédric Le Goater } 1811c53b06cSCédric Le Goater return 0; 1821c53b06cSCédric Le Goater } 1831c53b06cSCédric Le Goater 1849f53c0dbSDavid Gibson static void spapr_irq_set_irq_xics(void *opaque, int irq, int val) 185872ff3deSCédric Le Goater { 186ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 1879f53c0dbSDavid Gibson uint32_t srcno = irq - spapr->ics->offset; 188872ff3deSCédric Le Goater 18928976c99SDavid Gibson ics_set_irq(spapr->ics, srcno, val); 190872ff3deSCédric Le Goater } 191872ff3deSCédric Le Goater 192ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 19313db0cd9SCédric Le Goater { 1943f777abcSCédric Le Goater Error *local_err = NULL; 1953f777abcSCédric Le Goater 196d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xics, &local_err); 1973f777abcSCédric Le Goater if (local_err) { 1983f777abcSCédric Le Goater error_propagate(errp, local_err); 1993f777abcSCédric Le Goater return; 2003f777abcSCédric Le Goater } 20113db0cd9SCédric Le Goater } 20213db0cd9SCédric Le Goater 203ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xics(SpaprMachineState *spapr, Error **errp) 204ae805ea9SCédric Le Goater { 205ae805ea9SCédric Le Goater if (kvm_enabled()) { 206eab9f191SGreg Kurz xics_kvm_connect(spapr, errp); 207ae805ea9SCédric Le Goater } 208ae805ea9SCédric Le Goater } 209ae805ea9SCédric Le Goater 210ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 211ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 212ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 213*ca62823bSDavid Gibson .xics = true, 214*ca62823bSDavid Gibson .xive = false, 215ef01ed9dSCédric Le Goater 216ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 217ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 218ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 219ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2206e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2211a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2221c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 22313db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 224872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 225ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 226ef01ed9dSCédric Le Goater }; 227ef01ed9dSCédric Le Goater 228ef01ed9dSCédric Le Goater /* 229dcc345b6SCédric Le Goater * XIVE IRQ backend. 230dcc345b6SCédric Le Goater */ 231fe9b61b2SDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, Error **errp) 232dcc345b6SCédric Le Goater { 233dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 234dcc345b6SCédric Le Goater DeviceState *dev; 235dcc345b6SCédric Le Goater int i; 236dcc345b6SCédric Le Goater 237dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 238fe9b61b2SDavid Gibson qdev_prop_set_uint32(dev, "nr-irqs", 239fe9b61b2SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 240dcc345b6SCédric Le Goater /* 241dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 242dcc345b6SCédric Le Goater */ 243dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 244dcc345b6SCédric Le Goater qdev_init_nofail(dev); 245dcc345b6SCédric Le Goater 246dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 247dcc345b6SCédric Le Goater 248dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 249dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 250e594c2adSDavid Gibson if (spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, 251e594c2adSDavid Gibson false, errp) < 0) { 252e594c2adSDavid Gibson return; 253e594c2adSDavid Gibson } 254dcc345b6SCédric Le Goater } 25523bcd5ebSCédric Le Goater 25623bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 257dcc345b6SCédric Le Goater } 258dcc345b6SCédric Le Goater 259ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 260dcc345b6SCédric Le Goater Error **errp) 261dcc345b6SCédric Le Goater { 262e594c2adSDavid Gibson return spapr_xive_irq_claim(spapr->xive, irq, lsi, errp); 263dcc345b6SCédric Le Goater } 264dcc345b6SCédric Le Goater 265f233cee9SDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq) 266dcc345b6SCédric Le Goater { 267f233cee9SDavid Gibson spapr_xive_irq_free(spapr->xive, irq); 268dcc345b6SCédric Le Goater } 269dcc345b6SCédric Le Goater 270ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 271dcc345b6SCédric Le Goater Monitor *mon) 272dcc345b6SCédric Le Goater { 273dcc345b6SCédric Le Goater CPUState *cs; 274dcc345b6SCédric Le Goater 275dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 276dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 277dcc345b6SCédric Le Goater 278a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 279dcc345b6SCédric Le Goater } 280dcc345b6SCédric Le Goater 281dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 282dcc345b6SCédric Le Goater } 283dcc345b6SCédric Le Goater 284ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 2858fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 2861a937ad7SCédric Le Goater { 2878fa1f4efSCédric Le Goater Error *local_err = NULL; 2888fa1f4efSCédric Le Goater Object *obj; 289ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 2908fa1f4efSCédric Le Goater 2918fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 2928fa1f4efSCédric Le Goater if (local_err) { 2938fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2948fa1f4efSCédric Le Goater return; 2958fa1f4efSCédric Le Goater } 2968fa1f4efSCédric Le Goater 297a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 298b2e22477SCédric Le Goater 299b2e22477SCédric Le Goater /* 300b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3018fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 302b2e22477SCédric Le Goater */ 303a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3041a937ad7SCédric Le Goater } 3051a937ad7SCédric Le Goater 306ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3071c53b06cSCédric Le Goater { 308277dd3d7SCédric Le Goater return spapr_xive_post_load(spapr->xive, version_id); 3091c53b06cSCédric Le Goater } 3101c53b06cSCédric Le Goater 311ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 312b2e22477SCédric Le Goater { 313b2e22477SCédric Le Goater CPUState *cs; 3143f777abcSCédric Le Goater Error *local_err = NULL; 315b2e22477SCédric Le Goater 316b2e22477SCédric Le Goater CPU_FOREACH(cs) { 317b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 318b2e22477SCédric Le Goater 319b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 320a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 321b2e22477SCédric Le Goater } 3223a8eb78eSCédric Le Goater 323d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xive, &local_err); 3243f777abcSCédric Le Goater if (local_err) { 3253f777abcSCédric Le Goater error_propagate(errp, local_err); 3263f777abcSCédric Le Goater return; 3273f777abcSCédric Le Goater } 3283f777abcSCédric Le Goater 3293a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3303a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 331b2e22477SCédric Le Goater } 332b2e22477SCédric Le Goater 3339f53c0dbSDavid Gibson static void spapr_irq_set_irq_xive(void *opaque, int irq, int val) 334872ff3deSCédric Le Goater { 335ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 336872ff3deSCédric Le Goater 33738afd772SCédric Le Goater if (kvm_irqchip_in_kernel()) { 3389f53c0dbSDavid Gibson kvmppc_xive_source_set_irq(&spapr->xive->source, irq, val); 33938afd772SCédric Le Goater } else { 3409f53c0dbSDavid Gibson xive_source_set_irq(&spapr->xive->source, irq, val); 341872ff3deSCédric Le Goater } 34238afd772SCédric Le Goater } 343872ff3deSCédric Le Goater 344ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xive(SpaprMachineState *spapr, Error **errp) 345ae805ea9SCédric Le Goater { 346ae805ea9SCédric Le Goater if (kvm_enabled()) { 347ae805ea9SCédric Le Goater kvmppc_xive_connect(spapr->xive, errp); 348ae805ea9SCédric Le Goater } 349ae805ea9SCédric Le Goater } 350ae805ea9SCédric Le Goater 351ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 352ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 353ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 354*ca62823bSDavid Gibson .xics = false, 355*ca62823bSDavid Gibson .xive = true, 356dcc345b6SCédric Le Goater 357dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 358dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 359dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 360dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 3616e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 3621a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 3631c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 364b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 365872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 366ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xive, 367dcc345b6SCédric Le Goater }; 368dcc345b6SCédric Le Goater 369dcc345b6SCédric Le Goater /* 37013db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 37113db0cd9SCédric Le Goater * 37213db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 37313db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 37413db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 37513db0cd9SCédric Le Goater * activated after an extra machine reset. 37613db0cd9SCédric Le Goater */ 37713db0cd9SCédric Le Goater 37813db0cd9SCédric Le Goater /* 37913db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 38013db0cd9SCédric Le Goater * default. 38113db0cd9SCédric Le Goater */ 382ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 38313db0cd9SCédric Le Goater { 38413db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 38513db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 38613db0cd9SCédric Le Goater } 38713db0cd9SCédric Le Goater 388fe9b61b2SDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, Error **errp) 38913db0cd9SCédric Le Goater { 39013db0cd9SCédric Le Goater Error *local_err = NULL; 39113db0cd9SCédric Le Goater 392fe9b61b2SDavid Gibson spapr_irq_xics.init(spapr, &local_err); 39313db0cd9SCédric Le Goater if (local_err) { 39413db0cd9SCédric Le Goater error_propagate(errp, local_err); 39513db0cd9SCédric Le Goater return; 39613db0cd9SCédric Le Goater } 39713db0cd9SCédric Le Goater 398fe9b61b2SDavid Gibson spapr_irq_xive.init(spapr, &local_err); 39913db0cd9SCédric Le Goater if (local_err) { 40013db0cd9SCédric Le Goater error_propagate(errp, local_err); 40113db0cd9SCédric Le Goater return; 40213db0cd9SCédric Le Goater } 40313db0cd9SCédric Le Goater } 40413db0cd9SCédric Le Goater 405ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 40613db0cd9SCédric Le Goater Error **errp) 40713db0cd9SCédric Le Goater { 40813db0cd9SCédric Le Goater Error *local_err = NULL; 40913db0cd9SCédric Le Goater int ret; 41013db0cd9SCédric Le Goater 41113db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 41213db0cd9SCédric Le Goater if (local_err) { 41313db0cd9SCédric Le Goater error_propagate(errp, local_err); 41413db0cd9SCédric Le Goater return ret; 41513db0cd9SCédric Le Goater } 41613db0cd9SCédric Le Goater 41713db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 41813db0cd9SCédric Le Goater if (local_err) { 41913db0cd9SCédric Le Goater error_propagate(errp, local_err); 42013db0cd9SCédric Le Goater return ret; 42113db0cd9SCédric Le Goater } 42213db0cd9SCédric Le Goater 42313db0cd9SCédric Le Goater return ret; 42413db0cd9SCédric Le Goater } 42513db0cd9SCédric Le Goater 426f233cee9SDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq) 42713db0cd9SCédric Le Goater { 428f233cee9SDavid Gibson spapr_irq_xics.free(spapr, irq); 429f233cee9SDavid Gibson spapr_irq_xive.free(spapr, irq); 43013db0cd9SCédric Le Goater } 43113db0cd9SCédric Le Goater 432ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 43313db0cd9SCédric Le Goater { 43413db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 43513db0cd9SCédric Le Goater } 43613db0cd9SCédric Le Goater 437ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 43813db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 43913db0cd9SCédric Le Goater uint32_t phandle) 44013db0cd9SCédric Le Goater { 44113db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 44213db0cd9SCédric Le Goater } 44313db0cd9SCédric Le Goater 444ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 44513db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 44613db0cd9SCédric Le Goater { 44713db0cd9SCédric Le Goater Error *local_err = NULL; 44813db0cd9SCédric Le Goater 44913db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 45013db0cd9SCédric Le Goater if (local_err) { 45113db0cd9SCédric Le Goater error_propagate(errp, local_err); 45213db0cd9SCédric Le Goater return; 45313db0cd9SCédric Le Goater } 45413db0cd9SCédric Le Goater 45513db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 45613db0cd9SCédric Le Goater } 45713db0cd9SCédric Le Goater 458ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 45913db0cd9SCédric Le Goater { 46013db0cd9SCédric Le Goater /* 46113db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 46213db0cd9SCédric Le Goater * defaults to XICS at startup. 46313db0cd9SCédric Le Goater */ 46413db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 4653f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4663f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &error_fatal); 4673f777abcSCédric Le Goater } 46813db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 46913db0cd9SCédric Le Goater } 47013db0cd9SCédric Le Goater 47113db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 47213db0cd9SCédric Le Goater } 47313db0cd9SCédric Le Goater 474ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 47513db0cd9SCédric Le Goater { 4763f777abcSCédric Le Goater Error *local_err = NULL; 4773f777abcSCédric Le Goater 4783a8eb78eSCédric Le Goater /* 4793a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 4803a8eb78eSCédric Le Goater * if selected. 4813a8eb78eSCédric Le Goater */ 4823a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 4833a8eb78eSCédric Le Goater 4843f777abcSCédric Le Goater /* Destroy all KVM devices */ 4853f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4863f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &local_err); 4873f777abcSCédric Le Goater if (local_err) { 4883f777abcSCédric Le Goater error_propagate(errp, local_err); 4893f777abcSCédric Le Goater error_prepend(errp, "KVM XICS disconnect failed: "); 4903f777abcSCédric Le Goater return; 4913f777abcSCédric Le Goater } 4923f777abcSCédric Le Goater kvmppc_xive_disconnect(spapr->xive, &local_err); 4933f777abcSCédric Le Goater if (local_err) { 4943f777abcSCédric Le Goater error_propagate(errp, local_err); 4953f777abcSCédric Le Goater error_prepend(errp, "KVM XIVE disconnect failed: "); 4963f777abcSCédric Le Goater return; 4973f777abcSCédric Le Goater } 4983f777abcSCédric Le Goater } 4993f777abcSCédric Le Goater 50013db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 50113db0cd9SCédric Le Goater } 50213db0cd9SCédric Le Goater 5039f53c0dbSDavid Gibson static void spapr_irq_set_irq_dual(void *opaque, int irq, int val) 50413db0cd9SCédric Le Goater { 505ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 50613db0cd9SCédric Le Goater 5079f53c0dbSDavid Gibson spapr_irq_current(spapr)->set_irq(spapr, irq, val); 50813db0cd9SCédric Le Goater } 50913db0cd9SCédric Le Goater 51013db0cd9SCédric Le Goater /* 51113db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 51213db0cd9SCédric Le Goater */ 513ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 514ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 515ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 516*ca62823bSDavid Gibson .xics = true, 517*ca62823bSDavid Gibson .xive = true, 51813db0cd9SCédric Le Goater 51913db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 52013db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 52113db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 52213db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 52313db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 52413db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 52513db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 52613db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 527743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 528ae805ea9SCédric Le Goater .init_kvm = NULL, /* should not be used */ 52913db0cd9SCédric Le Goater }; 53013db0cd9SCédric Le Goater 531273fef83SCédric Le Goater 532273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 533273fef83SCédric Le Goater { 534273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 535273fef83SCédric Le Goater 536273fef83SCédric Le Goater /* 537273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 538273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 539273fef83SCédric Le Goater */ 540273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 541273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 542273fef83SCédric Le Goater /* 543273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 544273fef83SCédric Le Goater * negotiation is useless. 545273fef83SCédric Le Goater */ 546273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 547273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 548273fef83SCédric Le Goater return; 549273fef83SCédric Le Goater } 550273fef83SCédric Le Goater 551273fef83SCédric Le Goater /* 552273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 553273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 554273fef83SCédric Le Goater * 555273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 556273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 557273fef83SCédric Le Goater * model is required. 558273fef83SCédric Le Goater 559273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 560273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 561273fef83SCédric Le Goater * properties but no hcalls. 562273fef83SCédric Le Goater * 563273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 564273fef83SCédric Le Goater * QEMU. 565273fef83SCédric Le Goater */ 566273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 567273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 568273fef83SCédric Le Goater return; 569273fef83SCédric Le Goater } 570273fef83SCédric Le Goater } 5717abc0c6dSGreg Kurz 5727abc0c6dSGreg Kurz /* 5737abc0c6dSGreg Kurz * On a POWER9 host, some older KVM XICS devices cannot be destroyed and 5747abc0c6dSGreg Kurz * re-created. Detect that early to avoid QEMU to exit later when the 5757abc0c6dSGreg Kurz * guest reboots. 5767abc0c6dSGreg Kurz */ 5777abc0c6dSGreg Kurz if (kvm_enabled() && 5787abc0c6dSGreg Kurz spapr->irq == &spapr_irq_dual && 5797abc0c6dSGreg Kurz machine_kernel_irqchip_required(machine) && 5807abc0c6dSGreg Kurz xics_kvm_has_broken_disconnect(spapr)) { 5817abc0c6dSGreg Kurz error_setg(errp, "KVM is too old to support ic-mode=dual,kernel-irqchip=on"); 5827abc0c6dSGreg Kurz return; 5837abc0c6dSGreg Kurz } 584273fef83SCédric Le Goater } 585273fef83SCédric Le Goater 58613db0cd9SCédric Le Goater /* 587ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 588ef01ed9dSCédric Le Goater */ 589ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 590fab397d8SCédric Le Goater { 5911a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 592273fef83SCédric Le Goater Error *local_err = NULL; 5931a511340SGreg Kurz 5941a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5951a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5961a511340SGreg Kurz return; 5971a511340SGreg Kurz } 5981a511340SGreg Kurz 5991a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6001a511340SGreg Kurz error_setg(errp, 6011a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6021a511340SGreg Kurz return; 6031a511340SGreg Kurz } 6041a511340SGreg Kurz 605273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 606273fef83SCédric Le Goater if (local_err) { 607273fef83SCédric Le Goater error_propagate(errp, local_err); 608273fef83SCédric Le Goater return; 609273fef83SCédric Le Goater } 610273fef83SCédric Le Goater 611fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 612fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6133ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 614fab397d8SCédric Le Goater } 615fab397d8SCédric Le Goater 616fe9b61b2SDavid Gibson spapr->irq->init(spapr, errp); 617872ff3deSCédric Le Goater 618872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 619ad8de986SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 620fab397d8SCédric Le Goater } 621ef01ed9dSCédric Le Goater 622ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 623ef01ed9dSCédric Le Goater { 624580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 625580dde5eSDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 626580dde5eSDavid Gibson 6273ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 628ef01ed9dSCédric Le Goater } 629ef01ed9dSCédric Le Goater 630ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 631ef01ed9dSCédric Le Goater { 632f233cee9SDavid Gibson int i; 633f233cee9SDavid Gibson 634580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 635580dde5eSDavid Gibson assert((irq + num) <= (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 636580dde5eSDavid Gibson 637f233cee9SDavid Gibson for (i = irq; i < (irq + num); i++) { 638f233cee9SDavid Gibson spapr->irq->free(spapr, i); 639f233cee9SDavid Gibson } 640ef01ed9dSCédric Le Goater } 641ef01ed9dSCédric Le Goater 642ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 643ef01ed9dSCédric Le Goater { 644af186151SDavid Gibson /* 645af186151SDavid Gibson * This interface is basically for VIO and PHB devices to find the 646af186151SDavid Gibson * right qemu_irq to manipulate, so we only allow access to the 647af186151SDavid Gibson * external irqs for now. Currently anything which needs to 648af186151SDavid Gibson * access the IPIs most naturally gets there via the guest side 649af186151SDavid Gibson * interfaces, we can change this if we need to in future. 650af186151SDavid Gibson */ 651af186151SDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 652af186151SDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 653af186151SDavid Gibson 654af186151SDavid Gibson if (spapr->ics) { 655af186151SDavid Gibson assert(ics_valid_irq(spapr->ics, irq)); 656af186151SDavid Gibson } 657af186151SDavid Gibson if (spapr->xive) { 658af186151SDavid Gibson assert(irq < spapr->xive->nr_irqs); 659af186151SDavid Gibson assert(xive_eas_is_valid(&spapr->xive->eat[irq])); 660af186151SDavid Gibson } 661af186151SDavid Gibson 662af186151SDavid Gibson return spapr->qirqs[irq]; 663ef01ed9dSCédric Le Goater } 664ef01ed9dSCédric Le Goater 665ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6661c53b06cSCédric Le Goater { 6673ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6681c53b06cSCédric Le Goater } 6691c53b06cSCédric Le Goater 670ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 671b2e22477SCédric Le Goater { 672e1588bcdSGreg Kurz assert(!spapr->irq_map || bitmap_empty(spapr->irq_map, spapr->irq_map_nr)); 673e1588bcdSGreg Kurz 6743ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6753ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 676b2e22477SCédric Le Goater } 677b2e22477SCédric Le Goater } 678b2e22477SCédric Le Goater 679ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 680ad62bff6SGreg Kurz { 68114789694SDavid Gibson const char *nodename = "interrupt-controller"; 682ad62bff6SGreg Kurz int offset, phandle; 683ad62bff6SGreg Kurz 684ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 685ad62bff6SGreg Kurz if (offset < 0) { 68614789694SDavid Gibson error_setg(errp, "Can't find node \"%s\": %s", 68714789694SDavid Gibson nodename, fdt_strerror(offset)); 688ad62bff6SGreg Kurz return -1; 689ad62bff6SGreg Kurz } 690ad62bff6SGreg Kurz 691ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 692ad62bff6SGreg Kurz if (!phandle) { 693ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 694ad62bff6SGreg Kurz return -1; 695ad62bff6SGreg Kurz } 696ad62bff6SGreg Kurz 697ad62bff6SGreg Kurz return phandle; 698ad62bff6SGreg Kurz } 699ad62bff6SGreg Kurz 700ef01ed9dSCédric Le Goater /* 701ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 702ef01ed9dSCédric Le Goater */ 703ef01ed9dSCédric Le Goater 704ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 705ef01ed9dSCédric Le Goater { 706ef01ed9dSCédric Le Goater int first, i; 707ef01ed9dSCédric Le Goater 708ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 709ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 710ef01ed9dSCédric Le Goater return -1; 711ef01ed9dSCédric Le Goater } 712ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 7134a99d405SCédric Le Goater if (!ics_irq_free(ics, i)) { 714ef01ed9dSCédric Le Goater break; 715ef01ed9dSCédric Le Goater } 716ef01ed9dSCédric Le Goater } 717ef01ed9dSCédric Le Goater if (i == (first + num)) { 718ef01ed9dSCédric Le Goater return first; 719ef01ed9dSCédric Le Goater } 720ef01ed9dSCédric Le Goater } 721ef01ed9dSCédric Le Goater 722ef01ed9dSCédric Le Goater return -1; 723ef01ed9dSCédric Le Goater } 724ef01ed9dSCédric Le Goater 725ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 726ef01ed9dSCédric Le Goater { 727ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 728ef01ed9dSCédric Le Goater int first = -1; 729ef01ed9dSCédric Le Goater 730ef01ed9dSCédric Le Goater assert(ics); 731ef01ed9dSCédric Le Goater 732ef01ed9dSCédric Le Goater /* 733ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 734ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 735ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 736ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 737ef01ed9dSCédric Le Goater * be allocated continuously. 738ef01ed9dSCédric Le Goater */ 739ef01ed9dSCédric Le Goater if (align) { 740ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 741ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 742ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 743ef01ed9dSCédric Le Goater } else { 744ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 745ef01ed9dSCédric Le Goater } 746ef01ed9dSCédric Le Goater 747ef01ed9dSCédric Le Goater if (first < 0) { 748ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 749ef01ed9dSCédric Le Goater return -1; 750ef01ed9dSCédric Le Goater } 751ef01ed9dSCédric Le Goater 752ef01ed9dSCédric Le Goater return first + ics->offset; 753ef01ed9dSCédric Le Goater } 754ae837402SCédric Le Goater 755ad8de986SDavid Gibson #define SPAPR_IRQ_XICS_LEGACY_NR_XIRQS 0x400 756ae837402SCédric Le Goater 757ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 758ad8de986SDavid Gibson .nr_xirqs = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 759ad8de986SDavid Gibson .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 760*ca62823bSDavid Gibson .xics = true, 761*ca62823bSDavid Gibson .xive = false, 762ae837402SCédric Le Goater 763ae837402SCédric Le Goater .init = spapr_irq_init_xics, 764ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 765ae837402SCédric Le Goater .free = spapr_irq_free_xics, 766ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7676e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7681a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7691c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 7703f777abcSCédric Le Goater .reset = spapr_irq_reset_xics, 771872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 7723f777abcSCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 773ae837402SCédric Le Goater }; 774