182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19273fef83SCédric Le Goater #include "cpu-models.h" 20ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 21ef01ed9dSCédric Le Goater 22ef01ed9dSCédric Le Goater #include "trace.h" 2382cffa2eSCédric Le Goater 24ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2582cffa2eSCédric Le Goater { 2682cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2782cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2882cffa2eSCédric Le Goater } 2982cffa2eSCédric Le Goater 30ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3182cffa2eSCédric Le Goater Error **errp) 3282cffa2eSCédric Le Goater { 3382cffa2eSCédric Le Goater int irq; 3482cffa2eSCédric Le Goater 3582cffa2eSCédric Le Goater /* 3682cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3782cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3882cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3982cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4082cffa2eSCédric Le Goater */ 4182cffa2eSCédric Le Goater align -= 1; 4282cffa2eSCédric Le Goater 4382cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4482cffa2eSCédric Le Goater align); 4582cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4682cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4782cffa2eSCédric Le Goater return -1; 4882cffa2eSCédric Le Goater } 4982cffa2eSCédric Le Goater 5082cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5382cffa2eSCédric Le Goater } 5482cffa2eSCédric Le Goater 55ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5682cffa2eSCédric Le Goater { 5782cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5882cffa2eSCédric Le Goater } 5982cffa2eSCédric Le Goater 60ce2918cbSDavid Gibson void spapr_irq_msi_reset(SpaprMachineState *spapr) 6182cffa2eSCédric Le Goater { 6282cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6382cffa2eSCédric Le Goater } 64ef01ed9dSCédric Le Goater 65*ae805ea9SCédric Le Goater static void spapr_irq_init_device(SpaprMachineState *spapr, 66*ae805ea9SCédric Le Goater SpaprIrq *irq, Error **errp) 67*ae805ea9SCédric Le Goater { 68*ae805ea9SCédric Le Goater MachineState *machine = MACHINE(spapr); 69*ae805ea9SCédric Le Goater Error *local_err = NULL; 70*ae805ea9SCédric Le Goater 71*ae805ea9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 72*ae805ea9SCédric Le Goater irq->init_kvm(spapr, &local_err); 73*ae805ea9SCédric Le Goater if (local_err && machine_kernel_irqchip_required(machine)) { 74*ae805ea9SCédric Le Goater error_prepend(&local_err, 75*ae805ea9SCédric Le Goater "kernel_irqchip requested but unavailable: "); 76*ae805ea9SCédric Le Goater error_propagate(errp, local_err); 77*ae805ea9SCédric Le Goater return; 78*ae805ea9SCédric Le Goater } 79*ae805ea9SCédric Le Goater 80*ae805ea9SCédric Le Goater if (!local_err) { 81*ae805ea9SCédric Le Goater return; 82*ae805ea9SCédric Le Goater } 83*ae805ea9SCédric Le Goater 84*ae805ea9SCédric Le Goater /* 85*ae805ea9SCédric Le Goater * We failed to initialize the KVM device, fallback to 86*ae805ea9SCédric Le Goater * emulated mode 87*ae805ea9SCédric Le Goater */ 88*ae805ea9SCédric Le Goater error_prepend(&local_err, "kernel_irqchip allowed but unavailable: "); 89*ae805ea9SCédric Le Goater warn_report_err(local_err); 90*ae805ea9SCédric Le Goater } 91*ae805ea9SCédric Le Goater 92*ae805ea9SCédric Le Goater irq->init_emu(spapr, errp); 93*ae805ea9SCédric Le Goater } 94ef01ed9dSCédric Le Goater 95ef01ed9dSCédric Le Goater /* 96ef01ed9dSCédric Le Goater * XICS IRQ backend. 97ef01ed9dSCédric Le Goater */ 98ef01ed9dSCédric Le Goater 99ce2918cbSDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, int nr_irqs, 1002e66cdb7SCédric Le Goater Error **errp) 101ef01ed9dSCédric Le Goater { 102f56275a2SCédric Le Goater Object *obj; 103ef01ed9dSCédric Le Goater Error *local_err = NULL; 104ef01ed9dSCédric Le Goater 105*ae805ea9SCédric Le Goater spapr_irq_init_device(spapr, &spapr_irq_xics, &local_err); 106*ae805ea9SCédric Le Goater if (local_err) { 107f56275a2SCédric Le Goater error_propagate(errp, local_err); 108f56275a2SCédric Le Goater return; 109ef01ed9dSCédric Le Goater } 110ef01ed9dSCédric Le Goater 111f56275a2SCédric Le Goater obj = object_new(TYPE_ICS_SIMPLE); 112f56275a2SCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 113f56275a2SCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 114f56275a2SCédric Le Goater &error_fatal); 115f56275a2SCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &error_fatal); 116f56275a2SCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 117f56275a2SCédric Le Goater if (local_err) { 118ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 119f56275a2SCédric Le Goater return; 120f56275a2SCédric Le Goater } 121f56275a2SCédric Le Goater 122f56275a2SCédric Le Goater spapr->ics = ICS_BASE(obj); 123ef01ed9dSCédric Le Goater } 124ef01ed9dSCédric Le Goater 125ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 126ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 127ef01ed9dSCédric Le Goater 128ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 129ef01ed9dSCédric Le Goater Error **errp) 130ef01ed9dSCédric Le Goater { 131ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 132ef01ed9dSCédric Le Goater 133ef01ed9dSCédric Le Goater assert(ics); 134ef01ed9dSCédric Le Goater 135ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 136ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 137ef01ed9dSCédric Le Goater return -1; 138ef01ed9dSCédric Le Goater } 139ef01ed9dSCédric Le Goater 140ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 141ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 142ef01ed9dSCédric Le Goater return -1; 143ef01ed9dSCédric Le Goater } 144ef01ed9dSCédric Le Goater 145ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 146ef01ed9dSCédric Le Goater return 0; 147ef01ed9dSCédric Le Goater } 148ef01ed9dSCédric Le Goater 149ce2918cbSDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq, int num) 150ef01ed9dSCédric Le Goater { 151ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 152ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 153ef01ed9dSCédric Le Goater int i; 154ef01ed9dSCédric Le Goater 155ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 156ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 157ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 158ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 159ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 160ef01ed9dSCédric Le Goater } 161ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 162ef01ed9dSCédric Le Goater } 163ef01ed9dSCédric Le Goater } 164ef01ed9dSCédric Le Goater } 165ef01ed9dSCédric Le Goater 166ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xics(SpaprMachineState *spapr, int irq) 167ef01ed9dSCédric Le Goater { 168ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 169ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 170ef01ed9dSCédric Le Goater 171ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 172872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 173ef01ed9dSCédric Le Goater } 174ef01ed9dSCédric Le Goater 175ef01ed9dSCédric Le Goater return NULL; 176ef01ed9dSCédric Le Goater } 177ef01ed9dSCédric Le Goater 178ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 179ef01ed9dSCédric Le Goater { 180ef01ed9dSCédric Le Goater CPUState *cs; 181ef01ed9dSCédric Le Goater 182ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 183ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 184ef01ed9dSCédric Le Goater 185a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 186ef01ed9dSCédric Le Goater } 187ef01ed9dSCédric Le Goater 188ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 189ef01ed9dSCédric Le Goater } 190ef01ed9dSCédric Le Goater 191ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1928fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1931a937ad7SCédric Le Goater { 1948fa1f4efSCédric Le Goater Error *local_err = NULL; 1958fa1f4efSCédric Le Goater Object *obj; 196ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1978fa1f4efSCédric Le Goater 19856af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1998fa1f4efSCédric Le Goater &local_err); 2008fa1f4efSCédric Le Goater if (local_err) { 2018fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2028fa1f4efSCédric Le Goater return; 2038fa1f4efSCédric Le Goater } 2048fa1f4efSCédric Le Goater 205a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 2061a937ad7SCédric Le Goater } 2071a937ad7SCédric Le Goater 208ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 2091c53b06cSCédric Le Goater { 2103272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 2111c53b06cSCédric Le Goater CPUState *cs; 2121c53b06cSCédric Le Goater CPU_FOREACH(cs) { 2131c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 214a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2151c53b06cSCédric Le Goater } 2161c53b06cSCédric Le Goater } 2171c53b06cSCédric Le Goater return 0; 2181c53b06cSCédric Le Goater } 2191c53b06cSCédric Le Goater 220872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 221872ff3deSCédric Le Goater { 222ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 223872ff3deSCédric Le Goater 224872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 225872ff3deSCédric Le Goater } 226872ff3deSCédric Le Goater 227ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 22813db0cd9SCédric Le Goater { 22913db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 23013db0cd9SCédric Le Goater } 23113db0cd9SCédric Le Goater 232ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xics(SpaprMachineState *spapr) 233743ed566SGreg Kurz { 234743ed566SGreg Kurz return XICS_NODENAME; 235743ed566SGreg Kurz } 236743ed566SGreg Kurz 237*ae805ea9SCédric Le Goater static void spapr_irq_init_emu_xics(SpaprMachineState *spapr, Error **errp) 238*ae805ea9SCédric Le Goater { 239*ae805ea9SCédric Le Goater xics_spapr_init(spapr); 240*ae805ea9SCédric Le Goater } 241*ae805ea9SCédric Le Goater 242*ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xics(SpaprMachineState *spapr, Error **errp) 243*ae805ea9SCédric Le Goater { 244*ae805ea9SCédric Le Goater if (kvm_enabled()) { 245*ae805ea9SCédric Le Goater xics_kvm_init(spapr, errp); 246*ae805ea9SCédric Le Goater } 247*ae805ea9SCédric Le Goater } 248*ae805ea9SCédric Le Goater 249ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 250e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 251e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 252e39de895SCédric Le Goater 253ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 254e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 255e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 256db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 257ef01ed9dSCédric Le Goater 258ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 259ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 260ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 261ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 262ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2636e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2641a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2651c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 26613db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 267872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 268743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 269*ae805ea9SCédric Le Goater .init_emu = spapr_irq_init_emu_xics, 270*ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 271ef01ed9dSCédric Le Goater }; 272ef01ed9dSCédric Le Goater 273ef01ed9dSCédric Le Goater /* 274dcc345b6SCédric Le Goater * XIVE IRQ backend. 275dcc345b6SCédric Le Goater */ 276ce2918cbSDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, int nr_irqs, 2772e66cdb7SCédric Le Goater Error **errp) 278dcc345b6SCédric Le Goater { 279dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 280dcc345b6SCédric Le Goater DeviceState *dev; 281dcc345b6SCédric Le Goater int i; 282*ae805ea9SCédric Le Goater Error *local_err = NULL; 283dcc345b6SCédric Le Goater 284dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 2852e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 286dcc345b6SCédric Le Goater /* 287dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 288dcc345b6SCédric Le Goater */ 289dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 290dcc345b6SCédric Le Goater qdev_init_nofail(dev); 291dcc345b6SCédric Le Goater 292dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 293dcc345b6SCédric Le Goater 294dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 295dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 296dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 297dcc345b6SCédric Le Goater } 29823bcd5ebSCédric Le Goater 29923bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 300*ae805ea9SCédric Le Goater 301*ae805ea9SCédric Le Goater spapr_irq_init_device(spapr, &spapr_irq_xive, &local_err); 302*ae805ea9SCédric Le Goater if (local_err) { 303*ae805ea9SCédric Le Goater error_propagate(errp, local_err); 304*ae805ea9SCédric Le Goater return; 305*ae805ea9SCédric Le Goater } 306dcc345b6SCédric Le Goater } 307dcc345b6SCédric Le Goater 308ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 309dcc345b6SCédric Le Goater Error **errp) 310dcc345b6SCédric Le Goater { 311dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 312dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 313dcc345b6SCédric Le Goater return -1; 314dcc345b6SCédric Le Goater } 315dcc345b6SCédric Le Goater return 0; 316dcc345b6SCédric Le Goater } 317dcc345b6SCédric Le Goater 318ce2918cbSDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq, int num) 319dcc345b6SCédric Le Goater { 320dcc345b6SCédric Le Goater int i; 321dcc345b6SCédric Le Goater 322dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 323dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 324dcc345b6SCédric Le Goater } 325dcc345b6SCédric Le Goater } 326dcc345b6SCédric Le Goater 327ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xive(SpaprMachineState *spapr, int irq) 328dcc345b6SCédric Le Goater { 329ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 330a0c493aeSCédric Le Goater 331a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 332a0c493aeSCédric Le Goater return NULL; 333a0c493aeSCédric Le Goater } 334a0c493aeSCédric Le Goater 335a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 336a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 337a0c493aeSCédric Le Goater 338872ff3deSCédric Le Goater return spapr->qirqs[irq]; 339dcc345b6SCédric Le Goater } 340dcc345b6SCédric Le Goater 341ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 342dcc345b6SCédric Le Goater Monitor *mon) 343dcc345b6SCédric Le Goater { 344dcc345b6SCédric Le Goater CPUState *cs; 345dcc345b6SCédric Le Goater 346dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 347dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 348dcc345b6SCédric Le Goater 349a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 350dcc345b6SCédric Le Goater } 351dcc345b6SCédric Le Goater 352dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 353dcc345b6SCédric Le Goater } 354dcc345b6SCédric Le Goater 355ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 3568fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3571a937ad7SCédric Le Goater { 3588fa1f4efSCédric Le Goater Error *local_err = NULL; 3598fa1f4efSCédric Le Goater Object *obj; 360ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 3618fa1f4efSCédric Le Goater 3628fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3638fa1f4efSCédric Le Goater if (local_err) { 3648fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3658fa1f4efSCédric Le Goater return; 3668fa1f4efSCédric Le Goater } 3678fa1f4efSCédric Le Goater 368a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 369b2e22477SCédric Le Goater 370b2e22477SCédric Le Goater /* 371b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3728fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 373b2e22477SCédric Le Goater */ 374a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3751a937ad7SCédric Le Goater } 3761a937ad7SCédric Le Goater 377ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3781c53b06cSCédric Le Goater { 379277dd3d7SCédric Le Goater return spapr_xive_post_load(spapr->xive, version_id); 3801c53b06cSCédric Le Goater } 3811c53b06cSCédric Le Goater 382ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 383b2e22477SCédric Le Goater { 384b2e22477SCédric Le Goater CPUState *cs; 385b2e22477SCédric Le Goater 386b2e22477SCédric Le Goater CPU_FOREACH(cs) { 387b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 388b2e22477SCédric Le Goater 389b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 390a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 391b2e22477SCédric Le Goater } 3923a8eb78eSCédric Le Goater 3933a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3943a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 395b2e22477SCédric Le Goater } 396b2e22477SCédric Le Goater 397872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 398872ff3deSCédric Le Goater { 399ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 400872ff3deSCédric Le Goater 40138afd772SCédric Le Goater if (kvm_irqchip_in_kernel()) { 40238afd772SCédric Le Goater kvmppc_xive_source_set_irq(&spapr->xive->source, srcno, val); 40338afd772SCédric Le Goater } else { 404872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 405872ff3deSCédric Le Goater } 40638afd772SCédric Le Goater } 407872ff3deSCédric Le Goater 408ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xive(SpaprMachineState *spapr) 409743ed566SGreg Kurz { 410743ed566SGreg Kurz return spapr->xive->nodename; 411743ed566SGreg Kurz } 412743ed566SGreg Kurz 413*ae805ea9SCédric Le Goater static void spapr_irq_init_emu_xive(SpaprMachineState *spapr, Error **errp) 414*ae805ea9SCédric Le Goater { 415*ae805ea9SCédric Le Goater spapr_xive_init(spapr->xive, errp); 416*ae805ea9SCédric Le Goater } 417*ae805ea9SCédric Le Goater 418*ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xive(SpaprMachineState *spapr, Error **errp) 419*ae805ea9SCédric Le Goater { 420*ae805ea9SCédric Le Goater if (kvm_enabled()) { 421*ae805ea9SCédric Le Goater kvmppc_xive_connect(spapr->xive, errp); 422*ae805ea9SCédric Le Goater } 423*ae805ea9SCédric Le Goater } 424*ae805ea9SCédric Le Goater 425dcc345b6SCédric Le Goater /* 426dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 427dcc345b6SCédric Le Goater * with XICS. 428dcc345b6SCédric Le Goater */ 429dcc345b6SCédric Le Goater 430dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 431dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 432dcc345b6SCédric Le Goater 433ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 434dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 435dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 436db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 437dcc345b6SCédric Le Goater 438dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 439dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 440dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 441dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 442dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4436e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4441a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4451c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 446b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 447872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 448743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xive, 449*ae805ea9SCédric Le Goater .init_emu = spapr_irq_init_emu_xive, 450*ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xive, 451dcc345b6SCédric Le Goater }; 452dcc345b6SCédric Le Goater 453dcc345b6SCédric Le Goater /* 45413db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 45513db0cd9SCédric Le Goater * 45613db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 45713db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 45813db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 45913db0cd9SCédric Le Goater * activated after an extra machine reset. 46013db0cd9SCédric Le Goater */ 46113db0cd9SCédric Le Goater 46213db0cd9SCédric Le Goater /* 46313db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 46413db0cd9SCédric Le Goater * default. 46513db0cd9SCédric Le Goater */ 466ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 46713db0cd9SCédric Le Goater { 46813db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 46913db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 47013db0cd9SCédric Le Goater } 47113db0cd9SCédric Le Goater 472ce2918cbSDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, int nr_irqs, 4732e66cdb7SCédric Le Goater Error **errp) 47413db0cd9SCédric Le Goater { 47513db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 47613db0cd9SCédric Le Goater Error *local_err = NULL; 47713db0cd9SCédric Le Goater 47813db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 47913db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 48013db0cd9SCédric Le Goater return; 48113db0cd9SCédric Le Goater } 48213db0cd9SCédric Le Goater 4832e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 48413db0cd9SCédric Le Goater if (local_err) { 48513db0cd9SCédric Le Goater error_propagate(errp, local_err); 48613db0cd9SCédric Le Goater return; 48713db0cd9SCédric Le Goater } 48813db0cd9SCédric Le Goater 4892e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 49013db0cd9SCédric Le Goater if (local_err) { 49113db0cd9SCédric Le Goater error_propagate(errp, local_err); 49213db0cd9SCédric Le Goater return; 49313db0cd9SCédric Le Goater } 49413db0cd9SCédric Le Goater } 49513db0cd9SCédric Le Goater 496ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 49713db0cd9SCédric Le Goater Error **errp) 49813db0cd9SCédric Le Goater { 49913db0cd9SCédric Le Goater Error *local_err = NULL; 50013db0cd9SCédric Le Goater int ret; 50113db0cd9SCédric Le Goater 50213db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 50313db0cd9SCédric Le Goater if (local_err) { 50413db0cd9SCédric Le Goater error_propagate(errp, local_err); 50513db0cd9SCédric Le Goater return ret; 50613db0cd9SCédric Le Goater } 50713db0cd9SCédric Le Goater 50813db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 50913db0cd9SCédric Le Goater if (local_err) { 51013db0cd9SCédric Le Goater error_propagate(errp, local_err); 51113db0cd9SCédric Le Goater return ret; 51213db0cd9SCédric Le Goater } 51313db0cd9SCédric Le Goater 51413db0cd9SCédric Le Goater return ret; 51513db0cd9SCédric Le Goater } 51613db0cd9SCédric Le Goater 517ce2918cbSDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq, int num) 51813db0cd9SCédric Le Goater { 51913db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 52013db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 52113db0cd9SCédric Le Goater } 52213db0cd9SCédric Le Goater 523ce2918cbSDavid Gibson static qemu_irq spapr_qirq_dual(SpaprMachineState *spapr, int irq) 52413db0cd9SCédric Le Goater { 5253a0d802cSCédric Le Goater return spapr_irq_current(spapr)->qirq(spapr, irq); 52613db0cd9SCédric Le Goater } 52713db0cd9SCédric Le Goater 528ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 52913db0cd9SCédric Le Goater { 53013db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 53113db0cd9SCédric Le Goater } 53213db0cd9SCédric Le Goater 533ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 53413db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 53513db0cd9SCédric Le Goater uint32_t phandle) 53613db0cd9SCédric Le Goater { 53713db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 53813db0cd9SCédric Le Goater } 53913db0cd9SCédric Le Goater 540ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 54113db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 54213db0cd9SCédric Le Goater { 54313db0cd9SCédric Le Goater Error *local_err = NULL; 54413db0cd9SCédric Le Goater 54513db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 54613db0cd9SCédric Le Goater if (local_err) { 54713db0cd9SCédric Le Goater error_propagate(errp, local_err); 54813db0cd9SCédric Le Goater return; 54913db0cd9SCédric Le Goater } 55013db0cd9SCédric Le Goater 55113db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 55213db0cd9SCédric Le Goater } 55313db0cd9SCédric Le Goater 554ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 55513db0cd9SCédric Le Goater { 55613db0cd9SCédric Le Goater /* 55713db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 55813db0cd9SCédric Le Goater * defaults to XICS at startup. 55913db0cd9SCédric Le Goater */ 56013db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 56113db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 56213db0cd9SCédric Le Goater } 56313db0cd9SCédric Le Goater 56413db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 56513db0cd9SCédric Le Goater } 56613db0cd9SCédric Le Goater 567ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 56813db0cd9SCédric Le Goater { 5693a8eb78eSCédric Le Goater /* 5703a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5713a8eb78eSCédric Le Goater * if selected. 5723a8eb78eSCédric Le Goater */ 5733a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5743a8eb78eSCédric Le Goater 57513db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 57613db0cd9SCédric Le Goater } 57713db0cd9SCédric Le Goater 57813db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 57913db0cd9SCédric Le Goater { 580ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 58113db0cd9SCédric Le Goater 58213db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 58313db0cd9SCédric Le Goater } 58413db0cd9SCédric Le Goater 585ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_dual(SpaprMachineState *spapr) 586743ed566SGreg Kurz { 587743ed566SGreg Kurz return spapr_irq_current(spapr)->get_nodename(spapr); 588743ed566SGreg Kurz } 589743ed566SGreg Kurz 59013db0cd9SCédric Le Goater /* 59113db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 59213db0cd9SCédric Le Goater */ 59313db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 59413db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 59513db0cd9SCédric Le Goater 596ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 59713db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 59813db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 59913db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 60013db0cd9SCédric Le Goater 60113db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 60213db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 60313db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 60413db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 60513db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 60613db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 60713db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 60813db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 60913db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 610743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 611743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_dual, 612*ae805ea9SCédric Le Goater .init_emu = NULL, /* should not be used */ 613*ae805ea9SCédric Le Goater .init_kvm = NULL, /* should not be used */ 61413db0cd9SCédric Le Goater }; 61513db0cd9SCédric Le Goater 616273fef83SCédric Le Goater 617273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 618273fef83SCédric Le Goater { 619273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 620273fef83SCédric Le Goater 621273fef83SCédric Le Goater /* 622273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 623273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 624273fef83SCédric Le Goater */ 625273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 626273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 627273fef83SCédric Le Goater /* 628273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 629273fef83SCédric Le Goater * negotiation is useless. 630273fef83SCédric Le Goater */ 631273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 632273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 633273fef83SCédric Le Goater return; 634273fef83SCédric Le Goater } 635273fef83SCédric Le Goater 636273fef83SCédric Le Goater /* 637273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 638273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 639273fef83SCédric Le Goater * 640273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 641273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 642273fef83SCédric Le Goater * model is required. 643273fef83SCédric Le Goater 644273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 645273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 646273fef83SCédric Le Goater * properties but no hcalls. 647273fef83SCédric Le Goater * 648273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 649273fef83SCédric Le Goater * QEMU. 650273fef83SCédric Le Goater */ 651273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 652273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 653273fef83SCédric Le Goater return; 654273fef83SCédric Le Goater } 655273fef83SCédric Le Goater } 656273fef83SCédric Le Goater } 657273fef83SCédric Le Goater 65813db0cd9SCédric Le Goater /* 659ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 660ef01ed9dSCédric Le Goater */ 661ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 662fab397d8SCédric Le Goater { 6631a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 664273fef83SCédric Le Goater Error *local_err = NULL; 6651a511340SGreg Kurz 6661a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 6671a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 6681a511340SGreg Kurz return; 6691a511340SGreg Kurz } 6701a511340SGreg Kurz 6711a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6721a511340SGreg Kurz error_setg(errp, 6731a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6741a511340SGreg Kurz return; 6751a511340SGreg Kurz } 6761a511340SGreg Kurz 677273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 678273fef83SCédric Le Goater if (local_err) { 679273fef83SCédric Le Goater error_propagate(errp, local_err); 680273fef83SCédric Le Goater return; 681273fef83SCédric Le Goater } 682273fef83SCédric Le Goater 683fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 684fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6853ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 686fab397d8SCédric Le Goater } 687fab397d8SCédric Le Goater 6882e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 689872ff3deSCédric Le Goater 690872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 691872ff3deSCédric Le Goater spapr->irq->nr_irqs); 692fab397d8SCédric Le Goater } 693ef01ed9dSCédric Le Goater 694ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 695ef01ed9dSCédric Le Goater { 6963ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 697ef01ed9dSCédric Le Goater } 698ef01ed9dSCédric Le Goater 699ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 700ef01ed9dSCédric Le Goater { 7013ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 702ef01ed9dSCédric Le Goater } 703ef01ed9dSCédric Le Goater 704ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 705ef01ed9dSCédric Le Goater { 7063ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 707ef01ed9dSCédric Le Goater } 708ef01ed9dSCédric Le Goater 709ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 7101c53b06cSCédric Le Goater { 7113ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 7121c53b06cSCédric Le Goater } 7131c53b06cSCédric Le Goater 714ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 715b2e22477SCédric Le Goater { 7163ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 7173ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 718b2e22477SCédric Le Goater } 719b2e22477SCédric Le Goater } 720b2e22477SCédric Le Goater 721ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 722ad62bff6SGreg Kurz { 723ad62bff6SGreg Kurz const char *nodename = spapr->irq->get_nodename(spapr); 724ad62bff6SGreg Kurz int offset, phandle; 725ad62bff6SGreg Kurz 726ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 727ad62bff6SGreg Kurz if (offset < 0) { 728ad62bff6SGreg Kurz error_setg(errp, "Can't find node \"%s\": %s", nodename, 729ad62bff6SGreg Kurz fdt_strerror(offset)); 730ad62bff6SGreg Kurz return -1; 731ad62bff6SGreg Kurz } 732ad62bff6SGreg Kurz 733ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 734ad62bff6SGreg Kurz if (!phandle) { 735ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 736ad62bff6SGreg Kurz return -1; 737ad62bff6SGreg Kurz } 738ad62bff6SGreg Kurz 739ad62bff6SGreg Kurz return phandle; 740ad62bff6SGreg Kurz } 741ad62bff6SGreg Kurz 742ef01ed9dSCédric Le Goater /* 743ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 744ef01ed9dSCédric Le Goater */ 745ef01ed9dSCédric Le Goater 746ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 747ef01ed9dSCédric Le Goater { 748ef01ed9dSCédric Le Goater int first, i; 749ef01ed9dSCédric Le Goater 750ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 751ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 752ef01ed9dSCédric Le Goater return -1; 753ef01ed9dSCédric Le Goater } 754ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 755ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 756ef01ed9dSCédric Le Goater break; 757ef01ed9dSCédric Le Goater } 758ef01ed9dSCédric Le Goater } 759ef01ed9dSCédric Le Goater if (i == (first + num)) { 760ef01ed9dSCédric Le Goater return first; 761ef01ed9dSCédric Le Goater } 762ef01ed9dSCédric Le Goater } 763ef01ed9dSCédric Le Goater 764ef01ed9dSCédric Le Goater return -1; 765ef01ed9dSCédric Le Goater } 766ef01ed9dSCédric Le Goater 767ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 768ef01ed9dSCédric Le Goater { 769ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 770ef01ed9dSCédric Le Goater int first = -1; 771ef01ed9dSCédric Le Goater 772ef01ed9dSCédric Le Goater assert(ics); 773ef01ed9dSCédric Le Goater 774ef01ed9dSCédric Le Goater /* 775ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 776ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 777ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 778ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 779ef01ed9dSCédric Le Goater * be allocated continuously. 780ef01ed9dSCédric Le Goater */ 781ef01ed9dSCédric Le Goater if (align) { 782ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 783ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 784ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 785ef01ed9dSCédric Le Goater } else { 786ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 787ef01ed9dSCédric Le Goater } 788ef01ed9dSCédric Le Goater 789ef01ed9dSCédric Le Goater if (first < 0) { 790ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 791ef01ed9dSCédric Le Goater return -1; 792ef01ed9dSCédric Le Goater } 793ef01ed9dSCédric Le Goater 794ef01ed9dSCédric Le Goater return first + ics->offset; 795ef01ed9dSCédric Le Goater } 796ae837402SCédric Le Goater 797ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 798ae837402SCédric Le Goater 799ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 800ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 801ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 802db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 803ae837402SCédric Le Goater 804ae837402SCédric Le Goater .init = spapr_irq_init_xics, 805ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 806ae837402SCédric Le Goater .free = spapr_irq_free_xics, 807ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 808ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 8096e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 8101a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 8111c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 812872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 813743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 814ae837402SCédric Le Goater }; 815