182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 20ef01ed9dSCédric Le Goater 21ef01ed9dSCédric Le Goater #include "trace.h" 2282cffa2eSCédric Le Goater 2382cffa2eSCédric Le Goater void spapr_irq_msi_init(sPAPRMachineState *spapr, uint32_t nr_msis) 2482cffa2eSCédric Le Goater { 2582cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2682cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2782cffa2eSCédric Le Goater } 2882cffa2eSCédric Le Goater 2982cffa2eSCédric Le Goater int spapr_irq_msi_alloc(sPAPRMachineState *spapr, uint32_t num, bool align, 3082cffa2eSCédric Le Goater Error **errp) 3182cffa2eSCédric Le Goater { 3282cffa2eSCédric Le Goater int irq; 3382cffa2eSCédric Le Goater 3482cffa2eSCédric Le Goater /* 3582cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3682cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3782cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3882cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater */ 4082cffa2eSCédric Le Goater align -= 1; 4182cffa2eSCédric Le Goater 4282cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4382cffa2eSCédric Le Goater align); 4482cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4582cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4682cffa2eSCédric Le Goater return -1; 4782cffa2eSCédric Le Goater } 4882cffa2eSCédric Le Goater 4982cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5082cffa2eSCédric Le Goater 5182cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5282cffa2eSCédric Le Goater } 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater void spapr_irq_msi_free(sPAPRMachineState *spapr, int irq, uint32_t num) 5582cffa2eSCédric Le Goater { 5682cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5782cffa2eSCédric Le Goater } 5882cffa2eSCédric Le Goater 5982cffa2eSCédric Le Goater void spapr_irq_msi_reset(sPAPRMachineState *spapr) 6082cffa2eSCédric Le Goater { 6182cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6282cffa2eSCédric Le Goater } 63ef01ed9dSCédric Le Goater 64ef01ed9dSCédric Le Goater 65ef01ed9dSCédric Le Goater /* 66ef01ed9dSCédric Le Goater * XICS IRQ backend. 67ef01ed9dSCédric Le Goater */ 68ef01ed9dSCédric Le Goater 69ef01ed9dSCédric Le Goater static ICSState *spapr_ics_create(sPAPRMachineState *spapr, 70ef01ed9dSCédric Le Goater const char *type_ics, 71ef01ed9dSCédric Le Goater int nr_irqs, Error **errp) 72ef01ed9dSCédric Le Goater { 73ef01ed9dSCédric Le Goater Error *local_err = NULL; 74ef01ed9dSCédric Le Goater Object *obj; 75ef01ed9dSCédric Le Goater 76ef01ed9dSCédric Le Goater obj = object_new(type_ics); 77ef01ed9dSCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 78ef01ed9dSCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 79ef01ed9dSCédric Le Goater &error_abort); 80ef01ed9dSCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &local_err); 81ef01ed9dSCédric Le Goater if (local_err) { 82ef01ed9dSCédric Le Goater goto error; 83ef01ed9dSCédric Le Goater } 84ef01ed9dSCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 85ef01ed9dSCédric Le Goater if (local_err) { 86ef01ed9dSCédric Le Goater goto error; 87ef01ed9dSCédric Le Goater } 88ef01ed9dSCédric Le Goater 89ef01ed9dSCédric Le Goater return ICS_BASE(obj); 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater error: 92ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 93ef01ed9dSCédric Le Goater return NULL; 94ef01ed9dSCédric Le Goater } 95ef01ed9dSCédric Le Goater 962e66cdb7SCédric Le Goater static void spapr_irq_init_xics(sPAPRMachineState *spapr, int nr_irqs, 972e66cdb7SCédric Le Goater Error **errp) 98ef01ed9dSCédric Le Goater { 99ef01ed9dSCédric Le Goater MachineState *machine = MACHINE(spapr); 100ef01ed9dSCédric Le Goater Error *local_err = NULL; 101ef01ed9dSCédric Le Goater 102ef01ed9dSCédric Le Goater if (kvm_enabled()) { 103ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_allowed(machine) && 104ef01ed9dSCédric Le Goater !xics_kvm_init(spapr, &local_err)) { 105ef01ed9dSCédric Le Goater spapr->ics = spapr_ics_create(spapr, TYPE_ICS_KVM, nr_irqs, 106ef01ed9dSCédric Le Goater &local_err); 107ef01ed9dSCédric Le Goater } 108ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_required(machine) && !spapr->ics) { 109ef01ed9dSCédric Le Goater error_prepend(&local_err, 110ef01ed9dSCédric Le Goater "kernel_irqchip requested but unavailable: "); 111ef01ed9dSCédric Le Goater goto error; 112ef01ed9dSCédric Le Goater } 113ef01ed9dSCédric Le Goater error_free(local_err); 114ef01ed9dSCédric Le Goater local_err = NULL; 115ef01ed9dSCédric Le Goater } 116ef01ed9dSCédric Le Goater 117ef01ed9dSCédric Le Goater if (!spapr->ics) { 118ef01ed9dSCédric Le Goater xics_spapr_init(spapr); 119ef01ed9dSCédric Le Goater spapr->ics = spapr_ics_create(spapr, TYPE_ICS_SIMPLE, nr_irqs, 120ef01ed9dSCédric Le Goater &local_err); 121ef01ed9dSCédric Le Goater } 122ef01ed9dSCédric Le Goater 123ef01ed9dSCédric Le Goater error: 124ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 125ef01ed9dSCédric Le Goater } 126ef01ed9dSCédric Le Goater 127ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 128ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 129ef01ed9dSCédric Le Goater 130ef01ed9dSCédric Le Goater static int spapr_irq_claim_xics(sPAPRMachineState *spapr, int irq, bool lsi, 131ef01ed9dSCédric Le Goater Error **errp) 132ef01ed9dSCédric Le Goater { 133ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 134ef01ed9dSCédric Le Goater 135ef01ed9dSCédric Le Goater assert(ics); 136ef01ed9dSCédric Le Goater 137ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 138ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 139ef01ed9dSCédric Le Goater return -1; 140ef01ed9dSCédric Le Goater } 141ef01ed9dSCédric Le Goater 142ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 143ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 144ef01ed9dSCédric Le Goater return -1; 145ef01ed9dSCédric Le Goater } 146ef01ed9dSCédric Le Goater 147ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 148ef01ed9dSCédric Le Goater return 0; 149ef01ed9dSCédric Le Goater } 150ef01ed9dSCédric Le Goater 151ef01ed9dSCédric Le Goater static void spapr_irq_free_xics(sPAPRMachineState *spapr, int irq, int num) 152ef01ed9dSCédric Le Goater { 153ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 154ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 155ef01ed9dSCédric Le Goater int i; 156ef01ed9dSCédric Le Goater 157ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 158ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 159ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 160ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 161ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 162ef01ed9dSCédric Le Goater } 163ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 164ef01ed9dSCédric Le Goater } 165ef01ed9dSCédric Le Goater } 166ef01ed9dSCédric Le Goater } 167ef01ed9dSCédric Le Goater 168ef01ed9dSCédric Le Goater static qemu_irq spapr_qirq_xics(sPAPRMachineState *spapr, int irq) 169ef01ed9dSCédric Le Goater { 170ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 171ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 172ef01ed9dSCédric Le Goater 173ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 174872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 175ef01ed9dSCédric Le Goater } 176ef01ed9dSCédric Le Goater 177ef01ed9dSCédric Le Goater return NULL; 178ef01ed9dSCédric Le Goater } 179ef01ed9dSCédric Le Goater 180ef01ed9dSCédric Le Goater static void spapr_irq_print_info_xics(sPAPRMachineState *spapr, Monitor *mon) 181ef01ed9dSCédric Le Goater { 182ef01ed9dSCédric Le Goater CPUState *cs; 183ef01ed9dSCédric Le Goater 184ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 185ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 186ef01ed9dSCédric Le Goater 187a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 188ef01ed9dSCédric Le Goater } 189ef01ed9dSCédric Le Goater 190ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 191ef01ed9dSCédric Le Goater } 192ef01ed9dSCédric Le Goater 1938fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xics(sPAPRMachineState *spapr, 1948fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1951a937ad7SCédric Le Goater { 1968fa1f4efSCédric Le Goater Error *local_err = NULL; 1978fa1f4efSCédric Le Goater Object *obj; 198a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 1998fa1f4efSCédric Le Goater 200*56af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 2018fa1f4efSCédric Le Goater &local_err); 2028fa1f4efSCédric Le Goater if (local_err) { 2038fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2048fa1f4efSCédric Le Goater return; 2058fa1f4efSCédric Le Goater } 2068fa1f4efSCédric Le Goater 207a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 2081a937ad7SCédric Le Goater } 2091a937ad7SCédric Le Goater 2101c53b06cSCédric Le Goater static int spapr_irq_post_load_xics(sPAPRMachineState *spapr, int version_id) 2111c53b06cSCédric Le Goater { 2121c53b06cSCédric Le Goater if (!object_dynamic_cast(OBJECT(spapr->ics), TYPE_ICS_KVM)) { 2131c53b06cSCédric Le Goater CPUState *cs; 2141c53b06cSCédric Le Goater CPU_FOREACH(cs) { 2151c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 216a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2171c53b06cSCédric Le Goater } 2181c53b06cSCédric Le Goater } 2191c53b06cSCédric Le Goater return 0; 2201c53b06cSCédric Le Goater } 2211c53b06cSCédric Le Goater 222872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 223872ff3deSCédric Le Goater { 224872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 225872ff3deSCédric Le Goater MachineState *machine = MACHINE(opaque); 226872ff3deSCédric Le Goater 227872ff3deSCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 228872ff3deSCédric Le Goater ics_kvm_set_irq(spapr->ics, srcno, val); 229872ff3deSCédric Le Goater } else { 230872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 231872ff3deSCédric Le Goater } 232872ff3deSCédric Le Goater } 233872ff3deSCédric Le Goater 23413db0cd9SCédric Le Goater static void spapr_irq_reset_xics(sPAPRMachineState *spapr, Error **errp) 23513db0cd9SCédric Le Goater { 23613db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 23713db0cd9SCédric Le Goater } 23813db0cd9SCédric Le Goater 239ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 240e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 241e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 242e39de895SCédric Le Goater 243ef01ed9dSCédric Le Goater sPAPRIrq spapr_irq_xics = { 244e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 245e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 246db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 247ef01ed9dSCédric Le Goater 248ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 249ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 250ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 251ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 252ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2536e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2541a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2551c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 25613db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 257872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 258ef01ed9dSCédric Le Goater }; 259ef01ed9dSCédric Le Goater 260ef01ed9dSCédric Le Goater /* 261dcc345b6SCédric Le Goater * XIVE IRQ backend. 262dcc345b6SCédric Le Goater */ 2632e66cdb7SCédric Le Goater static void spapr_irq_init_xive(sPAPRMachineState *spapr, int nr_irqs, 2642e66cdb7SCédric Le Goater Error **errp) 265dcc345b6SCédric Le Goater { 266dcc345b6SCédric Le Goater MachineState *machine = MACHINE(spapr); 267dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 268dcc345b6SCédric Le Goater DeviceState *dev; 269dcc345b6SCédric Le Goater int i; 270dcc345b6SCédric Le Goater 271dcc345b6SCédric Le Goater /* KVM XIVE device not yet available */ 272dcc345b6SCédric Le Goater if (kvm_enabled()) { 273dcc345b6SCédric Le Goater if (machine_kernel_irqchip_required(machine)) { 274dcc345b6SCédric Le Goater error_setg(errp, "kernel_irqchip requested. no KVM XIVE support"); 275dcc345b6SCédric Le Goater return; 276dcc345b6SCédric Le Goater } 277dcc345b6SCédric Le Goater } 278dcc345b6SCédric Le Goater 279dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 2802e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 281dcc345b6SCédric Le Goater /* 282dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 283dcc345b6SCédric Le Goater */ 284dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 285dcc345b6SCédric Le Goater qdev_init_nofail(dev); 286dcc345b6SCédric Le Goater 287dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 288dcc345b6SCédric Le Goater 289dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 290dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 291dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 292dcc345b6SCédric Le Goater } 29323bcd5ebSCédric Le Goater 29423bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 295dcc345b6SCédric Le Goater } 296dcc345b6SCédric Le Goater 297dcc345b6SCédric Le Goater static int spapr_irq_claim_xive(sPAPRMachineState *spapr, int irq, bool lsi, 298dcc345b6SCédric Le Goater Error **errp) 299dcc345b6SCédric Le Goater { 300dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 301dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 302dcc345b6SCédric Le Goater return -1; 303dcc345b6SCédric Le Goater } 304dcc345b6SCédric Le Goater return 0; 305dcc345b6SCédric Le Goater } 306dcc345b6SCédric Le Goater 307dcc345b6SCédric Le Goater static void spapr_irq_free_xive(sPAPRMachineState *spapr, int irq, int num) 308dcc345b6SCédric Le Goater { 309dcc345b6SCédric Le Goater int i; 310dcc345b6SCédric Le Goater 311dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 312dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 313dcc345b6SCédric Le Goater } 314dcc345b6SCédric Le Goater } 315dcc345b6SCédric Le Goater 316dcc345b6SCédric Le Goater static qemu_irq spapr_qirq_xive(sPAPRMachineState *spapr, int irq) 317dcc345b6SCédric Le Goater { 318a0c493aeSCédric Le Goater sPAPRXive *xive = spapr->xive; 319a0c493aeSCédric Le Goater 320a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 321a0c493aeSCédric Le Goater return NULL; 322a0c493aeSCédric Le Goater } 323a0c493aeSCédric Le Goater 324a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 325a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 326a0c493aeSCédric Le Goater 327872ff3deSCédric Le Goater return spapr->qirqs[irq]; 328dcc345b6SCédric Le Goater } 329dcc345b6SCédric Le Goater 330dcc345b6SCédric Le Goater static void spapr_irq_print_info_xive(sPAPRMachineState *spapr, 331dcc345b6SCédric Le Goater Monitor *mon) 332dcc345b6SCédric Le Goater { 333dcc345b6SCédric Le Goater CPUState *cs; 334dcc345b6SCédric Le Goater 335dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 336dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 337dcc345b6SCédric Le Goater 338a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 339dcc345b6SCédric Le Goater } 340dcc345b6SCédric Le Goater 341dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 342dcc345b6SCédric Le Goater } 343dcc345b6SCédric Le Goater 3448fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xive(sPAPRMachineState *spapr, 3458fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3461a937ad7SCédric Le Goater { 3478fa1f4efSCédric Le Goater Error *local_err = NULL; 3488fa1f4efSCédric Le Goater Object *obj; 349a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 3508fa1f4efSCédric Le Goater 3518fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3528fa1f4efSCédric Le Goater if (local_err) { 3538fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3548fa1f4efSCédric Le Goater return; 3558fa1f4efSCédric Le Goater } 3568fa1f4efSCédric Le Goater 357a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 358b2e22477SCédric Le Goater 359b2e22477SCédric Le Goater /* 360b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3618fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 362b2e22477SCédric Le Goater */ 363a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3641a937ad7SCédric Le Goater } 3651a937ad7SCédric Le Goater 3661c53b06cSCédric Le Goater static int spapr_irq_post_load_xive(sPAPRMachineState *spapr, int version_id) 3671c53b06cSCédric Le Goater { 3681c53b06cSCédric Le Goater return 0; 3691c53b06cSCédric Le Goater } 3701c53b06cSCédric Le Goater 371b2e22477SCédric Le Goater static void spapr_irq_reset_xive(sPAPRMachineState *spapr, Error **errp) 372b2e22477SCédric Le Goater { 373b2e22477SCédric Le Goater CPUState *cs; 374b2e22477SCédric Le Goater 375b2e22477SCédric Le Goater CPU_FOREACH(cs) { 376b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 377b2e22477SCédric Le Goater 378b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 379a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 380b2e22477SCédric Le Goater } 3813a8eb78eSCédric Le Goater 3823a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3833a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 384b2e22477SCédric Le Goater } 385b2e22477SCédric Le Goater 386872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 387872ff3deSCédric Le Goater { 388872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 389872ff3deSCédric Le Goater 390872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 391872ff3deSCédric Le Goater } 392872ff3deSCédric Le Goater 393dcc345b6SCédric Le Goater /* 394dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 395dcc345b6SCédric Le Goater * with XICS. 396dcc345b6SCédric Le Goater */ 397dcc345b6SCédric Le Goater 398dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 399dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 400dcc345b6SCédric Le Goater 401dcc345b6SCédric Le Goater sPAPRIrq spapr_irq_xive = { 402dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 403dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 404db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 405dcc345b6SCédric Le Goater 406dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 407dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 408dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 409dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 410dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4116e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4121a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4131c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 414b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 415872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 416dcc345b6SCédric Le Goater }; 417dcc345b6SCédric Le Goater 418dcc345b6SCédric Le Goater /* 41913db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 42013db0cd9SCédric Le Goater * 42113db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 42213db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 42313db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 42413db0cd9SCédric Le Goater * activated after an extra machine reset. 42513db0cd9SCédric Le Goater */ 42613db0cd9SCédric Le Goater 42713db0cd9SCédric Le Goater /* 42813db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 42913db0cd9SCédric Le Goater * default. 43013db0cd9SCédric Le Goater */ 43113db0cd9SCédric Le Goater static sPAPRIrq *spapr_irq_current(sPAPRMachineState *spapr) 43213db0cd9SCédric Le Goater { 43313db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 43413db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 43513db0cd9SCédric Le Goater } 43613db0cd9SCédric Le Goater 4372e66cdb7SCédric Le Goater static void spapr_irq_init_dual(sPAPRMachineState *spapr, int nr_irqs, 4382e66cdb7SCédric Le Goater Error **errp) 43913db0cd9SCédric Le Goater { 44013db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 44113db0cd9SCédric Le Goater Error *local_err = NULL; 44213db0cd9SCédric Le Goater 44313db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 44413db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 44513db0cd9SCédric Le Goater return; 44613db0cd9SCédric Le Goater } 44713db0cd9SCédric Le Goater 4482e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 44913db0cd9SCédric Le Goater if (local_err) { 45013db0cd9SCédric Le Goater error_propagate(errp, local_err); 45113db0cd9SCédric Le Goater return; 45213db0cd9SCédric Le Goater } 45313db0cd9SCédric Le Goater 4542e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 45513db0cd9SCédric Le Goater if (local_err) { 45613db0cd9SCédric Le Goater error_propagate(errp, local_err); 45713db0cd9SCédric Le Goater return; 45813db0cd9SCédric Le Goater } 45913db0cd9SCédric Le Goater } 46013db0cd9SCédric Le Goater 46113db0cd9SCédric Le Goater static int spapr_irq_claim_dual(sPAPRMachineState *spapr, int irq, bool lsi, 46213db0cd9SCédric Le Goater Error **errp) 46313db0cd9SCédric Le Goater { 46413db0cd9SCédric Le Goater Error *local_err = NULL; 46513db0cd9SCédric Le Goater int ret; 46613db0cd9SCédric Le Goater 46713db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 46813db0cd9SCédric Le Goater if (local_err) { 46913db0cd9SCédric Le Goater error_propagate(errp, local_err); 47013db0cd9SCédric Le Goater return ret; 47113db0cd9SCédric Le Goater } 47213db0cd9SCédric Le Goater 47313db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 47413db0cd9SCédric Le Goater if (local_err) { 47513db0cd9SCédric Le Goater error_propagate(errp, local_err); 47613db0cd9SCédric Le Goater return ret; 47713db0cd9SCédric Le Goater } 47813db0cd9SCédric Le Goater 47913db0cd9SCédric Le Goater return ret; 48013db0cd9SCédric Le Goater } 48113db0cd9SCédric Le Goater 48213db0cd9SCédric Le Goater static void spapr_irq_free_dual(sPAPRMachineState *spapr, int irq, int num) 48313db0cd9SCédric Le Goater { 48413db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 48513db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 48613db0cd9SCédric Le Goater } 48713db0cd9SCédric Le Goater 48813db0cd9SCédric Le Goater static qemu_irq spapr_qirq_dual(sPAPRMachineState *spapr, int irq) 48913db0cd9SCédric Le Goater { 4903a0d802cSCédric Le Goater return spapr_irq_current(spapr)->qirq(spapr, irq); 49113db0cd9SCédric Le Goater } 49213db0cd9SCédric Le Goater 49313db0cd9SCédric Le Goater static void spapr_irq_print_info_dual(sPAPRMachineState *spapr, Monitor *mon) 49413db0cd9SCédric Le Goater { 49513db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 49613db0cd9SCédric Le Goater } 49713db0cd9SCédric Le Goater 49813db0cd9SCédric Le Goater static void spapr_irq_dt_populate_dual(sPAPRMachineState *spapr, 49913db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 50013db0cd9SCédric Le Goater uint32_t phandle) 50113db0cd9SCédric Le Goater { 50213db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 50313db0cd9SCédric Le Goater } 50413db0cd9SCédric Le Goater 50513db0cd9SCédric Le Goater static void spapr_irq_cpu_intc_create_dual(sPAPRMachineState *spapr, 50613db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 50713db0cd9SCédric Le Goater { 50813db0cd9SCédric Le Goater Error *local_err = NULL; 50913db0cd9SCédric Le Goater 51013db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 51113db0cd9SCédric Le Goater if (local_err) { 51213db0cd9SCédric Le Goater error_propagate(errp, local_err); 51313db0cd9SCédric Le Goater return; 51413db0cd9SCédric Le Goater } 51513db0cd9SCédric Le Goater 51613db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 51713db0cd9SCédric Le Goater } 51813db0cd9SCédric Le Goater 51913db0cd9SCédric Le Goater static int spapr_irq_post_load_dual(sPAPRMachineState *spapr, int version_id) 52013db0cd9SCédric Le Goater { 52113db0cd9SCédric Le Goater /* 52213db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 52313db0cd9SCédric Le Goater * defaults to XICS at startup. 52413db0cd9SCédric Le Goater */ 52513db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 52613db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 52713db0cd9SCédric Le Goater } 52813db0cd9SCédric Le Goater 52913db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 53013db0cd9SCédric Le Goater } 53113db0cd9SCédric Le Goater 53213db0cd9SCédric Le Goater static void spapr_irq_reset_dual(sPAPRMachineState *spapr, Error **errp) 53313db0cd9SCédric Le Goater { 5343a8eb78eSCédric Le Goater /* 5353a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5363a8eb78eSCédric Le Goater * if selected. 5373a8eb78eSCédric Le Goater */ 5383a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5393a8eb78eSCédric Le Goater 54013db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 54113db0cd9SCédric Le Goater } 54213db0cd9SCédric Le Goater 54313db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 54413db0cd9SCédric Le Goater { 54513db0cd9SCédric Le Goater sPAPRMachineState *spapr = opaque; 54613db0cd9SCédric Le Goater 54713db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 54813db0cd9SCédric Le Goater } 54913db0cd9SCédric Le Goater 55013db0cd9SCédric Le Goater /* 55113db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 55213db0cd9SCédric Le Goater */ 55313db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 55413db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 55513db0cd9SCédric Le Goater 55613db0cd9SCédric Le Goater sPAPRIrq spapr_irq_dual = { 55713db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 55813db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 55913db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 56013db0cd9SCédric Le Goater 56113db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 56213db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 56313db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 56413db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 56513db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 56613db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 56713db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 56813db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 56913db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 57013db0cd9SCédric Le Goater .set_irq = spapr_irq_set_irq_dual 57113db0cd9SCédric Le Goater }; 57213db0cd9SCédric Le Goater 57313db0cd9SCédric Le Goater /* 574ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 575ef01ed9dSCédric Le Goater */ 576fab397d8SCédric Le Goater void spapr_irq_init(sPAPRMachineState *spapr, Error **errp) 577fab397d8SCédric Le Goater { 5781a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 5791a511340SGreg Kurz 5801a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5811a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5821a511340SGreg Kurz return; 5831a511340SGreg Kurz } 5841a511340SGreg Kurz 5851a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 5861a511340SGreg Kurz error_setg(errp, 5871a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 5881a511340SGreg Kurz return; 5891a511340SGreg Kurz } 5901a511340SGreg Kurz 591fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 592fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 5933ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 594fab397d8SCédric Le Goater } 595fab397d8SCédric Le Goater 5962e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 597872ff3deSCédric Le Goater 598872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 599872ff3deSCédric Le Goater spapr->irq->nr_irqs); 600fab397d8SCédric Le Goater } 601ef01ed9dSCédric Le Goater 602ef01ed9dSCédric Le Goater int spapr_irq_claim(sPAPRMachineState *spapr, int irq, bool lsi, Error **errp) 603ef01ed9dSCédric Le Goater { 6043ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 605ef01ed9dSCédric Le Goater } 606ef01ed9dSCédric Le Goater 607ef01ed9dSCédric Le Goater void spapr_irq_free(sPAPRMachineState *spapr, int irq, int num) 608ef01ed9dSCédric Le Goater { 6093ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 610ef01ed9dSCédric Le Goater } 611ef01ed9dSCédric Le Goater 612ef01ed9dSCédric Le Goater qemu_irq spapr_qirq(sPAPRMachineState *spapr, int irq) 613ef01ed9dSCédric Le Goater { 6143ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 615ef01ed9dSCédric Le Goater } 616ef01ed9dSCédric Le Goater 6171c53b06cSCédric Le Goater int spapr_irq_post_load(sPAPRMachineState *spapr, int version_id) 6181c53b06cSCédric Le Goater { 6193ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6201c53b06cSCédric Le Goater } 6211c53b06cSCédric Le Goater 622b2e22477SCédric Le Goater void spapr_irq_reset(sPAPRMachineState *spapr, Error **errp) 623b2e22477SCédric Le Goater { 6243ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6253ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 626b2e22477SCédric Le Goater } 627b2e22477SCédric Le Goater } 628b2e22477SCédric Le Goater 629ef01ed9dSCédric Le Goater /* 630ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 631ef01ed9dSCédric Le Goater */ 632ef01ed9dSCédric Le Goater 633ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 634ef01ed9dSCédric Le Goater { 635ef01ed9dSCédric Le Goater int first, i; 636ef01ed9dSCédric Le Goater 637ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 638ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 639ef01ed9dSCédric Le Goater return -1; 640ef01ed9dSCédric Le Goater } 641ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 642ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 643ef01ed9dSCédric Le Goater break; 644ef01ed9dSCédric Le Goater } 645ef01ed9dSCédric Le Goater } 646ef01ed9dSCédric Le Goater if (i == (first + num)) { 647ef01ed9dSCédric Le Goater return first; 648ef01ed9dSCédric Le Goater } 649ef01ed9dSCédric Le Goater } 650ef01ed9dSCédric Le Goater 651ef01ed9dSCédric Le Goater return -1; 652ef01ed9dSCédric Le Goater } 653ef01ed9dSCédric Le Goater 654ef01ed9dSCédric Le Goater int spapr_irq_find(sPAPRMachineState *spapr, int num, bool align, Error **errp) 655ef01ed9dSCédric Le Goater { 656ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 657ef01ed9dSCédric Le Goater int first = -1; 658ef01ed9dSCédric Le Goater 659ef01ed9dSCédric Le Goater assert(ics); 660ef01ed9dSCédric Le Goater 661ef01ed9dSCédric Le Goater /* 662ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 663ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 664ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 665ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 666ef01ed9dSCédric Le Goater * be allocated continuously. 667ef01ed9dSCédric Le Goater */ 668ef01ed9dSCédric Le Goater if (align) { 669ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 670ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 671ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 672ef01ed9dSCédric Le Goater } else { 673ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 674ef01ed9dSCédric Le Goater } 675ef01ed9dSCédric Le Goater 676ef01ed9dSCédric Le Goater if (first < 0) { 677ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 678ef01ed9dSCédric Le Goater return -1; 679ef01ed9dSCédric Le Goater } 680ef01ed9dSCédric Le Goater 681ef01ed9dSCédric Le Goater return first + ics->offset; 682ef01ed9dSCédric Le Goater } 683ae837402SCédric Le Goater 684ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 685ae837402SCédric Le Goater 686ae837402SCédric Le Goater sPAPRIrq spapr_irq_xics_legacy = { 687ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 688ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 689db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 690ae837402SCédric Le Goater 691ae837402SCédric Le Goater .init = spapr_irq_init_xics, 692ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 693ae837402SCédric Le Goater .free = spapr_irq_free_xics, 694ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 695ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 6966e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 6971a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 6981c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 699872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 700ae837402SCédric Le Goater }; 701