xref: /qemu/hw/ppc/spapr_irq.c (revision 3a8eb78e6c135422017888380db091793039b6dd)
182cffa2eSCédric Le Goater /*
282cffa2eSCédric Le Goater  * QEMU PowerPC sPAPR IRQ interface
382cffa2eSCédric Le Goater  *
482cffa2eSCédric Le Goater  * Copyright (c) 2018, IBM Corporation.
582cffa2eSCédric Le Goater  *
682cffa2eSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
782cffa2eSCédric Le Goater  * COPYING file in the top-level directory.
882cffa2eSCédric Le Goater  */
982cffa2eSCédric Le Goater 
1082cffa2eSCédric Le Goater #include "qemu/osdep.h"
1182cffa2eSCédric Le Goater #include "qemu/log.h"
1282cffa2eSCédric Le Goater #include "qemu/error-report.h"
1382cffa2eSCédric Le Goater #include "qapi/error.h"
1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h"
15dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
1682cffa2eSCédric Le Goater #include "hw/ppc/xics.h"
17ef01ed9dSCédric Le Goater #include "sysemu/kvm.h"
18ef01ed9dSCédric Le Goater 
19ef01ed9dSCédric Le Goater #include "trace.h"
2082cffa2eSCédric Le Goater 
2182cffa2eSCédric Le Goater void spapr_irq_msi_init(sPAPRMachineState *spapr, uint32_t nr_msis)
2282cffa2eSCédric Le Goater {
2382cffa2eSCédric Le Goater     spapr->irq_map_nr = nr_msis;
2482cffa2eSCédric Le Goater     spapr->irq_map = bitmap_new(spapr->irq_map_nr);
2582cffa2eSCédric Le Goater }
2682cffa2eSCédric Le Goater 
2782cffa2eSCédric Le Goater int spapr_irq_msi_alloc(sPAPRMachineState *spapr, uint32_t num, bool align,
2882cffa2eSCédric Le Goater                         Error **errp)
2982cffa2eSCédric Le Goater {
3082cffa2eSCédric Le Goater     int irq;
3182cffa2eSCédric Le Goater 
3282cffa2eSCédric Le Goater     /*
3382cffa2eSCédric Le Goater      * The 'align_mask' parameter of bitmap_find_next_zero_area()
3482cffa2eSCédric Le Goater      * should be one less than a power of 2; 0 means no
3582cffa2eSCédric Le Goater      * alignment. Adapt the 'align' value of the former allocator
3682cffa2eSCédric Le Goater      * to fit the requirements of bitmap_find_next_zero_area()
3782cffa2eSCédric Le Goater      */
3882cffa2eSCédric Le Goater     align -= 1;
3982cffa2eSCédric Le Goater 
4082cffa2eSCédric Le Goater     irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num,
4182cffa2eSCédric Le Goater                                      align);
4282cffa2eSCédric Le Goater     if (irq == spapr->irq_map_nr) {
4382cffa2eSCédric Le Goater         error_setg(errp, "can't find a free %d-IRQ block", num);
4482cffa2eSCédric Le Goater         return -1;
4582cffa2eSCédric Le Goater     }
4682cffa2eSCédric Le Goater 
4782cffa2eSCédric Le Goater     bitmap_set(spapr->irq_map, irq, num);
4882cffa2eSCédric Le Goater 
4982cffa2eSCédric Le Goater     return irq + SPAPR_IRQ_MSI;
5082cffa2eSCédric Le Goater }
5182cffa2eSCédric Le Goater 
5282cffa2eSCédric Le Goater void spapr_irq_msi_free(sPAPRMachineState *spapr, int irq, uint32_t num)
5382cffa2eSCédric Le Goater {
5482cffa2eSCédric Le Goater     bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num);
5582cffa2eSCédric Le Goater }
5682cffa2eSCédric Le Goater 
5782cffa2eSCédric Le Goater void spapr_irq_msi_reset(sPAPRMachineState *spapr)
5882cffa2eSCédric Le Goater {
5982cffa2eSCédric Le Goater     bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr);
6082cffa2eSCédric Le Goater }
61ef01ed9dSCédric Le Goater 
62ef01ed9dSCédric Le Goater 
63ef01ed9dSCédric Le Goater /*
64ef01ed9dSCédric Le Goater  * XICS IRQ backend.
65ef01ed9dSCédric Le Goater  */
66ef01ed9dSCédric Le Goater 
67ef01ed9dSCédric Le Goater static ICSState *spapr_ics_create(sPAPRMachineState *spapr,
68ef01ed9dSCédric Le Goater                                   const char *type_ics,
69ef01ed9dSCédric Le Goater                                   int nr_irqs, Error **errp)
70ef01ed9dSCédric Le Goater {
71ef01ed9dSCédric Le Goater     Error *local_err = NULL;
72ef01ed9dSCédric Le Goater     Object *obj;
73ef01ed9dSCédric Le Goater 
74ef01ed9dSCédric Le Goater     obj = object_new(type_ics);
75ef01ed9dSCédric Le Goater     object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort);
76ef01ed9dSCédric Le Goater     object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr),
77ef01ed9dSCédric Le Goater                                    &error_abort);
78ef01ed9dSCédric Le Goater     object_property_set_int(obj, nr_irqs, "nr-irqs", &local_err);
79ef01ed9dSCédric Le Goater     if (local_err) {
80ef01ed9dSCédric Le Goater         goto error;
81ef01ed9dSCédric Le Goater     }
82ef01ed9dSCédric Le Goater     object_property_set_bool(obj, true, "realized", &local_err);
83ef01ed9dSCédric Le Goater     if (local_err) {
84ef01ed9dSCédric Le Goater         goto error;
85ef01ed9dSCédric Le Goater     }
86ef01ed9dSCédric Le Goater 
87ef01ed9dSCédric Le Goater     return ICS_BASE(obj);
88ef01ed9dSCédric Le Goater 
89ef01ed9dSCédric Le Goater error:
90ef01ed9dSCédric Le Goater     error_propagate(errp, local_err);
91ef01ed9dSCédric Le Goater     return NULL;
92ef01ed9dSCédric Le Goater }
93ef01ed9dSCédric Le Goater 
94ef01ed9dSCédric Le Goater static void spapr_irq_init_xics(sPAPRMachineState *spapr, Error **errp)
95ef01ed9dSCédric Le Goater {
96ef01ed9dSCédric Le Goater     MachineState *machine = MACHINE(spapr);
973ba3d0bcSCédric Le Goater     int nr_irqs = spapr->irq->nr_irqs;
98ef01ed9dSCédric Le Goater     Error *local_err = NULL;
99ef01ed9dSCédric Le Goater 
100ef01ed9dSCédric Le Goater     if (kvm_enabled()) {
101ef01ed9dSCédric Le Goater         if (machine_kernel_irqchip_allowed(machine) &&
102ef01ed9dSCédric Le Goater             !xics_kvm_init(spapr, &local_err)) {
103ef01ed9dSCédric Le Goater             spapr->icp_type = TYPE_KVM_ICP;
104ef01ed9dSCédric Le Goater             spapr->ics = spapr_ics_create(spapr, TYPE_ICS_KVM, nr_irqs,
105ef01ed9dSCédric Le Goater                                           &local_err);
106ef01ed9dSCédric Le Goater         }
107ef01ed9dSCédric Le Goater         if (machine_kernel_irqchip_required(machine) && !spapr->ics) {
108ef01ed9dSCédric Le Goater             error_prepend(&local_err,
109ef01ed9dSCédric Le Goater                           "kernel_irqchip requested but unavailable: ");
110ef01ed9dSCédric Le Goater             goto error;
111ef01ed9dSCédric Le Goater         }
112ef01ed9dSCédric Le Goater         error_free(local_err);
113ef01ed9dSCédric Le Goater         local_err = NULL;
114ef01ed9dSCédric Le Goater     }
115ef01ed9dSCédric Le Goater 
116ef01ed9dSCédric Le Goater     if (!spapr->ics) {
117ef01ed9dSCédric Le Goater         xics_spapr_init(spapr);
118ef01ed9dSCédric Le Goater         spapr->icp_type = TYPE_ICP;
119ef01ed9dSCédric Le Goater         spapr->ics = spapr_ics_create(spapr, TYPE_ICS_SIMPLE, nr_irqs,
120ef01ed9dSCédric Le Goater                                       &local_err);
121ef01ed9dSCédric Le Goater     }
122ef01ed9dSCédric Le Goater 
123ef01ed9dSCédric Le Goater error:
124ef01ed9dSCédric Le Goater     error_propagate(errp, local_err);
125ef01ed9dSCédric Le Goater }
126ef01ed9dSCédric Le Goater 
127ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno)   \
128ef01ed9dSCédric Le Goater     (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK)))
129ef01ed9dSCédric Le Goater 
130ef01ed9dSCédric Le Goater static int spapr_irq_claim_xics(sPAPRMachineState *spapr, int irq, bool lsi,
131ef01ed9dSCédric Le Goater                                 Error **errp)
132ef01ed9dSCédric Le Goater {
133ef01ed9dSCédric Le Goater     ICSState *ics = spapr->ics;
134ef01ed9dSCédric Le Goater 
135ef01ed9dSCédric Le Goater     assert(ics);
136ef01ed9dSCédric Le Goater 
137ef01ed9dSCédric Le Goater     if (!ics_valid_irq(ics, irq)) {
138ef01ed9dSCédric Le Goater         error_setg(errp, "IRQ %d is invalid", irq);
139ef01ed9dSCédric Le Goater         return -1;
140ef01ed9dSCédric Le Goater     }
141ef01ed9dSCédric Le Goater 
142ef01ed9dSCédric Le Goater     if (!ICS_IRQ_FREE(ics, irq - ics->offset)) {
143ef01ed9dSCédric Le Goater         error_setg(errp, "IRQ %d is not free", irq);
144ef01ed9dSCédric Le Goater         return -1;
145ef01ed9dSCédric Le Goater     }
146ef01ed9dSCédric Le Goater 
147ef01ed9dSCédric Le Goater     ics_set_irq_type(ics, irq - ics->offset, lsi);
148ef01ed9dSCédric Le Goater     return 0;
149ef01ed9dSCédric Le Goater }
150ef01ed9dSCédric Le Goater 
151ef01ed9dSCédric Le Goater static void spapr_irq_free_xics(sPAPRMachineState *spapr, int irq, int num)
152ef01ed9dSCédric Le Goater {
153ef01ed9dSCédric Le Goater     ICSState *ics = spapr->ics;
154ef01ed9dSCédric Le Goater     uint32_t srcno = irq - ics->offset;
155ef01ed9dSCédric Le Goater     int i;
156ef01ed9dSCédric Le Goater 
157ef01ed9dSCédric Le Goater     if (ics_valid_irq(ics, irq)) {
158ef01ed9dSCédric Le Goater         trace_spapr_irq_free(0, irq, num);
159ef01ed9dSCédric Le Goater         for (i = srcno; i < srcno + num; ++i) {
160ef01ed9dSCédric Le Goater             if (ICS_IRQ_FREE(ics, i)) {
161ef01ed9dSCédric Le Goater                 trace_spapr_irq_free_warn(0, i);
162ef01ed9dSCédric Le Goater             }
163ef01ed9dSCédric Le Goater             memset(&ics->irqs[i], 0, sizeof(ICSIRQState));
164ef01ed9dSCédric Le Goater         }
165ef01ed9dSCédric Le Goater     }
166ef01ed9dSCédric Le Goater }
167ef01ed9dSCédric Le Goater 
168ef01ed9dSCédric Le Goater static qemu_irq spapr_qirq_xics(sPAPRMachineState *spapr, int irq)
169ef01ed9dSCédric Le Goater {
170ef01ed9dSCédric Le Goater     ICSState *ics = spapr->ics;
171ef01ed9dSCédric Le Goater     uint32_t srcno = irq - ics->offset;
172ef01ed9dSCédric Le Goater 
173ef01ed9dSCédric Le Goater     if (ics_valid_irq(ics, irq)) {
174872ff3deSCédric Le Goater         return spapr->qirqs[srcno];
175ef01ed9dSCédric Le Goater     }
176ef01ed9dSCédric Le Goater 
177ef01ed9dSCédric Le Goater     return NULL;
178ef01ed9dSCédric Le Goater }
179ef01ed9dSCédric Le Goater 
180ef01ed9dSCédric Le Goater static void spapr_irq_print_info_xics(sPAPRMachineState *spapr, Monitor *mon)
181ef01ed9dSCédric Le Goater {
182ef01ed9dSCédric Le Goater     CPUState *cs;
183ef01ed9dSCédric Le Goater 
184ef01ed9dSCédric Le Goater     CPU_FOREACH(cs) {
185ef01ed9dSCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
186ef01ed9dSCédric Le Goater 
1873ff73aa2SCédric Le Goater         icp_pic_print_info(cpu->icp, mon);
188ef01ed9dSCédric Le Goater     }
189ef01ed9dSCédric Le Goater 
190ef01ed9dSCédric Le Goater     ics_pic_print_info(spapr->ics, mon);
191ef01ed9dSCédric Le Goater }
192ef01ed9dSCédric Le Goater 
1938fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xics(sPAPRMachineState *spapr,
1948fa1f4efSCédric Le Goater                                            PowerPCCPU *cpu, Error **errp)
1951a937ad7SCédric Le Goater {
1968fa1f4efSCédric Le Goater     Error *local_err = NULL;
1978fa1f4efSCédric Le Goater     Object *obj;
1988fa1f4efSCédric Le Goater 
1998fa1f4efSCédric Le Goater     obj = icp_create(OBJECT(cpu), spapr->icp_type, XICS_FABRIC(spapr),
2008fa1f4efSCédric Le Goater                      &local_err);
2018fa1f4efSCédric Le Goater     if (local_err) {
2028fa1f4efSCédric Le Goater         error_propagate(errp, local_err);
2038fa1f4efSCédric Le Goater         return;
2048fa1f4efSCédric Le Goater     }
2058fa1f4efSCédric Le Goater 
2063ff73aa2SCédric Le Goater     cpu->icp = ICP(obj);
2071a937ad7SCédric Le Goater }
2081a937ad7SCédric Le Goater 
2091c53b06cSCédric Le Goater static int spapr_irq_post_load_xics(sPAPRMachineState *spapr, int version_id)
2101c53b06cSCédric Le Goater {
2111c53b06cSCédric Le Goater     if (!object_dynamic_cast(OBJECT(spapr->ics), TYPE_ICS_KVM)) {
2121c53b06cSCédric Le Goater         CPUState *cs;
2131c53b06cSCédric Le Goater         CPU_FOREACH(cs) {
2141c53b06cSCédric Le Goater             PowerPCCPU *cpu = POWERPC_CPU(cs);
2153ff73aa2SCédric Le Goater             icp_resend(cpu->icp);
2161c53b06cSCédric Le Goater         }
2171c53b06cSCédric Le Goater     }
2181c53b06cSCédric Le Goater     return 0;
2191c53b06cSCédric Le Goater }
2201c53b06cSCédric Le Goater 
221872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val)
222872ff3deSCédric Le Goater {
223872ff3deSCédric Le Goater     sPAPRMachineState *spapr = opaque;
224872ff3deSCédric Le Goater     MachineState *machine = MACHINE(opaque);
225872ff3deSCédric Le Goater 
226872ff3deSCédric Le Goater     if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) {
227872ff3deSCédric Le Goater         ics_kvm_set_irq(spapr->ics, srcno, val);
228872ff3deSCédric Le Goater     } else {
229872ff3deSCédric Le Goater         ics_simple_set_irq(spapr->ics, srcno, val);
230872ff3deSCédric Le Goater     }
231872ff3deSCédric Le Goater }
232872ff3deSCédric Le Goater 
23313db0cd9SCédric Le Goater static void spapr_irq_reset_xics(sPAPRMachineState *spapr, Error **errp)
23413db0cd9SCédric Le Goater {
23513db0cd9SCédric Le Goater     /* TODO: create the KVM XICS device */
23613db0cd9SCédric Le Goater }
23713db0cd9SCédric Le Goater 
238ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS     0x1000
239e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS     \
240e39de895SCédric Le Goater     (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI)
241e39de895SCédric Le Goater 
242ef01ed9dSCédric Le Goater sPAPRIrq spapr_irq_xics = {
243e39de895SCédric Le Goater     .nr_irqs     = SPAPR_IRQ_XICS_NR_IRQS,
244e39de895SCédric Le Goater     .nr_msis     = SPAPR_IRQ_XICS_NR_MSIS,
245db592b5bSCédric Le Goater     .ov5         = SPAPR_OV5_XIVE_LEGACY,
246ef01ed9dSCédric Le Goater 
247ef01ed9dSCédric Le Goater     .init        = spapr_irq_init_xics,
248ef01ed9dSCédric Le Goater     .claim       = spapr_irq_claim_xics,
249ef01ed9dSCédric Le Goater     .free        = spapr_irq_free_xics,
250ef01ed9dSCédric Le Goater     .qirq        = spapr_qirq_xics,
251ef01ed9dSCédric Le Goater     .print_info  = spapr_irq_print_info_xics,
2526e21de4aSCédric Le Goater     .dt_populate = spapr_dt_xics,
2531a937ad7SCédric Le Goater     .cpu_intc_create = spapr_irq_cpu_intc_create_xics,
2541c53b06cSCédric Le Goater     .post_load   = spapr_irq_post_load_xics,
25513db0cd9SCédric Le Goater     .reset       = spapr_irq_reset_xics,
256872ff3deSCédric Le Goater     .set_irq     = spapr_irq_set_irq_xics,
257ef01ed9dSCédric Le Goater };
258ef01ed9dSCédric Le Goater 
259ef01ed9dSCédric Le Goater /*
260dcc345b6SCédric Le Goater  * XIVE IRQ backend.
261dcc345b6SCédric Le Goater  */
262dcc345b6SCédric Le Goater static void spapr_irq_init_xive(sPAPRMachineState *spapr, Error **errp)
263dcc345b6SCédric Le Goater {
264dcc345b6SCédric Le Goater     MachineState *machine = MACHINE(spapr);
265dcc345b6SCédric Le Goater     uint32_t nr_servers = spapr_max_server_number(spapr);
266dcc345b6SCédric Le Goater     DeviceState *dev;
267dcc345b6SCédric Le Goater     int i;
268dcc345b6SCédric Le Goater 
269dcc345b6SCédric Le Goater     /* KVM XIVE device not yet available */
270dcc345b6SCédric Le Goater     if (kvm_enabled()) {
271dcc345b6SCédric Le Goater         if (machine_kernel_irqchip_required(machine)) {
272dcc345b6SCédric Le Goater             error_setg(errp, "kernel_irqchip requested. no KVM XIVE support");
273dcc345b6SCédric Le Goater             return;
274dcc345b6SCédric Le Goater         }
275dcc345b6SCédric Le Goater     }
276dcc345b6SCédric Le Goater 
277dcc345b6SCédric Le Goater     dev = qdev_create(NULL, TYPE_SPAPR_XIVE);
2783ba3d0bcSCédric Le Goater     qdev_prop_set_uint32(dev, "nr-irqs", spapr->irq->nr_irqs);
279dcc345b6SCédric Le Goater     /*
280dcc345b6SCédric Le Goater      * 8 XIVE END structures per CPU. One for each available priority
281dcc345b6SCédric Le Goater      */
282dcc345b6SCédric Le Goater     qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3);
283dcc345b6SCédric Le Goater     qdev_init_nofail(dev);
284dcc345b6SCédric Le Goater 
285dcc345b6SCédric Le Goater     spapr->xive = SPAPR_XIVE(dev);
286dcc345b6SCédric Le Goater 
287dcc345b6SCédric Le Goater     /* Enable the CPU IPIs */
288dcc345b6SCédric Le Goater     for (i = 0; i < nr_servers; ++i) {
289dcc345b6SCédric Le Goater         spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false);
290dcc345b6SCédric Le Goater     }
29123bcd5ebSCédric Le Goater 
29223bcd5ebSCédric Le Goater     spapr_xive_hcall_init(spapr);
293dcc345b6SCédric Le Goater }
294dcc345b6SCédric Le Goater 
295dcc345b6SCédric Le Goater static int spapr_irq_claim_xive(sPAPRMachineState *spapr, int irq, bool lsi,
296dcc345b6SCédric Le Goater                                 Error **errp)
297dcc345b6SCédric Le Goater {
298dcc345b6SCédric Le Goater     if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) {
299dcc345b6SCédric Le Goater         error_setg(errp, "IRQ %d is invalid", irq);
300dcc345b6SCédric Le Goater         return -1;
301dcc345b6SCédric Le Goater     }
302dcc345b6SCédric Le Goater     return 0;
303dcc345b6SCédric Le Goater }
304dcc345b6SCédric Le Goater 
305dcc345b6SCédric Le Goater static void spapr_irq_free_xive(sPAPRMachineState *spapr, int irq, int num)
306dcc345b6SCédric Le Goater {
307dcc345b6SCédric Le Goater     int i;
308dcc345b6SCédric Le Goater 
309dcc345b6SCédric Le Goater     for (i = irq; i < irq + num; ++i) {
310dcc345b6SCédric Le Goater         spapr_xive_irq_free(spapr->xive, i);
311dcc345b6SCédric Le Goater     }
312dcc345b6SCédric Le Goater }
313dcc345b6SCédric Le Goater 
314dcc345b6SCédric Le Goater static qemu_irq spapr_qirq_xive(sPAPRMachineState *spapr, int irq)
315dcc345b6SCédric Le Goater {
316a0c493aeSCédric Le Goater     sPAPRXive *xive = spapr->xive;
317a0c493aeSCédric Le Goater 
318a0c493aeSCédric Le Goater     if (irq >= xive->nr_irqs) {
319a0c493aeSCédric Le Goater         return NULL;
320a0c493aeSCédric Le Goater     }
321a0c493aeSCédric Le Goater 
322a0c493aeSCédric Le Goater     /* The sPAPR machine/device should have claimed the IRQ before */
323a0c493aeSCédric Le Goater     assert(xive_eas_is_valid(&xive->eat[irq]));
324a0c493aeSCédric Le Goater 
325872ff3deSCédric Le Goater     return spapr->qirqs[irq];
326dcc345b6SCédric Le Goater }
327dcc345b6SCédric Le Goater 
328dcc345b6SCédric Le Goater static void spapr_irq_print_info_xive(sPAPRMachineState *spapr,
329dcc345b6SCédric Le Goater                                       Monitor *mon)
330dcc345b6SCédric Le Goater {
331dcc345b6SCédric Le Goater     CPUState *cs;
332dcc345b6SCédric Le Goater 
333dcc345b6SCédric Le Goater     CPU_FOREACH(cs) {
334dcc345b6SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
335dcc345b6SCédric Le Goater 
336129dbe69SCédric Le Goater         xive_tctx_pic_print_info(cpu->tctx, mon);
337dcc345b6SCédric Le Goater     }
338dcc345b6SCédric Le Goater 
339dcc345b6SCédric Le Goater     spapr_xive_pic_print_info(spapr->xive, mon);
340dcc345b6SCédric Le Goater }
341dcc345b6SCédric Le Goater 
3428fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xive(sPAPRMachineState *spapr,
3438fa1f4efSCédric Le Goater                                            PowerPCCPU *cpu, Error **errp)
3441a937ad7SCédric Le Goater {
3458fa1f4efSCédric Le Goater     Error *local_err = NULL;
3468fa1f4efSCédric Le Goater     Object *obj;
3478fa1f4efSCédric Le Goater 
3488fa1f4efSCédric Le Goater     obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err);
3498fa1f4efSCédric Le Goater     if (local_err) {
3508fa1f4efSCédric Le Goater         error_propagate(errp, local_err);
3518fa1f4efSCédric Le Goater         return;
3528fa1f4efSCédric Le Goater     }
3538fa1f4efSCédric Le Goater 
354129dbe69SCédric Le Goater     cpu->tctx = XIVE_TCTX(obj);
355b2e22477SCédric Le Goater 
356b2e22477SCédric Le Goater     /*
357b2e22477SCédric Le Goater      * (TCG) Early setting the OS CAM line for hotplugged CPUs as they
3588fa1f4efSCédric Le Goater      * don't beneficiate from the reset of the XIVE IRQ backend
359b2e22477SCédric Le Goater      */
360129dbe69SCédric Le Goater     spapr_xive_set_tctx_os_cam(cpu->tctx);
3611a937ad7SCédric Le Goater }
3621a937ad7SCédric Le Goater 
3631c53b06cSCédric Le Goater static int spapr_irq_post_load_xive(sPAPRMachineState *spapr, int version_id)
3641c53b06cSCédric Le Goater {
3651c53b06cSCédric Le Goater     return 0;
3661c53b06cSCédric Le Goater }
3671c53b06cSCédric Le Goater 
368b2e22477SCédric Le Goater static void spapr_irq_reset_xive(sPAPRMachineState *spapr, Error **errp)
369b2e22477SCédric Le Goater {
370b2e22477SCédric Le Goater     CPUState *cs;
371b2e22477SCédric Le Goater 
372b2e22477SCédric Le Goater     CPU_FOREACH(cs) {
373b2e22477SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
374b2e22477SCédric Le Goater 
375b2e22477SCédric Le Goater         /* (TCG) Set the OS CAM line of the thread interrupt context. */
376129dbe69SCédric Le Goater         spapr_xive_set_tctx_os_cam(cpu->tctx);
377b2e22477SCédric Le Goater     }
378*3a8eb78eSCédric Le Goater 
379*3a8eb78eSCédric Le Goater     /* Activate the XIVE MMIOs */
380*3a8eb78eSCédric Le Goater     spapr_xive_mmio_set_enabled(spapr->xive, true);
381b2e22477SCédric Le Goater }
382b2e22477SCédric Le Goater 
383872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val)
384872ff3deSCédric Le Goater {
385872ff3deSCédric Le Goater     sPAPRMachineState *spapr = opaque;
386872ff3deSCédric Le Goater 
387872ff3deSCédric Le Goater     xive_source_set_irq(&spapr->xive->source, srcno, val);
388872ff3deSCédric Le Goater }
389872ff3deSCédric Le Goater 
390dcc345b6SCédric Le Goater /*
391dcc345b6SCédric Le Goater  * XIVE uses the full IRQ number space. Set it to 8K to be compatible
392dcc345b6SCédric Le Goater  * with XICS.
393dcc345b6SCédric Le Goater  */
394dcc345b6SCédric Le Goater 
395dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS     0x2000
396dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS     (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI)
397dcc345b6SCédric Le Goater 
398dcc345b6SCédric Le Goater sPAPRIrq spapr_irq_xive = {
399dcc345b6SCédric Le Goater     .nr_irqs     = SPAPR_IRQ_XIVE_NR_IRQS,
400dcc345b6SCédric Le Goater     .nr_msis     = SPAPR_IRQ_XIVE_NR_MSIS,
401db592b5bSCédric Le Goater     .ov5         = SPAPR_OV5_XIVE_EXPLOIT,
402dcc345b6SCédric Le Goater 
403dcc345b6SCédric Le Goater     .init        = spapr_irq_init_xive,
404dcc345b6SCédric Le Goater     .claim       = spapr_irq_claim_xive,
405dcc345b6SCédric Le Goater     .free        = spapr_irq_free_xive,
406dcc345b6SCédric Le Goater     .qirq        = spapr_qirq_xive,
407dcc345b6SCédric Le Goater     .print_info  = spapr_irq_print_info_xive,
4086e21de4aSCédric Le Goater     .dt_populate = spapr_dt_xive,
4091a937ad7SCédric Le Goater     .cpu_intc_create = spapr_irq_cpu_intc_create_xive,
4101c53b06cSCédric Le Goater     .post_load   = spapr_irq_post_load_xive,
411b2e22477SCédric Le Goater     .reset       = spapr_irq_reset_xive,
412872ff3deSCédric Le Goater     .set_irq     = spapr_irq_set_irq_xive,
413dcc345b6SCédric Le Goater };
414dcc345b6SCédric Le Goater 
415dcc345b6SCédric Le Goater /*
41613db0cd9SCédric Le Goater  * Dual XIVE and XICS IRQ backend.
41713db0cd9SCédric Le Goater  *
41813db0cd9SCédric Le Goater  * Both interrupt mode, XIVE and XICS, objects are created but the
41913db0cd9SCédric Le Goater  * machine starts in legacy interrupt mode (XICS). It can be changed
42013db0cd9SCédric Le Goater  * by the CAS negotiation process and, in that case, the new mode is
42113db0cd9SCédric Le Goater  * activated after an extra machine reset.
42213db0cd9SCédric Le Goater  */
42313db0cd9SCédric Le Goater 
42413db0cd9SCédric Le Goater /*
42513db0cd9SCédric Le Goater  * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the
42613db0cd9SCédric Le Goater  * default.
42713db0cd9SCédric Le Goater  */
42813db0cd9SCédric Le Goater static sPAPRIrq *spapr_irq_current(sPAPRMachineState *spapr)
42913db0cd9SCédric Le Goater {
43013db0cd9SCédric Le Goater     return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ?
43113db0cd9SCédric Le Goater         &spapr_irq_xive : &spapr_irq_xics;
43213db0cd9SCédric Le Goater }
43313db0cd9SCédric Le Goater 
43413db0cd9SCédric Le Goater static void spapr_irq_init_dual(sPAPRMachineState *spapr, Error **errp)
43513db0cd9SCédric Le Goater {
43613db0cd9SCédric Le Goater     MachineState *machine = MACHINE(spapr);
43713db0cd9SCédric Le Goater     Error *local_err = NULL;
43813db0cd9SCédric Le Goater 
43913db0cd9SCédric Le Goater     if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) {
44013db0cd9SCédric Le Goater         error_setg(errp, "No KVM support for the 'dual' machine");
44113db0cd9SCédric Le Goater         return;
44213db0cd9SCédric Le Goater     }
44313db0cd9SCédric Le Goater 
44413db0cd9SCédric Le Goater     spapr_irq_xics.init(spapr, &local_err);
44513db0cd9SCédric Le Goater     if (local_err) {
44613db0cd9SCédric Le Goater         error_propagate(errp, local_err);
44713db0cd9SCédric Le Goater         return;
44813db0cd9SCédric Le Goater     }
44913db0cd9SCédric Le Goater 
45013db0cd9SCédric Le Goater     /*
45113db0cd9SCédric Le Goater      * Align the XICS and the XIVE IRQ number space under QEMU.
45213db0cd9SCédric Le Goater      *
45313db0cd9SCédric Le Goater      * However, the XICS KVM device still considers that the IRQ
45413db0cd9SCédric Le Goater      * numbers should start at XICS_IRQ_BASE (0x1000). Either we
45513db0cd9SCédric Le Goater      * should introduce a KVM device ioctl to set the offset or ignore
45613db0cd9SCédric Le Goater      * the lower 4K numbers when using the get/set ioctl of the XICS
45713db0cd9SCédric Le Goater      * KVM device. The second option seems the least intrusive.
45813db0cd9SCédric Le Goater      */
45913db0cd9SCédric Le Goater     spapr->ics->offset = 0;
46013db0cd9SCédric Le Goater 
46113db0cd9SCédric Le Goater     spapr_irq_xive.init(spapr, &local_err);
46213db0cd9SCédric Le Goater     if (local_err) {
46313db0cd9SCédric Le Goater         error_propagate(errp, local_err);
46413db0cd9SCédric Le Goater         return;
46513db0cd9SCédric Le Goater     }
46613db0cd9SCédric Le Goater }
46713db0cd9SCédric Le Goater 
46813db0cd9SCédric Le Goater static int spapr_irq_claim_dual(sPAPRMachineState *spapr, int irq, bool lsi,
46913db0cd9SCédric Le Goater                                 Error **errp)
47013db0cd9SCédric Le Goater {
47113db0cd9SCédric Le Goater     Error *local_err = NULL;
47213db0cd9SCédric Le Goater     int ret;
47313db0cd9SCédric Le Goater 
47413db0cd9SCédric Le Goater     ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err);
47513db0cd9SCédric Le Goater     if (local_err) {
47613db0cd9SCédric Le Goater         error_propagate(errp, local_err);
47713db0cd9SCédric Le Goater         return ret;
47813db0cd9SCédric Le Goater     }
47913db0cd9SCédric Le Goater 
48013db0cd9SCédric Le Goater     ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err);
48113db0cd9SCédric Le Goater     if (local_err) {
48213db0cd9SCédric Le Goater         error_propagate(errp, local_err);
48313db0cd9SCédric Le Goater         return ret;
48413db0cd9SCédric Le Goater     }
48513db0cd9SCédric Le Goater 
48613db0cd9SCédric Le Goater     return ret;
48713db0cd9SCédric Le Goater }
48813db0cd9SCédric Le Goater 
48913db0cd9SCédric Le Goater static void spapr_irq_free_dual(sPAPRMachineState *spapr, int irq, int num)
49013db0cd9SCédric Le Goater {
49113db0cd9SCédric Le Goater     spapr_irq_xics.free(spapr, irq, num);
49213db0cd9SCédric Le Goater     spapr_irq_xive.free(spapr, irq, num);
49313db0cd9SCédric Le Goater }
49413db0cd9SCédric Le Goater 
49513db0cd9SCédric Le Goater static qemu_irq spapr_qirq_dual(sPAPRMachineState *spapr, int irq)
49613db0cd9SCédric Le Goater {
49713db0cd9SCédric Le Goater     sPAPRXive *xive = spapr->xive;
49813db0cd9SCédric Le Goater     ICSState *ics = spapr->ics;
49913db0cd9SCédric Le Goater 
50013db0cd9SCédric Le Goater     if (irq >= spapr->irq->nr_irqs) {
50113db0cd9SCédric Le Goater         return NULL;
50213db0cd9SCédric Le Goater     }
50313db0cd9SCédric Le Goater 
50413db0cd9SCédric Le Goater     /*
50513db0cd9SCédric Le Goater      * The IRQ number should have been claimed under both interrupt
50613db0cd9SCédric Le Goater      * controllers.
50713db0cd9SCédric Le Goater      */
50813db0cd9SCédric Le Goater     assert(!ICS_IRQ_FREE(ics, irq - ics->offset));
50913db0cd9SCédric Le Goater     assert(xive_eas_is_valid(&xive->eat[irq]));
51013db0cd9SCédric Le Goater 
51113db0cd9SCédric Le Goater     return spapr->qirqs[irq];
51213db0cd9SCédric Le Goater }
51313db0cd9SCédric Le Goater 
51413db0cd9SCédric Le Goater static void spapr_irq_print_info_dual(sPAPRMachineState *spapr, Monitor *mon)
51513db0cd9SCédric Le Goater {
51613db0cd9SCédric Le Goater     spapr_irq_current(spapr)->print_info(spapr, mon);
51713db0cd9SCédric Le Goater }
51813db0cd9SCédric Le Goater 
51913db0cd9SCédric Le Goater static void spapr_irq_dt_populate_dual(sPAPRMachineState *spapr,
52013db0cd9SCédric Le Goater                                        uint32_t nr_servers, void *fdt,
52113db0cd9SCédric Le Goater                                        uint32_t phandle)
52213db0cd9SCédric Le Goater {
52313db0cd9SCédric Le Goater     spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle);
52413db0cd9SCédric Le Goater }
52513db0cd9SCédric Le Goater 
52613db0cd9SCédric Le Goater static void spapr_irq_cpu_intc_create_dual(sPAPRMachineState *spapr,
52713db0cd9SCédric Le Goater                                            PowerPCCPU *cpu, Error **errp)
52813db0cd9SCédric Le Goater {
52913db0cd9SCédric Le Goater     Error *local_err = NULL;
53013db0cd9SCédric Le Goater 
53113db0cd9SCédric Le Goater     spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err);
53213db0cd9SCédric Le Goater     if (local_err) {
53313db0cd9SCédric Le Goater         error_propagate(errp, local_err);
53413db0cd9SCédric Le Goater         return;
53513db0cd9SCédric Le Goater     }
53613db0cd9SCédric Le Goater 
53713db0cd9SCédric Le Goater     spapr_irq_xics.cpu_intc_create(spapr, cpu, errp);
53813db0cd9SCédric Le Goater }
53913db0cd9SCédric Le Goater 
54013db0cd9SCédric Le Goater static int spapr_irq_post_load_dual(sPAPRMachineState *spapr, int version_id)
54113db0cd9SCédric Le Goater {
54213db0cd9SCédric Le Goater     /*
54313db0cd9SCédric Le Goater      * Force a reset of the XIVE backend after migration. The machine
54413db0cd9SCédric Le Goater      * defaults to XICS at startup.
54513db0cd9SCédric Le Goater      */
54613db0cd9SCédric Le Goater     if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
54713db0cd9SCédric Le Goater         spapr_irq_xive.reset(spapr, &error_fatal);
54813db0cd9SCédric Le Goater     }
54913db0cd9SCédric Le Goater 
55013db0cd9SCédric Le Goater     return spapr_irq_current(spapr)->post_load(spapr, version_id);
55113db0cd9SCédric Le Goater }
55213db0cd9SCédric Le Goater 
55313db0cd9SCédric Le Goater static void spapr_irq_reset_dual(sPAPRMachineState *spapr, Error **errp)
55413db0cd9SCédric Le Goater {
555*3a8eb78eSCédric Le Goater     /*
556*3a8eb78eSCédric Le Goater      * Deactivate the XIVE MMIOs. The XIVE backend will reenable them
557*3a8eb78eSCédric Le Goater      * if selected.
558*3a8eb78eSCédric Le Goater      */
559*3a8eb78eSCédric Le Goater     spapr_xive_mmio_set_enabled(spapr->xive, false);
560*3a8eb78eSCédric Le Goater 
56113db0cd9SCédric Le Goater     spapr_irq_current(spapr)->reset(spapr, errp);
56213db0cd9SCédric Le Goater }
56313db0cd9SCédric Le Goater 
56413db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val)
56513db0cd9SCédric Le Goater {
56613db0cd9SCédric Le Goater     sPAPRMachineState *spapr = opaque;
56713db0cd9SCédric Le Goater 
56813db0cd9SCédric Le Goater     spapr_irq_current(spapr)->set_irq(spapr, srcno, val);
56913db0cd9SCédric Le Goater }
57013db0cd9SCédric Le Goater 
57113db0cd9SCédric Le Goater /*
57213db0cd9SCédric Le Goater  * Define values in sync with the XIVE and XICS backend
57313db0cd9SCédric Le Goater  */
57413db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS     0x2000
57513db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS     (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI)
57613db0cd9SCédric Le Goater 
57713db0cd9SCédric Le Goater sPAPRIrq spapr_irq_dual = {
57813db0cd9SCédric Le Goater     .nr_irqs     = SPAPR_IRQ_DUAL_NR_IRQS,
57913db0cd9SCédric Le Goater     .nr_msis     = SPAPR_IRQ_DUAL_NR_MSIS,
58013db0cd9SCédric Le Goater     .ov5         = SPAPR_OV5_XIVE_BOTH,
58113db0cd9SCédric Le Goater 
58213db0cd9SCédric Le Goater     .init        = spapr_irq_init_dual,
58313db0cd9SCédric Le Goater     .claim       = spapr_irq_claim_dual,
58413db0cd9SCédric Le Goater     .free        = spapr_irq_free_dual,
58513db0cd9SCédric Le Goater     .qirq        = spapr_qirq_dual,
58613db0cd9SCédric Le Goater     .print_info  = spapr_irq_print_info_dual,
58713db0cd9SCédric Le Goater     .dt_populate = spapr_irq_dt_populate_dual,
58813db0cd9SCédric Le Goater     .cpu_intc_create = spapr_irq_cpu_intc_create_dual,
58913db0cd9SCédric Le Goater     .post_load   = spapr_irq_post_load_dual,
59013db0cd9SCédric Le Goater     .reset       = spapr_irq_reset_dual,
59113db0cd9SCédric Le Goater     .set_irq     = spapr_irq_set_irq_dual
59213db0cd9SCédric Le Goater };
59313db0cd9SCédric Le Goater 
59413db0cd9SCédric Le Goater /*
595ef01ed9dSCédric Le Goater  * sPAPR IRQ frontend routines for devices
596ef01ed9dSCédric Le Goater  */
597fab397d8SCédric Le Goater void spapr_irq_init(sPAPRMachineState *spapr, Error **errp)
598fab397d8SCédric Le Goater {
599fab397d8SCédric Le Goater     /* Initialize the MSI IRQ allocator. */
600fab397d8SCédric Le Goater     if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) {
6013ba3d0bcSCédric Le Goater         spapr_irq_msi_init(spapr, spapr->irq->nr_msis);
602fab397d8SCédric Le Goater     }
603fab397d8SCédric Le Goater 
6043ba3d0bcSCédric Le Goater     spapr->irq->init(spapr, errp);
605872ff3deSCédric Le Goater 
606872ff3deSCédric Le Goater     spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr,
607872ff3deSCédric Le Goater                                       spapr->irq->nr_irqs);
608fab397d8SCédric Le Goater }
609ef01ed9dSCédric Le Goater 
610ef01ed9dSCédric Le Goater int spapr_irq_claim(sPAPRMachineState *spapr, int irq, bool lsi, Error **errp)
611ef01ed9dSCédric Le Goater {
6123ba3d0bcSCédric Le Goater     return spapr->irq->claim(spapr, irq, lsi, errp);
613ef01ed9dSCédric Le Goater }
614ef01ed9dSCédric Le Goater 
615ef01ed9dSCédric Le Goater void spapr_irq_free(sPAPRMachineState *spapr, int irq, int num)
616ef01ed9dSCédric Le Goater {
6173ba3d0bcSCédric Le Goater     spapr->irq->free(spapr, irq, num);
618ef01ed9dSCédric Le Goater }
619ef01ed9dSCédric Le Goater 
620ef01ed9dSCédric Le Goater qemu_irq spapr_qirq(sPAPRMachineState *spapr, int irq)
621ef01ed9dSCédric Le Goater {
6223ba3d0bcSCédric Le Goater     return spapr->irq->qirq(spapr, irq);
623ef01ed9dSCédric Le Goater }
624ef01ed9dSCédric Le Goater 
6251c53b06cSCédric Le Goater int spapr_irq_post_load(sPAPRMachineState *spapr, int version_id)
6261c53b06cSCédric Le Goater {
6273ba3d0bcSCédric Le Goater     return spapr->irq->post_load(spapr, version_id);
6281c53b06cSCédric Le Goater }
6291c53b06cSCédric Le Goater 
630b2e22477SCédric Le Goater void spapr_irq_reset(sPAPRMachineState *spapr, Error **errp)
631b2e22477SCédric Le Goater {
6323ba3d0bcSCédric Le Goater     if (spapr->irq->reset) {
6333ba3d0bcSCédric Le Goater         spapr->irq->reset(spapr, errp);
634b2e22477SCédric Le Goater     }
635b2e22477SCédric Le Goater }
636b2e22477SCédric Le Goater 
637ef01ed9dSCédric Le Goater /*
638ef01ed9dSCédric Le Goater  * XICS legacy routines - to deprecate one day
639ef01ed9dSCédric Le Goater  */
640ef01ed9dSCédric Le Goater 
641ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum)
642ef01ed9dSCédric Le Goater {
643ef01ed9dSCédric Le Goater     int first, i;
644ef01ed9dSCédric Le Goater 
645ef01ed9dSCédric Le Goater     for (first = 0; first < ics->nr_irqs; first += alignnum) {
646ef01ed9dSCédric Le Goater         if (num > (ics->nr_irqs - first)) {
647ef01ed9dSCédric Le Goater             return -1;
648ef01ed9dSCédric Le Goater         }
649ef01ed9dSCédric Le Goater         for (i = first; i < first + num; ++i) {
650ef01ed9dSCédric Le Goater             if (!ICS_IRQ_FREE(ics, i)) {
651ef01ed9dSCédric Le Goater                 break;
652ef01ed9dSCédric Le Goater             }
653ef01ed9dSCédric Le Goater         }
654ef01ed9dSCédric Le Goater         if (i == (first + num)) {
655ef01ed9dSCédric Le Goater             return first;
656ef01ed9dSCédric Le Goater         }
657ef01ed9dSCédric Le Goater     }
658ef01ed9dSCédric Le Goater 
659ef01ed9dSCédric Le Goater     return -1;
660ef01ed9dSCédric Le Goater }
661ef01ed9dSCédric Le Goater 
662ef01ed9dSCédric Le Goater int spapr_irq_find(sPAPRMachineState *spapr, int num, bool align, Error **errp)
663ef01ed9dSCédric Le Goater {
664ef01ed9dSCédric Le Goater     ICSState *ics = spapr->ics;
665ef01ed9dSCédric Le Goater     int first = -1;
666ef01ed9dSCédric Le Goater 
667ef01ed9dSCédric Le Goater     assert(ics);
668ef01ed9dSCédric Le Goater 
669ef01ed9dSCédric Le Goater     /*
670ef01ed9dSCédric Le Goater      * MSIMesage::data is used for storing VIRQ so
671ef01ed9dSCédric Le Goater      * it has to be aligned to num to support multiple
672ef01ed9dSCédric Le Goater      * MSI vectors. MSI-X is not affected by this.
673ef01ed9dSCédric Le Goater      * The hint is used for the first IRQ, the rest should
674ef01ed9dSCédric Le Goater      * be allocated continuously.
675ef01ed9dSCédric Le Goater      */
676ef01ed9dSCédric Le Goater     if (align) {
677ef01ed9dSCédric Le Goater         assert((num == 1) || (num == 2) || (num == 4) ||
678ef01ed9dSCédric Le Goater                (num == 8) || (num == 16) || (num == 32));
679ef01ed9dSCédric Le Goater         first = ics_find_free_block(ics, num, num);
680ef01ed9dSCédric Le Goater     } else {
681ef01ed9dSCédric Le Goater         first = ics_find_free_block(ics, num, 1);
682ef01ed9dSCédric Le Goater     }
683ef01ed9dSCédric Le Goater 
684ef01ed9dSCédric Le Goater     if (first < 0) {
685ef01ed9dSCédric Le Goater         error_setg(errp, "can't find a free %d-IRQ block", num);
686ef01ed9dSCédric Le Goater         return -1;
687ef01ed9dSCédric Le Goater     }
688ef01ed9dSCédric Le Goater 
689ef01ed9dSCédric Le Goater     return first + ics->offset;
690ef01ed9dSCédric Le Goater }
691ae837402SCédric Le Goater 
692ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS     0x400
693ae837402SCédric Le Goater 
694ae837402SCédric Le Goater sPAPRIrq spapr_irq_xics_legacy = {
695ae837402SCédric Le Goater     .nr_irqs     = SPAPR_IRQ_XICS_LEGACY_NR_IRQS,
696ae837402SCédric Le Goater     .nr_msis     = SPAPR_IRQ_XICS_LEGACY_NR_IRQS,
697db592b5bSCédric Le Goater     .ov5         = SPAPR_OV5_XIVE_LEGACY,
698ae837402SCédric Le Goater 
699ae837402SCédric Le Goater     .init        = spapr_irq_init_xics,
700ae837402SCédric Le Goater     .claim       = spapr_irq_claim_xics,
701ae837402SCédric Le Goater     .free        = spapr_irq_free_xics,
702ae837402SCédric Le Goater     .qirq        = spapr_qirq_xics,
703ae837402SCédric Le Goater     .print_info  = spapr_irq_print_info_xics,
7046e21de4aSCédric Le Goater     .dt_populate = spapr_dt_xics,
7051a937ad7SCédric Le Goater     .cpu_intc_create = spapr_irq_cpu_intc_create_xics,
7061c53b06cSCédric Le Goater     .post_load   = spapr_irq_post_load_xics,
707872ff3deSCédric Le Goater     .set_irq     = spapr_irq_set_irq_xics,
708ae837402SCédric Le Goater };
709