182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 20ef01ed9dSCédric Le Goater 21ef01ed9dSCédric Le Goater #include "trace.h" 2282cffa2eSCédric Le Goater 2382cffa2eSCédric Le Goater void spapr_irq_msi_init(sPAPRMachineState *spapr, uint32_t nr_msis) 2482cffa2eSCédric Le Goater { 2582cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2682cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2782cffa2eSCédric Le Goater } 2882cffa2eSCédric Le Goater 2982cffa2eSCédric Le Goater int spapr_irq_msi_alloc(sPAPRMachineState *spapr, uint32_t num, bool align, 3082cffa2eSCédric Le Goater Error **errp) 3182cffa2eSCédric Le Goater { 3282cffa2eSCédric Le Goater int irq; 3382cffa2eSCédric Le Goater 3482cffa2eSCédric Le Goater /* 3582cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3682cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3782cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3882cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater */ 4082cffa2eSCédric Le Goater align -= 1; 4182cffa2eSCédric Le Goater 4282cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4382cffa2eSCédric Le Goater align); 4482cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4582cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4682cffa2eSCédric Le Goater return -1; 4782cffa2eSCédric Le Goater } 4882cffa2eSCédric Le Goater 4982cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5082cffa2eSCédric Le Goater 5182cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5282cffa2eSCédric Le Goater } 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater void spapr_irq_msi_free(sPAPRMachineState *spapr, int irq, uint32_t num) 5582cffa2eSCédric Le Goater { 5682cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5782cffa2eSCédric Le Goater } 5882cffa2eSCédric Le Goater 5982cffa2eSCédric Le Goater void spapr_irq_msi_reset(sPAPRMachineState *spapr) 6082cffa2eSCédric Le Goater { 6182cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6282cffa2eSCédric Le Goater } 63ef01ed9dSCédric Le Goater 64ef01ed9dSCédric Le Goater 65ef01ed9dSCédric Le Goater /* 66ef01ed9dSCédric Le Goater * XICS IRQ backend. 67ef01ed9dSCédric Le Goater */ 68ef01ed9dSCédric Le Goater 69ef01ed9dSCédric Le Goater static ICSState *spapr_ics_create(sPAPRMachineState *spapr, 70ef01ed9dSCédric Le Goater int nr_irqs, Error **errp) 71ef01ed9dSCédric Le Goater { 72ef01ed9dSCédric Le Goater Error *local_err = NULL; 73ef01ed9dSCédric Le Goater Object *obj; 74ef01ed9dSCédric Le Goater 75444d6ca3SGreg Kurz obj = object_new(TYPE_ICS_SIMPLE); 76ef01ed9dSCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 77ef01ed9dSCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 78ef01ed9dSCédric Le Goater &error_abort); 79ef01ed9dSCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &local_err); 80ef01ed9dSCédric Le Goater if (local_err) { 81ef01ed9dSCédric Le Goater goto error; 82ef01ed9dSCédric Le Goater } 83ef01ed9dSCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 84ef01ed9dSCédric Le Goater if (local_err) { 85ef01ed9dSCédric Le Goater goto error; 86ef01ed9dSCédric Le Goater } 87ef01ed9dSCédric Le Goater 88ef01ed9dSCédric Le Goater return ICS_BASE(obj); 89ef01ed9dSCédric Le Goater 90ef01ed9dSCédric Le Goater error: 91ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 92ef01ed9dSCédric Le Goater return NULL; 93ef01ed9dSCédric Le Goater } 94ef01ed9dSCédric Le Goater 952e66cdb7SCédric Le Goater static void spapr_irq_init_xics(sPAPRMachineState *spapr, int nr_irqs, 962e66cdb7SCédric Le Goater Error **errp) 97ef01ed9dSCédric Le Goater { 98ef01ed9dSCédric Le Goater MachineState *machine = MACHINE(spapr); 99ef01ed9dSCédric Le Goater Error *local_err = NULL; 100444d6ca3SGreg Kurz bool xics_kvm = false; 101ef01ed9dSCédric Le Goater 102ef01ed9dSCédric Le Goater if (kvm_enabled()) { 103ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_allowed(machine) && 104ef01ed9dSCédric Le Goater !xics_kvm_init(spapr, &local_err)) { 105444d6ca3SGreg Kurz xics_kvm = true; 106ef01ed9dSCédric Le Goater } 107444d6ca3SGreg Kurz if (machine_kernel_irqchip_required(machine) && !xics_kvm) { 108ef01ed9dSCédric Le Goater error_prepend(&local_err, 109ef01ed9dSCédric Le Goater "kernel_irqchip requested but unavailable: "); 110ef01ed9dSCédric Le Goater goto error; 111ef01ed9dSCédric Le Goater } 112ef01ed9dSCédric Le Goater error_free(local_err); 113ef01ed9dSCédric Le Goater local_err = NULL; 114ef01ed9dSCédric Le Goater } 115ef01ed9dSCédric Le Goater 116444d6ca3SGreg Kurz if (!xics_kvm) { 117ef01ed9dSCédric Le Goater xics_spapr_init(spapr); 118ef01ed9dSCédric Le Goater } 119ef01ed9dSCédric Le Goater 120444d6ca3SGreg Kurz spapr->ics = spapr_ics_create(spapr, nr_irqs, &local_err); 121444d6ca3SGreg Kurz 122ef01ed9dSCédric Le Goater error: 123ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 124ef01ed9dSCédric Le Goater } 125ef01ed9dSCédric Le Goater 126ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 127ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 128ef01ed9dSCédric Le Goater 129ef01ed9dSCédric Le Goater static int spapr_irq_claim_xics(sPAPRMachineState *spapr, int irq, bool lsi, 130ef01ed9dSCédric Le Goater Error **errp) 131ef01ed9dSCédric Le Goater { 132ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 133ef01ed9dSCédric Le Goater 134ef01ed9dSCédric Le Goater assert(ics); 135ef01ed9dSCédric Le Goater 136ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 137ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 138ef01ed9dSCédric Le Goater return -1; 139ef01ed9dSCédric Le Goater } 140ef01ed9dSCédric Le Goater 141ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 142ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 143ef01ed9dSCédric Le Goater return -1; 144ef01ed9dSCédric Le Goater } 145ef01ed9dSCédric Le Goater 146ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 147ef01ed9dSCédric Le Goater return 0; 148ef01ed9dSCédric Le Goater } 149ef01ed9dSCédric Le Goater 150ef01ed9dSCédric Le Goater static void spapr_irq_free_xics(sPAPRMachineState *spapr, int irq, int num) 151ef01ed9dSCédric Le Goater { 152ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 153ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 154ef01ed9dSCédric Le Goater int i; 155ef01ed9dSCédric Le Goater 156ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 157ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 158ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 159ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 160ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 161ef01ed9dSCédric Le Goater } 162ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 163ef01ed9dSCédric Le Goater } 164ef01ed9dSCédric Le Goater } 165ef01ed9dSCédric Le Goater } 166ef01ed9dSCédric Le Goater 167ef01ed9dSCédric Le Goater static qemu_irq spapr_qirq_xics(sPAPRMachineState *spapr, int irq) 168ef01ed9dSCédric Le Goater { 169ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 170ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 171ef01ed9dSCédric Le Goater 172ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 173872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 174ef01ed9dSCédric Le Goater } 175ef01ed9dSCédric Le Goater 176ef01ed9dSCédric Le Goater return NULL; 177ef01ed9dSCédric Le Goater } 178ef01ed9dSCédric Le Goater 179ef01ed9dSCédric Le Goater static void spapr_irq_print_info_xics(sPAPRMachineState *spapr, Monitor *mon) 180ef01ed9dSCédric Le Goater { 181ef01ed9dSCédric Le Goater CPUState *cs; 182ef01ed9dSCédric Le Goater 183ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 184ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 185ef01ed9dSCédric Le Goater 186a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 187ef01ed9dSCédric Le Goater } 188ef01ed9dSCédric Le Goater 189ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 190ef01ed9dSCédric Le Goater } 191ef01ed9dSCédric Le Goater 1928fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xics(sPAPRMachineState *spapr, 1938fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1941a937ad7SCédric Le Goater { 1958fa1f4efSCédric Le Goater Error *local_err = NULL; 1968fa1f4efSCédric Le Goater Object *obj; 197a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 1988fa1f4efSCédric Le Goater 19956af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 2008fa1f4efSCédric Le Goater &local_err); 2018fa1f4efSCédric Le Goater if (local_err) { 2028fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2038fa1f4efSCédric Le Goater return; 2048fa1f4efSCédric Le Goater } 2058fa1f4efSCédric Le Goater 206a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 2071a937ad7SCédric Le Goater } 2081a937ad7SCédric Le Goater 2091c53b06cSCédric Le Goater static int spapr_irq_post_load_xics(sPAPRMachineState *spapr, int version_id) 2101c53b06cSCédric Le Goater { 211*3272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 2121c53b06cSCédric Le Goater CPUState *cs; 2131c53b06cSCédric Le Goater CPU_FOREACH(cs) { 2141c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 215a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2161c53b06cSCédric Le Goater } 2171c53b06cSCédric Le Goater } 2181c53b06cSCédric Le Goater return 0; 2191c53b06cSCédric Le Goater } 2201c53b06cSCédric Le Goater 221872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 222872ff3deSCédric Le Goater { 223872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 224872ff3deSCédric Le Goater 225872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 226872ff3deSCédric Le Goater } 227872ff3deSCédric Le Goater 22813db0cd9SCédric Le Goater static void spapr_irq_reset_xics(sPAPRMachineState *spapr, Error **errp) 22913db0cd9SCédric Le Goater { 23013db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 23113db0cd9SCédric Le Goater } 23213db0cd9SCédric Le Goater 233ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 234e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 235e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 236e39de895SCédric Le Goater 237ef01ed9dSCédric Le Goater sPAPRIrq spapr_irq_xics = { 238e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 239e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 240db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 241ef01ed9dSCédric Le Goater 242ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 243ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 244ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 245ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 246ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2476e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2481a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2491c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 25013db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 251872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 252ef01ed9dSCédric Le Goater }; 253ef01ed9dSCédric Le Goater 254ef01ed9dSCédric Le Goater /* 255dcc345b6SCédric Le Goater * XIVE IRQ backend. 256dcc345b6SCédric Le Goater */ 2572e66cdb7SCédric Le Goater static void spapr_irq_init_xive(sPAPRMachineState *spapr, int nr_irqs, 2582e66cdb7SCédric Le Goater Error **errp) 259dcc345b6SCédric Le Goater { 260dcc345b6SCédric Le Goater MachineState *machine = MACHINE(spapr); 261dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 262dcc345b6SCédric Le Goater DeviceState *dev; 263dcc345b6SCédric Le Goater int i; 264dcc345b6SCédric Le Goater 265dcc345b6SCédric Le Goater /* KVM XIVE device not yet available */ 266dcc345b6SCédric Le Goater if (kvm_enabled()) { 267dcc345b6SCédric Le Goater if (machine_kernel_irqchip_required(machine)) { 268dcc345b6SCédric Le Goater error_setg(errp, "kernel_irqchip requested. no KVM XIVE support"); 269dcc345b6SCédric Le Goater return; 270dcc345b6SCédric Le Goater } 271dcc345b6SCédric Le Goater } 272dcc345b6SCédric Le Goater 273dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 2742e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 275dcc345b6SCédric Le Goater /* 276dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 277dcc345b6SCédric Le Goater */ 278dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 279dcc345b6SCédric Le Goater qdev_init_nofail(dev); 280dcc345b6SCédric Le Goater 281dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 282dcc345b6SCédric Le Goater 283dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 284dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 285dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 286dcc345b6SCédric Le Goater } 28723bcd5ebSCédric Le Goater 28823bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 289dcc345b6SCédric Le Goater } 290dcc345b6SCédric Le Goater 291dcc345b6SCédric Le Goater static int spapr_irq_claim_xive(sPAPRMachineState *spapr, int irq, bool lsi, 292dcc345b6SCédric Le Goater Error **errp) 293dcc345b6SCédric Le Goater { 294dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 295dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 296dcc345b6SCédric Le Goater return -1; 297dcc345b6SCédric Le Goater } 298dcc345b6SCédric Le Goater return 0; 299dcc345b6SCédric Le Goater } 300dcc345b6SCédric Le Goater 301dcc345b6SCédric Le Goater static void spapr_irq_free_xive(sPAPRMachineState *spapr, int irq, int num) 302dcc345b6SCédric Le Goater { 303dcc345b6SCédric Le Goater int i; 304dcc345b6SCédric Le Goater 305dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 306dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 307dcc345b6SCédric Le Goater } 308dcc345b6SCédric Le Goater } 309dcc345b6SCédric Le Goater 310dcc345b6SCédric Le Goater static qemu_irq spapr_qirq_xive(sPAPRMachineState *spapr, int irq) 311dcc345b6SCédric Le Goater { 312a0c493aeSCédric Le Goater sPAPRXive *xive = spapr->xive; 313a0c493aeSCédric Le Goater 314a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 315a0c493aeSCédric Le Goater return NULL; 316a0c493aeSCédric Le Goater } 317a0c493aeSCédric Le Goater 318a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 319a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 320a0c493aeSCédric Le Goater 321872ff3deSCédric Le Goater return spapr->qirqs[irq]; 322dcc345b6SCédric Le Goater } 323dcc345b6SCédric Le Goater 324dcc345b6SCédric Le Goater static void spapr_irq_print_info_xive(sPAPRMachineState *spapr, 325dcc345b6SCédric Le Goater Monitor *mon) 326dcc345b6SCédric Le Goater { 327dcc345b6SCédric Le Goater CPUState *cs; 328dcc345b6SCédric Le Goater 329dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 330dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 331dcc345b6SCédric Le Goater 332a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 333dcc345b6SCédric Le Goater } 334dcc345b6SCédric Le Goater 335dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 336dcc345b6SCédric Le Goater } 337dcc345b6SCédric Le Goater 3388fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xive(sPAPRMachineState *spapr, 3398fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3401a937ad7SCédric Le Goater { 3418fa1f4efSCédric Le Goater Error *local_err = NULL; 3428fa1f4efSCédric Le Goater Object *obj; 343a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 3448fa1f4efSCédric Le Goater 3458fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3468fa1f4efSCédric Le Goater if (local_err) { 3478fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3488fa1f4efSCédric Le Goater return; 3498fa1f4efSCédric Le Goater } 3508fa1f4efSCédric Le Goater 351a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 352b2e22477SCédric Le Goater 353b2e22477SCédric Le Goater /* 354b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3558fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 356b2e22477SCédric Le Goater */ 357a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3581a937ad7SCédric Le Goater } 3591a937ad7SCédric Le Goater 3601c53b06cSCédric Le Goater static int spapr_irq_post_load_xive(sPAPRMachineState *spapr, int version_id) 3611c53b06cSCédric Le Goater { 3621c53b06cSCédric Le Goater return 0; 3631c53b06cSCédric Le Goater } 3641c53b06cSCédric Le Goater 365b2e22477SCédric Le Goater static void spapr_irq_reset_xive(sPAPRMachineState *spapr, Error **errp) 366b2e22477SCédric Le Goater { 367b2e22477SCédric Le Goater CPUState *cs; 368b2e22477SCédric Le Goater 369b2e22477SCédric Le Goater CPU_FOREACH(cs) { 370b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 371b2e22477SCédric Le Goater 372b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 373a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 374b2e22477SCédric Le Goater } 3753a8eb78eSCédric Le Goater 3763a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3773a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 378b2e22477SCédric Le Goater } 379b2e22477SCédric Le Goater 380872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 381872ff3deSCédric Le Goater { 382872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 383872ff3deSCédric Le Goater 384872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 385872ff3deSCédric Le Goater } 386872ff3deSCédric Le Goater 387dcc345b6SCédric Le Goater /* 388dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 389dcc345b6SCédric Le Goater * with XICS. 390dcc345b6SCédric Le Goater */ 391dcc345b6SCédric Le Goater 392dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 393dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 394dcc345b6SCédric Le Goater 395dcc345b6SCédric Le Goater sPAPRIrq spapr_irq_xive = { 396dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 397dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 398db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 399dcc345b6SCédric Le Goater 400dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 401dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 402dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 403dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 404dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4056e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4061a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4071c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 408b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 409872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 410dcc345b6SCédric Le Goater }; 411dcc345b6SCédric Le Goater 412dcc345b6SCédric Le Goater /* 41313db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 41413db0cd9SCédric Le Goater * 41513db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 41613db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 41713db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 41813db0cd9SCédric Le Goater * activated after an extra machine reset. 41913db0cd9SCédric Le Goater */ 42013db0cd9SCédric Le Goater 42113db0cd9SCédric Le Goater /* 42213db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 42313db0cd9SCédric Le Goater * default. 42413db0cd9SCédric Le Goater */ 42513db0cd9SCédric Le Goater static sPAPRIrq *spapr_irq_current(sPAPRMachineState *spapr) 42613db0cd9SCédric Le Goater { 42713db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 42813db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 42913db0cd9SCédric Le Goater } 43013db0cd9SCédric Le Goater 4312e66cdb7SCédric Le Goater static void spapr_irq_init_dual(sPAPRMachineState *spapr, int nr_irqs, 4322e66cdb7SCédric Le Goater Error **errp) 43313db0cd9SCédric Le Goater { 43413db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 43513db0cd9SCédric Le Goater Error *local_err = NULL; 43613db0cd9SCédric Le Goater 43713db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 43813db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 43913db0cd9SCédric Le Goater return; 44013db0cd9SCédric Le Goater } 44113db0cd9SCédric Le Goater 4422e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 44313db0cd9SCédric Le Goater if (local_err) { 44413db0cd9SCédric Le Goater error_propagate(errp, local_err); 44513db0cd9SCédric Le Goater return; 44613db0cd9SCédric Le Goater } 44713db0cd9SCédric Le Goater 4482e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 44913db0cd9SCédric Le Goater if (local_err) { 45013db0cd9SCédric Le Goater error_propagate(errp, local_err); 45113db0cd9SCédric Le Goater return; 45213db0cd9SCédric Le Goater } 45313db0cd9SCédric Le Goater } 45413db0cd9SCédric Le Goater 45513db0cd9SCédric Le Goater static int spapr_irq_claim_dual(sPAPRMachineState *spapr, int irq, bool lsi, 45613db0cd9SCédric Le Goater Error **errp) 45713db0cd9SCédric Le Goater { 45813db0cd9SCédric Le Goater Error *local_err = NULL; 45913db0cd9SCédric Le Goater int ret; 46013db0cd9SCédric Le Goater 46113db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 46213db0cd9SCédric Le Goater if (local_err) { 46313db0cd9SCédric Le Goater error_propagate(errp, local_err); 46413db0cd9SCédric Le Goater return ret; 46513db0cd9SCédric Le Goater } 46613db0cd9SCédric Le Goater 46713db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 46813db0cd9SCédric Le Goater if (local_err) { 46913db0cd9SCédric Le Goater error_propagate(errp, local_err); 47013db0cd9SCédric Le Goater return ret; 47113db0cd9SCédric Le Goater } 47213db0cd9SCédric Le Goater 47313db0cd9SCédric Le Goater return ret; 47413db0cd9SCédric Le Goater } 47513db0cd9SCédric Le Goater 47613db0cd9SCédric Le Goater static void spapr_irq_free_dual(sPAPRMachineState *spapr, int irq, int num) 47713db0cd9SCédric Le Goater { 47813db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 47913db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 48013db0cd9SCédric Le Goater } 48113db0cd9SCédric Le Goater 48213db0cd9SCédric Le Goater static qemu_irq spapr_qirq_dual(sPAPRMachineState *spapr, int irq) 48313db0cd9SCédric Le Goater { 4843a0d802cSCédric Le Goater return spapr_irq_current(spapr)->qirq(spapr, irq); 48513db0cd9SCédric Le Goater } 48613db0cd9SCédric Le Goater 48713db0cd9SCédric Le Goater static void spapr_irq_print_info_dual(sPAPRMachineState *spapr, Monitor *mon) 48813db0cd9SCédric Le Goater { 48913db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 49013db0cd9SCédric Le Goater } 49113db0cd9SCédric Le Goater 49213db0cd9SCédric Le Goater static void spapr_irq_dt_populate_dual(sPAPRMachineState *spapr, 49313db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 49413db0cd9SCédric Le Goater uint32_t phandle) 49513db0cd9SCédric Le Goater { 49613db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 49713db0cd9SCédric Le Goater } 49813db0cd9SCédric Le Goater 49913db0cd9SCédric Le Goater static void spapr_irq_cpu_intc_create_dual(sPAPRMachineState *spapr, 50013db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 50113db0cd9SCédric Le Goater { 50213db0cd9SCédric Le Goater Error *local_err = NULL; 50313db0cd9SCédric Le Goater 50413db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 50513db0cd9SCédric Le Goater if (local_err) { 50613db0cd9SCédric Le Goater error_propagate(errp, local_err); 50713db0cd9SCédric Le Goater return; 50813db0cd9SCédric Le Goater } 50913db0cd9SCédric Le Goater 51013db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 51113db0cd9SCédric Le Goater } 51213db0cd9SCédric Le Goater 51313db0cd9SCédric Le Goater static int spapr_irq_post_load_dual(sPAPRMachineState *spapr, int version_id) 51413db0cd9SCédric Le Goater { 51513db0cd9SCédric Le Goater /* 51613db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 51713db0cd9SCédric Le Goater * defaults to XICS at startup. 51813db0cd9SCédric Le Goater */ 51913db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 52013db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 52113db0cd9SCédric Le Goater } 52213db0cd9SCédric Le Goater 52313db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 52413db0cd9SCédric Le Goater } 52513db0cd9SCédric Le Goater 52613db0cd9SCédric Le Goater static void spapr_irq_reset_dual(sPAPRMachineState *spapr, Error **errp) 52713db0cd9SCédric Le Goater { 5283a8eb78eSCédric Le Goater /* 5293a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5303a8eb78eSCédric Le Goater * if selected. 5313a8eb78eSCédric Le Goater */ 5323a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5333a8eb78eSCédric Le Goater 53413db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 53513db0cd9SCédric Le Goater } 53613db0cd9SCédric Le Goater 53713db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 53813db0cd9SCédric Le Goater { 53913db0cd9SCédric Le Goater sPAPRMachineState *spapr = opaque; 54013db0cd9SCédric Le Goater 54113db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 54213db0cd9SCédric Le Goater } 54313db0cd9SCédric Le Goater 54413db0cd9SCédric Le Goater /* 54513db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 54613db0cd9SCédric Le Goater */ 54713db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 54813db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 54913db0cd9SCédric Le Goater 55013db0cd9SCédric Le Goater sPAPRIrq spapr_irq_dual = { 55113db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 55213db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 55313db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 55413db0cd9SCédric Le Goater 55513db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 55613db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 55713db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 55813db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 55913db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 56013db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 56113db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 56213db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 56313db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 56413db0cd9SCédric Le Goater .set_irq = spapr_irq_set_irq_dual 56513db0cd9SCédric Le Goater }; 56613db0cd9SCédric Le Goater 56713db0cd9SCédric Le Goater /* 568ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 569ef01ed9dSCédric Le Goater */ 570fab397d8SCédric Le Goater void spapr_irq_init(sPAPRMachineState *spapr, Error **errp) 571fab397d8SCédric Le Goater { 5721a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 5731a511340SGreg Kurz 5741a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5751a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5761a511340SGreg Kurz return; 5771a511340SGreg Kurz } 5781a511340SGreg Kurz 5791a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 5801a511340SGreg Kurz error_setg(errp, 5811a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 5821a511340SGreg Kurz return; 5831a511340SGreg Kurz } 5841a511340SGreg Kurz 585fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 586fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 5873ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 588fab397d8SCédric Le Goater } 589fab397d8SCédric Le Goater 5902e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 591872ff3deSCédric Le Goater 592872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 593872ff3deSCédric Le Goater spapr->irq->nr_irqs); 594fab397d8SCédric Le Goater } 595ef01ed9dSCédric Le Goater 596ef01ed9dSCédric Le Goater int spapr_irq_claim(sPAPRMachineState *spapr, int irq, bool lsi, Error **errp) 597ef01ed9dSCédric Le Goater { 5983ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 599ef01ed9dSCédric Le Goater } 600ef01ed9dSCédric Le Goater 601ef01ed9dSCédric Le Goater void spapr_irq_free(sPAPRMachineState *spapr, int irq, int num) 602ef01ed9dSCédric Le Goater { 6033ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 604ef01ed9dSCédric Le Goater } 605ef01ed9dSCédric Le Goater 606ef01ed9dSCédric Le Goater qemu_irq spapr_qirq(sPAPRMachineState *spapr, int irq) 607ef01ed9dSCédric Le Goater { 6083ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 609ef01ed9dSCédric Le Goater } 610ef01ed9dSCédric Le Goater 6111c53b06cSCédric Le Goater int spapr_irq_post_load(sPAPRMachineState *spapr, int version_id) 6121c53b06cSCédric Le Goater { 6133ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6141c53b06cSCédric Le Goater } 6151c53b06cSCédric Le Goater 616b2e22477SCédric Le Goater void spapr_irq_reset(sPAPRMachineState *spapr, Error **errp) 617b2e22477SCédric Le Goater { 6183ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6193ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 620b2e22477SCédric Le Goater } 621b2e22477SCédric Le Goater } 622b2e22477SCédric Le Goater 623ef01ed9dSCédric Le Goater /* 624ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 625ef01ed9dSCédric Le Goater */ 626ef01ed9dSCédric Le Goater 627ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 628ef01ed9dSCédric Le Goater { 629ef01ed9dSCédric Le Goater int first, i; 630ef01ed9dSCédric Le Goater 631ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 632ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 633ef01ed9dSCédric Le Goater return -1; 634ef01ed9dSCédric Le Goater } 635ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 636ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 637ef01ed9dSCédric Le Goater break; 638ef01ed9dSCédric Le Goater } 639ef01ed9dSCédric Le Goater } 640ef01ed9dSCédric Le Goater if (i == (first + num)) { 641ef01ed9dSCédric Le Goater return first; 642ef01ed9dSCédric Le Goater } 643ef01ed9dSCédric Le Goater } 644ef01ed9dSCédric Le Goater 645ef01ed9dSCédric Le Goater return -1; 646ef01ed9dSCédric Le Goater } 647ef01ed9dSCédric Le Goater 648ef01ed9dSCédric Le Goater int spapr_irq_find(sPAPRMachineState *spapr, int num, bool align, Error **errp) 649ef01ed9dSCédric Le Goater { 650ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 651ef01ed9dSCédric Le Goater int first = -1; 652ef01ed9dSCédric Le Goater 653ef01ed9dSCédric Le Goater assert(ics); 654ef01ed9dSCédric Le Goater 655ef01ed9dSCédric Le Goater /* 656ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 657ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 658ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 659ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 660ef01ed9dSCédric Le Goater * be allocated continuously. 661ef01ed9dSCédric Le Goater */ 662ef01ed9dSCédric Le Goater if (align) { 663ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 664ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 665ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 666ef01ed9dSCédric Le Goater } else { 667ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 668ef01ed9dSCédric Le Goater } 669ef01ed9dSCédric Le Goater 670ef01ed9dSCédric Le Goater if (first < 0) { 671ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 672ef01ed9dSCédric Le Goater return -1; 673ef01ed9dSCédric Le Goater } 674ef01ed9dSCédric Le Goater 675ef01ed9dSCédric Le Goater return first + ics->offset; 676ef01ed9dSCédric Le Goater } 677ae837402SCédric Le Goater 678ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 679ae837402SCédric Le Goater 680ae837402SCédric Le Goater sPAPRIrq spapr_irq_xics_legacy = { 681ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 682ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 683db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 684ae837402SCédric Le Goater 685ae837402SCédric Le Goater .init = spapr_irq_init_xics, 686ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 687ae837402SCédric Le Goater .free = spapr_irq_free_xics, 688ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 689ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 6906e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 6911a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 6921c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 693872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 694ae837402SCédric Le Goater }; 695