182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 20ef01ed9dSCédric Le Goater 21ef01ed9dSCédric Le Goater #include "trace.h" 2282cffa2eSCédric Le Goater 2382cffa2eSCédric Le Goater void spapr_irq_msi_init(sPAPRMachineState *spapr, uint32_t nr_msis) 2482cffa2eSCédric Le Goater { 2582cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2682cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2782cffa2eSCédric Le Goater } 2882cffa2eSCédric Le Goater 2982cffa2eSCédric Le Goater int spapr_irq_msi_alloc(sPAPRMachineState *spapr, uint32_t num, bool align, 3082cffa2eSCédric Le Goater Error **errp) 3182cffa2eSCédric Le Goater { 3282cffa2eSCédric Le Goater int irq; 3382cffa2eSCédric Le Goater 3482cffa2eSCédric Le Goater /* 3582cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3682cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3782cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3882cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 3982cffa2eSCédric Le Goater */ 4082cffa2eSCédric Le Goater align -= 1; 4182cffa2eSCédric Le Goater 4282cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4382cffa2eSCédric Le Goater align); 4482cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4582cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4682cffa2eSCédric Le Goater return -1; 4782cffa2eSCédric Le Goater } 4882cffa2eSCédric Le Goater 4982cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5082cffa2eSCédric Le Goater 5182cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5282cffa2eSCédric Le Goater } 5382cffa2eSCédric Le Goater 5482cffa2eSCédric Le Goater void spapr_irq_msi_free(sPAPRMachineState *spapr, int irq, uint32_t num) 5582cffa2eSCédric Le Goater { 5682cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5782cffa2eSCédric Le Goater } 5882cffa2eSCédric Le Goater 5982cffa2eSCédric Le Goater void spapr_irq_msi_reset(sPAPRMachineState *spapr) 6082cffa2eSCédric Le Goater { 6182cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6282cffa2eSCédric Le Goater } 63ef01ed9dSCédric Le Goater 64ef01ed9dSCédric Le Goater 65ef01ed9dSCédric Le Goater /* 66ef01ed9dSCédric Le Goater * XICS IRQ backend. 67ef01ed9dSCédric Le Goater */ 68ef01ed9dSCédric Le Goater 69ef01ed9dSCédric Le Goater static ICSState *spapr_ics_create(sPAPRMachineState *spapr, 70ef01ed9dSCédric Le Goater const char *type_ics, 71ef01ed9dSCédric Le Goater int nr_irqs, Error **errp) 72ef01ed9dSCédric Le Goater { 73ef01ed9dSCédric Le Goater Error *local_err = NULL; 74ef01ed9dSCédric Le Goater Object *obj; 75ef01ed9dSCédric Le Goater 76ef01ed9dSCédric Le Goater obj = object_new(type_ics); 77ef01ed9dSCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 78ef01ed9dSCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 79ef01ed9dSCédric Le Goater &error_abort); 80ef01ed9dSCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &local_err); 81ef01ed9dSCédric Le Goater if (local_err) { 82ef01ed9dSCédric Le Goater goto error; 83ef01ed9dSCédric Le Goater } 84ef01ed9dSCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 85ef01ed9dSCédric Le Goater if (local_err) { 86ef01ed9dSCédric Le Goater goto error; 87ef01ed9dSCédric Le Goater } 88ef01ed9dSCédric Le Goater 89ef01ed9dSCédric Le Goater return ICS_BASE(obj); 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater error: 92ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 93ef01ed9dSCédric Le Goater return NULL; 94ef01ed9dSCédric Le Goater } 95ef01ed9dSCédric Le Goater 96*2e66cdb7SCédric Le Goater static void spapr_irq_init_xics(sPAPRMachineState *spapr, int nr_irqs, 97*2e66cdb7SCédric Le Goater Error **errp) 98ef01ed9dSCédric Le Goater { 99ef01ed9dSCédric Le Goater MachineState *machine = MACHINE(spapr); 100ef01ed9dSCédric Le Goater Error *local_err = NULL; 101ef01ed9dSCédric Le Goater 102ef01ed9dSCédric Le Goater if (kvm_enabled()) { 103ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_allowed(machine) && 104ef01ed9dSCédric Le Goater !xics_kvm_init(spapr, &local_err)) { 105ef01ed9dSCédric Le Goater spapr->icp_type = TYPE_KVM_ICP; 106ef01ed9dSCédric Le Goater spapr->ics = spapr_ics_create(spapr, TYPE_ICS_KVM, nr_irqs, 107ef01ed9dSCédric Le Goater &local_err); 108ef01ed9dSCédric Le Goater } 109ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_required(machine) && !spapr->ics) { 110ef01ed9dSCédric Le Goater error_prepend(&local_err, 111ef01ed9dSCédric Le Goater "kernel_irqchip requested but unavailable: "); 112ef01ed9dSCédric Le Goater goto error; 113ef01ed9dSCédric Le Goater } 114ef01ed9dSCédric Le Goater error_free(local_err); 115ef01ed9dSCédric Le Goater local_err = NULL; 116ef01ed9dSCédric Le Goater } 117ef01ed9dSCédric Le Goater 118ef01ed9dSCédric Le Goater if (!spapr->ics) { 119ef01ed9dSCédric Le Goater xics_spapr_init(spapr); 120ef01ed9dSCédric Le Goater spapr->icp_type = TYPE_ICP; 121ef01ed9dSCédric Le Goater spapr->ics = spapr_ics_create(spapr, TYPE_ICS_SIMPLE, nr_irqs, 122ef01ed9dSCédric Le Goater &local_err); 123ef01ed9dSCédric Le Goater } 124ef01ed9dSCédric Le Goater 125ef01ed9dSCédric Le Goater error: 126ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 127ef01ed9dSCédric Le Goater } 128ef01ed9dSCédric Le Goater 129ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 130ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 131ef01ed9dSCédric Le Goater 132ef01ed9dSCédric Le Goater static int spapr_irq_claim_xics(sPAPRMachineState *spapr, int irq, bool lsi, 133ef01ed9dSCédric Le Goater Error **errp) 134ef01ed9dSCédric Le Goater { 135ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 136ef01ed9dSCédric Le Goater 137ef01ed9dSCédric Le Goater assert(ics); 138ef01ed9dSCédric Le Goater 139ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 140ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 141ef01ed9dSCédric Le Goater return -1; 142ef01ed9dSCédric Le Goater } 143ef01ed9dSCédric Le Goater 144ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 145ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 146ef01ed9dSCédric Le Goater return -1; 147ef01ed9dSCédric Le Goater } 148ef01ed9dSCédric Le Goater 149ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 150ef01ed9dSCédric Le Goater return 0; 151ef01ed9dSCédric Le Goater } 152ef01ed9dSCédric Le Goater 153ef01ed9dSCédric Le Goater static void spapr_irq_free_xics(sPAPRMachineState *spapr, int irq, int num) 154ef01ed9dSCédric Le Goater { 155ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 156ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 157ef01ed9dSCédric Le Goater int i; 158ef01ed9dSCédric Le Goater 159ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 160ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 161ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 162ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 163ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 164ef01ed9dSCédric Le Goater } 165ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 166ef01ed9dSCédric Le Goater } 167ef01ed9dSCédric Le Goater } 168ef01ed9dSCédric Le Goater } 169ef01ed9dSCédric Le Goater 170ef01ed9dSCédric Le Goater static qemu_irq spapr_qirq_xics(sPAPRMachineState *spapr, int irq) 171ef01ed9dSCédric Le Goater { 172ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 173ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 174ef01ed9dSCédric Le Goater 175ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 176872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 177ef01ed9dSCédric Le Goater } 178ef01ed9dSCédric Le Goater 179ef01ed9dSCédric Le Goater return NULL; 180ef01ed9dSCédric Le Goater } 181ef01ed9dSCédric Le Goater 182ef01ed9dSCédric Le Goater static void spapr_irq_print_info_xics(sPAPRMachineState *spapr, Monitor *mon) 183ef01ed9dSCédric Le Goater { 184ef01ed9dSCédric Le Goater CPUState *cs; 185ef01ed9dSCédric Le Goater 186ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 187ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 188ef01ed9dSCédric Le Goater 189a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 190ef01ed9dSCédric Le Goater } 191ef01ed9dSCédric Le Goater 192ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 193ef01ed9dSCédric Le Goater } 194ef01ed9dSCédric Le Goater 1958fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xics(sPAPRMachineState *spapr, 1968fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1971a937ad7SCédric Le Goater { 1988fa1f4efSCédric Le Goater Error *local_err = NULL; 1998fa1f4efSCédric Le Goater Object *obj; 200a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 2018fa1f4efSCédric Le Goater 2028fa1f4efSCédric Le Goater obj = icp_create(OBJECT(cpu), spapr->icp_type, XICS_FABRIC(spapr), 2038fa1f4efSCédric Le Goater &local_err); 2048fa1f4efSCédric Le Goater if (local_err) { 2058fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2068fa1f4efSCédric Le Goater return; 2078fa1f4efSCédric Le Goater } 2088fa1f4efSCédric Le Goater 209a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 2101a937ad7SCédric Le Goater } 2111a937ad7SCédric Le Goater 2121c53b06cSCédric Le Goater static int spapr_irq_post_load_xics(sPAPRMachineState *spapr, int version_id) 2131c53b06cSCédric Le Goater { 2141c53b06cSCédric Le Goater if (!object_dynamic_cast(OBJECT(spapr->ics), TYPE_ICS_KVM)) { 2151c53b06cSCédric Le Goater CPUState *cs; 2161c53b06cSCédric Le Goater CPU_FOREACH(cs) { 2171c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 218a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2191c53b06cSCédric Le Goater } 2201c53b06cSCédric Le Goater } 2211c53b06cSCédric Le Goater return 0; 2221c53b06cSCédric Le Goater } 2231c53b06cSCédric Le Goater 224872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 225872ff3deSCédric Le Goater { 226872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 227872ff3deSCédric Le Goater MachineState *machine = MACHINE(opaque); 228872ff3deSCédric Le Goater 229872ff3deSCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 230872ff3deSCédric Le Goater ics_kvm_set_irq(spapr->ics, srcno, val); 231872ff3deSCédric Le Goater } else { 232872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 233872ff3deSCédric Le Goater } 234872ff3deSCédric Le Goater } 235872ff3deSCédric Le Goater 23613db0cd9SCédric Le Goater static void spapr_irq_reset_xics(sPAPRMachineState *spapr, Error **errp) 23713db0cd9SCédric Le Goater { 23813db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 23913db0cd9SCédric Le Goater } 24013db0cd9SCédric Le Goater 241ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 242e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 243e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 244e39de895SCédric Le Goater 245ef01ed9dSCédric Le Goater sPAPRIrq spapr_irq_xics = { 246e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 247e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 248db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 249ef01ed9dSCédric Le Goater 250ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 251ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 252ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 253ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 254ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2556e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2561a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2571c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 25813db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 259872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 260ef01ed9dSCédric Le Goater }; 261ef01ed9dSCédric Le Goater 262ef01ed9dSCédric Le Goater /* 263dcc345b6SCédric Le Goater * XIVE IRQ backend. 264dcc345b6SCédric Le Goater */ 265*2e66cdb7SCédric Le Goater static void spapr_irq_init_xive(sPAPRMachineState *spapr, int nr_irqs, 266*2e66cdb7SCédric Le Goater Error **errp) 267dcc345b6SCédric Le Goater { 268dcc345b6SCédric Le Goater MachineState *machine = MACHINE(spapr); 269dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 270dcc345b6SCédric Le Goater DeviceState *dev; 271dcc345b6SCédric Le Goater int i; 272dcc345b6SCédric Le Goater 273dcc345b6SCédric Le Goater /* KVM XIVE device not yet available */ 274dcc345b6SCédric Le Goater if (kvm_enabled()) { 275dcc345b6SCédric Le Goater if (machine_kernel_irqchip_required(machine)) { 276dcc345b6SCédric Le Goater error_setg(errp, "kernel_irqchip requested. no KVM XIVE support"); 277dcc345b6SCédric Le Goater return; 278dcc345b6SCédric Le Goater } 279dcc345b6SCédric Le Goater } 280dcc345b6SCédric Le Goater 281dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 282*2e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 283dcc345b6SCédric Le Goater /* 284dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 285dcc345b6SCédric Le Goater */ 286dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 287dcc345b6SCédric Le Goater qdev_init_nofail(dev); 288dcc345b6SCédric Le Goater 289dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 290dcc345b6SCédric Le Goater 291dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 292dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 293dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 294dcc345b6SCédric Le Goater } 29523bcd5ebSCédric Le Goater 29623bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 297dcc345b6SCédric Le Goater } 298dcc345b6SCédric Le Goater 299dcc345b6SCédric Le Goater static int spapr_irq_claim_xive(sPAPRMachineState *spapr, int irq, bool lsi, 300dcc345b6SCédric Le Goater Error **errp) 301dcc345b6SCédric Le Goater { 302dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 303dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 304dcc345b6SCédric Le Goater return -1; 305dcc345b6SCédric Le Goater } 306dcc345b6SCédric Le Goater return 0; 307dcc345b6SCédric Le Goater } 308dcc345b6SCédric Le Goater 309dcc345b6SCédric Le Goater static void spapr_irq_free_xive(sPAPRMachineState *spapr, int irq, int num) 310dcc345b6SCédric Le Goater { 311dcc345b6SCédric Le Goater int i; 312dcc345b6SCédric Le Goater 313dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 314dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 315dcc345b6SCédric Le Goater } 316dcc345b6SCédric Le Goater } 317dcc345b6SCédric Le Goater 318dcc345b6SCédric Le Goater static qemu_irq spapr_qirq_xive(sPAPRMachineState *spapr, int irq) 319dcc345b6SCédric Le Goater { 320a0c493aeSCédric Le Goater sPAPRXive *xive = spapr->xive; 321a0c493aeSCédric Le Goater 322a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 323a0c493aeSCédric Le Goater return NULL; 324a0c493aeSCédric Le Goater } 325a0c493aeSCédric Le Goater 326a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 327a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 328a0c493aeSCédric Le Goater 329872ff3deSCédric Le Goater return spapr->qirqs[irq]; 330dcc345b6SCédric Le Goater } 331dcc345b6SCédric Le Goater 332dcc345b6SCédric Le Goater static void spapr_irq_print_info_xive(sPAPRMachineState *spapr, 333dcc345b6SCédric Le Goater Monitor *mon) 334dcc345b6SCédric Le Goater { 335dcc345b6SCédric Le Goater CPUState *cs; 336dcc345b6SCédric Le Goater 337dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 338dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 339dcc345b6SCédric Le Goater 340a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 341dcc345b6SCédric Le Goater } 342dcc345b6SCédric Le Goater 343dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 344dcc345b6SCédric Le Goater } 345dcc345b6SCédric Le Goater 3468fa1f4efSCédric Le Goater static void spapr_irq_cpu_intc_create_xive(sPAPRMachineState *spapr, 3478fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3481a937ad7SCédric Le Goater { 3498fa1f4efSCédric Le Goater Error *local_err = NULL; 3508fa1f4efSCédric Le Goater Object *obj; 351a28b9a5aSCédric Le Goater sPAPRCPUState *spapr_cpu = spapr_cpu_state(cpu); 3528fa1f4efSCédric Le Goater 3538fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3548fa1f4efSCédric Le Goater if (local_err) { 3558fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3568fa1f4efSCédric Le Goater return; 3578fa1f4efSCédric Le Goater } 3588fa1f4efSCédric Le Goater 359a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 360b2e22477SCédric Le Goater 361b2e22477SCédric Le Goater /* 362b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3638fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 364b2e22477SCédric Le Goater */ 365a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3661a937ad7SCédric Le Goater } 3671a937ad7SCédric Le Goater 3681c53b06cSCédric Le Goater static int spapr_irq_post_load_xive(sPAPRMachineState *spapr, int version_id) 3691c53b06cSCédric Le Goater { 3701c53b06cSCédric Le Goater return 0; 3711c53b06cSCédric Le Goater } 3721c53b06cSCédric Le Goater 373b2e22477SCédric Le Goater static void spapr_irq_reset_xive(sPAPRMachineState *spapr, Error **errp) 374b2e22477SCédric Le Goater { 375b2e22477SCédric Le Goater CPUState *cs; 376b2e22477SCédric Le Goater 377b2e22477SCédric Le Goater CPU_FOREACH(cs) { 378b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 379b2e22477SCédric Le Goater 380b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 381a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 382b2e22477SCédric Le Goater } 3833a8eb78eSCédric Le Goater 3843a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3853a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 386b2e22477SCédric Le Goater } 387b2e22477SCédric Le Goater 388872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 389872ff3deSCédric Le Goater { 390872ff3deSCédric Le Goater sPAPRMachineState *spapr = opaque; 391872ff3deSCédric Le Goater 392872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 393872ff3deSCédric Le Goater } 394872ff3deSCédric Le Goater 395dcc345b6SCédric Le Goater /* 396dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 397dcc345b6SCédric Le Goater * with XICS. 398dcc345b6SCédric Le Goater */ 399dcc345b6SCédric Le Goater 400dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 401dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 402dcc345b6SCédric Le Goater 403dcc345b6SCédric Le Goater sPAPRIrq spapr_irq_xive = { 404dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 405dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 406db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 407dcc345b6SCédric Le Goater 408dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 409dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 410dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 411dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 412dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4136e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4141a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4151c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 416b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 417872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 418dcc345b6SCédric Le Goater }; 419dcc345b6SCédric Le Goater 420dcc345b6SCédric Le Goater /* 42113db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 42213db0cd9SCédric Le Goater * 42313db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 42413db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 42513db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 42613db0cd9SCédric Le Goater * activated after an extra machine reset. 42713db0cd9SCédric Le Goater */ 42813db0cd9SCédric Le Goater 42913db0cd9SCédric Le Goater /* 43013db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 43113db0cd9SCédric Le Goater * default. 43213db0cd9SCédric Le Goater */ 43313db0cd9SCédric Le Goater static sPAPRIrq *spapr_irq_current(sPAPRMachineState *spapr) 43413db0cd9SCédric Le Goater { 43513db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 43613db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 43713db0cd9SCédric Le Goater } 43813db0cd9SCédric Le Goater 439*2e66cdb7SCédric Le Goater static void spapr_irq_init_dual(sPAPRMachineState *spapr, int nr_irqs, 440*2e66cdb7SCédric Le Goater Error **errp) 44113db0cd9SCédric Le Goater { 44213db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 44313db0cd9SCédric Le Goater Error *local_err = NULL; 44413db0cd9SCédric Le Goater 44513db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 44613db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 44713db0cd9SCédric Le Goater return; 44813db0cd9SCédric Le Goater } 44913db0cd9SCédric Le Goater 450*2e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 45113db0cd9SCédric Le Goater if (local_err) { 45213db0cd9SCédric Le Goater error_propagate(errp, local_err); 45313db0cd9SCédric Le Goater return; 45413db0cd9SCédric Le Goater } 45513db0cd9SCédric Le Goater 45613db0cd9SCédric Le Goater /* 45713db0cd9SCédric Le Goater * Align the XICS and the XIVE IRQ number space under QEMU. 45813db0cd9SCédric Le Goater * 45913db0cd9SCédric Le Goater * However, the XICS KVM device still considers that the IRQ 46013db0cd9SCédric Le Goater * numbers should start at XICS_IRQ_BASE (0x1000). Either we 46113db0cd9SCédric Le Goater * should introduce a KVM device ioctl to set the offset or ignore 46213db0cd9SCédric Le Goater * the lower 4K numbers when using the get/set ioctl of the XICS 46313db0cd9SCédric Le Goater * KVM device. The second option seems the least intrusive. 46413db0cd9SCédric Le Goater */ 46513db0cd9SCédric Le Goater spapr->ics->offset = 0; 46613db0cd9SCédric Le Goater 467*2e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 46813db0cd9SCédric Le Goater if (local_err) { 46913db0cd9SCédric Le Goater error_propagate(errp, local_err); 47013db0cd9SCédric Le Goater return; 47113db0cd9SCédric Le Goater } 47213db0cd9SCédric Le Goater } 47313db0cd9SCédric Le Goater 47413db0cd9SCédric Le Goater static int spapr_irq_claim_dual(sPAPRMachineState *spapr, int irq, bool lsi, 47513db0cd9SCédric Le Goater Error **errp) 47613db0cd9SCédric Le Goater { 47713db0cd9SCédric Le Goater Error *local_err = NULL; 47813db0cd9SCédric Le Goater int ret; 47913db0cd9SCédric Le Goater 48013db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 48113db0cd9SCédric Le Goater if (local_err) { 48213db0cd9SCédric Le Goater error_propagate(errp, local_err); 48313db0cd9SCédric Le Goater return ret; 48413db0cd9SCédric Le Goater } 48513db0cd9SCédric Le Goater 48613db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 48713db0cd9SCédric Le Goater if (local_err) { 48813db0cd9SCédric Le Goater error_propagate(errp, local_err); 48913db0cd9SCédric Le Goater return ret; 49013db0cd9SCédric Le Goater } 49113db0cd9SCédric Le Goater 49213db0cd9SCédric Le Goater return ret; 49313db0cd9SCédric Le Goater } 49413db0cd9SCédric Le Goater 49513db0cd9SCédric Le Goater static void spapr_irq_free_dual(sPAPRMachineState *spapr, int irq, int num) 49613db0cd9SCédric Le Goater { 49713db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 49813db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 49913db0cd9SCédric Le Goater } 50013db0cd9SCédric Le Goater 50113db0cd9SCédric Le Goater static qemu_irq spapr_qirq_dual(sPAPRMachineState *spapr, int irq) 50213db0cd9SCédric Le Goater { 50313db0cd9SCédric Le Goater sPAPRXive *xive = spapr->xive; 50413db0cd9SCédric Le Goater ICSState *ics = spapr->ics; 50513db0cd9SCédric Le Goater 50613db0cd9SCédric Le Goater if (irq >= spapr->irq->nr_irqs) { 50713db0cd9SCédric Le Goater return NULL; 50813db0cd9SCédric Le Goater } 50913db0cd9SCédric Le Goater 51013db0cd9SCédric Le Goater /* 51113db0cd9SCédric Le Goater * The IRQ number should have been claimed under both interrupt 51213db0cd9SCédric Le Goater * controllers. 51313db0cd9SCédric Le Goater */ 51413db0cd9SCédric Le Goater assert(!ICS_IRQ_FREE(ics, irq - ics->offset)); 51513db0cd9SCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 51613db0cd9SCédric Le Goater 51713db0cd9SCédric Le Goater return spapr->qirqs[irq]; 51813db0cd9SCédric Le Goater } 51913db0cd9SCédric Le Goater 52013db0cd9SCédric Le Goater static void spapr_irq_print_info_dual(sPAPRMachineState *spapr, Monitor *mon) 52113db0cd9SCédric Le Goater { 52213db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 52313db0cd9SCédric Le Goater } 52413db0cd9SCédric Le Goater 52513db0cd9SCédric Le Goater static void spapr_irq_dt_populate_dual(sPAPRMachineState *spapr, 52613db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 52713db0cd9SCédric Le Goater uint32_t phandle) 52813db0cd9SCédric Le Goater { 52913db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 53013db0cd9SCédric Le Goater } 53113db0cd9SCédric Le Goater 53213db0cd9SCédric Le Goater static void spapr_irq_cpu_intc_create_dual(sPAPRMachineState *spapr, 53313db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 53413db0cd9SCédric Le Goater { 53513db0cd9SCédric Le Goater Error *local_err = NULL; 53613db0cd9SCédric Le Goater 53713db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 53813db0cd9SCédric Le Goater if (local_err) { 53913db0cd9SCédric Le Goater error_propagate(errp, local_err); 54013db0cd9SCédric Le Goater return; 54113db0cd9SCédric Le Goater } 54213db0cd9SCédric Le Goater 54313db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 54413db0cd9SCédric Le Goater } 54513db0cd9SCédric Le Goater 54613db0cd9SCédric Le Goater static int spapr_irq_post_load_dual(sPAPRMachineState *spapr, int version_id) 54713db0cd9SCédric Le Goater { 54813db0cd9SCédric Le Goater /* 54913db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 55013db0cd9SCédric Le Goater * defaults to XICS at startup. 55113db0cd9SCédric Le Goater */ 55213db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 55313db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 55413db0cd9SCédric Le Goater } 55513db0cd9SCédric Le Goater 55613db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 55713db0cd9SCédric Le Goater } 55813db0cd9SCédric Le Goater 55913db0cd9SCédric Le Goater static void spapr_irq_reset_dual(sPAPRMachineState *spapr, Error **errp) 56013db0cd9SCédric Le Goater { 5613a8eb78eSCédric Le Goater /* 5623a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5633a8eb78eSCédric Le Goater * if selected. 5643a8eb78eSCédric Le Goater */ 5653a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5663a8eb78eSCédric Le Goater 56713db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 56813db0cd9SCédric Le Goater } 56913db0cd9SCédric Le Goater 57013db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 57113db0cd9SCédric Le Goater { 57213db0cd9SCédric Le Goater sPAPRMachineState *spapr = opaque; 57313db0cd9SCédric Le Goater 57413db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 57513db0cd9SCédric Le Goater } 57613db0cd9SCédric Le Goater 57713db0cd9SCédric Le Goater /* 57813db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 57913db0cd9SCédric Le Goater */ 58013db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 58113db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 58213db0cd9SCédric Le Goater 58313db0cd9SCédric Le Goater sPAPRIrq spapr_irq_dual = { 58413db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 58513db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 58613db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 58713db0cd9SCédric Le Goater 58813db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 58913db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 59013db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 59113db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 59213db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 59313db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 59413db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 59513db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 59613db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 59713db0cd9SCédric Le Goater .set_irq = spapr_irq_set_irq_dual 59813db0cd9SCédric Le Goater }; 59913db0cd9SCédric Le Goater 60013db0cd9SCédric Le Goater /* 601ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 602ef01ed9dSCédric Le Goater */ 603fab397d8SCédric Le Goater void spapr_irq_init(sPAPRMachineState *spapr, Error **errp) 604fab397d8SCédric Le Goater { 6051a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 6061a511340SGreg Kurz 6071a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 6081a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 6091a511340SGreg Kurz return; 6101a511340SGreg Kurz } 6111a511340SGreg Kurz 6121a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6131a511340SGreg Kurz error_setg(errp, 6141a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6151a511340SGreg Kurz return; 6161a511340SGreg Kurz } 6171a511340SGreg Kurz 618fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 619fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6203ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 621fab397d8SCédric Le Goater } 622fab397d8SCédric Le Goater 623*2e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 624872ff3deSCédric Le Goater 625872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 626872ff3deSCédric Le Goater spapr->irq->nr_irqs); 627fab397d8SCédric Le Goater } 628ef01ed9dSCédric Le Goater 629ef01ed9dSCédric Le Goater int spapr_irq_claim(sPAPRMachineState *spapr, int irq, bool lsi, Error **errp) 630ef01ed9dSCédric Le Goater { 6313ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 632ef01ed9dSCédric Le Goater } 633ef01ed9dSCédric Le Goater 634ef01ed9dSCédric Le Goater void spapr_irq_free(sPAPRMachineState *spapr, int irq, int num) 635ef01ed9dSCédric Le Goater { 6363ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 637ef01ed9dSCédric Le Goater } 638ef01ed9dSCédric Le Goater 639ef01ed9dSCédric Le Goater qemu_irq spapr_qirq(sPAPRMachineState *spapr, int irq) 640ef01ed9dSCédric Le Goater { 6413ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 642ef01ed9dSCédric Le Goater } 643ef01ed9dSCédric Le Goater 6441c53b06cSCédric Le Goater int spapr_irq_post_load(sPAPRMachineState *spapr, int version_id) 6451c53b06cSCédric Le Goater { 6463ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6471c53b06cSCédric Le Goater } 6481c53b06cSCédric Le Goater 649b2e22477SCédric Le Goater void spapr_irq_reset(sPAPRMachineState *spapr, Error **errp) 650b2e22477SCédric Le Goater { 6513ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6523ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 653b2e22477SCédric Le Goater } 654b2e22477SCédric Le Goater } 655b2e22477SCédric Le Goater 656ef01ed9dSCédric Le Goater /* 657ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 658ef01ed9dSCédric Le Goater */ 659ef01ed9dSCédric Le Goater 660ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 661ef01ed9dSCédric Le Goater { 662ef01ed9dSCédric Le Goater int first, i; 663ef01ed9dSCédric Le Goater 664ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 665ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 666ef01ed9dSCédric Le Goater return -1; 667ef01ed9dSCédric Le Goater } 668ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 669ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 670ef01ed9dSCédric Le Goater break; 671ef01ed9dSCédric Le Goater } 672ef01ed9dSCédric Le Goater } 673ef01ed9dSCédric Le Goater if (i == (first + num)) { 674ef01ed9dSCédric Le Goater return first; 675ef01ed9dSCédric Le Goater } 676ef01ed9dSCédric Le Goater } 677ef01ed9dSCédric Le Goater 678ef01ed9dSCédric Le Goater return -1; 679ef01ed9dSCédric Le Goater } 680ef01ed9dSCédric Le Goater 681ef01ed9dSCédric Le Goater int spapr_irq_find(sPAPRMachineState *spapr, int num, bool align, Error **errp) 682ef01ed9dSCédric Le Goater { 683ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 684ef01ed9dSCédric Le Goater int first = -1; 685ef01ed9dSCédric Le Goater 686ef01ed9dSCédric Le Goater assert(ics); 687ef01ed9dSCédric Le Goater 688ef01ed9dSCédric Le Goater /* 689ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 690ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 691ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 692ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 693ef01ed9dSCédric Le Goater * be allocated continuously. 694ef01ed9dSCédric Le Goater */ 695ef01ed9dSCédric Le Goater if (align) { 696ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 697ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 698ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 699ef01ed9dSCédric Le Goater } else { 700ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 701ef01ed9dSCédric Le Goater } 702ef01ed9dSCédric Le Goater 703ef01ed9dSCédric Le Goater if (first < 0) { 704ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 705ef01ed9dSCédric Le Goater return -1; 706ef01ed9dSCédric Le Goater } 707ef01ed9dSCédric Le Goater 708ef01ed9dSCédric Le Goater return first + ics->offset; 709ef01ed9dSCédric Le Goater } 710ae837402SCédric Le Goater 711ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 712ae837402SCédric Le Goater 713ae837402SCédric Le Goater sPAPRIrq spapr_irq_xics_legacy = { 714ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 715ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 716db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 717ae837402SCédric Le Goater 718ae837402SCédric Le Goater .init = spapr_irq_init_xics, 719ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 720ae837402SCédric Le Goater .free = spapr_irq_free_xics, 721ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 722ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7236e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7241a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7251c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 726872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 727ae837402SCédric Le Goater }; 728