182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1482cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 15a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 16dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1782cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 18a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 19*273fef83SCédric Le Goater #include "cpu-models.h" 20ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 21ef01ed9dSCédric Le Goater 22ef01ed9dSCédric Le Goater #include "trace.h" 2382cffa2eSCédric Le Goater 24ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 2582cffa2eSCédric Le Goater { 2682cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 2782cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 2882cffa2eSCédric Le Goater } 2982cffa2eSCédric Le Goater 30ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3182cffa2eSCédric Le Goater Error **errp) 3282cffa2eSCédric Le Goater { 3382cffa2eSCédric Le Goater int irq; 3482cffa2eSCédric Le Goater 3582cffa2eSCédric Le Goater /* 3682cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 3782cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 3882cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 3982cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4082cffa2eSCédric Le Goater */ 4182cffa2eSCédric Le Goater align -= 1; 4282cffa2eSCédric Le Goater 4382cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 4482cffa2eSCédric Le Goater align); 4582cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 4682cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 4782cffa2eSCédric Le Goater return -1; 4882cffa2eSCédric Le Goater } 4982cffa2eSCédric Le Goater 5082cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5182cffa2eSCédric Le Goater 5282cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 5382cffa2eSCédric Le Goater } 5482cffa2eSCédric Le Goater 55ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 5682cffa2eSCédric Le Goater { 5782cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 5882cffa2eSCédric Le Goater } 5982cffa2eSCédric Le Goater 60ce2918cbSDavid Gibson void spapr_irq_msi_reset(SpaprMachineState *spapr) 6182cffa2eSCédric Le Goater { 6282cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, 0, spapr->irq_map_nr); 6382cffa2eSCédric Le Goater } 64ef01ed9dSCédric Le Goater 65ef01ed9dSCédric Le Goater 66ef01ed9dSCédric Le Goater /* 67ef01ed9dSCédric Le Goater * XICS IRQ backend. 68ef01ed9dSCédric Le Goater */ 69ef01ed9dSCédric Le Goater 70ce2918cbSDavid Gibson static ICSState *spapr_ics_create(SpaprMachineState *spapr, 71ef01ed9dSCédric Le Goater int nr_irqs, Error **errp) 72ef01ed9dSCédric Le Goater { 73ef01ed9dSCédric Le Goater Error *local_err = NULL; 74ef01ed9dSCédric Le Goater Object *obj; 75ef01ed9dSCédric Le Goater 76444d6ca3SGreg Kurz obj = object_new(TYPE_ICS_SIMPLE); 77ef01ed9dSCédric Le Goater object_property_add_child(OBJECT(spapr), "ics", obj, &error_abort); 78ef01ed9dSCédric Le Goater object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 79ef01ed9dSCédric Le Goater &error_abort); 80ef01ed9dSCédric Le Goater object_property_set_int(obj, nr_irqs, "nr-irqs", &local_err); 81ef01ed9dSCédric Le Goater if (local_err) { 82ef01ed9dSCédric Le Goater goto error; 83ef01ed9dSCédric Le Goater } 84ef01ed9dSCédric Le Goater object_property_set_bool(obj, true, "realized", &local_err); 85ef01ed9dSCédric Le Goater if (local_err) { 86ef01ed9dSCédric Le Goater goto error; 87ef01ed9dSCédric Le Goater } 88ef01ed9dSCédric Le Goater 89ef01ed9dSCédric Le Goater return ICS_BASE(obj); 90ef01ed9dSCédric Le Goater 91ef01ed9dSCédric Le Goater error: 92ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 93ef01ed9dSCédric Le Goater return NULL; 94ef01ed9dSCédric Le Goater } 95ef01ed9dSCédric Le Goater 96ce2918cbSDavid Gibson static void spapr_irq_init_xics(SpaprMachineState *spapr, int nr_irqs, 972e66cdb7SCédric Le Goater Error **errp) 98ef01ed9dSCédric Le Goater { 99ef01ed9dSCédric Le Goater MachineState *machine = MACHINE(spapr); 100ef01ed9dSCédric Le Goater Error *local_err = NULL; 101444d6ca3SGreg Kurz bool xics_kvm = false; 102ef01ed9dSCédric Le Goater 103ef01ed9dSCédric Le Goater if (kvm_enabled()) { 104ef01ed9dSCédric Le Goater if (machine_kernel_irqchip_allowed(machine) && 105ef01ed9dSCédric Le Goater !xics_kvm_init(spapr, &local_err)) { 106444d6ca3SGreg Kurz xics_kvm = true; 107ef01ed9dSCédric Le Goater } 108444d6ca3SGreg Kurz if (machine_kernel_irqchip_required(machine) && !xics_kvm) { 109ef01ed9dSCédric Le Goater error_prepend(&local_err, 110ef01ed9dSCédric Le Goater "kernel_irqchip requested but unavailable: "); 111ef01ed9dSCédric Le Goater goto error; 112ef01ed9dSCédric Le Goater } 113ef01ed9dSCédric Le Goater error_free(local_err); 114ef01ed9dSCédric Le Goater local_err = NULL; 115ef01ed9dSCédric Le Goater } 116ef01ed9dSCédric Le Goater 117444d6ca3SGreg Kurz if (!xics_kvm) { 118ef01ed9dSCédric Le Goater xics_spapr_init(spapr); 119ef01ed9dSCédric Le Goater } 120ef01ed9dSCédric Le Goater 121444d6ca3SGreg Kurz spapr->ics = spapr_ics_create(spapr, nr_irqs, &local_err); 122444d6ca3SGreg Kurz 123ef01ed9dSCédric Le Goater error: 124ef01ed9dSCédric Le Goater error_propagate(errp, local_err); 125ef01ed9dSCédric Le Goater } 126ef01ed9dSCédric Le Goater 127ef01ed9dSCédric Le Goater #define ICS_IRQ_FREE(ics, srcno) \ 128ef01ed9dSCédric Le Goater (!((ics)->irqs[(srcno)].flags & (XICS_FLAGS_IRQ_MASK))) 129ef01ed9dSCédric Le Goater 130ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 131ef01ed9dSCédric Le Goater Error **errp) 132ef01ed9dSCédric Le Goater { 133ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 134ef01ed9dSCédric Le Goater 135ef01ed9dSCédric Le Goater assert(ics); 136ef01ed9dSCédric Le Goater 137ef01ed9dSCédric Le Goater if (!ics_valid_irq(ics, irq)) { 138ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 139ef01ed9dSCédric Le Goater return -1; 140ef01ed9dSCédric Le Goater } 141ef01ed9dSCédric Le Goater 142ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, irq - ics->offset)) { 143ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 144ef01ed9dSCédric Le Goater return -1; 145ef01ed9dSCédric Le Goater } 146ef01ed9dSCédric Le Goater 147ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 148ef01ed9dSCédric Le Goater return 0; 149ef01ed9dSCédric Le Goater } 150ef01ed9dSCédric Le Goater 151ce2918cbSDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq, int num) 152ef01ed9dSCédric Le Goater { 153ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 154ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 155ef01ed9dSCédric Le Goater int i; 156ef01ed9dSCédric Le Goater 157ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 158ef01ed9dSCédric Le Goater trace_spapr_irq_free(0, irq, num); 159ef01ed9dSCédric Le Goater for (i = srcno; i < srcno + num; ++i) { 160ef01ed9dSCédric Le Goater if (ICS_IRQ_FREE(ics, i)) { 161ef01ed9dSCédric Le Goater trace_spapr_irq_free_warn(0, i); 162ef01ed9dSCédric Le Goater } 163ef01ed9dSCédric Le Goater memset(&ics->irqs[i], 0, sizeof(ICSIRQState)); 164ef01ed9dSCédric Le Goater } 165ef01ed9dSCédric Le Goater } 166ef01ed9dSCédric Le Goater } 167ef01ed9dSCédric Le Goater 168ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xics(SpaprMachineState *spapr, int irq) 169ef01ed9dSCédric Le Goater { 170ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 171ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 172ef01ed9dSCédric Le Goater 173ef01ed9dSCédric Le Goater if (ics_valid_irq(ics, irq)) { 174872ff3deSCédric Le Goater return spapr->qirqs[srcno]; 175ef01ed9dSCédric Le Goater } 176ef01ed9dSCédric Le Goater 177ef01ed9dSCédric Le Goater return NULL; 178ef01ed9dSCédric Le Goater } 179ef01ed9dSCédric Le Goater 180ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 181ef01ed9dSCédric Le Goater { 182ef01ed9dSCédric Le Goater CPUState *cs; 183ef01ed9dSCédric Le Goater 184ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 185ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 186ef01ed9dSCédric Le Goater 187a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 188ef01ed9dSCédric Le Goater } 189ef01ed9dSCédric Le Goater 190ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 191ef01ed9dSCédric Le Goater } 192ef01ed9dSCédric Le Goater 193ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1948fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1951a937ad7SCédric Le Goater { 1968fa1f4efSCédric Le Goater Error *local_err = NULL; 1978fa1f4efSCédric Le Goater Object *obj; 198ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1998fa1f4efSCédric Le Goater 20056af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 2018fa1f4efSCédric Le Goater &local_err); 2028fa1f4efSCédric Le Goater if (local_err) { 2038fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2048fa1f4efSCédric Le Goater return; 2058fa1f4efSCédric Le Goater } 2068fa1f4efSCédric Le Goater 207a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 2081a937ad7SCédric Le Goater } 2091a937ad7SCédric Le Goater 210ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 2111c53b06cSCédric Le Goater { 2123272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 2131c53b06cSCédric Le Goater CPUState *cs; 2141c53b06cSCédric Le Goater CPU_FOREACH(cs) { 2151c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 216a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 2171c53b06cSCédric Le Goater } 2181c53b06cSCédric Le Goater } 2191c53b06cSCédric Le Goater return 0; 2201c53b06cSCédric Le Goater } 2211c53b06cSCédric Le Goater 222872ff3deSCédric Le Goater static void spapr_irq_set_irq_xics(void *opaque, int srcno, int val) 223872ff3deSCédric Le Goater { 224ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 225872ff3deSCédric Le Goater 226872ff3deSCédric Le Goater ics_simple_set_irq(spapr->ics, srcno, val); 227872ff3deSCédric Le Goater } 228872ff3deSCédric Le Goater 229ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 23013db0cd9SCédric Le Goater { 23113db0cd9SCédric Le Goater /* TODO: create the KVM XICS device */ 23213db0cd9SCédric Le Goater } 23313db0cd9SCédric Le Goater 234ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xics(SpaprMachineState *spapr) 235743ed566SGreg Kurz { 236743ed566SGreg Kurz return XICS_NODENAME; 237743ed566SGreg Kurz } 238743ed566SGreg Kurz 239ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_NR_IRQS 0x1000 240e39de895SCédric Le Goater #define SPAPR_IRQ_XICS_NR_MSIS \ 241e39de895SCédric Le Goater (XICS_IRQ_BASE + SPAPR_IRQ_XICS_NR_IRQS - SPAPR_IRQ_MSI) 242e39de895SCédric Le Goater 243ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 244e39de895SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_NR_IRQS, 245e39de895SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_NR_MSIS, 246db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 247ef01ed9dSCédric Le Goater 248ef01ed9dSCédric Le Goater .init = spapr_irq_init_xics, 249ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 250ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 251ef01ed9dSCédric Le Goater .qirq = spapr_qirq_xics, 252ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2536e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2541a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2551c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 25613db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 257872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 258743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 259ef01ed9dSCédric Le Goater }; 260ef01ed9dSCédric Le Goater 261ef01ed9dSCédric Le Goater /* 262dcc345b6SCédric Le Goater * XIVE IRQ backend. 263dcc345b6SCédric Le Goater */ 264ce2918cbSDavid Gibson static void spapr_irq_init_xive(SpaprMachineState *spapr, int nr_irqs, 2652e66cdb7SCédric Le Goater Error **errp) 266dcc345b6SCédric Le Goater { 267dcc345b6SCédric Le Goater MachineState *machine = MACHINE(spapr); 268dcc345b6SCédric Le Goater uint32_t nr_servers = spapr_max_server_number(spapr); 269dcc345b6SCédric Le Goater DeviceState *dev; 270dcc345b6SCédric Le Goater int i; 271dcc345b6SCédric Le Goater 272dcc345b6SCédric Le Goater /* KVM XIVE device not yet available */ 273dcc345b6SCédric Le Goater if (kvm_enabled()) { 274dcc345b6SCédric Le Goater if (machine_kernel_irqchip_required(machine)) { 275dcc345b6SCédric Le Goater error_setg(errp, "kernel_irqchip requested. no KVM XIVE support"); 276dcc345b6SCédric Le Goater return; 277dcc345b6SCédric Le Goater } 278dcc345b6SCédric Le Goater } 279dcc345b6SCédric Le Goater 280dcc345b6SCédric Le Goater dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 2812e66cdb7SCédric Le Goater qdev_prop_set_uint32(dev, "nr-irqs", nr_irqs); 282dcc345b6SCédric Le Goater /* 283dcc345b6SCédric Le Goater * 8 XIVE END structures per CPU. One for each available priority 284dcc345b6SCédric Le Goater */ 285dcc345b6SCédric Le Goater qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 286dcc345b6SCédric Le Goater qdev_init_nofail(dev); 287dcc345b6SCédric Le Goater 288dcc345b6SCédric Le Goater spapr->xive = SPAPR_XIVE(dev); 289dcc345b6SCédric Le Goater 290dcc345b6SCédric Le Goater /* Enable the CPU IPIs */ 291dcc345b6SCédric Le Goater for (i = 0; i < nr_servers; ++i) { 292dcc345b6SCédric Le Goater spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, false); 293dcc345b6SCédric Le Goater } 29423bcd5ebSCédric Le Goater 29523bcd5ebSCédric Le Goater spapr_xive_hcall_init(spapr); 296dcc345b6SCédric Le Goater } 297dcc345b6SCédric Le Goater 298ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 299dcc345b6SCédric Le Goater Error **errp) 300dcc345b6SCédric Le Goater { 301dcc345b6SCédric Le Goater if (!spapr_xive_irq_claim(spapr->xive, irq, lsi)) { 302dcc345b6SCédric Le Goater error_setg(errp, "IRQ %d is invalid", irq); 303dcc345b6SCédric Le Goater return -1; 304dcc345b6SCédric Le Goater } 305dcc345b6SCédric Le Goater return 0; 306dcc345b6SCédric Le Goater } 307dcc345b6SCédric Le Goater 308ce2918cbSDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq, int num) 309dcc345b6SCédric Le Goater { 310dcc345b6SCédric Le Goater int i; 311dcc345b6SCédric Le Goater 312dcc345b6SCédric Le Goater for (i = irq; i < irq + num; ++i) { 313dcc345b6SCédric Le Goater spapr_xive_irq_free(spapr->xive, i); 314dcc345b6SCédric Le Goater } 315dcc345b6SCédric Le Goater } 316dcc345b6SCédric Le Goater 317ce2918cbSDavid Gibson static qemu_irq spapr_qirq_xive(SpaprMachineState *spapr, int irq) 318dcc345b6SCédric Le Goater { 319ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 320a0c493aeSCédric Le Goater 321a0c493aeSCédric Le Goater if (irq >= xive->nr_irqs) { 322a0c493aeSCédric Le Goater return NULL; 323a0c493aeSCédric Le Goater } 324a0c493aeSCédric Le Goater 325a0c493aeSCédric Le Goater /* The sPAPR machine/device should have claimed the IRQ before */ 326a0c493aeSCédric Le Goater assert(xive_eas_is_valid(&xive->eat[irq])); 327a0c493aeSCédric Le Goater 328872ff3deSCédric Le Goater return spapr->qirqs[irq]; 329dcc345b6SCédric Le Goater } 330dcc345b6SCédric Le Goater 331ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 332dcc345b6SCédric Le Goater Monitor *mon) 333dcc345b6SCédric Le Goater { 334dcc345b6SCédric Le Goater CPUState *cs; 335dcc345b6SCédric Le Goater 336dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 337dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 338dcc345b6SCédric Le Goater 339a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 340dcc345b6SCédric Le Goater } 341dcc345b6SCédric Le Goater 342dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 343dcc345b6SCédric Le Goater } 344dcc345b6SCédric Le Goater 345ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 3468fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 3471a937ad7SCédric Le Goater { 3488fa1f4efSCédric Le Goater Error *local_err = NULL; 3498fa1f4efSCédric Le Goater Object *obj; 350ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 3518fa1f4efSCédric Le Goater 3528fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 3538fa1f4efSCédric Le Goater if (local_err) { 3548fa1f4efSCédric Le Goater error_propagate(errp, local_err); 3558fa1f4efSCédric Le Goater return; 3568fa1f4efSCédric Le Goater } 3578fa1f4efSCédric Le Goater 358a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 359b2e22477SCédric Le Goater 360b2e22477SCédric Le Goater /* 361b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 3628fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 363b2e22477SCédric Le Goater */ 364a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 3651a937ad7SCédric Le Goater } 3661a937ad7SCédric Le Goater 367ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 3681c53b06cSCédric Le Goater { 3691c53b06cSCédric Le Goater return 0; 3701c53b06cSCédric Le Goater } 3711c53b06cSCédric Le Goater 372ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 373b2e22477SCédric Le Goater { 374b2e22477SCédric Le Goater CPUState *cs; 375b2e22477SCédric Le Goater 376b2e22477SCédric Le Goater CPU_FOREACH(cs) { 377b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 378b2e22477SCédric Le Goater 379b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 380a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 381b2e22477SCédric Le Goater } 3823a8eb78eSCédric Le Goater 3833a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 3843a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 385b2e22477SCédric Le Goater } 386b2e22477SCédric Le Goater 387872ff3deSCédric Le Goater static void spapr_irq_set_irq_xive(void *opaque, int srcno, int val) 388872ff3deSCédric Le Goater { 389ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 390872ff3deSCédric Le Goater 391872ff3deSCédric Le Goater xive_source_set_irq(&spapr->xive->source, srcno, val); 392872ff3deSCédric Le Goater } 393872ff3deSCédric Le Goater 394ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_xive(SpaprMachineState *spapr) 395743ed566SGreg Kurz { 396743ed566SGreg Kurz return spapr->xive->nodename; 397743ed566SGreg Kurz } 398743ed566SGreg Kurz 399dcc345b6SCédric Le Goater /* 400dcc345b6SCédric Le Goater * XIVE uses the full IRQ number space. Set it to 8K to be compatible 401dcc345b6SCédric Le Goater * with XICS. 402dcc345b6SCédric Le Goater */ 403dcc345b6SCédric Le Goater 404dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_IRQS 0x2000 405dcc345b6SCédric Le Goater #define SPAPR_IRQ_XIVE_NR_MSIS (SPAPR_IRQ_XIVE_NR_IRQS - SPAPR_IRQ_MSI) 406dcc345b6SCédric Le Goater 407ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 408dcc345b6SCédric Le Goater .nr_irqs = SPAPR_IRQ_XIVE_NR_IRQS, 409dcc345b6SCédric Le Goater .nr_msis = SPAPR_IRQ_XIVE_NR_MSIS, 410db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_EXPLOIT, 411dcc345b6SCédric Le Goater 412dcc345b6SCédric Le Goater .init = spapr_irq_init_xive, 413dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 414dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 415dcc345b6SCédric Le Goater .qirq = spapr_qirq_xive, 416dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 4176e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 4181a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 4191c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 420b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 421872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 422743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xive, 423dcc345b6SCédric Le Goater }; 424dcc345b6SCédric Le Goater 425dcc345b6SCédric Le Goater /* 42613db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 42713db0cd9SCédric Le Goater * 42813db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 42913db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 43013db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 43113db0cd9SCédric Le Goater * activated after an extra machine reset. 43213db0cd9SCédric Le Goater */ 43313db0cd9SCédric Le Goater 43413db0cd9SCédric Le Goater /* 43513db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 43613db0cd9SCédric Le Goater * default. 43713db0cd9SCédric Le Goater */ 438ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 43913db0cd9SCédric Le Goater { 44013db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 44113db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 44213db0cd9SCédric Le Goater } 44313db0cd9SCédric Le Goater 444ce2918cbSDavid Gibson static void spapr_irq_init_dual(SpaprMachineState *spapr, int nr_irqs, 4452e66cdb7SCédric Le Goater Error **errp) 44613db0cd9SCédric Le Goater { 44713db0cd9SCédric Le Goater MachineState *machine = MACHINE(spapr); 44813db0cd9SCédric Le Goater Error *local_err = NULL; 44913db0cd9SCédric Le Goater 45013db0cd9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 45113db0cd9SCédric Le Goater error_setg(errp, "No KVM support for the 'dual' machine"); 45213db0cd9SCédric Le Goater return; 45313db0cd9SCédric Le Goater } 45413db0cd9SCédric Le Goater 4552e66cdb7SCédric Le Goater spapr_irq_xics.init(spapr, spapr_irq_xics.nr_irqs, &local_err); 45613db0cd9SCédric Le Goater if (local_err) { 45713db0cd9SCédric Le Goater error_propagate(errp, local_err); 45813db0cd9SCédric Le Goater return; 45913db0cd9SCédric Le Goater } 46013db0cd9SCédric Le Goater 4612e66cdb7SCédric Le Goater spapr_irq_xive.init(spapr, spapr_irq_xive.nr_irqs, &local_err); 46213db0cd9SCédric Le Goater if (local_err) { 46313db0cd9SCédric Le Goater error_propagate(errp, local_err); 46413db0cd9SCédric Le Goater return; 46513db0cd9SCédric Le Goater } 46613db0cd9SCédric Le Goater } 46713db0cd9SCédric Le Goater 468ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 46913db0cd9SCédric Le Goater Error **errp) 47013db0cd9SCédric Le Goater { 47113db0cd9SCédric Le Goater Error *local_err = NULL; 47213db0cd9SCédric Le Goater int ret; 47313db0cd9SCédric Le Goater 47413db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 47513db0cd9SCédric Le Goater if (local_err) { 47613db0cd9SCédric Le Goater error_propagate(errp, local_err); 47713db0cd9SCédric Le Goater return ret; 47813db0cd9SCédric Le Goater } 47913db0cd9SCédric Le Goater 48013db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 48113db0cd9SCédric Le Goater if (local_err) { 48213db0cd9SCédric Le Goater error_propagate(errp, local_err); 48313db0cd9SCédric Le Goater return ret; 48413db0cd9SCédric Le Goater } 48513db0cd9SCédric Le Goater 48613db0cd9SCédric Le Goater return ret; 48713db0cd9SCédric Le Goater } 48813db0cd9SCédric Le Goater 489ce2918cbSDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq, int num) 49013db0cd9SCédric Le Goater { 49113db0cd9SCédric Le Goater spapr_irq_xics.free(spapr, irq, num); 49213db0cd9SCédric Le Goater spapr_irq_xive.free(spapr, irq, num); 49313db0cd9SCédric Le Goater } 49413db0cd9SCédric Le Goater 495ce2918cbSDavid Gibson static qemu_irq spapr_qirq_dual(SpaprMachineState *spapr, int irq) 49613db0cd9SCédric Le Goater { 4973a0d802cSCédric Le Goater return spapr_irq_current(spapr)->qirq(spapr, irq); 49813db0cd9SCédric Le Goater } 49913db0cd9SCédric Le Goater 500ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 50113db0cd9SCédric Le Goater { 50213db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 50313db0cd9SCédric Le Goater } 50413db0cd9SCédric Le Goater 505ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 50613db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 50713db0cd9SCédric Le Goater uint32_t phandle) 50813db0cd9SCédric Le Goater { 50913db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 51013db0cd9SCédric Le Goater } 51113db0cd9SCédric Le Goater 512ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 51313db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 51413db0cd9SCédric Le Goater { 51513db0cd9SCédric Le Goater Error *local_err = NULL; 51613db0cd9SCédric Le Goater 51713db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 51813db0cd9SCédric Le Goater if (local_err) { 51913db0cd9SCédric Le Goater error_propagate(errp, local_err); 52013db0cd9SCédric Le Goater return; 52113db0cd9SCédric Le Goater } 52213db0cd9SCédric Le Goater 52313db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 52413db0cd9SCédric Le Goater } 52513db0cd9SCédric Le Goater 526ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 52713db0cd9SCédric Le Goater { 52813db0cd9SCédric Le Goater /* 52913db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 53013db0cd9SCédric Le Goater * defaults to XICS at startup. 53113db0cd9SCédric Le Goater */ 53213db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 53313db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 53413db0cd9SCédric Le Goater } 53513db0cd9SCédric Le Goater 53613db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 53713db0cd9SCédric Le Goater } 53813db0cd9SCédric Le Goater 539ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 54013db0cd9SCédric Le Goater { 5413a8eb78eSCédric Le Goater /* 5423a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 5433a8eb78eSCédric Le Goater * if selected. 5443a8eb78eSCédric Le Goater */ 5453a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 5463a8eb78eSCédric Le Goater 54713db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 54813db0cd9SCédric Le Goater } 54913db0cd9SCédric Le Goater 55013db0cd9SCédric Le Goater static void spapr_irq_set_irq_dual(void *opaque, int srcno, int val) 55113db0cd9SCédric Le Goater { 552ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 55313db0cd9SCédric Le Goater 55413db0cd9SCédric Le Goater spapr_irq_current(spapr)->set_irq(spapr, srcno, val); 55513db0cd9SCédric Le Goater } 55613db0cd9SCédric Le Goater 557ce2918cbSDavid Gibson static const char *spapr_irq_get_nodename_dual(SpaprMachineState *spapr) 558743ed566SGreg Kurz { 559743ed566SGreg Kurz return spapr_irq_current(spapr)->get_nodename(spapr); 560743ed566SGreg Kurz } 561743ed566SGreg Kurz 56213db0cd9SCédric Le Goater /* 56313db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 56413db0cd9SCédric Le Goater */ 56513db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_IRQS 0x2000 56613db0cd9SCédric Le Goater #define SPAPR_IRQ_DUAL_NR_MSIS (SPAPR_IRQ_DUAL_NR_IRQS - SPAPR_IRQ_MSI) 56713db0cd9SCédric Le Goater 568ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 56913db0cd9SCédric Le Goater .nr_irqs = SPAPR_IRQ_DUAL_NR_IRQS, 57013db0cd9SCédric Le Goater .nr_msis = SPAPR_IRQ_DUAL_NR_MSIS, 57113db0cd9SCédric Le Goater .ov5 = SPAPR_OV5_XIVE_BOTH, 57213db0cd9SCédric Le Goater 57313db0cd9SCédric Le Goater .init = spapr_irq_init_dual, 57413db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 57513db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 57613db0cd9SCédric Le Goater .qirq = spapr_qirq_dual, 57713db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 57813db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 57913db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 58013db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 58113db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 582743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 583743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_dual, 58413db0cd9SCédric Le Goater }; 58513db0cd9SCédric Le Goater 586*273fef83SCédric Le Goater 587*273fef83SCédric Le Goater static void spapr_irq_check(SpaprMachineState *spapr, Error **errp) 588*273fef83SCédric Le Goater { 589*273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 590*273fef83SCédric Le Goater 591*273fef83SCédric Le Goater /* 592*273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 593*273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 594*273fef83SCédric Le Goater */ 595*273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 596*273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 597*273fef83SCédric Le Goater /* 598*273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 599*273fef83SCédric Le Goater * negotiation is useless. 600*273fef83SCédric Le Goater */ 601*273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 602*273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 603*273fef83SCédric Le Goater return; 604*273fef83SCédric Le Goater } 605*273fef83SCédric Le Goater 606*273fef83SCédric Le Goater /* 607*273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 608*273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 609*273fef83SCédric Le Goater * 610*273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 611*273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 612*273fef83SCédric Le Goater * model is required. 613*273fef83SCédric Le Goater 614*273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 615*273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 616*273fef83SCédric Le Goater * properties but no hcalls. 617*273fef83SCédric Le Goater * 618*273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 619*273fef83SCédric Le Goater * QEMU. 620*273fef83SCédric Le Goater */ 621*273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 622*273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 623*273fef83SCédric Le Goater return; 624*273fef83SCédric Le Goater } 625*273fef83SCédric Le Goater } 626*273fef83SCédric Le Goater } 627*273fef83SCédric Le Goater 62813db0cd9SCédric Le Goater /* 629ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 630ef01ed9dSCédric Le Goater */ 631ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 632fab397d8SCédric Le Goater { 6331a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 634*273fef83SCédric Le Goater Error *local_err = NULL; 6351a511340SGreg Kurz 6361a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 6371a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 6381a511340SGreg Kurz return; 6391a511340SGreg Kurz } 6401a511340SGreg Kurz 6411a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 6421a511340SGreg Kurz error_setg(errp, 6431a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 6441a511340SGreg Kurz return; 6451a511340SGreg Kurz } 6461a511340SGreg Kurz 647*273fef83SCédric Le Goater spapr_irq_check(spapr, &local_err); 648*273fef83SCédric Le Goater if (local_err) { 649*273fef83SCédric Le Goater error_propagate(errp, local_err); 650*273fef83SCédric Le Goater return; 651*273fef83SCédric Le Goater } 652*273fef83SCédric Le Goater 653fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 654fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 6553ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 656fab397d8SCédric Le Goater } 657fab397d8SCédric Le Goater 6582e66cdb7SCédric Le Goater spapr->irq->init(spapr, spapr->irq->nr_irqs, errp); 659872ff3deSCédric Le Goater 660872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 661872ff3deSCédric Le Goater spapr->irq->nr_irqs); 662fab397d8SCédric Le Goater } 663ef01ed9dSCédric Le Goater 664ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 665ef01ed9dSCédric Le Goater { 6663ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 667ef01ed9dSCédric Le Goater } 668ef01ed9dSCédric Le Goater 669ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 670ef01ed9dSCédric Le Goater { 6713ba3d0bcSCédric Le Goater spapr->irq->free(spapr, irq, num); 672ef01ed9dSCédric Le Goater } 673ef01ed9dSCédric Le Goater 674ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 675ef01ed9dSCédric Le Goater { 6763ba3d0bcSCédric Le Goater return spapr->irq->qirq(spapr, irq); 677ef01ed9dSCédric Le Goater } 678ef01ed9dSCédric Le Goater 679ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6801c53b06cSCédric Le Goater { 6813ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6821c53b06cSCédric Le Goater } 6831c53b06cSCédric Le Goater 684ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 685b2e22477SCédric Le Goater { 6863ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6873ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 688b2e22477SCédric Le Goater } 689b2e22477SCédric Le Goater } 690b2e22477SCédric Le Goater 691ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 692ad62bff6SGreg Kurz { 693ad62bff6SGreg Kurz const char *nodename = spapr->irq->get_nodename(spapr); 694ad62bff6SGreg Kurz int offset, phandle; 695ad62bff6SGreg Kurz 696ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 697ad62bff6SGreg Kurz if (offset < 0) { 698ad62bff6SGreg Kurz error_setg(errp, "Can't find node \"%s\": %s", nodename, 699ad62bff6SGreg Kurz fdt_strerror(offset)); 700ad62bff6SGreg Kurz return -1; 701ad62bff6SGreg Kurz } 702ad62bff6SGreg Kurz 703ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 704ad62bff6SGreg Kurz if (!phandle) { 705ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 706ad62bff6SGreg Kurz return -1; 707ad62bff6SGreg Kurz } 708ad62bff6SGreg Kurz 709ad62bff6SGreg Kurz return phandle; 710ad62bff6SGreg Kurz } 711ad62bff6SGreg Kurz 712ef01ed9dSCédric Le Goater /* 713ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 714ef01ed9dSCédric Le Goater */ 715ef01ed9dSCédric Le Goater 716ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 717ef01ed9dSCédric Le Goater { 718ef01ed9dSCédric Le Goater int first, i; 719ef01ed9dSCédric Le Goater 720ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 721ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 722ef01ed9dSCédric Le Goater return -1; 723ef01ed9dSCédric Le Goater } 724ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 725ef01ed9dSCédric Le Goater if (!ICS_IRQ_FREE(ics, i)) { 726ef01ed9dSCédric Le Goater break; 727ef01ed9dSCédric Le Goater } 728ef01ed9dSCédric Le Goater } 729ef01ed9dSCédric Le Goater if (i == (first + num)) { 730ef01ed9dSCédric Le Goater return first; 731ef01ed9dSCédric Le Goater } 732ef01ed9dSCédric Le Goater } 733ef01ed9dSCédric Le Goater 734ef01ed9dSCédric Le Goater return -1; 735ef01ed9dSCédric Le Goater } 736ef01ed9dSCédric Le Goater 737ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 738ef01ed9dSCédric Le Goater { 739ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 740ef01ed9dSCédric Le Goater int first = -1; 741ef01ed9dSCédric Le Goater 742ef01ed9dSCédric Le Goater assert(ics); 743ef01ed9dSCédric Le Goater 744ef01ed9dSCédric Le Goater /* 745ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 746ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 747ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 748ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 749ef01ed9dSCédric Le Goater * be allocated continuously. 750ef01ed9dSCédric Le Goater */ 751ef01ed9dSCédric Le Goater if (align) { 752ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 753ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 754ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 755ef01ed9dSCédric Le Goater } else { 756ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 757ef01ed9dSCédric Le Goater } 758ef01ed9dSCédric Le Goater 759ef01ed9dSCédric Le Goater if (first < 0) { 760ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 761ef01ed9dSCédric Le Goater return -1; 762ef01ed9dSCédric Le Goater } 763ef01ed9dSCédric Le Goater 764ef01ed9dSCédric Le Goater return first + ics->offset; 765ef01ed9dSCédric Le Goater } 766ae837402SCédric Le Goater 767ae837402SCédric Le Goater #define SPAPR_IRQ_XICS_LEGACY_NR_IRQS 0x400 768ae837402SCédric Le Goater 769ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 770ae837402SCédric Le Goater .nr_irqs = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 771ae837402SCédric Le Goater .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_IRQS, 772db592b5bSCédric Le Goater .ov5 = SPAPR_OV5_XIVE_LEGACY, 773ae837402SCédric Le Goater 774ae837402SCédric Le Goater .init = spapr_irq_init_xics, 775ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 776ae837402SCédric Le Goater .free = spapr_irq_free_xics, 777ae837402SCédric Le Goater .qirq = spapr_qirq_xics, 778ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7796e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7801a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7811c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 782872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 783743ed566SGreg Kurz .get_nodename = spapr_irq_get_nodename_xics, 784ae837402SCédric Le Goater }; 785