182cffa2eSCédric Le Goater /* 282cffa2eSCédric Le Goater * QEMU PowerPC sPAPR IRQ interface 382cffa2eSCédric Le Goater * 482cffa2eSCédric Le Goater * Copyright (c) 2018, IBM Corporation. 582cffa2eSCédric Le Goater * 682cffa2eSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 782cffa2eSCédric Le Goater * COPYING file in the top-level directory. 882cffa2eSCédric Le Goater */ 982cffa2eSCédric Le Goater 1082cffa2eSCédric Le Goater #include "qemu/osdep.h" 1182cffa2eSCédric Le Goater #include "qemu/log.h" 1282cffa2eSCédric Le Goater #include "qemu/error-report.h" 1382cffa2eSCédric Le Goater #include "qapi/error.h" 1464552b6bSMarkus Armbruster #include "hw/irq.h" 1582cffa2eSCédric Le Goater #include "hw/ppc/spapr.h" 16a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 17dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 1882cffa2eSCédric Le Goater #include "hw/ppc/xics.h" 19a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h" 20a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 21273fef83SCédric Le Goater #include "cpu-models.h" 22ef01ed9dSCédric Le Goater #include "sysemu/kvm.h" 23ef01ed9dSCédric Le Goater 24ef01ed9dSCédric Le Goater #include "trace.h" 2582cffa2eSCédric Le Goater 26*150e25f8SDavid Gibson static const TypeInfo spapr_intc_info = { 27*150e25f8SDavid Gibson .name = TYPE_SPAPR_INTC, 28*150e25f8SDavid Gibson .parent = TYPE_INTERFACE, 29*150e25f8SDavid Gibson .class_size = sizeof(SpaprInterruptControllerClass), 30*150e25f8SDavid Gibson }; 31*150e25f8SDavid Gibson 32ce2918cbSDavid Gibson void spapr_irq_msi_init(SpaprMachineState *spapr, uint32_t nr_msis) 3382cffa2eSCédric Le Goater { 3482cffa2eSCédric Le Goater spapr->irq_map_nr = nr_msis; 3582cffa2eSCédric Le Goater spapr->irq_map = bitmap_new(spapr->irq_map_nr); 3682cffa2eSCédric Le Goater } 3782cffa2eSCédric Le Goater 38ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align, 3982cffa2eSCédric Le Goater Error **errp) 4082cffa2eSCédric Le Goater { 4182cffa2eSCédric Le Goater int irq; 4282cffa2eSCédric Le Goater 4382cffa2eSCédric Le Goater /* 4482cffa2eSCédric Le Goater * The 'align_mask' parameter of bitmap_find_next_zero_area() 4582cffa2eSCédric Le Goater * should be one less than a power of 2; 0 means no 4682cffa2eSCédric Le Goater * alignment. Adapt the 'align' value of the former allocator 4782cffa2eSCédric Le Goater * to fit the requirements of bitmap_find_next_zero_area() 4882cffa2eSCédric Le Goater */ 4982cffa2eSCédric Le Goater align -= 1; 5082cffa2eSCédric Le Goater 5182cffa2eSCédric Le Goater irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num, 5282cffa2eSCédric Le Goater align); 5382cffa2eSCédric Le Goater if (irq == spapr->irq_map_nr) { 5482cffa2eSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 5582cffa2eSCédric Le Goater return -1; 5682cffa2eSCédric Le Goater } 5782cffa2eSCédric Le Goater 5882cffa2eSCédric Le Goater bitmap_set(spapr->irq_map, irq, num); 5982cffa2eSCédric Le Goater 6082cffa2eSCédric Le Goater return irq + SPAPR_IRQ_MSI; 6182cffa2eSCédric Le Goater } 6282cffa2eSCédric Le Goater 63ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num) 6482cffa2eSCédric Le Goater { 6582cffa2eSCédric Le Goater bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num); 6682cffa2eSCédric Le Goater } 6782cffa2eSCédric Le Goater 68d0e9bc04SCédric Le Goater static void spapr_irq_init_kvm(SpaprMachineState *spapr, 69ae805ea9SCédric Le Goater SpaprIrq *irq, Error **errp) 70ae805ea9SCédric Le Goater { 71ae805ea9SCédric Le Goater MachineState *machine = MACHINE(spapr); 72ae805ea9SCédric Le Goater Error *local_err = NULL; 73ae805ea9SCédric Le Goater 74ae805ea9SCédric Le Goater if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) { 75ae805ea9SCédric Le Goater irq->init_kvm(spapr, &local_err); 76ae805ea9SCédric Le Goater if (local_err && machine_kernel_irqchip_required(machine)) { 77ae805ea9SCédric Le Goater error_prepend(&local_err, 78ae805ea9SCédric Le Goater "kernel_irqchip requested but unavailable: "); 79ae805ea9SCédric Le Goater error_propagate(errp, local_err); 80ae805ea9SCédric Le Goater return; 81ae805ea9SCédric Le Goater } 82ae805ea9SCédric Le Goater 83ae805ea9SCédric Le Goater if (!local_err) { 84ae805ea9SCédric Le Goater return; 85ae805ea9SCédric Le Goater } 86ae805ea9SCédric Le Goater 87ae805ea9SCédric Le Goater /* 88ae805ea9SCédric Le Goater * We failed to initialize the KVM device, fallback to 89ae805ea9SCédric Le Goater * emulated mode 90ae805ea9SCédric Le Goater */ 91ae805ea9SCédric Le Goater error_prepend(&local_err, "kernel_irqchip allowed but unavailable: "); 92f5bda010SGreg Kurz error_append_hint(&local_err, "Falling back to kernel-irqchip=off\n"); 93ae805ea9SCédric Le Goater warn_report_err(local_err); 94ae805ea9SCédric Le Goater } 95ae805ea9SCédric Le Goater } 96ef01ed9dSCédric Le Goater 97ef01ed9dSCédric Le Goater /* 98ef01ed9dSCédric Le Goater * XICS IRQ backend. 99ef01ed9dSCédric Le Goater */ 100ef01ed9dSCédric Le Goater 101ce2918cbSDavid Gibson static int spapr_irq_claim_xics(SpaprMachineState *spapr, int irq, bool lsi, 102ef01ed9dSCédric Le Goater Error **errp) 103ef01ed9dSCédric Le Goater { 104ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 105ef01ed9dSCédric Le Goater 106ef01ed9dSCédric Le Goater assert(ics); 107580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 108ef01ed9dSCédric Le Goater 1094a99d405SCédric Le Goater if (!ics_irq_free(ics, irq - ics->offset)) { 110ef01ed9dSCédric Le Goater error_setg(errp, "IRQ %d is not free", irq); 111ef01ed9dSCédric Le Goater return -1; 112ef01ed9dSCédric Le Goater } 113ef01ed9dSCédric Le Goater 114ef01ed9dSCédric Le Goater ics_set_irq_type(ics, irq - ics->offset, lsi); 115ef01ed9dSCédric Le Goater return 0; 116ef01ed9dSCédric Le Goater } 117ef01ed9dSCédric Le Goater 118f233cee9SDavid Gibson static void spapr_irq_free_xics(SpaprMachineState *spapr, int irq) 119ef01ed9dSCédric Le Goater { 120ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 121ef01ed9dSCédric Le Goater uint32_t srcno = irq - ics->offset; 122ef01ed9dSCédric Le Goater 123580dde5eSDavid Gibson assert(ics_valid_irq(ics, irq)); 124580dde5eSDavid Gibson 125f233cee9SDavid Gibson memset(&ics->irqs[srcno], 0, sizeof(ICSIRQState)); 126ef01ed9dSCédric Le Goater } 127ef01ed9dSCédric Le Goater 128ce2918cbSDavid Gibson static void spapr_irq_print_info_xics(SpaprMachineState *spapr, Monitor *mon) 129ef01ed9dSCédric Le Goater { 130ef01ed9dSCédric Le Goater CPUState *cs; 131ef01ed9dSCédric Le Goater 132ef01ed9dSCédric Le Goater CPU_FOREACH(cs) { 133ef01ed9dSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 134ef01ed9dSCédric Le Goater 135a28b9a5aSCédric Le Goater icp_pic_print_info(spapr_cpu_state(cpu)->icp, mon); 136ef01ed9dSCédric Le Goater } 137ef01ed9dSCédric Le Goater 138ef01ed9dSCédric Le Goater ics_pic_print_info(spapr->ics, mon); 139ef01ed9dSCédric Le Goater } 140ef01ed9dSCédric Le Goater 141ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xics(SpaprMachineState *spapr, 1428fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 1431a937ad7SCédric Le Goater { 1448fa1f4efSCédric Le Goater Error *local_err = NULL; 1458fa1f4efSCédric Le Goater Object *obj; 146ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 1478fa1f4efSCédric Le Goater 14856af6656SGreg Kurz obj = icp_create(OBJECT(cpu), TYPE_ICP, XICS_FABRIC(spapr), 1498fa1f4efSCédric Le Goater &local_err); 1508fa1f4efSCédric Le Goater if (local_err) { 1518fa1f4efSCédric Le Goater error_propagate(errp, local_err); 1528fa1f4efSCédric Le Goater return; 1538fa1f4efSCédric Le Goater } 1548fa1f4efSCédric Le Goater 155a28b9a5aSCédric Le Goater spapr_cpu->icp = ICP(obj); 1561a937ad7SCédric Le Goater } 1571a937ad7SCédric Le Goater 158ce2918cbSDavid Gibson static int spapr_irq_post_load_xics(SpaprMachineState *spapr, int version_id) 1591c53b06cSCédric Le Goater { 1603272752aSGreg Kurz if (!kvm_irqchip_in_kernel()) { 1611c53b06cSCédric Le Goater CPUState *cs; 1621c53b06cSCédric Le Goater CPU_FOREACH(cs) { 1631c53b06cSCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 164a28b9a5aSCédric Le Goater icp_resend(spapr_cpu_state(cpu)->icp); 1651c53b06cSCédric Le Goater } 1661c53b06cSCédric Le Goater } 1671c53b06cSCédric Le Goater return 0; 1681c53b06cSCédric Le Goater } 1691c53b06cSCédric Le Goater 1709f53c0dbSDavid Gibson static void spapr_irq_set_irq_xics(void *opaque, int irq, int val) 171872ff3deSCédric Le Goater { 172ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 1739f53c0dbSDavid Gibson uint32_t srcno = irq - spapr->ics->offset; 174872ff3deSCédric Le Goater 17528976c99SDavid Gibson ics_set_irq(spapr->ics, srcno, val); 176872ff3deSCédric Le Goater } 177872ff3deSCédric Le Goater 178ce2918cbSDavid Gibson static void spapr_irq_reset_xics(SpaprMachineState *spapr, Error **errp) 17913db0cd9SCédric Le Goater { 1803f777abcSCédric Le Goater Error *local_err = NULL; 1813f777abcSCédric Le Goater 182d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xics, &local_err); 1833f777abcSCédric Le Goater if (local_err) { 1843f777abcSCédric Le Goater error_propagate(errp, local_err); 1853f777abcSCédric Le Goater return; 1863f777abcSCédric Le Goater } 18713db0cd9SCédric Le Goater } 18813db0cd9SCédric Le Goater 189ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xics(SpaprMachineState *spapr, Error **errp) 190ae805ea9SCédric Le Goater { 191ae805ea9SCédric Le Goater if (kvm_enabled()) { 192eab9f191SGreg Kurz xics_kvm_connect(spapr, errp); 193ae805ea9SCédric Le Goater } 194ae805ea9SCédric Le Goater } 195ae805ea9SCédric Le Goater 196ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = { 197ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 198ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 199ca62823bSDavid Gibson .xics = true, 200ca62823bSDavid Gibson .xive = false, 201ef01ed9dSCédric Le Goater 202ef01ed9dSCédric Le Goater .claim = spapr_irq_claim_xics, 203ef01ed9dSCédric Le Goater .free = spapr_irq_free_xics, 204ef01ed9dSCédric Le Goater .print_info = spapr_irq_print_info_xics, 2056e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 2061a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 2071c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 20813db0cd9SCédric Le Goater .reset = spapr_irq_reset_xics, 209872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 210ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 211ef01ed9dSCédric Le Goater }; 212ef01ed9dSCédric Le Goater 213ef01ed9dSCédric Le Goater /* 214dcc345b6SCédric Le Goater * XIVE IRQ backend. 215dcc345b6SCédric Le Goater */ 216dcc345b6SCédric Le Goater 217ce2918cbSDavid Gibson static int spapr_irq_claim_xive(SpaprMachineState *spapr, int irq, bool lsi, 218dcc345b6SCédric Le Goater Error **errp) 219dcc345b6SCédric Le Goater { 220e594c2adSDavid Gibson return spapr_xive_irq_claim(spapr->xive, irq, lsi, errp); 221dcc345b6SCédric Le Goater } 222dcc345b6SCédric Le Goater 223f233cee9SDavid Gibson static void spapr_irq_free_xive(SpaprMachineState *spapr, int irq) 224dcc345b6SCédric Le Goater { 225f233cee9SDavid Gibson spapr_xive_irq_free(spapr->xive, irq); 226dcc345b6SCédric Le Goater } 227dcc345b6SCédric Le Goater 228ce2918cbSDavid Gibson static void spapr_irq_print_info_xive(SpaprMachineState *spapr, 229dcc345b6SCédric Le Goater Monitor *mon) 230dcc345b6SCédric Le Goater { 231dcc345b6SCédric Le Goater CPUState *cs; 232dcc345b6SCédric Le Goater 233dcc345b6SCédric Le Goater CPU_FOREACH(cs) { 234dcc345b6SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 235dcc345b6SCédric Le Goater 236a28b9a5aSCédric Le Goater xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 237dcc345b6SCédric Le Goater } 238dcc345b6SCédric Le Goater 239dcc345b6SCédric Le Goater spapr_xive_pic_print_info(spapr->xive, mon); 240dcc345b6SCédric Le Goater } 241dcc345b6SCédric Le Goater 242ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_xive(SpaprMachineState *spapr, 2438fa1f4efSCédric Le Goater PowerPCCPU *cpu, Error **errp) 2441a937ad7SCédric Le Goater { 2458fa1f4efSCédric Le Goater Error *local_err = NULL; 2468fa1f4efSCédric Le Goater Object *obj; 247ce2918cbSDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 2488fa1f4efSCédric Le Goater 2498fa1f4efSCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(spapr->xive), &local_err); 2508fa1f4efSCédric Le Goater if (local_err) { 2518fa1f4efSCédric Le Goater error_propagate(errp, local_err); 2528fa1f4efSCédric Le Goater return; 2538fa1f4efSCédric Le Goater } 2548fa1f4efSCédric Le Goater 255a28b9a5aSCédric Le Goater spapr_cpu->tctx = XIVE_TCTX(obj); 256b2e22477SCédric Le Goater 257b2e22477SCédric Le Goater /* 258b2e22477SCédric Le Goater * (TCG) Early setting the OS CAM line for hotplugged CPUs as they 2598fa1f4efSCédric Le Goater * don't beneficiate from the reset of the XIVE IRQ backend 260b2e22477SCédric Le Goater */ 261a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu->tctx); 2621a937ad7SCédric Le Goater } 2631a937ad7SCédric Le Goater 264ce2918cbSDavid Gibson static int spapr_irq_post_load_xive(SpaprMachineState *spapr, int version_id) 2651c53b06cSCédric Le Goater { 266277dd3d7SCédric Le Goater return spapr_xive_post_load(spapr->xive, version_id); 2671c53b06cSCédric Le Goater } 2681c53b06cSCédric Le Goater 269ce2918cbSDavid Gibson static void spapr_irq_reset_xive(SpaprMachineState *spapr, Error **errp) 270b2e22477SCédric Le Goater { 271b2e22477SCédric Le Goater CPUState *cs; 2723f777abcSCédric Le Goater Error *local_err = NULL; 273b2e22477SCédric Le Goater 274b2e22477SCédric Le Goater CPU_FOREACH(cs) { 275b2e22477SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 276b2e22477SCédric Le Goater 277b2e22477SCédric Le Goater /* (TCG) Set the OS CAM line of the thread interrupt context. */ 278a28b9a5aSCédric Le Goater spapr_xive_set_tctx_os_cam(spapr_cpu_state(cpu)->tctx); 279b2e22477SCédric Le Goater } 2803a8eb78eSCédric Le Goater 281d0e9bc04SCédric Le Goater spapr_irq_init_kvm(spapr, &spapr_irq_xive, &local_err); 2823f777abcSCédric Le Goater if (local_err) { 2833f777abcSCédric Le Goater error_propagate(errp, local_err); 2843f777abcSCédric Le Goater return; 2853f777abcSCédric Le Goater } 2863f777abcSCédric Le Goater 2873a8eb78eSCédric Le Goater /* Activate the XIVE MMIOs */ 2883a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, true); 289b2e22477SCédric Le Goater } 290b2e22477SCédric Le Goater 2919f53c0dbSDavid Gibson static void spapr_irq_set_irq_xive(void *opaque, int irq, int val) 292872ff3deSCédric Le Goater { 293ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 294872ff3deSCédric Le Goater 29538afd772SCédric Le Goater if (kvm_irqchip_in_kernel()) { 2969f53c0dbSDavid Gibson kvmppc_xive_source_set_irq(&spapr->xive->source, irq, val); 29738afd772SCédric Le Goater } else { 2989f53c0dbSDavid Gibson xive_source_set_irq(&spapr->xive->source, irq, val); 299872ff3deSCédric Le Goater } 30038afd772SCédric Le Goater } 301872ff3deSCédric Le Goater 302ae805ea9SCédric Le Goater static void spapr_irq_init_kvm_xive(SpaprMachineState *spapr, Error **errp) 303ae805ea9SCédric Le Goater { 304ae805ea9SCédric Le Goater if (kvm_enabled()) { 305ae805ea9SCédric Le Goater kvmppc_xive_connect(spapr->xive, errp); 306ae805ea9SCédric Le Goater } 307ae805ea9SCédric Le Goater } 308ae805ea9SCédric Le Goater 309ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = { 310ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 311ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 312ca62823bSDavid Gibson .xics = false, 313ca62823bSDavid Gibson .xive = true, 314dcc345b6SCédric Le Goater 315dcc345b6SCédric Le Goater .claim = spapr_irq_claim_xive, 316dcc345b6SCédric Le Goater .free = spapr_irq_free_xive, 317dcc345b6SCédric Le Goater .print_info = spapr_irq_print_info_xive, 3186e21de4aSCédric Le Goater .dt_populate = spapr_dt_xive, 3191a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xive, 3201c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xive, 321b2e22477SCédric Le Goater .reset = spapr_irq_reset_xive, 322872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xive, 323ae805ea9SCédric Le Goater .init_kvm = spapr_irq_init_kvm_xive, 324dcc345b6SCédric Le Goater }; 325dcc345b6SCédric Le Goater 326dcc345b6SCédric Le Goater /* 32713db0cd9SCédric Le Goater * Dual XIVE and XICS IRQ backend. 32813db0cd9SCédric Le Goater * 32913db0cd9SCédric Le Goater * Both interrupt mode, XIVE and XICS, objects are created but the 33013db0cd9SCédric Le Goater * machine starts in legacy interrupt mode (XICS). It can be changed 33113db0cd9SCédric Le Goater * by the CAS negotiation process and, in that case, the new mode is 33213db0cd9SCédric Le Goater * activated after an extra machine reset. 33313db0cd9SCédric Le Goater */ 33413db0cd9SCédric Le Goater 33513db0cd9SCédric Le Goater /* 33613db0cd9SCédric Le Goater * Returns the sPAPR IRQ backend negotiated by CAS. XICS is the 33713db0cd9SCédric Le Goater * default. 33813db0cd9SCédric Le Goater */ 339ce2918cbSDavid Gibson static SpaprIrq *spapr_irq_current(SpaprMachineState *spapr) 34013db0cd9SCédric Le Goater { 34113db0cd9SCédric Le Goater return spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT) ? 34213db0cd9SCédric Le Goater &spapr_irq_xive : &spapr_irq_xics; 34313db0cd9SCédric Le Goater } 34413db0cd9SCédric Le Goater 345ce2918cbSDavid Gibson static int spapr_irq_claim_dual(SpaprMachineState *spapr, int irq, bool lsi, 34613db0cd9SCédric Le Goater Error **errp) 34713db0cd9SCédric Le Goater { 34813db0cd9SCédric Le Goater Error *local_err = NULL; 34913db0cd9SCédric Le Goater int ret; 35013db0cd9SCédric Le Goater 35113db0cd9SCédric Le Goater ret = spapr_irq_xics.claim(spapr, irq, lsi, &local_err); 35213db0cd9SCédric Le Goater if (local_err) { 35313db0cd9SCédric Le Goater error_propagate(errp, local_err); 35413db0cd9SCédric Le Goater return ret; 35513db0cd9SCédric Le Goater } 35613db0cd9SCédric Le Goater 35713db0cd9SCédric Le Goater ret = spapr_irq_xive.claim(spapr, irq, lsi, &local_err); 35813db0cd9SCédric Le Goater if (local_err) { 35913db0cd9SCédric Le Goater error_propagate(errp, local_err); 36013db0cd9SCédric Le Goater return ret; 36113db0cd9SCédric Le Goater } 36213db0cd9SCédric Le Goater 36313db0cd9SCédric Le Goater return ret; 36413db0cd9SCédric Le Goater } 36513db0cd9SCédric Le Goater 366f233cee9SDavid Gibson static void spapr_irq_free_dual(SpaprMachineState *spapr, int irq) 36713db0cd9SCédric Le Goater { 368f233cee9SDavid Gibson spapr_irq_xics.free(spapr, irq); 369f233cee9SDavid Gibson spapr_irq_xive.free(spapr, irq); 37013db0cd9SCédric Le Goater } 37113db0cd9SCédric Le Goater 372ce2918cbSDavid Gibson static void spapr_irq_print_info_dual(SpaprMachineState *spapr, Monitor *mon) 37313db0cd9SCédric Le Goater { 37413db0cd9SCédric Le Goater spapr_irq_current(spapr)->print_info(spapr, mon); 37513db0cd9SCédric Le Goater } 37613db0cd9SCédric Le Goater 377ce2918cbSDavid Gibson static void spapr_irq_dt_populate_dual(SpaprMachineState *spapr, 37813db0cd9SCédric Le Goater uint32_t nr_servers, void *fdt, 37913db0cd9SCédric Le Goater uint32_t phandle) 38013db0cd9SCédric Le Goater { 38113db0cd9SCédric Le Goater spapr_irq_current(spapr)->dt_populate(spapr, nr_servers, fdt, phandle); 38213db0cd9SCédric Le Goater } 38313db0cd9SCédric Le Goater 384ce2918cbSDavid Gibson static void spapr_irq_cpu_intc_create_dual(SpaprMachineState *spapr, 38513db0cd9SCédric Le Goater PowerPCCPU *cpu, Error **errp) 38613db0cd9SCédric Le Goater { 38713db0cd9SCédric Le Goater Error *local_err = NULL; 38813db0cd9SCédric Le Goater 38913db0cd9SCédric Le Goater spapr_irq_xive.cpu_intc_create(spapr, cpu, &local_err); 39013db0cd9SCédric Le Goater if (local_err) { 39113db0cd9SCédric Le Goater error_propagate(errp, local_err); 39213db0cd9SCédric Le Goater return; 39313db0cd9SCédric Le Goater } 39413db0cd9SCédric Le Goater 39513db0cd9SCédric Le Goater spapr_irq_xics.cpu_intc_create(spapr, cpu, errp); 39613db0cd9SCédric Le Goater } 39713db0cd9SCédric Le Goater 398ce2918cbSDavid Gibson static int spapr_irq_post_load_dual(SpaprMachineState *spapr, int version_id) 39913db0cd9SCédric Le Goater { 40013db0cd9SCédric Le Goater /* 40113db0cd9SCédric Le Goater * Force a reset of the XIVE backend after migration. The machine 40213db0cd9SCédric Le Goater * defaults to XICS at startup. 40313db0cd9SCédric Le Goater */ 40413db0cd9SCédric Le Goater if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 4053f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4063f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &error_fatal); 4073f777abcSCédric Le Goater } 40813db0cd9SCédric Le Goater spapr_irq_xive.reset(spapr, &error_fatal); 40913db0cd9SCédric Le Goater } 41013db0cd9SCédric Le Goater 41113db0cd9SCédric Le Goater return spapr_irq_current(spapr)->post_load(spapr, version_id); 41213db0cd9SCédric Le Goater } 41313db0cd9SCédric Le Goater 414ce2918cbSDavid Gibson static void spapr_irq_reset_dual(SpaprMachineState *spapr, Error **errp) 41513db0cd9SCédric Le Goater { 4163f777abcSCédric Le Goater Error *local_err = NULL; 4173f777abcSCédric Le Goater 4183a8eb78eSCédric Le Goater /* 4193a8eb78eSCédric Le Goater * Deactivate the XIVE MMIOs. The XIVE backend will reenable them 4203a8eb78eSCédric Le Goater * if selected. 4213a8eb78eSCédric Le Goater */ 4223a8eb78eSCédric Le Goater spapr_xive_mmio_set_enabled(spapr->xive, false); 4233a8eb78eSCédric Le Goater 4243f777abcSCédric Le Goater /* Destroy all KVM devices */ 4253f777abcSCédric Le Goater if (kvm_irqchip_in_kernel()) { 4263f777abcSCédric Le Goater xics_kvm_disconnect(spapr, &local_err); 4273f777abcSCédric Le Goater if (local_err) { 4283f777abcSCédric Le Goater error_propagate(errp, local_err); 4293f777abcSCédric Le Goater error_prepend(errp, "KVM XICS disconnect failed: "); 4303f777abcSCédric Le Goater return; 4313f777abcSCédric Le Goater } 4323f777abcSCédric Le Goater kvmppc_xive_disconnect(spapr->xive, &local_err); 4333f777abcSCédric Le Goater if (local_err) { 4343f777abcSCédric Le Goater error_propagate(errp, local_err); 4353f777abcSCédric Le Goater error_prepend(errp, "KVM XIVE disconnect failed: "); 4363f777abcSCédric Le Goater return; 4373f777abcSCédric Le Goater } 4383f777abcSCédric Le Goater } 4393f777abcSCédric Le Goater 44013db0cd9SCédric Le Goater spapr_irq_current(spapr)->reset(spapr, errp); 44113db0cd9SCédric Le Goater } 44213db0cd9SCédric Le Goater 4439f53c0dbSDavid Gibson static void spapr_irq_set_irq_dual(void *opaque, int irq, int val) 44413db0cd9SCédric Le Goater { 445ce2918cbSDavid Gibson SpaprMachineState *spapr = opaque; 44613db0cd9SCédric Le Goater 4479f53c0dbSDavid Gibson spapr_irq_current(spapr)->set_irq(spapr, irq, val); 44813db0cd9SCédric Le Goater } 44913db0cd9SCédric Le Goater 45013db0cd9SCédric Le Goater /* 45113db0cd9SCédric Le Goater * Define values in sync with the XIVE and XICS backend 45213db0cd9SCédric Le Goater */ 453ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = { 454ad8de986SDavid Gibson .nr_xirqs = SPAPR_NR_XIRQS, 455ad8de986SDavid Gibson .nr_msis = SPAPR_NR_MSIS, 456ca62823bSDavid Gibson .xics = true, 457ca62823bSDavid Gibson .xive = true, 45813db0cd9SCédric Le Goater 45913db0cd9SCédric Le Goater .claim = spapr_irq_claim_dual, 46013db0cd9SCédric Le Goater .free = spapr_irq_free_dual, 46113db0cd9SCédric Le Goater .print_info = spapr_irq_print_info_dual, 46213db0cd9SCédric Le Goater .dt_populate = spapr_irq_dt_populate_dual, 46313db0cd9SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_dual, 46413db0cd9SCédric Le Goater .post_load = spapr_irq_post_load_dual, 46513db0cd9SCédric Le Goater .reset = spapr_irq_reset_dual, 466743ed566SGreg Kurz .set_irq = spapr_irq_set_irq_dual, 467ae805ea9SCédric Le Goater .init_kvm = NULL, /* should not be used */ 46813db0cd9SCédric Le Goater }; 46913db0cd9SCédric Le Goater 470273fef83SCédric Le Goater 4710a3fd3dfSDavid Gibson static int spapr_irq_check(SpaprMachineState *spapr, Error **errp) 472273fef83SCédric Le Goater { 473273fef83SCédric Le Goater MachineState *machine = MACHINE(spapr); 474273fef83SCédric Le Goater 475273fef83SCédric Le Goater /* 476273fef83SCédric Le Goater * Sanity checks on non-P9 machines. On these, XIVE is not 477273fef83SCédric Le Goater * advertised, see spapr_dt_ov5_platform_support() 478273fef83SCédric Le Goater */ 479273fef83SCédric Le Goater if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00, 480273fef83SCédric Le Goater 0, spapr->max_compat_pvr)) { 481273fef83SCédric Le Goater /* 482273fef83SCédric Le Goater * If the 'dual' interrupt mode is selected, force XICS as CAS 483273fef83SCédric Le Goater * negotiation is useless. 484273fef83SCédric Le Goater */ 485273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_dual) { 486273fef83SCédric Le Goater spapr->irq = &spapr_irq_xics; 4870a3fd3dfSDavid Gibson return 0; 488273fef83SCédric Le Goater } 489273fef83SCédric Le Goater 490273fef83SCédric Le Goater /* 491273fef83SCédric Le Goater * Non-P9 machines using only XIVE is a bogus setup. We have two 492273fef83SCédric Le Goater * scenarios to take into account because of the compat mode: 493273fef83SCédric Le Goater * 494273fef83SCédric Le Goater * 1. POWER7/8 machines should fail to init later on when creating 495273fef83SCédric Le Goater * the XIVE interrupt presenters because a POWER9 exception 496273fef83SCédric Le Goater * model is required. 497273fef83SCédric Le Goater 498273fef83SCédric Le Goater * 2. POWER9 machines using the POWER8 compat mode won't fail and 499273fef83SCédric Le Goater * will let the OS boot with a partial XIVE setup : DT 500273fef83SCédric Le Goater * properties but no hcalls. 501273fef83SCédric Le Goater * 502273fef83SCédric Le Goater * To cover both and not confuse the OS, add an early failure in 503273fef83SCédric Le Goater * QEMU. 504273fef83SCédric Le Goater */ 505273fef83SCédric Le Goater if (spapr->irq == &spapr_irq_xive) { 506273fef83SCédric Le Goater error_setg(errp, "XIVE-only machines require a POWER9 CPU"); 5070a3fd3dfSDavid Gibson return -1; 508273fef83SCédric Le Goater } 509273fef83SCédric Le Goater } 5107abc0c6dSGreg Kurz 5117abc0c6dSGreg Kurz /* 5127abc0c6dSGreg Kurz * On a POWER9 host, some older KVM XICS devices cannot be destroyed and 5137abc0c6dSGreg Kurz * re-created. Detect that early to avoid QEMU to exit later when the 5147abc0c6dSGreg Kurz * guest reboots. 5157abc0c6dSGreg Kurz */ 5167abc0c6dSGreg Kurz if (kvm_enabled() && 5177abc0c6dSGreg Kurz spapr->irq == &spapr_irq_dual && 5187abc0c6dSGreg Kurz machine_kernel_irqchip_required(machine) && 5197abc0c6dSGreg Kurz xics_kvm_has_broken_disconnect(spapr)) { 5207abc0c6dSGreg Kurz error_setg(errp, "KVM is too old to support ic-mode=dual,kernel-irqchip=on"); 5210a3fd3dfSDavid Gibson return -1; 5227abc0c6dSGreg Kurz } 5230a3fd3dfSDavid Gibson 5240a3fd3dfSDavid Gibson return 0; 525273fef83SCédric Le Goater } 526273fef83SCédric Le Goater 52713db0cd9SCédric Le Goater /* 528ef01ed9dSCédric Le Goater * sPAPR IRQ frontend routines for devices 529ef01ed9dSCédric Le Goater */ 530ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp) 531fab397d8SCédric Le Goater { 5321a511340SGreg Kurz MachineState *machine = MACHINE(spapr); 5331a511340SGreg Kurz 5341a511340SGreg Kurz if (machine_kernel_irqchip_split(machine)) { 5351a511340SGreg Kurz error_setg(errp, "kernel_irqchip split mode not supported on pseries"); 5361a511340SGreg Kurz return; 5371a511340SGreg Kurz } 5381a511340SGreg Kurz 5391a511340SGreg Kurz if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) { 5401a511340SGreg Kurz error_setg(errp, 5411a511340SGreg Kurz "kernel_irqchip requested but only available with KVM"); 5421a511340SGreg Kurz return; 5431a511340SGreg Kurz } 5441a511340SGreg Kurz 5450a3fd3dfSDavid Gibson if (spapr_irq_check(spapr, errp) < 0) { 546273fef83SCédric Le Goater return; 547273fef83SCédric Le Goater } 548273fef83SCédric Le Goater 549fab397d8SCédric Le Goater /* Initialize the MSI IRQ allocator. */ 550fab397d8SCédric Le Goater if (!SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) { 5513ba3d0bcSCédric Le Goater spapr_irq_msi_init(spapr, spapr->irq->nr_msis); 552fab397d8SCédric Le Goater } 553fab397d8SCédric Le Goater 554f478d9afSDavid Gibson if (spapr->irq->xics) { 555f478d9afSDavid Gibson Error *local_err = NULL; 556f478d9afSDavid Gibson Object *obj; 557f478d9afSDavid Gibson 558f478d9afSDavid Gibson obj = object_new(TYPE_ICS_SPAPR); 559f478d9afSDavid Gibson object_property_add_child(OBJECT(spapr), "ics", obj, &local_err); 560f478d9afSDavid Gibson if (local_err) { 561f478d9afSDavid Gibson error_propagate(errp, local_err); 562f478d9afSDavid Gibson return; 563f478d9afSDavid Gibson } 564f478d9afSDavid Gibson 565f478d9afSDavid Gibson object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr), 566f478d9afSDavid Gibson &local_err); 567f478d9afSDavid Gibson if (local_err) { 568f478d9afSDavid Gibson error_propagate(errp, local_err); 569f478d9afSDavid Gibson return; 570f478d9afSDavid Gibson } 571f478d9afSDavid Gibson 572f478d9afSDavid Gibson object_property_set_int(obj, spapr->irq->nr_xirqs, "nr-irqs", 573f478d9afSDavid Gibson &local_err); 574f478d9afSDavid Gibson if (local_err) { 575f478d9afSDavid Gibson error_propagate(errp, local_err); 576f478d9afSDavid Gibson return; 577f478d9afSDavid Gibson } 578f478d9afSDavid Gibson 579f478d9afSDavid Gibson object_property_set_bool(obj, true, "realized", &local_err); 580f478d9afSDavid Gibson if (local_err) { 581f478d9afSDavid Gibson error_propagate(errp, local_err); 582f478d9afSDavid Gibson return; 583f478d9afSDavid Gibson } 584f478d9afSDavid Gibson 585f478d9afSDavid Gibson spapr->ics = ICS_SPAPR(obj); 586f478d9afSDavid Gibson } 587f478d9afSDavid Gibson 588f478d9afSDavid Gibson if (spapr->irq->xive) { 589f478d9afSDavid Gibson uint32_t nr_servers = spapr_max_server_number(spapr); 590f478d9afSDavid Gibson DeviceState *dev; 591f478d9afSDavid Gibson int i; 592f478d9afSDavid Gibson 593f478d9afSDavid Gibson dev = qdev_create(NULL, TYPE_SPAPR_XIVE); 594f478d9afSDavid Gibson qdev_prop_set_uint32(dev, "nr-irqs", 595f478d9afSDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 596f478d9afSDavid Gibson /* 597f478d9afSDavid Gibson * 8 XIVE END structures per CPU. One for each available 598f478d9afSDavid Gibson * priority 599f478d9afSDavid Gibson */ 600f478d9afSDavid Gibson qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3); 601f478d9afSDavid Gibson qdev_init_nofail(dev); 602f478d9afSDavid Gibson 603f478d9afSDavid Gibson spapr->xive = SPAPR_XIVE(dev); 604f478d9afSDavid Gibson 605f478d9afSDavid Gibson /* Enable the CPU IPIs */ 606f478d9afSDavid Gibson for (i = 0; i < nr_servers; ++i) { 607f478d9afSDavid Gibson if (spapr_xive_irq_claim(spapr->xive, SPAPR_IRQ_IPI + i, 608f478d9afSDavid Gibson false, errp) < 0) { 609f478d9afSDavid Gibson return; 610f478d9afSDavid Gibson } 611f478d9afSDavid Gibson } 612f478d9afSDavid Gibson 613f478d9afSDavid Gibson spapr_xive_hcall_init(spapr); 614f478d9afSDavid Gibson } 615872ff3deSCédric Le Goater 616872ff3deSCédric Le Goater spapr->qirqs = qemu_allocate_irqs(spapr->irq->set_irq, spapr, 617ad8de986SDavid Gibson spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE); 618fab397d8SCédric Le Goater } 619ef01ed9dSCédric Le Goater 620ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp) 621ef01ed9dSCédric Le Goater { 622580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 623580dde5eSDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 624580dde5eSDavid Gibson 6253ba3d0bcSCédric Le Goater return spapr->irq->claim(spapr, irq, lsi, errp); 626ef01ed9dSCédric Le Goater } 627ef01ed9dSCédric Le Goater 628ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num) 629ef01ed9dSCédric Le Goater { 630f233cee9SDavid Gibson int i; 631f233cee9SDavid Gibson 632580dde5eSDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 633580dde5eSDavid Gibson assert((irq + num) <= (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 634580dde5eSDavid Gibson 635f233cee9SDavid Gibson for (i = irq; i < (irq + num); i++) { 636f233cee9SDavid Gibson spapr->irq->free(spapr, i); 637f233cee9SDavid Gibson } 638ef01ed9dSCédric Le Goater } 639ef01ed9dSCédric Le Goater 640ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq) 641ef01ed9dSCédric Le Goater { 642af186151SDavid Gibson /* 643af186151SDavid Gibson * This interface is basically for VIO and PHB devices to find the 644af186151SDavid Gibson * right qemu_irq to manipulate, so we only allow access to the 645af186151SDavid Gibson * external irqs for now. Currently anything which needs to 646af186151SDavid Gibson * access the IPIs most naturally gets there via the guest side 647af186151SDavid Gibson * interfaces, we can change this if we need to in future. 648af186151SDavid Gibson */ 649af186151SDavid Gibson assert(irq >= SPAPR_XIRQ_BASE); 650af186151SDavid Gibson assert(irq < (spapr->irq->nr_xirqs + SPAPR_XIRQ_BASE)); 651af186151SDavid Gibson 652af186151SDavid Gibson if (spapr->ics) { 653af186151SDavid Gibson assert(ics_valid_irq(spapr->ics, irq)); 654af186151SDavid Gibson } 655af186151SDavid Gibson if (spapr->xive) { 656af186151SDavid Gibson assert(irq < spapr->xive->nr_irqs); 657af186151SDavid Gibson assert(xive_eas_is_valid(&spapr->xive->eat[irq])); 658af186151SDavid Gibson } 659af186151SDavid Gibson 660af186151SDavid Gibson return spapr->qirqs[irq]; 661ef01ed9dSCédric Le Goater } 662ef01ed9dSCédric Le Goater 663ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id) 6641c53b06cSCédric Le Goater { 6653ba3d0bcSCédric Le Goater return spapr->irq->post_load(spapr, version_id); 6661c53b06cSCédric Le Goater } 6671c53b06cSCédric Le Goater 668ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp) 669b2e22477SCédric Le Goater { 670e1588bcdSGreg Kurz assert(!spapr->irq_map || bitmap_empty(spapr->irq_map, spapr->irq_map_nr)); 671e1588bcdSGreg Kurz 6723ba3d0bcSCédric Le Goater if (spapr->irq->reset) { 6733ba3d0bcSCédric Le Goater spapr->irq->reset(spapr, errp); 674b2e22477SCédric Le Goater } 675b2e22477SCédric Le Goater } 676b2e22477SCédric Le Goater 677ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp) 678ad62bff6SGreg Kurz { 67914789694SDavid Gibson const char *nodename = "interrupt-controller"; 680ad62bff6SGreg Kurz int offset, phandle; 681ad62bff6SGreg Kurz 682ad62bff6SGreg Kurz offset = fdt_subnode_offset(fdt, 0, nodename); 683ad62bff6SGreg Kurz if (offset < 0) { 68414789694SDavid Gibson error_setg(errp, "Can't find node \"%s\": %s", 68514789694SDavid Gibson nodename, fdt_strerror(offset)); 686ad62bff6SGreg Kurz return -1; 687ad62bff6SGreg Kurz } 688ad62bff6SGreg Kurz 689ad62bff6SGreg Kurz phandle = fdt_get_phandle(fdt, offset); 690ad62bff6SGreg Kurz if (!phandle) { 691ad62bff6SGreg Kurz error_setg(errp, "Can't get phandle of node \"%s\"", nodename); 692ad62bff6SGreg Kurz return -1; 693ad62bff6SGreg Kurz } 694ad62bff6SGreg Kurz 695ad62bff6SGreg Kurz return phandle; 696ad62bff6SGreg Kurz } 697ad62bff6SGreg Kurz 698ef01ed9dSCédric Le Goater /* 699ef01ed9dSCédric Le Goater * XICS legacy routines - to deprecate one day 700ef01ed9dSCédric Le Goater */ 701ef01ed9dSCédric Le Goater 702ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum) 703ef01ed9dSCédric Le Goater { 704ef01ed9dSCédric Le Goater int first, i; 705ef01ed9dSCédric Le Goater 706ef01ed9dSCédric Le Goater for (first = 0; first < ics->nr_irqs; first += alignnum) { 707ef01ed9dSCédric Le Goater if (num > (ics->nr_irqs - first)) { 708ef01ed9dSCédric Le Goater return -1; 709ef01ed9dSCédric Le Goater } 710ef01ed9dSCédric Le Goater for (i = first; i < first + num; ++i) { 7114a99d405SCédric Le Goater if (!ics_irq_free(ics, i)) { 712ef01ed9dSCédric Le Goater break; 713ef01ed9dSCédric Le Goater } 714ef01ed9dSCédric Le Goater } 715ef01ed9dSCédric Le Goater if (i == (first + num)) { 716ef01ed9dSCédric Le Goater return first; 717ef01ed9dSCédric Le Goater } 718ef01ed9dSCédric Le Goater } 719ef01ed9dSCédric Le Goater 720ef01ed9dSCédric Le Goater return -1; 721ef01ed9dSCédric Le Goater } 722ef01ed9dSCédric Le Goater 723ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp) 724ef01ed9dSCédric Le Goater { 725ef01ed9dSCédric Le Goater ICSState *ics = spapr->ics; 726ef01ed9dSCédric Le Goater int first = -1; 727ef01ed9dSCédric Le Goater 728ef01ed9dSCédric Le Goater assert(ics); 729ef01ed9dSCédric Le Goater 730ef01ed9dSCédric Le Goater /* 731ef01ed9dSCédric Le Goater * MSIMesage::data is used for storing VIRQ so 732ef01ed9dSCédric Le Goater * it has to be aligned to num to support multiple 733ef01ed9dSCédric Le Goater * MSI vectors. MSI-X is not affected by this. 734ef01ed9dSCédric Le Goater * The hint is used for the first IRQ, the rest should 735ef01ed9dSCédric Le Goater * be allocated continuously. 736ef01ed9dSCédric Le Goater */ 737ef01ed9dSCédric Le Goater if (align) { 738ef01ed9dSCédric Le Goater assert((num == 1) || (num == 2) || (num == 4) || 739ef01ed9dSCédric Le Goater (num == 8) || (num == 16) || (num == 32)); 740ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, num); 741ef01ed9dSCédric Le Goater } else { 742ef01ed9dSCédric Le Goater first = ics_find_free_block(ics, num, 1); 743ef01ed9dSCédric Le Goater } 744ef01ed9dSCédric Le Goater 745ef01ed9dSCédric Le Goater if (first < 0) { 746ef01ed9dSCédric Le Goater error_setg(errp, "can't find a free %d-IRQ block", num); 747ef01ed9dSCédric Le Goater return -1; 748ef01ed9dSCédric Le Goater } 749ef01ed9dSCédric Le Goater 750ef01ed9dSCédric Le Goater return first + ics->offset; 751ef01ed9dSCédric Le Goater } 752ae837402SCédric Le Goater 753ad8de986SDavid Gibson #define SPAPR_IRQ_XICS_LEGACY_NR_XIRQS 0x400 754ae837402SCédric Le Goater 755ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = { 756ad8de986SDavid Gibson .nr_xirqs = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 757ad8de986SDavid Gibson .nr_msis = SPAPR_IRQ_XICS_LEGACY_NR_XIRQS, 758ca62823bSDavid Gibson .xics = true, 759ca62823bSDavid Gibson .xive = false, 760ae837402SCédric Le Goater 761ae837402SCédric Le Goater .claim = spapr_irq_claim_xics, 762ae837402SCédric Le Goater .free = spapr_irq_free_xics, 763ae837402SCédric Le Goater .print_info = spapr_irq_print_info_xics, 7646e21de4aSCédric Le Goater .dt_populate = spapr_dt_xics, 7651a937ad7SCédric Le Goater .cpu_intc_create = spapr_irq_cpu_intc_create_xics, 7661c53b06cSCédric Le Goater .post_load = spapr_irq_post_load_xics, 7673f777abcSCédric Le Goater .reset = spapr_irq_reset_xics, 768872ff3deSCédric Le Goater .set_irq = spapr_irq_set_irq_xics, 7693f777abcSCédric Le Goater .init_kvm = spapr_irq_init_kvm_xics, 770ae837402SCédric Le Goater }; 771*150e25f8SDavid Gibson 772*150e25f8SDavid Gibson static void spapr_irq_register_types(void) 773*150e25f8SDavid Gibson { 774*150e25f8SDavid Gibson type_register_static(&spapr_intc_info); 775*150e25f8SDavid Gibson } 776*150e25f8SDavid Gibson 777*150e25f8SDavid Gibson type_init(spapr_irq_register_types) 778