xref: /qemu/hw/ppc/spapr_irq.c (revision 0990ce6a2e900d0bdda7f3ecdc991746f63551fb)
182cffa2eSCédric Le Goater /*
282cffa2eSCédric Le Goater  * QEMU PowerPC sPAPR IRQ interface
382cffa2eSCédric Le Goater  *
482cffa2eSCédric Le Goater  * Copyright (c) 2018, IBM Corporation.
582cffa2eSCédric Le Goater  *
682cffa2eSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
782cffa2eSCédric Le Goater  * COPYING file in the top-level directory.
882cffa2eSCédric Le Goater  */
982cffa2eSCédric Le Goater 
1082cffa2eSCédric Le Goater #include "qemu/osdep.h"
1182cffa2eSCédric Le Goater #include "qemu/log.h"
1282cffa2eSCédric Le Goater #include "qemu/error-report.h"
1382cffa2eSCédric Le Goater #include "qapi/error.h"
1464552b6bSMarkus Armbruster #include "hw/irq.h"
1582cffa2eSCédric Le Goater #include "hw/ppc/spapr.h"
16a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h"
17dcc345b6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
1882cffa2eSCédric Le Goater #include "hw/ppc/xics.h"
19a51d5afcSThomas Huth #include "hw/ppc/xics_spapr.h"
20a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
21273fef83SCédric Le Goater #include "cpu-models.h"
22ef01ed9dSCédric Le Goater #include "sysemu/kvm.h"
23ef01ed9dSCédric Le Goater 
24ef01ed9dSCédric Le Goater #include "trace.h"
2582cffa2eSCédric Le Goater 
26150e25f8SDavid Gibson static const TypeInfo spapr_intc_info = {
27150e25f8SDavid Gibson     .name = TYPE_SPAPR_INTC,
28150e25f8SDavid Gibson     .parent = TYPE_INTERFACE,
29150e25f8SDavid Gibson     .class_size = sizeof(SpaprInterruptControllerClass),
30150e25f8SDavid Gibson };
31150e25f8SDavid Gibson 
328cbe71ecSDavid Gibson static void spapr_irq_msi_init(SpaprMachineState *spapr)
3382cffa2eSCédric Le Goater {
348cbe71ecSDavid Gibson     if (SPAPR_MACHINE_GET_CLASS(spapr)->legacy_irq_allocation) {
358cbe71ecSDavid Gibson         /* Legacy mode doesn't use this allocator */
368cbe71ecSDavid Gibson         return;
378cbe71ecSDavid Gibson     }
388cbe71ecSDavid Gibson 
398cbe71ecSDavid Gibson     spapr->irq_map_nr = spapr_irq_nr_msis(spapr);
4082cffa2eSCédric Le Goater     spapr->irq_map = bitmap_new(spapr->irq_map_nr);
4182cffa2eSCédric Le Goater }
4282cffa2eSCédric Le Goater 
43ce2918cbSDavid Gibson int spapr_irq_msi_alloc(SpaprMachineState *spapr, uint32_t num, bool align,
4482cffa2eSCédric Le Goater                         Error **errp)
4582cffa2eSCédric Le Goater {
4682cffa2eSCédric Le Goater     int irq;
4782cffa2eSCédric Le Goater 
4882cffa2eSCédric Le Goater     /*
4982cffa2eSCédric Le Goater      * The 'align_mask' parameter of bitmap_find_next_zero_area()
5082cffa2eSCédric Le Goater      * should be one less than a power of 2; 0 means no
5182cffa2eSCédric Le Goater      * alignment. Adapt the 'align' value of the former allocator
5282cffa2eSCédric Le Goater      * to fit the requirements of bitmap_find_next_zero_area()
5382cffa2eSCédric Le Goater      */
5482cffa2eSCédric Le Goater     align -= 1;
5582cffa2eSCédric Le Goater 
5682cffa2eSCédric Le Goater     irq = bitmap_find_next_zero_area(spapr->irq_map, spapr->irq_map_nr, 0, num,
5782cffa2eSCédric Le Goater                                      align);
5882cffa2eSCédric Le Goater     if (irq == spapr->irq_map_nr) {
5982cffa2eSCédric Le Goater         error_setg(errp, "can't find a free %d-IRQ block", num);
6082cffa2eSCédric Le Goater         return -1;
6182cffa2eSCédric Le Goater     }
6282cffa2eSCédric Le Goater 
6382cffa2eSCédric Le Goater     bitmap_set(spapr->irq_map, irq, num);
6482cffa2eSCédric Le Goater 
6582cffa2eSCédric Le Goater     return irq + SPAPR_IRQ_MSI;
6682cffa2eSCédric Le Goater }
6782cffa2eSCédric Le Goater 
68ce2918cbSDavid Gibson void spapr_irq_msi_free(SpaprMachineState *spapr, int irq, uint32_t num)
6982cffa2eSCédric Le Goater {
7082cffa2eSCédric Le Goater     bitmap_clear(spapr->irq_map, irq - SPAPR_IRQ_MSI, num);
7182cffa2eSCédric Le Goater }
7282cffa2eSCédric Le Goater 
73567192d4SDavid Gibson int spapr_irq_init_kvm(int (*fn)(SpaprInterruptController *, Error **),
740a17e0c3SDavid Gibson                        SpaprInterruptController *intc,
750a17e0c3SDavid Gibson                        Error **errp)
76ae805ea9SCédric Le Goater {
770a17e0c3SDavid Gibson     MachineState *machine = MACHINE(qdev_get_machine());
78ae805ea9SCédric Le Goater     Error *local_err = NULL;
79ae805ea9SCédric Le Goater 
80ae805ea9SCédric Le Goater     if (kvm_enabled() && machine_kernel_irqchip_allowed(machine)) {
810a17e0c3SDavid Gibson         if (fn(intc, &local_err) < 0) {
820a17e0c3SDavid Gibson             if (machine_kernel_irqchip_required(machine)) {
83ae805ea9SCédric Le Goater                 error_prepend(&local_err,
84ae805ea9SCédric Le Goater                               "kernel_irqchip requested but unavailable: ");
85ae805ea9SCédric Le Goater                 error_propagate(errp, local_err);
860a17e0c3SDavid Gibson                 return -1;
87ae805ea9SCédric Le Goater             }
88ae805ea9SCédric Le Goater 
89ae805ea9SCédric Le Goater             /*
90ae805ea9SCédric Le Goater              * We failed to initialize the KVM device, fallback to
91ae805ea9SCédric Le Goater              * emulated mode
92ae805ea9SCédric Le Goater              */
930a17e0c3SDavid Gibson             error_prepend(&local_err,
940a17e0c3SDavid Gibson                           "kernel_irqchip allowed but unavailable: ");
950a17e0c3SDavid Gibson             error_append_hint(&local_err,
960a17e0c3SDavid Gibson                               "Falling back to kernel-irqchip=off\n");
97ae805ea9SCédric Le Goater             warn_report_err(local_err);
98ae805ea9SCédric Le Goater         }
99ae805ea9SCédric Le Goater     }
100ef01ed9dSCédric Le Goater 
1010a17e0c3SDavid Gibson     return 0;
1020a17e0c3SDavid Gibson }
1030a17e0c3SDavid Gibson 
104ef01ed9dSCédric Le Goater /*
105ef01ed9dSCédric Le Goater  * XICS IRQ backend.
106ef01ed9dSCédric Le Goater  */
107ef01ed9dSCédric Le Goater 
108ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics = {
109ca62823bSDavid Gibson     .xics        = true,
110ca62823bSDavid Gibson     .xive        = false,
111ef01ed9dSCédric Le Goater };
112ef01ed9dSCédric Le Goater 
113ef01ed9dSCédric Le Goater /*
114dcc345b6SCédric Le Goater  * XIVE IRQ backend.
115dcc345b6SCédric Le Goater  */
116dcc345b6SCédric Le Goater 
117ce2918cbSDavid Gibson SpaprIrq spapr_irq_xive = {
118ca62823bSDavid Gibson     .xics        = false,
119ca62823bSDavid Gibson     .xive        = true,
120dcc345b6SCédric Le Goater };
121dcc345b6SCédric Le Goater 
122dcc345b6SCédric Le Goater /*
12313db0cd9SCédric Le Goater  * Dual XIVE and XICS IRQ backend.
12413db0cd9SCédric Le Goater  *
12513db0cd9SCédric Le Goater  * Both interrupt mode, XIVE and XICS, objects are created but the
12613db0cd9SCédric Le Goater  * machine starts in legacy interrupt mode (XICS). It can be changed
12713db0cd9SCédric Le Goater  * by the CAS negotiation process and, in that case, the new mode is
12813db0cd9SCédric Le Goater  * activated after an extra machine reset.
12913db0cd9SCédric Le Goater  */
13013db0cd9SCédric Le Goater 
13113db0cd9SCédric Le Goater /*
13213db0cd9SCédric Le Goater  * Define values in sync with the XIVE and XICS backend
13313db0cd9SCédric Le Goater  */
134ce2918cbSDavid Gibson SpaprIrq spapr_irq_dual = {
135ca62823bSDavid Gibson     .xics        = true,
136ca62823bSDavid Gibson     .xive        = true,
13713db0cd9SCédric Le Goater };
13813db0cd9SCédric Le Goater 
139273fef83SCédric Le Goater 
1400a3fd3dfSDavid Gibson static int spapr_irq_check(SpaprMachineState *spapr, Error **errp)
141273fef83SCédric Le Goater {
142273fef83SCédric Le Goater     MachineState *machine = MACHINE(spapr);
143273fef83SCédric Le Goater 
144273fef83SCédric Le Goater     /*
145273fef83SCédric Le Goater      * Sanity checks on non-P9 machines. On these, XIVE is not
146273fef83SCédric Le Goater      * advertised, see spapr_dt_ov5_platform_support()
147273fef83SCédric Le Goater      */
148273fef83SCédric Le Goater     if (!ppc_type_check_compat(machine->cpu_type, CPU_POWERPC_LOGICAL_3_00,
149273fef83SCédric Le Goater                                0, spapr->max_compat_pvr)) {
150273fef83SCédric Le Goater         /*
151273fef83SCédric Le Goater          * If the 'dual' interrupt mode is selected, force XICS as CAS
152273fef83SCédric Le Goater          * negotiation is useless.
153273fef83SCédric Le Goater          */
154273fef83SCédric Le Goater         if (spapr->irq == &spapr_irq_dual) {
155273fef83SCédric Le Goater             spapr->irq = &spapr_irq_xics;
1560a3fd3dfSDavid Gibson             return 0;
157273fef83SCédric Le Goater         }
158273fef83SCédric Le Goater 
159273fef83SCédric Le Goater         /*
160273fef83SCédric Le Goater          * Non-P9 machines using only XIVE is a bogus setup. We have two
161273fef83SCédric Le Goater          * scenarios to take into account because of the compat mode:
162273fef83SCédric Le Goater          *
163273fef83SCédric Le Goater          * 1. POWER7/8 machines should fail to init later on when creating
164273fef83SCédric Le Goater          *    the XIVE interrupt presenters because a POWER9 exception
165273fef83SCédric Le Goater          *    model is required.
166273fef83SCédric Le Goater 
167273fef83SCédric Le Goater          * 2. POWER9 machines using the POWER8 compat mode won't fail and
168273fef83SCédric Le Goater          *    will let the OS boot with a partial XIVE setup : DT
169273fef83SCédric Le Goater          *    properties but no hcalls.
170273fef83SCédric Le Goater          *
171273fef83SCédric Le Goater          * To cover both and not confuse the OS, add an early failure in
172273fef83SCédric Le Goater          * QEMU.
173273fef83SCédric Le Goater          */
174273fef83SCédric Le Goater         if (spapr->irq == &spapr_irq_xive) {
175273fef83SCédric Le Goater             error_setg(errp, "XIVE-only machines require a POWER9 CPU");
1760a3fd3dfSDavid Gibson             return -1;
177273fef83SCédric Le Goater         }
178273fef83SCédric Le Goater     }
1797abc0c6dSGreg Kurz 
1807abc0c6dSGreg Kurz     /*
1817abc0c6dSGreg Kurz      * On a POWER9 host, some older KVM XICS devices cannot be destroyed and
1827abc0c6dSGreg Kurz      * re-created. Detect that early to avoid QEMU to exit later when the
1837abc0c6dSGreg Kurz      * guest reboots.
1847abc0c6dSGreg Kurz      */
1857abc0c6dSGreg Kurz     if (kvm_enabled() &&
1867abc0c6dSGreg Kurz         spapr->irq == &spapr_irq_dual &&
1877abc0c6dSGreg Kurz         machine_kernel_irqchip_required(machine) &&
1887abc0c6dSGreg Kurz         xics_kvm_has_broken_disconnect(spapr)) {
1897abc0c6dSGreg Kurz         error_setg(errp, "KVM is too old to support ic-mode=dual,kernel-irqchip=on");
1900a3fd3dfSDavid Gibson         return -1;
1917abc0c6dSGreg Kurz     }
1920a3fd3dfSDavid Gibson 
1930a3fd3dfSDavid Gibson     return 0;
194273fef83SCédric Le Goater }
195273fef83SCédric Le Goater 
19613db0cd9SCédric Le Goater /*
197ef01ed9dSCédric Le Goater  * sPAPR IRQ frontend routines for devices
198ef01ed9dSCédric Le Goater  */
199ebd6be08SDavid Gibson #define ALL_INTCS(spapr_) \
200ebd6be08SDavid Gibson     { SPAPR_INTC((spapr_)->ics), SPAPR_INTC((spapr_)->xive), }
201ebd6be08SDavid Gibson 
202ebd6be08SDavid Gibson int spapr_irq_cpu_intc_create(SpaprMachineState *spapr,
203ebd6be08SDavid Gibson                               PowerPCCPU *cpu, Error **errp)
204ebd6be08SDavid Gibson {
205ebd6be08SDavid Gibson     SpaprInterruptController *intcs[] = ALL_INTCS(spapr);
206ebd6be08SDavid Gibson     int i;
207ebd6be08SDavid Gibson     int rc;
208ebd6be08SDavid Gibson 
209ebd6be08SDavid Gibson     for (i = 0; i < ARRAY_SIZE(intcs); i++) {
210ebd6be08SDavid Gibson         SpaprInterruptController *intc = intcs[i];
211ebd6be08SDavid Gibson         if (intc) {
212ebd6be08SDavid Gibson             SpaprInterruptControllerClass *sicc = SPAPR_INTC_GET_CLASS(intc);
213ebd6be08SDavid Gibson             rc = sicc->cpu_intc_create(intc, cpu, errp);
214ebd6be08SDavid Gibson             if (rc < 0) {
215ebd6be08SDavid Gibson                 return rc;
216ebd6be08SDavid Gibson             }
217ebd6be08SDavid Gibson         }
218ebd6be08SDavid Gibson     }
219ebd6be08SDavid Gibson 
220ebd6be08SDavid Gibson     return 0;
221ebd6be08SDavid Gibson }
222ebd6be08SDavid Gibson 
223d49e8a9bSCédric Le Goater void spapr_irq_cpu_intc_reset(SpaprMachineState *spapr, PowerPCCPU *cpu)
224d49e8a9bSCédric Le Goater {
225d49e8a9bSCédric Le Goater     SpaprInterruptController *intcs[] = ALL_INTCS(spapr);
226d49e8a9bSCédric Le Goater     int i;
227d49e8a9bSCédric Le Goater 
228d49e8a9bSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(intcs); i++) {
229d49e8a9bSCédric Le Goater         SpaprInterruptController *intc = intcs[i];
230d49e8a9bSCédric Le Goater         if (intc) {
231d49e8a9bSCédric Le Goater             SpaprInterruptControllerClass *sicc = SPAPR_INTC_GET_CLASS(intc);
232d49e8a9bSCédric Le Goater             sicc->cpu_intc_reset(intc, cpu);
233d49e8a9bSCédric Le Goater         }
234d49e8a9bSCédric Le Goater     }
235d49e8a9bSCédric Le Goater }
236d49e8a9bSCédric Le Goater 
237*0990ce6aSGreg Kurz void spapr_irq_cpu_intc_destroy(SpaprMachineState *spapr, PowerPCCPU *cpu)
238*0990ce6aSGreg Kurz {
239*0990ce6aSGreg Kurz     SpaprInterruptController *intcs[] = ALL_INTCS(spapr);
240*0990ce6aSGreg Kurz     int i;
241*0990ce6aSGreg Kurz 
242*0990ce6aSGreg Kurz     for (i = 0; i < ARRAY_SIZE(intcs); i++) {
243*0990ce6aSGreg Kurz         SpaprInterruptController *intc = intcs[i];
244*0990ce6aSGreg Kurz         if (intc) {
245*0990ce6aSGreg Kurz             SpaprInterruptControllerClass *sicc = SPAPR_INTC_GET_CLASS(intc);
246*0990ce6aSGreg Kurz             sicc->cpu_intc_destroy(intc, cpu);
247*0990ce6aSGreg Kurz         }
248*0990ce6aSGreg Kurz     }
249*0990ce6aSGreg Kurz }
250*0990ce6aSGreg Kurz 
2517bcdbccaSDavid Gibson static void spapr_set_irq(void *opaque, int irq, int level)
2527bcdbccaSDavid Gibson {
2537bcdbccaSDavid Gibson     SpaprMachineState *spapr = SPAPR_MACHINE(opaque);
2547bcdbccaSDavid Gibson     SpaprInterruptControllerClass *sicc
2557bcdbccaSDavid Gibson         = SPAPR_INTC_GET_CLASS(spapr->active_intc);
2567bcdbccaSDavid Gibson 
2577bcdbccaSDavid Gibson     sicc->set_irq(spapr->active_intc, irq, level);
2587bcdbccaSDavid Gibson }
2597bcdbccaSDavid Gibson 
260328d8eb2SDavid Gibson void spapr_irq_print_info(SpaprMachineState *spapr, Monitor *mon)
261328d8eb2SDavid Gibson {
262328d8eb2SDavid Gibson     SpaprInterruptControllerClass *sicc
263328d8eb2SDavid Gibson         = SPAPR_INTC_GET_CLASS(spapr->active_intc);
264328d8eb2SDavid Gibson 
265328d8eb2SDavid Gibson     sicc->print_info(spapr->active_intc, mon);
266328d8eb2SDavid Gibson }
267328d8eb2SDavid Gibson 
26805289273SDavid Gibson void spapr_irq_dt(SpaprMachineState *spapr, uint32_t nr_servers,
26905289273SDavid Gibson                   void *fdt, uint32_t phandle)
27005289273SDavid Gibson {
27105289273SDavid Gibson     SpaprInterruptControllerClass *sicc
27205289273SDavid Gibson         = SPAPR_INTC_GET_CLASS(spapr->active_intc);
27305289273SDavid Gibson 
27405289273SDavid Gibson     sicc->dt(spapr->active_intc, nr_servers, fdt, phandle);
27505289273SDavid Gibson }
27605289273SDavid Gibson 
2778cbe71ecSDavid Gibson uint32_t spapr_irq_nr_msis(SpaprMachineState *spapr)
2788cbe71ecSDavid Gibson {
27954255c1fSDavid Gibson     SpaprMachineClass *smc = SPAPR_MACHINE_GET_CLASS(spapr);
28054255c1fSDavid Gibson 
28154255c1fSDavid Gibson     if (smc->legacy_irq_allocation) {
28254255c1fSDavid Gibson         return smc->nr_xirqs;
2838cbe71ecSDavid Gibson     } else {
28454255c1fSDavid Gibson         return SPAPR_XIRQ_BASE + smc->nr_xirqs - SPAPR_IRQ_MSI;
2858cbe71ecSDavid Gibson     }
2868cbe71ecSDavid Gibson }
2878cbe71ecSDavid Gibson 
288ce2918cbSDavid Gibson void spapr_irq_init(SpaprMachineState *spapr, Error **errp)
289fab397d8SCédric Le Goater {
2901a511340SGreg Kurz     MachineState *machine = MACHINE(spapr);
29154255c1fSDavid Gibson     SpaprMachineClass *smc = SPAPR_MACHINE_GET_CLASS(spapr);
2921a511340SGreg Kurz 
2931a511340SGreg Kurz     if (machine_kernel_irqchip_split(machine)) {
2941a511340SGreg Kurz         error_setg(errp, "kernel_irqchip split mode not supported on pseries");
2951a511340SGreg Kurz         return;
2961a511340SGreg Kurz     }
2971a511340SGreg Kurz 
2981a511340SGreg Kurz     if (!kvm_enabled() && machine_kernel_irqchip_required(machine)) {
2991a511340SGreg Kurz         error_setg(errp,
3001a511340SGreg Kurz                    "kernel_irqchip requested but only available with KVM");
3011a511340SGreg Kurz         return;
3021a511340SGreg Kurz     }
3031a511340SGreg Kurz 
3040a3fd3dfSDavid Gibson     if (spapr_irq_check(spapr, errp) < 0) {
305273fef83SCédric Le Goater         return;
306273fef83SCédric Le Goater     }
307273fef83SCédric Le Goater 
308fab397d8SCédric Le Goater     /* Initialize the MSI IRQ allocator. */
3098cbe71ecSDavid Gibson     spapr_irq_msi_init(spapr);
310fab397d8SCédric Le Goater 
311f478d9afSDavid Gibson     if (spapr->irq->xics) {
312f478d9afSDavid Gibson         Error *local_err = NULL;
313f478d9afSDavid Gibson         Object *obj;
314f478d9afSDavid Gibson 
315f478d9afSDavid Gibson         obj = object_new(TYPE_ICS_SPAPR);
316f478d9afSDavid Gibson         object_property_add_child(OBJECT(spapr), "ics", obj, &local_err);
317f478d9afSDavid Gibson         if (local_err) {
318f478d9afSDavid Gibson             error_propagate(errp, local_err);
319f478d9afSDavid Gibson             return;
320f478d9afSDavid Gibson         }
321f478d9afSDavid Gibson 
322f478d9afSDavid Gibson         object_property_add_const_link(obj, ICS_PROP_XICS, OBJECT(spapr),
323f478d9afSDavid Gibson                                        &local_err);
324f478d9afSDavid Gibson         if (local_err) {
325f478d9afSDavid Gibson             error_propagate(errp, local_err);
326f478d9afSDavid Gibson             return;
327f478d9afSDavid Gibson         }
328f478d9afSDavid Gibson 
32954255c1fSDavid Gibson         object_property_set_int(obj, smc->nr_xirqs, "nr-irqs", &local_err);
330f478d9afSDavid Gibson         if (local_err) {
331f478d9afSDavid Gibson             error_propagate(errp, local_err);
332f478d9afSDavid Gibson             return;
333f478d9afSDavid Gibson         }
334f478d9afSDavid Gibson 
335f478d9afSDavid Gibson         object_property_set_bool(obj, true, "realized", &local_err);
336f478d9afSDavid Gibson         if (local_err) {
337f478d9afSDavid Gibson             error_propagate(errp, local_err);
338f478d9afSDavid Gibson             return;
339f478d9afSDavid Gibson         }
340f478d9afSDavid Gibson 
341f478d9afSDavid Gibson         spapr->ics = ICS_SPAPR(obj);
342f478d9afSDavid Gibson     }
343f478d9afSDavid Gibson 
344f478d9afSDavid Gibson     if (spapr->irq->xive) {
345f478d9afSDavid Gibson         uint32_t nr_servers = spapr_max_server_number(spapr);
346f478d9afSDavid Gibson         DeviceState *dev;
347f478d9afSDavid Gibson         int i;
348f478d9afSDavid Gibson 
349f478d9afSDavid Gibson         dev = qdev_create(NULL, TYPE_SPAPR_XIVE);
35054255c1fSDavid Gibson         qdev_prop_set_uint32(dev, "nr-irqs", smc->nr_xirqs + SPAPR_XIRQ_BASE);
351f478d9afSDavid Gibson         /*
352f478d9afSDavid Gibson          * 8 XIVE END structures per CPU. One for each available
353f478d9afSDavid Gibson          * priority
354f478d9afSDavid Gibson          */
355f478d9afSDavid Gibson         qdev_prop_set_uint32(dev, "nr-ends", nr_servers << 3);
356f478d9afSDavid Gibson         qdev_init_nofail(dev);
357f478d9afSDavid Gibson 
358f478d9afSDavid Gibson         spapr->xive = SPAPR_XIVE(dev);
359f478d9afSDavid Gibson 
360f478d9afSDavid Gibson         /* Enable the CPU IPIs */
361f478d9afSDavid Gibson         for (i = 0; i < nr_servers; ++i) {
3620b0e52b1SDavid Gibson             SpaprInterruptControllerClass *sicc
3630b0e52b1SDavid Gibson                 = SPAPR_INTC_GET_CLASS(spapr->xive);
3640b0e52b1SDavid Gibson 
3650b0e52b1SDavid Gibson             if (sicc->claim_irq(SPAPR_INTC(spapr->xive), SPAPR_IRQ_IPI + i,
366f478d9afSDavid Gibson                                 false, errp) < 0) {
367f478d9afSDavid Gibson                 return;
368f478d9afSDavid Gibson             }
369f478d9afSDavid Gibson         }
370f478d9afSDavid Gibson 
371f478d9afSDavid Gibson         spapr_xive_hcall_init(spapr);
372f478d9afSDavid Gibson     }
373872ff3deSCédric Le Goater 
3747bcdbccaSDavid Gibson     spapr->qirqs = qemu_allocate_irqs(spapr_set_irq, spapr,
37554255c1fSDavid Gibson                                       smc->nr_xirqs + SPAPR_XIRQ_BASE);
376fab397d8SCédric Le Goater }
377ef01ed9dSCédric Le Goater 
378ce2918cbSDavid Gibson int spapr_irq_claim(SpaprMachineState *spapr, int irq, bool lsi, Error **errp)
379ef01ed9dSCédric Le Goater {
3800b0e52b1SDavid Gibson     SpaprInterruptController *intcs[] = ALL_INTCS(spapr);
3810b0e52b1SDavid Gibson     int i;
38254255c1fSDavid Gibson     SpaprMachineClass *smc = SPAPR_MACHINE_GET_CLASS(spapr);
3830b0e52b1SDavid Gibson     int rc;
3840b0e52b1SDavid Gibson 
385580dde5eSDavid Gibson     assert(irq >= SPAPR_XIRQ_BASE);
38654255c1fSDavid Gibson     assert(irq < (smc->nr_xirqs + SPAPR_XIRQ_BASE));
387580dde5eSDavid Gibson 
3880b0e52b1SDavid Gibson     for (i = 0; i < ARRAY_SIZE(intcs); i++) {
3890b0e52b1SDavid Gibson         SpaprInterruptController *intc = intcs[i];
3900b0e52b1SDavid Gibson         if (intc) {
3910b0e52b1SDavid Gibson             SpaprInterruptControllerClass *sicc = SPAPR_INTC_GET_CLASS(intc);
3920b0e52b1SDavid Gibson             rc = sicc->claim_irq(intc, irq, lsi, errp);
3930b0e52b1SDavid Gibson             if (rc < 0) {
3940b0e52b1SDavid Gibson                 return rc;
3950b0e52b1SDavid Gibson             }
3960b0e52b1SDavid Gibson         }
3970b0e52b1SDavid Gibson     }
3980b0e52b1SDavid Gibson 
3990b0e52b1SDavid Gibson     return 0;
400ef01ed9dSCédric Le Goater }
401ef01ed9dSCédric Le Goater 
402ce2918cbSDavid Gibson void spapr_irq_free(SpaprMachineState *spapr, int irq, int num)
403ef01ed9dSCédric Le Goater {
4040b0e52b1SDavid Gibson     SpaprInterruptController *intcs[] = ALL_INTCS(spapr);
4050b0e52b1SDavid Gibson     int i, j;
40654255c1fSDavid Gibson     SpaprMachineClass *smc = SPAPR_MACHINE_GET_CLASS(spapr);
407f233cee9SDavid Gibson 
408580dde5eSDavid Gibson     assert(irq >= SPAPR_XIRQ_BASE);
40954255c1fSDavid Gibson     assert((irq + num) <= (smc->nr_xirqs + SPAPR_XIRQ_BASE));
410580dde5eSDavid Gibson 
411f233cee9SDavid Gibson     for (i = irq; i < (irq + num); i++) {
4120b0e52b1SDavid Gibson         for (j = 0; j < ARRAY_SIZE(intcs); j++) {
4130b0e52b1SDavid Gibson             SpaprInterruptController *intc = intcs[j];
4140b0e52b1SDavid Gibson 
4150b0e52b1SDavid Gibson             if (intc) {
4160b0e52b1SDavid Gibson                 SpaprInterruptControllerClass *sicc
4170b0e52b1SDavid Gibson                     = SPAPR_INTC_GET_CLASS(intc);
4180b0e52b1SDavid Gibson                 sicc->free_irq(intc, i);
4190b0e52b1SDavid Gibson             }
4200b0e52b1SDavid Gibson         }
421f233cee9SDavid Gibson     }
422ef01ed9dSCédric Le Goater }
423ef01ed9dSCédric Le Goater 
424ce2918cbSDavid Gibson qemu_irq spapr_qirq(SpaprMachineState *spapr, int irq)
425ef01ed9dSCédric Le Goater {
42654255c1fSDavid Gibson     SpaprMachineClass *smc = SPAPR_MACHINE_GET_CLASS(spapr);
42754255c1fSDavid Gibson 
428af186151SDavid Gibson     /*
429af186151SDavid Gibson      * This interface is basically for VIO and PHB devices to find the
430af186151SDavid Gibson      * right qemu_irq to manipulate, so we only allow access to the
431af186151SDavid Gibson      * external irqs for now.  Currently anything which needs to
432af186151SDavid Gibson      * access the IPIs most naturally gets there via the guest side
433af186151SDavid Gibson      * interfaces, we can change this if we need to in future.
434af186151SDavid Gibson      */
435af186151SDavid Gibson     assert(irq >= SPAPR_XIRQ_BASE);
43654255c1fSDavid Gibson     assert(irq < (smc->nr_xirqs + SPAPR_XIRQ_BASE));
437af186151SDavid Gibson 
438af186151SDavid Gibson     if (spapr->ics) {
439af186151SDavid Gibson         assert(ics_valid_irq(spapr->ics, irq));
440af186151SDavid Gibson     }
441af186151SDavid Gibson     if (spapr->xive) {
442af186151SDavid Gibson         assert(irq < spapr->xive->nr_irqs);
443af186151SDavid Gibson         assert(xive_eas_is_valid(&spapr->xive->eat[irq]));
444af186151SDavid Gibson     }
445af186151SDavid Gibson 
446af186151SDavid Gibson     return spapr->qirqs[irq];
447ef01ed9dSCédric Le Goater }
448ef01ed9dSCédric Le Goater 
449ce2918cbSDavid Gibson int spapr_irq_post_load(SpaprMachineState *spapr, int version_id)
4501c53b06cSCédric Le Goater {
451605994e5SDavid Gibson     SpaprInterruptControllerClass *sicc;
452605994e5SDavid Gibson 
45381106dddSDavid Gibson     spapr_irq_update_active_intc(spapr);
454605994e5SDavid Gibson     sicc = SPAPR_INTC_GET_CLASS(spapr->active_intc);
455605994e5SDavid Gibson     return sicc->post_load(spapr->active_intc, version_id);
4561c53b06cSCédric Le Goater }
4571c53b06cSCédric Le Goater 
458ce2918cbSDavid Gibson void spapr_irq_reset(SpaprMachineState *spapr, Error **errp)
459b2e22477SCédric Le Goater {
460e1588bcdSGreg Kurz     assert(!spapr->irq_map || bitmap_empty(spapr->irq_map, spapr->irq_map_nr));
461e1588bcdSGreg Kurz 
46281106dddSDavid Gibson     spapr_irq_update_active_intc(spapr);
463b2e22477SCédric Le Goater }
464b2e22477SCédric Le Goater 
465ce2918cbSDavid Gibson int spapr_irq_get_phandle(SpaprMachineState *spapr, void *fdt, Error **errp)
466ad62bff6SGreg Kurz {
46714789694SDavid Gibson     const char *nodename = "interrupt-controller";
468ad62bff6SGreg Kurz     int offset, phandle;
469ad62bff6SGreg Kurz 
470ad62bff6SGreg Kurz     offset = fdt_subnode_offset(fdt, 0, nodename);
471ad62bff6SGreg Kurz     if (offset < 0) {
47214789694SDavid Gibson         error_setg(errp, "Can't find node \"%s\": %s",
47314789694SDavid Gibson                    nodename, fdt_strerror(offset));
474ad62bff6SGreg Kurz         return -1;
475ad62bff6SGreg Kurz     }
476ad62bff6SGreg Kurz 
477ad62bff6SGreg Kurz     phandle = fdt_get_phandle(fdt, offset);
478ad62bff6SGreg Kurz     if (!phandle) {
479ad62bff6SGreg Kurz         error_setg(errp, "Can't get phandle of node \"%s\"", nodename);
480ad62bff6SGreg Kurz         return -1;
481ad62bff6SGreg Kurz     }
482ad62bff6SGreg Kurz 
483ad62bff6SGreg Kurz     return phandle;
484ad62bff6SGreg Kurz }
485ad62bff6SGreg Kurz 
48681106dddSDavid Gibson static void set_active_intc(SpaprMachineState *spapr,
48781106dddSDavid Gibson                             SpaprInterruptController *new_intc)
48881106dddSDavid Gibson {
48981106dddSDavid Gibson     SpaprInterruptControllerClass *sicc;
49081106dddSDavid Gibson 
49181106dddSDavid Gibson     assert(new_intc);
49281106dddSDavid Gibson 
49381106dddSDavid Gibson     if (new_intc == spapr->active_intc) {
49481106dddSDavid Gibson         /* Nothing to do */
49581106dddSDavid Gibson         return;
49681106dddSDavid Gibson     }
49781106dddSDavid Gibson 
49881106dddSDavid Gibson     if (spapr->active_intc) {
49981106dddSDavid Gibson         sicc = SPAPR_INTC_GET_CLASS(spapr->active_intc);
50081106dddSDavid Gibson         if (sicc->deactivate) {
50181106dddSDavid Gibson             sicc->deactivate(spapr->active_intc);
50281106dddSDavid Gibson         }
50381106dddSDavid Gibson     }
50481106dddSDavid Gibson 
50581106dddSDavid Gibson     sicc = SPAPR_INTC_GET_CLASS(new_intc);
50681106dddSDavid Gibson     if (sicc->activate) {
50781106dddSDavid Gibson         sicc->activate(new_intc, &error_fatal);
50881106dddSDavid Gibson     }
50981106dddSDavid Gibson 
51081106dddSDavid Gibson     spapr->active_intc = new_intc;
51181106dddSDavid Gibson }
51281106dddSDavid Gibson 
51381106dddSDavid Gibson void spapr_irq_update_active_intc(SpaprMachineState *spapr)
51481106dddSDavid Gibson {
51581106dddSDavid Gibson     SpaprInterruptController *new_intc;
51681106dddSDavid Gibson 
51781106dddSDavid Gibson     if (!spapr->ics) {
51881106dddSDavid Gibson         /*
51981106dddSDavid Gibson          * XXX before we run CAS, ov5_cas is initialized empty, which
52081106dddSDavid Gibson          * indicates XICS, even if we have ic-mode=xive.  TODO: clean
52181106dddSDavid Gibson          * up the CAS path so that we have a clearer way of handling
52281106dddSDavid Gibson          * this.
52381106dddSDavid Gibson          */
52481106dddSDavid Gibson         new_intc = SPAPR_INTC(spapr->xive);
52581106dddSDavid Gibson     } else if (spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
52681106dddSDavid Gibson         new_intc = SPAPR_INTC(spapr->xive);
52781106dddSDavid Gibson     } else {
52881106dddSDavid Gibson         new_intc = SPAPR_INTC(spapr->ics);
52981106dddSDavid Gibson     }
53081106dddSDavid Gibson 
53181106dddSDavid Gibson     set_active_intc(spapr, new_intc);
53281106dddSDavid Gibson }
53381106dddSDavid Gibson 
534ef01ed9dSCédric Le Goater /*
535ef01ed9dSCédric Le Goater  * XICS legacy routines - to deprecate one day
536ef01ed9dSCédric Le Goater  */
537ef01ed9dSCédric Le Goater 
538ef01ed9dSCédric Le Goater static int ics_find_free_block(ICSState *ics, int num, int alignnum)
539ef01ed9dSCédric Le Goater {
540ef01ed9dSCédric Le Goater     int first, i;
541ef01ed9dSCédric Le Goater 
542ef01ed9dSCédric Le Goater     for (first = 0; first < ics->nr_irqs; first += alignnum) {
543ef01ed9dSCédric Le Goater         if (num > (ics->nr_irqs - first)) {
544ef01ed9dSCédric Le Goater             return -1;
545ef01ed9dSCédric Le Goater         }
546ef01ed9dSCédric Le Goater         for (i = first; i < first + num; ++i) {
5474a99d405SCédric Le Goater             if (!ics_irq_free(ics, i)) {
548ef01ed9dSCédric Le Goater                 break;
549ef01ed9dSCédric Le Goater             }
550ef01ed9dSCédric Le Goater         }
551ef01ed9dSCédric Le Goater         if (i == (first + num)) {
552ef01ed9dSCédric Le Goater             return first;
553ef01ed9dSCédric Le Goater         }
554ef01ed9dSCédric Le Goater     }
555ef01ed9dSCédric Le Goater 
556ef01ed9dSCédric Le Goater     return -1;
557ef01ed9dSCédric Le Goater }
558ef01ed9dSCédric Le Goater 
559ce2918cbSDavid Gibson int spapr_irq_find(SpaprMachineState *spapr, int num, bool align, Error **errp)
560ef01ed9dSCédric Le Goater {
561ef01ed9dSCédric Le Goater     ICSState *ics = spapr->ics;
562ef01ed9dSCédric Le Goater     int first = -1;
563ef01ed9dSCédric Le Goater 
564ef01ed9dSCédric Le Goater     assert(ics);
565ef01ed9dSCédric Le Goater 
566ef01ed9dSCédric Le Goater     /*
567ef01ed9dSCédric Le Goater      * MSIMesage::data is used for storing VIRQ so
568ef01ed9dSCédric Le Goater      * it has to be aligned to num to support multiple
569ef01ed9dSCédric Le Goater      * MSI vectors. MSI-X is not affected by this.
570ef01ed9dSCédric Le Goater      * The hint is used for the first IRQ, the rest should
571ef01ed9dSCédric Le Goater      * be allocated continuously.
572ef01ed9dSCédric Le Goater      */
573ef01ed9dSCédric Le Goater     if (align) {
574ef01ed9dSCédric Le Goater         assert((num == 1) || (num == 2) || (num == 4) ||
575ef01ed9dSCédric Le Goater                (num == 8) || (num == 16) || (num == 32));
576ef01ed9dSCédric Le Goater         first = ics_find_free_block(ics, num, num);
577ef01ed9dSCédric Le Goater     } else {
578ef01ed9dSCédric Le Goater         first = ics_find_free_block(ics, num, 1);
579ef01ed9dSCédric Le Goater     }
580ef01ed9dSCédric Le Goater 
581ef01ed9dSCédric Le Goater     if (first < 0) {
582ef01ed9dSCédric Le Goater         error_setg(errp, "can't find a free %d-IRQ block", num);
583ef01ed9dSCédric Le Goater         return -1;
584ef01ed9dSCédric Le Goater     }
585ef01ed9dSCédric Le Goater 
586ef01ed9dSCédric Le Goater     return first + ics->offset;
587ef01ed9dSCédric Le Goater }
588ae837402SCédric Le Goater 
589ce2918cbSDavid Gibson SpaprIrq spapr_irq_xics_legacy = {
590ca62823bSDavid Gibson     .xics        = true,
591ca62823bSDavid Gibson     .xive        = false,
592ae837402SCédric Le Goater };
593150e25f8SDavid Gibson 
594150e25f8SDavid Gibson static void spapr_irq_register_types(void)
595150e25f8SDavid Gibson {
596150e25f8SDavid Gibson     type_register_static(&spapr_intc_info);
597150e25f8SDavid Gibson }
598150e25f8SDavid Gibson 
599150e25f8SDavid Gibson type_init(spapr_irq_register_types)
600