1bd44300dSCédric Le Goater /* 2bd44300dSCédric Le Goater * Faraday FTGMAC100 Gigabit Ethernet 3bd44300dSCédric Le Goater * 4bd44300dSCédric Le Goater * Copyright (C) 2016-2017, IBM Corporation. 5bd44300dSCédric Le Goater * 6bd44300dSCédric Le Goater * Based on Coldfire Fast Ethernet Controller emulation. 7bd44300dSCédric Le Goater * 8bd44300dSCédric Le Goater * Copyright (c) 2007 CodeSourcery. 9bd44300dSCédric Le Goater * 10bd44300dSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 11bd44300dSCédric Le Goater * COPYING file in the top-level directory. 12bd44300dSCédric Le Goater */ 13bd44300dSCédric Le Goater 14bd44300dSCédric Le Goater #include "qemu/osdep.h" 1564552b6bSMarkus Armbruster #include "hw/irq.h" 16bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h" 17bd44300dSCédric Le Goater #include "sysemu/dma.h" 18bd44300dSCédric Le Goater #include "qemu/log.h" 190b8fa32fSMarkus Armbruster #include "qemu/module.h" 20bd44300dSCédric Le Goater #include "net/checksum.h" 21bd44300dSCédric Le Goater #include "net/eth.h" 22bd44300dSCédric Le Goater #include "hw/net/mii.h" 23*d6454270SMarkus Armbruster #include "migration/vmstate.h" 24bd44300dSCédric Le Goater 25bd44300dSCédric Le Goater /* For crc32 */ 26bd44300dSCédric Le Goater #include <zlib.h> 27bd44300dSCédric Le Goater 28bd44300dSCédric Le Goater /* 29bd44300dSCédric Le Goater * FTGMAC100 registers 30bd44300dSCédric Le Goater */ 31bd44300dSCédric Le Goater #define FTGMAC100_ISR 0x00 32bd44300dSCédric Le Goater #define FTGMAC100_IER 0x04 33bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR 0x08 34bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR 0x0c 35bd44300dSCédric Le Goater #define FTGMAC100_MATH0 0x10 36bd44300dSCédric Le Goater #define FTGMAC100_MATH1 0x14 37bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD 0x18 38bd44300dSCédric Le Goater #define FTGMAC100_RXPD 0x1C 39bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR 0x20 40bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR 0x24 41bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD 0x28 42bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR 0x2c 43bd44300dSCédric Le Goater #define FTGMAC100_ITC 0x30 44bd44300dSCédric Le Goater #define FTGMAC100_APTC 0x34 45bd44300dSCédric Le Goater #define FTGMAC100_DBLAC 0x38 46bd44300dSCédric Le Goater #define FTGMAC100_REVR 0x40 47bd44300dSCédric Le Goater #define FTGMAC100_FEAR1 0x44 48bd44300dSCédric Le Goater #define FTGMAC100_RBSR 0x4c 49bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR 0x48 50bd44300dSCédric Le Goater 51bd44300dSCédric Le Goater #define FTGMAC100_MACCR 0x50 52bd44300dSCédric Le Goater #define FTGMAC100_MACSR 0x54 53bd44300dSCédric Le Goater #define FTGMAC100_PHYCR 0x60 54bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA 0x64 55bd44300dSCédric Le Goater #define FTGMAC100_FCR 0x68 56bd44300dSCédric Le Goater 57bd44300dSCédric Le Goater /* 58bd44300dSCédric Le Goater * Interrupt status register & interrupt enable register 59bd44300dSCédric Le Goater */ 60bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF (1 << 0) 61bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO (1 << 1) 62bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF (1 << 2) 63bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST (1 << 3) 64bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH (1 << 4) 65bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO (1 << 5) 66bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF (1 << 6) 67bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST (1 << 7) 68bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR (1 << 8) 69bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG (1 << 9) 70bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF (1 << 10) 71bd44300dSCédric Le Goater 72bd44300dSCédric Le Goater /* 73bd44300dSCédric Le Goater * Automatic polling timer control register 74bd44300dSCédric Le Goater */ 75bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x) ((x) & 0xf) 76bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL (1 << 4) 77bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x) (((x) >> 8) & 0xf) 78bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL (1 << 12) 79bd44300dSCédric Le Goater 80bd44300dSCédric Le Goater /* 81bd44300dSCédric Le Goater * PHY control register 82bd44300dSCédric Le Goater */ 83bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD (1 << 26) 84bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR (1 << 27) 85bd44300dSCédric Le Goater 86bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x) (((x) >> 16) & 0x1f) 87bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x) (((x) >> 21) & 0x1f) 88bd44300dSCédric Le Goater 89bd44300dSCédric Le Goater /* 90bd44300dSCédric Le Goater * PHY data register 91bd44300dSCédric Le Goater */ 92bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x) ((x) & 0xffff) 93bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x) (((x) >> 16) & 0xffff) 94bd44300dSCédric Le Goater 95bd44300dSCédric Le Goater /* 96f16c845aSCédric Le Goater * PHY control register - New MDC/MDIO interface 97f16c845aSCédric Le Goater */ 98f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DATA(x) (((x) >> 16) & 0xffff) 99f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_FIRE (1 << 15) 100f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_ST_22 (1 << 12) 101f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP(x) (((x) >> 10) & 3) 102f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP_WRITE 0x1 103f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP_READ 0x2 104f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DEV(x) (((x) >> 5) & 0x1f) 105f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_REG(x) ((x) & 0x1f) 106f16c845aSCédric Le Goater 107f16c845aSCédric Le Goater /* 108bd44300dSCédric Le Goater * Feature Register 109bd44300dSCédric Le Goater */ 110bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE (1 << 31) 111bd44300dSCédric Le Goater 112bd44300dSCédric Le Goater /* 113bd44300dSCédric Le Goater * MAC control register 114bd44300dSCédric Le Goater */ 115bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN (1 << 0) 116bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN (1 << 1) 117bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN (1 << 2) 118bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN (1 << 3) 119bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN (1 << 4) 120bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN (1 << 5) 121bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN (1 << 6) 122bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX (1 << 7) 123bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP (1 << 8) 124bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE (1 << 9) 125bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD (1 << 10) /* not needed */ 126bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT (1 << 12) 127bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF (1 << 13) 128bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL (1 << 14) 129bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN (1 << 15) 130bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT (1 << 16) 131bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT (1 << 17) 132bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR (1 << 18) 133bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE (1 << 19) 134bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST (1 << 31) 135bd44300dSCédric Le Goater 136bd44300dSCédric Le Goater /* 137bd44300dSCédric Le Goater * Transmit descriptor 138bd44300dSCédric Le Goater */ 139bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x) ((x) & 0x3fff) 140bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR (1 << 15) 141bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR (1 << 19) 142bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS (1 << 28) 143bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS (1 << 29) 1441335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED (1 << 30) 145bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN (1 << 31) 146bd44300dSCédric Le Goater 147bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x) ((x) & 0xffff) 148bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG (1 << 16) 149bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM (1 << 17) 150bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM (1 << 18) 151bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM (1 << 19) 152bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC (1 << 22) 153bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC (1 << 30) 154bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC (1 << 31) 155bd44300dSCédric Le Goater 156bd44300dSCédric Le Goater /* 157bd44300dSCédric Le Goater * Receive descriptor 158bd44300dSCédric Le Goater */ 159bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC 0x3fff 160bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR (1 << 15) 161bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST (1 << 16) 162bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST (1 << 17) 163bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR (1 << 18) 164bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR (1 << 19) 165bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL (1 << 20) 166bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT (1 << 21) 167bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB (1 << 22) 168bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL (1 << 23) 169bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE (1 << 24) 170bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME (1 << 25) 171bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS (1 << 28) 172bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS (1 << 29) 1731335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED (1 << 30) 174bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY (1 << 31) 175bd44300dSCédric Le Goater 176bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI 0xffff 177bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK (0x3 << 20) 178bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP (0x0 << 20) 179bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP (0x1 << 20) 180bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP (0x2 << 20) 181bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP (0x3 << 20) 182bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC (1 << 22) 183bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF (1 << 23) 184bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL (1 << 24) 185bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR (1 << 25) 186bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR (1 << 26) 187bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR (1 << 27) 188bd44300dSCédric Le Goater 189bd44300dSCédric Le Goater /* 190bd44300dSCédric Le Goater * Receive and transmit Buffer Descriptor 191bd44300dSCédric Le Goater */ 192bd44300dSCédric Le Goater typedef struct { 193bd44300dSCédric Le Goater uint32_t des0; 194bd44300dSCédric Le Goater uint32_t des1; 195bd44300dSCédric Le Goater uint32_t des2; /* not used by HW */ 196bd44300dSCédric Le Goater uint32_t des3; 197bd44300dSCédric Le Goater } FTGMAC100Desc; 198bd44300dSCédric Le Goater 199bd44300dSCédric Le Goater /* 200bd44300dSCédric Le Goater * Specific RTL8211E MII Registers 201bd44300dSCédric Le Goater */ 202bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR 16 /* PHY Specific Control */ 203bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR 17 /* PHY Specific Status */ 204bd44300dSCédric Le Goater #define RTL8211E_MII_INER 18 /* Interrupt Enable */ 205bd44300dSCédric Le Goater #define RTL8211E_MII_INSR 19 /* Interrupt Status */ 206bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC 24 /* Receive Error Counter */ 207bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR 27 /* Link Down Power Saving */ 208bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR 30 /* Extension Page Select */ 209bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL 31 /* Page Select */ 210bd44300dSCédric Le Goater 211bd44300dSCédric Le Goater /* 212bd44300dSCédric Le Goater * RTL8211E Interrupt Status 213bd44300dSCédric Le Goater */ 214bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR (1 << 15) 215bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV (1 << 12) 216bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE (1 << 11) 217bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS (1 << 10) 218bd44300dSCédric Le Goater #define PHY_INT_ERROR (1 << 9) 219bd44300dSCédric Le Goater #define PHY_INT_DOWN (1 << 8) 220bd44300dSCédric Le Goater #define PHY_INT_JABBER (1 << 0) 221bd44300dSCédric Le Goater 222bd44300dSCédric Le Goater /* 223bd44300dSCédric Le Goater * Max frame size for the receiving buffer 224bd44300dSCédric Le Goater */ 225cd679a76SCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE 9220 226bd44300dSCédric Le Goater 227bd44300dSCédric Le Goater /* Limits depending on the type of the frame 228bd44300dSCédric Le Goater * 229bd44300dSCédric Le Goater * 9216 for Jumbo frames (+ 4 for VLAN) 230bd44300dSCédric Le Goater * 1518 for other frames (+ 4 for VLAN) 231bd44300dSCédric Le Goater */ 232cd679a76SCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s, uint16_t proto) 233bd44300dSCédric Le Goater { 234cd679a76SCédric Le Goater int max = (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518); 235cd679a76SCédric Le Goater 236cd679a76SCédric Le Goater return max + (proto == ETH_P_VLAN ? 4 : 0); 237bd44300dSCédric Le Goater } 238bd44300dSCédric Le Goater 239bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s) 240bd44300dSCédric Le Goater { 241bd44300dSCédric Le Goater qemu_set_irq(s->irq, s->isr & s->ier); 242bd44300dSCédric Le Goater } 243bd44300dSCédric Le Goater 244bd44300dSCédric Le Goater /* 245bd44300dSCédric Le Goater * The MII phy could raise a GPIO to the processor which in turn 246bd44300dSCédric Le Goater * could be handled as an interrpt by the OS. 247bd44300dSCédric Le Goater * For now we don't handle any GPIO/interrupt line, so the OS will 248bd44300dSCédric Le Goater * have to poll for the PHY status. 249bd44300dSCédric Le Goater */ 250bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s) 251bd44300dSCédric Le Goater { 252bd44300dSCédric Le Goater ftgmac100_update_irq(s); 253bd44300dSCédric Le Goater } 254bd44300dSCédric Le Goater 255bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s) 256bd44300dSCédric Le Goater { 257bd44300dSCédric Le Goater /* Autonegotiation status mirrors link status. */ 258bd44300dSCédric Le Goater if (qemu_get_queue(s->nic)->link_down) { 259bd44300dSCédric Le Goater s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 260bd44300dSCédric Le Goater s->phy_int |= PHY_INT_DOWN; 261bd44300dSCédric Le Goater } else { 262bd44300dSCédric Le Goater s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 263bd44300dSCédric Le Goater s->phy_int |= PHY_INT_AUTONEG_COMPLETE; 264bd44300dSCédric Le Goater } 265bd44300dSCédric Le Goater phy_update_irq(s); 266bd44300dSCédric Le Goater } 267bd44300dSCédric Le Goater 268bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc) 269bd44300dSCédric Le Goater { 270bd44300dSCédric Le Goater phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc))); 271bd44300dSCédric Le Goater } 272bd44300dSCédric Le Goater 273bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s) 274bd44300dSCédric Le Goater { 275bd44300dSCédric Le Goater s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD | 276bd44300dSCédric Le Goater MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS | 277bd44300dSCédric Le Goater MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST | 278bd44300dSCédric Le Goater MII_BMSR_EXTCAP); 279bd44300dSCédric Le Goater s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000); 280bd44300dSCédric Le Goater s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD | 281bd44300dSCédric Le Goater MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 | 282bd44300dSCédric Le Goater MII_ANAR_CSMACD); 283bd44300dSCédric Le Goater s->phy_int_mask = 0; 284bd44300dSCédric Le Goater s->phy_int = 0; 285bd44300dSCédric Le Goater } 286bd44300dSCédric Le Goater 287f16c845aSCédric Le Goater static uint16_t do_phy_read(FTGMAC100State *s, uint8_t reg) 288bd44300dSCédric Le Goater { 289f16c845aSCédric Le Goater uint16_t val; 290bd44300dSCédric Le Goater 291bd44300dSCédric Le Goater switch (reg) { 292bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 293bd44300dSCédric Le Goater val = s->phy_control; 294bd44300dSCédric Le Goater break; 295bd44300dSCédric Le Goater case MII_BMSR: /* Basic Status */ 296bd44300dSCédric Le Goater val = s->phy_status; 297bd44300dSCédric Le Goater break; 298bd44300dSCédric Le Goater case MII_PHYID1: /* ID1 */ 299bd44300dSCédric Le Goater val = RTL8211E_PHYID1; 300bd44300dSCédric Le Goater break; 301bd44300dSCédric Le Goater case MII_PHYID2: /* ID2 */ 302bd44300dSCédric Le Goater val = RTL8211E_PHYID2; 303bd44300dSCédric Le Goater break; 304bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 305bd44300dSCédric Le Goater val = s->phy_advertise; 306bd44300dSCédric Le Goater break; 307bd44300dSCédric Le Goater case MII_ANLPAR: /* Auto-neg Link Partner Ability */ 308bd44300dSCédric Le Goater val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD | 309bd44300dSCédric Le Goater MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 | 310bd44300dSCédric Le Goater MII_ANLPAR_CSMACD); 311bd44300dSCédric Le Goater break; 312bd44300dSCédric Le Goater case MII_ANER: /* Auto-neg Expansion */ 313bd44300dSCédric Le Goater val = MII_ANER_NWAY; 314bd44300dSCédric Le Goater break; 315bd44300dSCédric Le Goater case MII_CTRL1000: /* 1000BASE-T control */ 316bd44300dSCédric Le Goater val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL); 317bd44300dSCédric Le Goater break; 318bd44300dSCédric Le Goater case MII_STAT1000: /* 1000BASE-T status */ 319bd44300dSCédric Le Goater val = MII_STAT1000_FULL; 320bd44300dSCédric Le Goater break; 321bd44300dSCédric Le Goater case RTL8211E_MII_INSR: /* Interrupt status. */ 322bd44300dSCédric Le Goater val = s->phy_int; 323bd44300dSCédric Le Goater s->phy_int = 0; 324bd44300dSCédric Le Goater phy_update_irq(s); 325bd44300dSCédric Le Goater break; 326bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 327bd44300dSCédric Le Goater val = s->phy_int_mask; 328bd44300dSCédric Le Goater break; 329bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 330bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 331bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 332bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 333bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 334bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 335bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 336bd44300dSCédric Le Goater __func__, reg); 337bd44300dSCédric Le Goater val = 0; 338bd44300dSCédric Le Goater break; 339bd44300dSCédric Le Goater default: 340bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 341bd44300dSCédric Le Goater __func__, reg); 342bd44300dSCédric Le Goater val = 0; 343bd44300dSCédric Le Goater break; 344bd44300dSCédric Le Goater } 345bd44300dSCédric Le Goater 346bd44300dSCédric Le Goater return val; 347bd44300dSCédric Le Goater } 348bd44300dSCédric Le Goater 349bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 | \ 350bd44300dSCédric Le Goater MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \ 351bd44300dSCédric Le Goater MII_BMCR_FD | MII_BMCR_CTST) 352bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f 353bd44300dSCédric Le Goater 354f16c845aSCédric Le Goater static void do_phy_write(FTGMAC100State *s, uint8_t reg, uint16_t val) 355bd44300dSCédric Le Goater { 356bd44300dSCédric Le Goater switch (reg) { 357bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 358bd44300dSCédric Le Goater if (val & MII_BMCR_RESET) { 359bd44300dSCédric Le Goater phy_reset(s); 360bd44300dSCédric Le Goater } else { 361bd44300dSCédric Le Goater s->phy_control = val & MII_BMCR_MASK; 362bd44300dSCédric Le Goater /* Complete autonegotiation immediately. */ 363bd44300dSCédric Le Goater if (val & MII_BMCR_AUTOEN) { 364bd44300dSCédric Le Goater s->phy_status |= MII_BMSR_AN_COMP; 365bd44300dSCédric Le Goater } 366bd44300dSCédric Le Goater } 367bd44300dSCédric Le Goater break; 368bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 369bd44300dSCédric Le Goater s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX; 370bd44300dSCédric Le Goater break; 371bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 372bd44300dSCédric Le Goater s->phy_int_mask = val & 0xff; 373bd44300dSCédric Le Goater phy_update_irq(s); 374bd44300dSCédric Le Goater break; 375bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 376bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 377bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 378bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 379bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 380bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 381bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 382bd44300dSCédric Le Goater __func__, reg); 383bd44300dSCédric Le Goater break; 384bd44300dSCédric Le Goater default: 385bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 386bd44300dSCédric Le Goater __func__, reg); 387bd44300dSCédric Le Goater break; 388bd44300dSCédric Le Goater } 389bd44300dSCédric Le Goater } 390bd44300dSCédric Le Goater 391f16c845aSCédric Le Goater static void do_phy_new_ctl(FTGMAC100State *s) 392f16c845aSCédric Le Goater { 393f16c845aSCédric Le Goater uint8_t reg; 394f16c845aSCédric Le Goater uint16_t data; 395f16c845aSCédric Le Goater 396f16c845aSCédric Le Goater if (!(s->phycr & FTGMAC100_PHYCR_NEW_ST_22)) { 397f16c845aSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__); 398f16c845aSCédric Le Goater return; 399f16c845aSCédric Le Goater } 400f16c845aSCédric Le Goater 401f16c845aSCédric Le Goater /* Nothing to do */ 402f16c845aSCédric Le Goater if (!(s->phycr & FTGMAC100_PHYCR_NEW_FIRE)) { 403f16c845aSCédric Le Goater return; 404f16c845aSCédric Le Goater } 405f16c845aSCédric Le Goater 406f16c845aSCédric Le Goater reg = FTGMAC100_PHYCR_NEW_REG(s->phycr); 407f16c845aSCédric Le Goater data = FTGMAC100_PHYCR_NEW_DATA(s->phycr); 408f16c845aSCédric Le Goater 409f16c845aSCédric Le Goater switch (FTGMAC100_PHYCR_NEW_OP(s->phycr)) { 410f16c845aSCédric Le Goater case FTGMAC100_PHYCR_NEW_OP_WRITE: 411f16c845aSCédric Le Goater do_phy_write(s, reg, data); 412f16c845aSCédric Le Goater break; 413f16c845aSCédric Le Goater case FTGMAC100_PHYCR_NEW_OP_READ: 414f16c845aSCédric Le Goater s->phydata = do_phy_read(s, reg) & 0xffff; 415f16c845aSCédric Le Goater break; 416f16c845aSCédric Le Goater default: 417f16c845aSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n", 418f16c845aSCédric Le Goater __func__, s->phycr); 419f16c845aSCédric Le Goater } 420f16c845aSCédric Le Goater 421f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_NEW_FIRE; 422f16c845aSCédric Le Goater } 423f16c845aSCédric Le Goater 424f16c845aSCédric Le Goater static void do_phy_ctl(FTGMAC100State *s) 425f16c845aSCédric Le Goater { 426f16c845aSCédric Le Goater uint8_t reg = FTGMAC100_PHYCR_REG(s->phycr); 427f16c845aSCédric Le Goater 428f16c845aSCédric Le Goater if (s->phycr & FTGMAC100_PHYCR_MIIWR) { 429f16c845aSCédric Le Goater do_phy_write(s, reg, s->phydata & 0xffff); 430f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIWR; 431f16c845aSCédric Le Goater } else if (s->phycr & FTGMAC100_PHYCR_MIIRD) { 432f16c845aSCédric Le Goater s->phydata = do_phy_read(s, reg) << 16; 433f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIRD; 434f16c845aSCédric Le Goater } else { 435f16c845aSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no OP code %08x\n", 436f16c845aSCédric Le Goater __func__, s->phycr); 437f16c845aSCédric Le Goater } 438f16c845aSCédric Le Goater } 439f16c845aSCédric Le Goater 440bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr) 441bd44300dSCédric Le Goater { 442bd44300dSCédric Le Goater if (dma_memory_read(&address_space_memory, addr, bd, sizeof(*bd))) { 443bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%" 444bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 445bd44300dSCédric Le Goater return -1; 446bd44300dSCédric Le Goater } 447bd44300dSCédric Le Goater bd->des0 = le32_to_cpu(bd->des0); 448bd44300dSCédric Le Goater bd->des1 = le32_to_cpu(bd->des1); 449bd44300dSCédric Le Goater bd->des2 = le32_to_cpu(bd->des2); 450bd44300dSCédric Le Goater bd->des3 = le32_to_cpu(bd->des3); 451bd44300dSCédric Le Goater return 0; 452bd44300dSCédric Le Goater } 453bd44300dSCédric Le Goater 454bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr) 455bd44300dSCédric Le Goater { 456bd44300dSCédric Le Goater FTGMAC100Desc lebd; 457bd44300dSCédric Le Goater 458bd44300dSCédric Le Goater lebd.des0 = cpu_to_le32(bd->des0); 459bd44300dSCédric Le Goater lebd.des1 = cpu_to_le32(bd->des1); 460bd44300dSCédric Le Goater lebd.des2 = cpu_to_le32(bd->des2); 461bd44300dSCédric Le Goater lebd.des3 = cpu_to_le32(bd->des3); 462bd44300dSCédric Le Goater if (dma_memory_write(&address_space_memory, addr, &lebd, sizeof(lebd))) { 463bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%" 464bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 465bd44300dSCédric Le Goater return -1; 466bd44300dSCédric Le Goater } 467bd44300dSCédric Le Goater return 0; 468bd44300dSCédric Le Goater } 469bd44300dSCédric Le Goater 470bd44300dSCédric Le Goater static void ftgmac100_do_tx(FTGMAC100State *s, uint32_t tx_ring, 471bd44300dSCédric Le Goater uint32_t tx_descriptor) 472bd44300dSCédric Le Goater { 473bd44300dSCédric Le Goater int frame_size = 0; 474bd44300dSCédric Le Goater uint8_t *ptr = s->frame; 475bd44300dSCédric Le Goater uint32_t addr = tx_descriptor; 476bd44300dSCédric Le Goater uint32_t flags = 0; 477bd44300dSCédric Le Goater 478bd44300dSCédric Le Goater while (1) { 479bd44300dSCédric Le Goater FTGMAC100Desc bd; 480bd44300dSCédric Le Goater int len; 481bd44300dSCédric Le Goater 482bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 483bd44300dSCédric Le Goater ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) { 484bd44300dSCédric Le Goater /* Run out of descriptors to transmit. */ 485bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_NPTXBUF; 486bd44300dSCédric Le Goater break; 487bd44300dSCédric Le Goater } 488bd44300dSCédric Le Goater 489bd44300dSCédric Le Goater /* record transmit flags as they are valid only on the first 490bd44300dSCédric Le Goater * segment */ 491bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_FTS) { 492bd44300dSCédric Le Goater flags = bd.des1; 493bd44300dSCédric Le Goater } 494bd44300dSCédric Le Goater 495cd679a76SCédric Le Goater len = FTGMAC100_TXDES0_TXBUF_SIZE(bd.des0); 496cd679a76SCédric Le Goater if (frame_size + len > sizeof(s->frame)) { 497bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n", 498bd44300dSCédric Le Goater __func__, len); 499cd679a76SCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_LOST; 500cd679a76SCédric Le Goater len = sizeof(s->frame) - frame_size; 501bd44300dSCédric Le Goater } 502bd44300dSCédric Le Goater 503bd44300dSCédric Le Goater if (dma_memory_read(&address_space_memory, bd.des3, ptr, len)) { 504bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n", 505bd44300dSCédric Le Goater __func__, bd.des3); 506bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_NPTXBUF; 507bd44300dSCédric Le Goater break; 508bd44300dSCédric Le Goater } 509bd44300dSCédric Le Goater 5108576b12dSCédric Le Goater /* Check for VLAN */ 5118576b12dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_FTS && 5128576b12dSCédric Le Goater bd.des1 & FTGMAC100_TXDES1_INS_VLANTAG && 5138576b12dSCédric Le Goater be16_to_cpu(PKT_GET_ETH_HDR(ptr)->h_proto) != ETH_P_VLAN) { 5148576b12dSCédric Le Goater if (frame_size + len + 4 > sizeof(s->frame)) { 5158576b12dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n", 5168576b12dSCédric Le Goater __func__, len); 5178576b12dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_LOST; 5188576b12dSCédric Le Goater len = sizeof(s->frame) - frame_size - 4; 5198576b12dSCédric Le Goater } 5208576b12dSCédric Le Goater memmove(ptr + 16, ptr + 12, len - 12); 5218576b12dSCédric Le Goater stw_be_p(ptr + 12, ETH_P_VLAN); 5228576b12dSCédric Le Goater stw_be_p(ptr + 14, bd.des1); 5238576b12dSCédric Le Goater len += 4; 5248576b12dSCédric Le Goater } 5258576b12dSCédric Le Goater 526bd44300dSCédric Le Goater ptr += len; 527bd44300dSCédric Le Goater frame_size += len; 528bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_LTS) { 529bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_IP_CHKSUM) { 530bd44300dSCédric Le Goater net_checksum_calculate(s->frame, frame_size); 531bd44300dSCédric Le Goater } 532bd44300dSCédric Le Goater /* Last buffer in frame. */ 533bd44300dSCédric Le Goater qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size); 534bd44300dSCédric Le Goater ptr = s->frame; 535bd44300dSCédric Le Goater frame_size = 0; 536bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_TXIC) { 537bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_ETH; 538bd44300dSCédric Le Goater } 539bd44300dSCédric Le Goater } 540bd44300dSCédric Le Goater 541bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_TX2FIC) { 542bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_FIFO; 543bd44300dSCédric Le Goater } 544bd44300dSCédric Le Goater bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN; 545bd44300dSCédric Le Goater 546bd44300dSCédric Le Goater /* Write back the modified descriptor. */ 547bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 548bd44300dSCédric Le Goater /* Advance to the next descriptor. */ 5491335fe3eSCédric Le Goater if (bd.des0 & s->txdes0_edotr) { 550bd44300dSCédric Le Goater addr = tx_ring; 551bd44300dSCédric Le Goater } else { 552bd44300dSCédric Le Goater addr += sizeof(FTGMAC100Desc); 553bd44300dSCédric Le Goater } 554bd44300dSCédric Le Goater } 555bd44300dSCédric Le Goater 556bd44300dSCédric Le Goater s->tx_descriptor = addr; 557bd44300dSCédric Le Goater 558bd44300dSCédric Le Goater ftgmac100_update_irq(s); 559bd44300dSCédric Le Goater } 560bd44300dSCédric Le Goater 561bd44300dSCédric Le Goater static int ftgmac100_can_receive(NetClientState *nc) 562bd44300dSCédric Le Goater { 563bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 564bd44300dSCédric Le Goater FTGMAC100Desc bd; 565bd44300dSCédric Le Goater 566bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 567bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 568bd44300dSCédric Le Goater return 0; 569bd44300dSCédric Le Goater } 570bd44300dSCédric Le Goater 571bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, s->rx_descriptor)) { 572bd44300dSCédric Le Goater return 0; 573bd44300dSCédric Le Goater } 574bd44300dSCédric Le Goater return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY); 575bd44300dSCédric Le Goater } 576bd44300dSCédric Le Goater 577bd44300dSCédric Le Goater /* 578bd44300dSCédric Le Goater * This is purely informative. The HW can poll the RW (and RX) ring 579bd44300dSCédric Le Goater * buffers for available descriptors but we don't need to trigger a 580bd44300dSCédric Le Goater * timer for that in qemu. 581bd44300dSCédric Le Goater */ 582bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s) 583bd44300dSCédric Le Goater { 584bd44300dSCédric Le Goater /* Polling times : 585bd44300dSCédric Le Goater * 586bd44300dSCédric Le Goater * Speed TIME_SEL=0 TIME_SEL=1 587bd44300dSCédric Le Goater * 588bd44300dSCédric Le Goater * 10 51.2 ms 819.2 ms 589bd44300dSCédric Le Goater * 100 5.12 ms 81.92 ms 590bd44300dSCédric Le Goater * 1000 1.024 ms 16.384 ms 591bd44300dSCédric Le Goater */ 592bd44300dSCédric Le Goater static const int div[] = { 20, 200, 1000 }; 593bd44300dSCédric Le Goater 594bd44300dSCédric Le Goater uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr); 595bd44300dSCédric Le Goater uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0; 596bd44300dSCédric Le Goater 597bd44300dSCédric Le Goater if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) { 598bd44300dSCédric Le Goater cnt <<= 4; 599bd44300dSCédric Le Goater } 600bd44300dSCédric Le Goater 601bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) { 602bd44300dSCédric Le Goater speed = 2; 603bd44300dSCédric Le Goater } 604bd44300dSCédric Le Goater 6054a4ff4c5SLaurent Vivier return cnt / div[speed]; 606bd44300dSCédric Le Goater } 607bd44300dSCédric Le Goater 608bd44300dSCédric Le Goater static void ftgmac100_reset(DeviceState *d) 609bd44300dSCédric Le Goater { 610bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(d); 611bd44300dSCédric Le Goater 612bd44300dSCédric Le Goater /* Reset the FTGMAC100 */ 613bd44300dSCédric Le Goater s->isr = 0; 614bd44300dSCédric Le Goater s->ier = 0; 615bd44300dSCédric Le Goater s->rx_enabled = 0; 616bd44300dSCédric Le Goater s->rx_ring = 0; 617bd44300dSCédric Le Goater s->rbsr = 0x640; 618bd44300dSCédric Le Goater s->rx_descriptor = 0; 619bd44300dSCédric Le Goater s->tx_ring = 0; 620bd44300dSCédric Le Goater s->tx_descriptor = 0; 621bd44300dSCédric Le Goater s->math[0] = 0; 622bd44300dSCédric Le Goater s->math[1] = 0; 623bd44300dSCédric Le Goater s->itc = 0; 624bd44300dSCédric Le Goater s->aptcr = 1; 625bd44300dSCédric Le Goater s->dblac = 0x00022f00; 626bd44300dSCédric Le Goater s->revr = 0; 627bd44300dSCédric Le Goater s->fear1 = 0; 628bd44300dSCédric Le Goater s->tpafcr = 0xf1; 629bd44300dSCédric Le Goater 630bd44300dSCédric Le Goater s->maccr = 0; 631bd44300dSCédric Le Goater s->phycr = 0; 632bd44300dSCédric Le Goater s->phydata = 0; 633bd44300dSCédric Le Goater s->fcr = 0x400; 634bd44300dSCédric Le Goater 635bd44300dSCédric Le Goater /* and the PHY */ 636bd44300dSCédric Le Goater phy_reset(s); 637bd44300dSCédric Le Goater } 638bd44300dSCédric Le Goater 639bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size) 640bd44300dSCédric Le Goater { 641bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 642bd44300dSCédric Le Goater 643bd44300dSCédric Le Goater switch (addr & 0xff) { 644bd44300dSCédric Le Goater case FTGMAC100_ISR: 645bd44300dSCédric Le Goater return s->isr; 646bd44300dSCédric Le Goater case FTGMAC100_IER: 647bd44300dSCédric Le Goater return s->ier; 648bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: 649bd44300dSCédric Le Goater return (s->conf.macaddr.a[0] << 8) | s->conf.macaddr.a[1]; 650bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 651bd44300dSCédric Le Goater return ((uint32_t) s->conf.macaddr.a[2] << 24) | 652bd44300dSCédric Le Goater (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) | 653bd44300dSCédric Le Goater s->conf.macaddr.a[5]; 654bd44300dSCédric Le Goater case FTGMAC100_MATH0: 655bd44300dSCédric Le Goater return s->math[0]; 656bd44300dSCédric Le Goater case FTGMAC100_MATH1: 657bd44300dSCédric Le Goater return s->math[1]; 658bd44300dSCédric Le Goater case FTGMAC100_ITC: 659bd44300dSCédric Le Goater return s->itc; 660bd44300dSCédric Le Goater case FTGMAC100_DBLAC: 661bd44300dSCédric Le Goater return s->dblac; 662bd44300dSCédric Le Goater case FTGMAC100_REVR: 663bd44300dSCédric Le Goater return s->revr; 664bd44300dSCédric Le Goater case FTGMAC100_FEAR1: 665bd44300dSCédric Le Goater return s->fear1; 666bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: 667bd44300dSCédric Le Goater return s->tpafcr; 668bd44300dSCédric Le Goater case FTGMAC100_FCR: 669bd44300dSCédric Le Goater return s->fcr; 670bd44300dSCédric Le Goater case FTGMAC100_MACCR: 671bd44300dSCédric Le Goater return s->maccr; 672bd44300dSCédric Le Goater case FTGMAC100_PHYCR: 673bd44300dSCédric Le Goater return s->phycr; 674bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 675bd44300dSCédric Le Goater return s->phydata; 676bd44300dSCédric Le Goater 677bd44300dSCédric Le Goater /* We might want to support these one day */ 678bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 679bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 680bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 681bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%" 682bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 683bd44300dSCédric Le Goater return 0; 684bd44300dSCédric Le Goater default: 685bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 686bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 687bd44300dSCédric Le Goater return 0; 688bd44300dSCédric Le Goater } 689bd44300dSCédric Le Goater } 690bd44300dSCédric Le Goater 691bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr, 692bd44300dSCédric Le Goater uint64_t value, unsigned size) 693bd44300dSCédric Le Goater { 694bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 695bd44300dSCédric Le Goater 696bd44300dSCédric Le Goater switch (addr & 0xff) { 697bd44300dSCédric Le Goater case FTGMAC100_ISR: /* Interrupt status */ 698bd44300dSCédric Le Goater s->isr &= ~value; 699bd44300dSCédric Le Goater break; 700bd44300dSCédric Le Goater case FTGMAC100_IER: /* Interrupt control */ 701bd44300dSCédric Le Goater s->ier = value; 702bd44300dSCédric Le Goater break; 703bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: /* MAC */ 704bd44300dSCédric Le Goater s->conf.macaddr.a[0] = value >> 8; 705bd44300dSCédric Le Goater s->conf.macaddr.a[1] = value; 706bd44300dSCédric Le Goater break; 707bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 708bd44300dSCédric Le Goater s->conf.macaddr.a[2] = value >> 24; 709bd44300dSCédric Le Goater s->conf.macaddr.a[3] = value >> 16; 710bd44300dSCédric Le Goater s->conf.macaddr.a[4] = value >> 8; 711bd44300dSCédric Le Goater s->conf.macaddr.a[5] = value; 712bd44300dSCédric Le Goater break; 713bd44300dSCédric Le Goater case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */ 714bd44300dSCédric Le Goater s->math[0] = value; 715bd44300dSCédric Le Goater break; 716bd44300dSCédric Le Goater case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */ 717bd44300dSCédric Le Goater s->math[1] = value; 718bd44300dSCédric Le Goater break; 719bd44300dSCédric Le Goater case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */ 720bd44300dSCédric Le Goater s->itc = value; 721bd44300dSCédric Le Goater break; 722bd44300dSCédric Le Goater case FTGMAC100_RXR_BADR: /* Ring buffer address */ 723bd44300dSCédric Le Goater s->rx_ring = value; 724bd44300dSCédric Le Goater s->rx_descriptor = s->rx_ring; 725bd44300dSCédric Le Goater break; 726bd44300dSCédric Le Goater 727bd44300dSCédric Le Goater case FTGMAC100_RBSR: /* DMA buffer size */ 728bd44300dSCédric Le Goater s->rbsr = value; 729bd44300dSCédric Le Goater break; 730bd44300dSCédric Le Goater 731bd44300dSCédric Le Goater case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */ 732bd44300dSCédric Le Goater s->tx_ring = value; 733bd44300dSCédric Le Goater s->tx_descriptor = s->tx_ring; 734bd44300dSCédric Le Goater break; 735bd44300dSCédric Le Goater 736bd44300dSCédric Le Goater case FTGMAC100_NPTXPD: /* Trigger transmit */ 737bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) 738bd44300dSCédric Le Goater == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) { 739bd44300dSCédric Le Goater /* TODO: high priority tx ring */ 740bd44300dSCédric Le Goater ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor); 741bd44300dSCédric Le Goater } 742bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 743bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 744bd44300dSCédric Le Goater } 745bd44300dSCédric Le Goater break; 746bd44300dSCédric Le Goater 747bd44300dSCédric Le Goater case FTGMAC100_RXPD: /* Receive Poll Demand Register */ 748bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 749bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 750bd44300dSCédric Le Goater } 751bd44300dSCédric Le Goater break; 752bd44300dSCédric Le Goater 753bd44300dSCédric Le Goater case FTGMAC100_APTC: /* Automatic polling */ 754bd44300dSCédric Le Goater s->aptcr = value; 755bd44300dSCédric Le Goater 756bd44300dSCédric Le Goater if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) { 757bd44300dSCédric Le Goater ftgmac100_rxpoll(s); 758bd44300dSCédric Le Goater } 759bd44300dSCédric Le Goater 760bd44300dSCédric Le Goater if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) { 761bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__); 762bd44300dSCédric Le Goater } 763bd44300dSCédric Le Goater break; 764bd44300dSCédric Le Goater 765bd44300dSCédric Le Goater case FTGMAC100_MACCR: /* MAC Device control */ 766bd44300dSCédric Le Goater s->maccr = value; 767bd44300dSCédric Le Goater if (value & FTGMAC100_MACCR_SW_RST) { 768bd44300dSCédric Le Goater ftgmac100_reset(DEVICE(s)); 769bd44300dSCédric Le Goater } 770bd44300dSCédric Le Goater 771bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 772bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 773bd44300dSCédric Le Goater } 774bd44300dSCédric Le Goater break; 775bd44300dSCédric Le Goater 776bd44300dSCédric Le Goater case FTGMAC100_PHYCR: /* PHY Device control */ 777bd44300dSCédric Le Goater s->phycr = value; 778f16c845aSCédric Le Goater if (s->revr & FTGMAC100_REVR_NEW_MDIO_INTERFACE) { 779f16c845aSCédric Le Goater do_phy_new_ctl(s); 780bd44300dSCédric Le Goater } else { 781f16c845aSCédric Le Goater do_phy_ctl(s); 782bd44300dSCédric Le Goater } 783bd44300dSCédric Le Goater break; 784bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 785bd44300dSCédric Le Goater s->phydata = value & 0xffff; 786bd44300dSCédric Le Goater break; 787bd44300dSCédric Le Goater case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */ 788bd44300dSCédric Le Goater s->dblac = value; 789bd44300dSCédric Le Goater break; 790bd44300dSCédric Le Goater case FTGMAC100_REVR: /* Feature Register */ 791f16c845aSCédric Le Goater s->revr = value; 792bd44300dSCédric Le Goater break; 793bd44300dSCédric Le Goater case FTGMAC100_FEAR1: /* Feature Register 1 */ 794bd44300dSCédric Le Goater s->fear1 = value; 795bd44300dSCédric Le Goater break; 796bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */ 797bd44300dSCédric Le Goater s->tpafcr = value; 798bd44300dSCédric Le Goater break; 799bd44300dSCédric Le Goater case FTGMAC100_FCR: /* Flow Control */ 800bd44300dSCédric Le Goater s->fcr = value; 801bd44300dSCédric Le Goater break; 802bd44300dSCédric Le Goater 803bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 804bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 805bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 806bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%" 807bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 808bd44300dSCédric Le Goater break; 809bd44300dSCédric Le Goater default: 810bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 811bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 812bd44300dSCédric Le Goater break; 813bd44300dSCédric Le Goater } 814bd44300dSCédric Le Goater 815bd44300dSCédric Le Goater ftgmac100_update_irq(s); 816bd44300dSCédric Le Goater } 817bd44300dSCédric Le Goater 818bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len) 819bd44300dSCédric Le Goater { 820bd44300dSCédric Le Goater unsigned mcast_idx; 821bd44300dSCédric Le Goater 822bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_RX_ALL) { 823bd44300dSCédric Le Goater return 1; 824bd44300dSCédric Le Goater } 825bd44300dSCédric Le Goater 826bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 827bd44300dSCédric Le Goater case ETH_PKT_BCAST: 828bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) { 829bd44300dSCédric Le Goater return 0; 830bd44300dSCédric Le Goater } 831bd44300dSCédric Le Goater break; 832bd44300dSCédric Le Goater case ETH_PKT_MCAST: 833bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) { 834bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) { 835bd44300dSCédric Le Goater return 0; 836bd44300dSCédric Le Goater } 837bd44300dSCédric Le Goater 83844effc1fSCédric Le Goater mcast_idx = net_crc32_le(buf, ETH_ALEN); 83944effc1fSCédric Le Goater mcast_idx = (~(mcast_idx >> 2)) & 0x3f; 840bd44300dSCédric Le Goater if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) { 841bd44300dSCédric Le Goater return 0; 842bd44300dSCédric Le Goater } 843bd44300dSCédric Le Goater } 844bd44300dSCédric Le Goater break; 845bd44300dSCédric Le Goater case ETH_PKT_UCAST: 846bd44300dSCédric Le Goater if (memcmp(s->conf.macaddr.a, buf, 6)) { 847bd44300dSCédric Le Goater return 0; 848bd44300dSCédric Le Goater } 849bd44300dSCédric Le Goater break; 850bd44300dSCédric Le Goater } 851bd44300dSCédric Le Goater 852bd44300dSCédric Le Goater return 1; 853bd44300dSCédric Le Goater } 854bd44300dSCédric Le Goater 855bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf, 856bd44300dSCédric Le Goater size_t len) 857bd44300dSCédric Le Goater { 858bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 859bd44300dSCédric Le Goater FTGMAC100Desc bd; 860bd44300dSCédric Le Goater uint32_t flags = 0; 861bd44300dSCédric Le Goater uint32_t addr; 862bd44300dSCédric Le Goater uint32_t crc; 863bd44300dSCédric Le Goater uint32_t buf_addr; 864bd44300dSCédric Le Goater uint8_t *crc_ptr; 865bd44300dSCédric Le Goater uint32_t buf_len; 866bd44300dSCédric Le Goater size_t size = len; 867bd44300dSCédric Le Goater uint32_t first = FTGMAC100_RXDES0_FRS; 868cd679a76SCédric Le Goater uint16_t proto = be16_to_cpu(PKT_GET_ETH_HDR(buf)->h_proto); 869cd679a76SCédric Le Goater int max_frame_size = ftgmac100_max_frame_size(s, proto); 870bd44300dSCédric Le Goater 871bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 872bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 873bd44300dSCédric Le Goater return -1; 874bd44300dSCédric Le Goater } 875bd44300dSCédric Le Goater 876bd44300dSCédric Le Goater /* TODO : Pad to minimum Ethernet frame length */ 877bd44300dSCédric Le Goater /* handle small packets. */ 878bd44300dSCédric Le Goater if (size < 10) { 879bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: dropped frame of %zd bytes\n", 880bd44300dSCédric Le Goater __func__, size); 881bd44300dSCédric Le Goater return size; 882bd44300dSCédric Le Goater } 883bd44300dSCédric Le Goater 884bd44300dSCédric Le Goater if (!ftgmac100_filter(s, buf, size)) { 885bd44300dSCédric Le Goater return size; 886bd44300dSCédric Le Goater } 887bd44300dSCédric Le Goater 888bd44300dSCédric Le Goater /* 4 bytes for the CRC. */ 889bd44300dSCédric Le Goater size += 4; 890bd44300dSCédric Le Goater crc = cpu_to_be32(crc32(~0, buf, size)); 891bd44300dSCédric Le Goater crc_ptr = (uint8_t *) &crc; 892bd44300dSCédric Le Goater 893bd44300dSCédric Le Goater /* Huge frames are truncated. */ 894bd44300dSCédric Le Goater if (size > max_frame_size) { 895bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n", 896bd44300dSCédric Le Goater __func__, size); 897cd679a76SCédric Le Goater size = max_frame_size; 898bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_FTL; 899bd44300dSCédric Le Goater } 900bd44300dSCédric Le Goater 901bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 902bd44300dSCédric Le Goater case ETH_PKT_BCAST: 903bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_BROADCAST; 904bd44300dSCédric Le Goater break; 905bd44300dSCédric Le Goater case ETH_PKT_MCAST: 906bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_MULTICAST; 907bd44300dSCédric Le Goater break; 908bd44300dSCédric Le Goater case ETH_PKT_UCAST: 909bd44300dSCédric Le Goater break; 910bd44300dSCédric Le Goater } 911bd44300dSCédric Le Goater 912bd44300dSCédric Le Goater addr = s->rx_descriptor; 913bd44300dSCédric Le Goater while (size > 0) { 914bd44300dSCédric Le Goater if (!ftgmac100_can_receive(nc)) { 915bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__); 916bd44300dSCédric Le Goater return -1; 917bd44300dSCédric Le Goater } 918bd44300dSCédric Le Goater 919bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 920bd44300dSCédric Le Goater (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) { 921bd44300dSCédric Le Goater /* No descriptors available. Bail out. */ 922bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n", 923bd44300dSCédric Le Goater __func__); 924bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_RXBUF; 925bd44300dSCédric Le Goater break; 926bd44300dSCédric Le Goater } 927bd44300dSCédric Le Goater buf_len = (size <= s->rbsr) ? size : s->rbsr; 928bd44300dSCédric Le Goater bd.des0 |= buf_len & 0x3fff; 929bd44300dSCédric Le Goater size -= buf_len; 930bd44300dSCédric Le Goater 931bd44300dSCédric Le Goater /* The last 4 bytes are the CRC. */ 932bd44300dSCédric Le Goater if (size < 4) { 933bd44300dSCédric Le Goater buf_len += size - 4; 934bd44300dSCédric Le Goater } 935bd44300dSCédric Le Goater buf_addr = bd.des3; 9368576b12dSCédric Le Goater if (first && proto == ETH_P_VLAN && buf_len >= 18) { 9378576b12dSCédric Le Goater bd.des1 = lduw_be_p(buf + 14) | FTGMAC100_RXDES1_VLANTAG_AVAIL; 9388576b12dSCédric Le Goater 9398576b12dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_RM_VLAN) { 9408576b12dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr, buf, 12); 9418576b12dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr + 12, buf + 16, 9428576b12dSCédric Le Goater buf_len - 16); 9438576b12dSCédric Le Goater } else { 944bd44300dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr, buf, buf_len); 9458576b12dSCédric Le Goater } 9468576b12dSCédric Le Goater } else { 9478576b12dSCédric Le Goater bd.des1 = 0; 9488576b12dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr, buf, buf_len); 9498576b12dSCédric Le Goater } 950bd44300dSCédric Le Goater buf += buf_len; 951bd44300dSCédric Le Goater if (size < 4) { 952bd44300dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr + buf_len, 953bd44300dSCédric Le Goater crc_ptr, 4 - size); 954bd44300dSCédric Le Goater crc_ptr += 4 - size; 955bd44300dSCédric Le Goater } 956bd44300dSCédric Le Goater 957bd44300dSCédric Le Goater bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY; 958bd44300dSCédric Le Goater first = 0; 959bd44300dSCédric Le Goater if (size == 0) { 960bd44300dSCédric Le Goater /* Last buffer in frame. */ 961bd44300dSCédric Le Goater bd.des0 |= flags | FTGMAC100_RXDES0_LRS; 962bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_BUF; 963bd44300dSCédric Le Goater } else { 964bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_FIFO; 965bd44300dSCédric Le Goater } 966bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 9671335fe3eSCédric Le Goater if (bd.des0 & s->rxdes0_edorr) { 968bd44300dSCédric Le Goater addr = s->rx_ring; 969bd44300dSCédric Le Goater } else { 970bd44300dSCédric Le Goater addr += sizeof(FTGMAC100Desc); 971bd44300dSCédric Le Goater } 972bd44300dSCédric Le Goater } 973bd44300dSCédric Le Goater s->rx_descriptor = addr; 974bd44300dSCédric Le Goater 975bd44300dSCédric Le Goater ftgmac100_update_irq(s); 976bd44300dSCédric Le Goater return len; 977bd44300dSCédric Le Goater } 978bd44300dSCédric Le Goater 979bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = { 980bd44300dSCédric Le Goater .read = ftgmac100_read, 981bd44300dSCédric Le Goater .write = ftgmac100_write, 982bd44300dSCédric Le Goater .valid.min_access_size = 4, 983bd44300dSCédric Le Goater .valid.max_access_size = 4, 984bd44300dSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 985bd44300dSCédric Le Goater }; 986bd44300dSCédric Le Goater 987bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc) 988bd44300dSCédric Le Goater { 989bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 990bd44300dSCédric Le Goater 991bd44300dSCédric Le Goater s->nic = NULL; 992bd44300dSCédric Le Goater } 993bd44300dSCédric Le Goater 994bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = { 995bd44300dSCédric Le Goater .type = NET_CLIENT_DRIVER_NIC, 996bd44300dSCédric Le Goater .size = sizeof(NICState), 997bd44300dSCédric Le Goater .can_receive = ftgmac100_can_receive, 998bd44300dSCédric Le Goater .receive = ftgmac100_receive, 999bd44300dSCédric Le Goater .cleanup = ftgmac100_cleanup, 1000bd44300dSCédric Le Goater .link_status_changed = ftgmac100_set_link, 1001bd44300dSCédric Le Goater }; 1002bd44300dSCédric Le Goater 1003bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp) 1004bd44300dSCédric Le Goater { 1005bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(dev); 1006bd44300dSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 1007bd44300dSCédric Le Goater 10081335fe3eSCédric Le Goater if (s->aspeed) { 10091335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED; 10101335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED; 10111335fe3eSCédric Le Goater } else { 10121335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR; 10131335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR; 10141335fe3eSCédric Le Goater } 10151335fe3eSCédric Le Goater 1016bd44300dSCédric Le Goater memory_region_init_io(&s->iomem, OBJECT(dev), &ftgmac100_ops, s, 1017bd44300dSCédric Le Goater TYPE_FTGMAC100, 0x2000); 1018bd44300dSCédric Le Goater sysbus_init_mmio(sbd, &s->iomem); 1019bd44300dSCédric Le Goater sysbus_init_irq(sbd, &s->irq); 1020bd44300dSCédric Le Goater qemu_macaddr_default_if_unset(&s->conf.macaddr); 1021bd44300dSCédric Le Goater 1022bd44300dSCédric Le Goater s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf, 1023bd44300dSCédric Le Goater object_get_typename(OBJECT(dev)), DEVICE(dev)->id, 1024bd44300dSCédric Le Goater s); 1025bd44300dSCédric Le Goater qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a); 1026bd44300dSCédric Le Goater } 1027bd44300dSCédric Le Goater 1028bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = { 1029bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 1030bd44300dSCédric Le Goater .version_id = 1, 1031bd44300dSCédric Le Goater .minimum_version_id = 1, 1032bd44300dSCédric Le Goater .fields = (VMStateField[]) { 1033bd44300dSCédric Le Goater VMSTATE_UINT32(irq_state, FTGMAC100State), 1034bd44300dSCédric Le Goater VMSTATE_UINT32(isr, FTGMAC100State), 1035bd44300dSCédric Le Goater VMSTATE_UINT32(ier, FTGMAC100State), 1036bd44300dSCédric Le Goater VMSTATE_UINT32(rx_enabled, FTGMAC100State), 1037bd44300dSCédric Le Goater VMSTATE_UINT32(rx_ring, FTGMAC100State), 1038bd44300dSCédric Le Goater VMSTATE_UINT32(rbsr, FTGMAC100State), 1039bd44300dSCédric Le Goater VMSTATE_UINT32(tx_ring, FTGMAC100State), 1040bd44300dSCédric Le Goater VMSTATE_UINT32(rx_descriptor, FTGMAC100State), 1041bd44300dSCédric Le Goater VMSTATE_UINT32(tx_descriptor, FTGMAC100State), 1042bd44300dSCédric Le Goater VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2), 1043bd44300dSCédric Le Goater VMSTATE_UINT32(itc, FTGMAC100State), 1044bd44300dSCédric Le Goater VMSTATE_UINT32(aptcr, FTGMAC100State), 1045bd44300dSCédric Le Goater VMSTATE_UINT32(dblac, FTGMAC100State), 1046bd44300dSCédric Le Goater VMSTATE_UINT32(revr, FTGMAC100State), 1047bd44300dSCédric Le Goater VMSTATE_UINT32(fear1, FTGMAC100State), 1048bd44300dSCédric Le Goater VMSTATE_UINT32(tpafcr, FTGMAC100State), 1049bd44300dSCédric Le Goater VMSTATE_UINT32(maccr, FTGMAC100State), 1050bd44300dSCédric Le Goater VMSTATE_UINT32(phycr, FTGMAC100State), 1051bd44300dSCédric Le Goater VMSTATE_UINT32(phydata, FTGMAC100State), 1052bd44300dSCédric Le Goater VMSTATE_UINT32(fcr, FTGMAC100State), 1053bd44300dSCédric Le Goater VMSTATE_UINT32(phy_status, FTGMAC100State), 1054bd44300dSCédric Le Goater VMSTATE_UINT32(phy_control, FTGMAC100State), 1055bd44300dSCédric Le Goater VMSTATE_UINT32(phy_advertise, FTGMAC100State), 1056bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int, FTGMAC100State), 1057bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int_mask, FTGMAC100State), 10581335fe3eSCédric Le Goater VMSTATE_UINT32(txdes0_edotr, FTGMAC100State), 10591335fe3eSCédric Le Goater VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State), 1060bd44300dSCédric Le Goater VMSTATE_END_OF_LIST() 1061bd44300dSCédric Le Goater } 1062bd44300dSCédric Le Goater }; 1063bd44300dSCédric Le Goater 1064bd44300dSCédric Le Goater static Property ftgmac100_properties[] = { 10651335fe3eSCédric Le Goater DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false), 1066bd44300dSCédric Le Goater DEFINE_NIC_PROPERTIES(FTGMAC100State, conf), 1067bd44300dSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 1068bd44300dSCédric Le Goater }; 1069bd44300dSCédric Le Goater 1070bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data) 1071bd44300dSCédric Le Goater { 1072bd44300dSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 1073bd44300dSCédric Le Goater 1074bd44300dSCédric Le Goater dc->vmsd = &vmstate_ftgmac100; 1075bd44300dSCédric Le Goater dc->reset = ftgmac100_reset; 1076bd44300dSCédric Le Goater dc->props = ftgmac100_properties; 1077bd44300dSCédric Le Goater set_bit(DEVICE_CATEGORY_NETWORK, dc->categories); 1078bd44300dSCédric Le Goater dc->realize = ftgmac100_realize; 1079bd44300dSCédric Le Goater dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation"; 1080bd44300dSCédric Le Goater } 1081bd44300dSCédric Le Goater 1082bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = { 1083bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 1084bd44300dSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 1085bd44300dSCédric Le Goater .instance_size = sizeof(FTGMAC100State), 1086bd44300dSCédric Le Goater .class_init = ftgmac100_class_init, 1087bd44300dSCédric Le Goater }; 1088bd44300dSCédric Le Goater 1089bd44300dSCédric Le Goater static void ftgmac100_register_types(void) 1090bd44300dSCédric Le Goater { 1091bd44300dSCédric Le Goater type_register_static(&ftgmac100_info); 1092bd44300dSCédric Le Goater } 1093bd44300dSCédric Le Goater 1094bd44300dSCédric Le Goater type_init(ftgmac100_register_types) 1095