xref: /qemu/hw/net/ftgmac100.c (revision af6d66e23557a36491a06857a447d016f6cf9f33)
1bd44300dSCédric Le Goater /*
2bd44300dSCédric Le Goater  * Faraday FTGMAC100 Gigabit Ethernet
3bd44300dSCédric Le Goater  *
4bd44300dSCédric Le Goater  * Copyright (C) 2016-2017, IBM Corporation.
5bd44300dSCédric Le Goater  *
6bd44300dSCédric Le Goater  * Based on Coldfire Fast Ethernet Controller emulation.
7bd44300dSCédric Le Goater  *
8bd44300dSCédric Le Goater  * Copyright (c) 2007 CodeSourcery.
9bd44300dSCédric Le Goater  *
10bd44300dSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
11bd44300dSCédric Le Goater  * COPYING file in the top-level directory.
12bd44300dSCédric Le Goater  */
13bd44300dSCédric Le Goater 
14bd44300dSCédric Le Goater #include "qemu/osdep.h"
1564552b6bSMarkus Armbruster #include "hw/irq.h"
16bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h"
17bd44300dSCédric Le Goater #include "sysemu/dma.h"
18289251b0SCédric Le Goater #include "qapi/error.h"
19bd44300dSCédric Le Goater #include "qemu/log.h"
200b8fa32fSMarkus Armbruster #include "qemu/module.h"
21bd44300dSCédric Le Goater #include "net/checksum.h"
22bd44300dSCédric Le Goater #include "net/eth.h"
23bd44300dSCédric Le Goater #include "hw/net/mii.h"
24a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
25d6454270SMarkus Armbruster #include "migration/vmstate.h"
26bd44300dSCédric Le Goater 
27bd44300dSCédric Le Goater /* For crc32 */
28bd44300dSCédric Le Goater #include <zlib.h>
29bd44300dSCédric Le Goater 
30bd44300dSCédric Le Goater /*
31bd44300dSCédric Le Goater  * FTGMAC100 registers
32bd44300dSCédric Le Goater  */
33bd44300dSCédric Le Goater #define FTGMAC100_ISR             0x00
34bd44300dSCédric Le Goater #define FTGMAC100_IER             0x04
35bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR        0x08
36bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR        0x0c
37bd44300dSCédric Le Goater #define FTGMAC100_MATH0           0x10
38bd44300dSCédric Le Goater #define FTGMAC100_MATH1           0x14
39bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD          0x18
40bd44300dSCédric Le Goater #define FTGMAC100_RXPD            0x1C
41bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR      0x20
42bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR        0x24
43bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD          0x28
44bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR      0x2c
45bd44300dSCédric Le Goater #define FTGMAC100_ITC             0x30
46bd44300dSCédric Le Goater #define FTGMAC100_APTC            0x34
47bd44300dSCédric Le Goater #define FTGMAC100_DBLAC           0x38
48bd44300dSCédric Le Goater #define FTGMAC100_REVR            0x40
49bd44300dSCédric Le Goater #define FTGMAC100_FEAR1           0x44
50bd44300dSCédric Le Goater #define FTGMAC100_RBSR            0x4c
51bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR          0x48
52bd44300dSCédric Le Goater 
53bd44300dSCédric Le Goater #define FTGMAC100_MACCR           0x50
54bd44300dSCédric Le Goater #define FTGMAC100_MACSR           0x54
55bd44300dSCédric Le Goater #define FTGMAC100_PHYCR           0x60
56bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA         0x64
57bd44300dSCédric Le Goater #define FTGMAC100_FCR             0x68
58bd44300dSCédric Le Goater 
59bd44300dSCédric Le Goater /*
60bd44300dSCédric Le Goater  * Interrupt status register & interrupt enable register
61bd44300dSCédric Le Goater  */
62bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF    (1 << 0)
63bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO   (1 << 1)
64bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF    (1 << 2)
65bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST   (1 << 3)
66bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH    (1 << 4)
67bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO   (1 << 5)
68bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF  (1 << 6)
69bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST   (1 << 7)
70bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR     (1 << 8)
71bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG  (1 << 9)
72bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF  (1 << 10)
73bd44300dSCédric Le Goater 
74bd44300dSCédric Le Goater /*
75bd44300dSCédric Le Goater  * Automatic polling timer control register
76bd44300dSCédric Le Goater  */
77bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x)        ((x) & 0xf)
78bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL      (1 << 4)
79bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x)        (((x) >> 8) & 0xf)
80bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL      (1 << 12)
81bd44300dSCédric Le Goater 
82bd44300dSCédric Le Goater /*
83d7a64d00SErik Smit  * DMA burst length and arbitration control register
84d7a64d00SErik Smit  */
85d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXBURST_SIZE(x)     (((x) >> 8) & 0x3)
86d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXBURST_SIZE(x)     (((x) >> 10) & 0x3)
87d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXDES_SIZE(x)       ((((x) >> 12) & 0xf) * 8)
88d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXDES_SIZE(x)       ((((x) >> 16) & 0xf) * 8)
89d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_CNT(x)          (((x) >> 20) & 0x7)
90d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_INC             (1 << 23)
91d7a64d00SErik Smit 
92d7a64d00SErik Smit /*
93bd44300dSCédric Le Goater  * PHY control register
94bd44300dSCédric Le Goater  */
95bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD               (1 << 26)
96bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR               (1 << 27)
97bd44300dSCédric Le Goater 
98bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x)              (((x) >> 16) & 0x1f)
99bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x)              (((x) >> 21) & 0x1f)
100bd44300dSCédric Le Goater 
101bd44300dSCédric Le Goater /*
102bd44300dSCédric Le Goater  * PHY data register
103bd44300dSCédric Le Goater  */
104bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x)       ((x) & 0xffff)
105bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x)       (((x) >> 16) & 0xffff)
106bd44300dSCédric Le Goater 
107bd44300dSCédric Le Goater /*
108f16c845aSCédric Le Goater  * PHY control register - New MDC/MDIO interface
109f16c845aSCédric Le Goater  */
110f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DATA(x)     (((x) >> 16) & 0xffff)
111f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_FIRE        (1 << 15)
112f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_ST_22       (1 << 12)
113f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP(x)       (((x) >> 10) & 3)
114f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_WRITE    0x1
115f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_READ     0x2
116f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DEV(x)      (((x) >> 5) & 0x1f)
117f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_REG(x)      ((x) & 0x1f)
118f16c845aSCédric Le Goater 
119f16c845aSCédric Le Goater /*
120bd44300dSCédric Le Goater  * Feature Register
121bd44300dSCédric Le Goater  */
122bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE   (1 << 31)
123bd44300dSCédric Le Goater 
124bd44300dSCédric Le Goater /*
125bd44300dSCédric Le Goater  * MAC control register
126bd44300dSCédric Le Goater  */
127bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN         (1 << 0)
128bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN         (1 << 1)
129bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN         (1 << 2)
130bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN         (1 << 3)
131bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN          (1 << 4)
132bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN         (1 << 5)
133bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN          (1 << 6)
134bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX   (1 << 7)
135bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP          (1 << 8)
136bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE        (1 << 9)
137bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD          (1 << 10) /* not needed */
138bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT          (1 << 12)
139bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF         (1 << 13)
140bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL           (1 << 14)
141bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN      (1 << 15)
142bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT      (1 << 16)
143bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT      (1 << 17)
144bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR   (1 << 18)
145bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE        (1 << 19)
146bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST           (1 << 31)
147bd44300dSCédric Le Goater 
148bd44300dSCédric Le Goater /*
149bd44300dSCédric Le Goater  * Transmit descriptor
150bd44300dSCédric Le Goater  */
151bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x)   ((x) & 0x3fff)
152bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR           (1 << 15)
153bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR         (1 << 19)
154bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS             (1 << 28)
155bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS             (1 << 29)
1561335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED    (1 << 30)
157bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN       (1 << 31)
158bd44300dSCédric Le Goater 
159bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x)   ((x) & 0xffff)
160bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG     (1 << 16)
161bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM      (1 << 17)
162bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM      (1 << 18)
163bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM       (1 << 19)
164bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC             (1 << 22)
165bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC          (1 << 30)
166bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC            (1 << 31)
167bd44300dSCédric Le Goater 
168bd44300dSCédric Le Goater /*
169bd44300dSCédric Le Goater  * Receive descriptor
170bd44300dSCédric Le Goater  */
171bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC            0x3fff
172bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR           (1 << 15)
173bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST       (1 << 16)
174bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST       (1 << 17)
175bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR          (1 << 18)
176bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR         (1 << 19)
177bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL             (1 << 20)
178bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT            (1 << 21)
179bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB       (1 << 22)
180bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL       (1 << 23)
181bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE    (1 << 24)
182bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME     (1 << 25)
183bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS             (1 << 28)
184bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS             (1 << 29)
1851335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED    (1 << 30)
186bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY       (1 << 31)
187bd44300dSCédric Le Goater 
188bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI      0xffff
189bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK       (0x3 << 20)
190bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP      (0x0 << 20)
191bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP         (0x1 << 20)
192bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP      (0x2 << 20)
193bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP      (0x3 << 20)
194bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC             (1 << 22)
195bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF              (1 << 23)
196bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL   (1 << 24)
197bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR  (1 << 25)
198bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR  (1 << 26)
199bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR   (1 << 27)
200bd44300dSCédric Le Goater 
201bd44300dSCédric Le Goater /*
202bd44300dSCédric Le Goater  * Receive and transmit Buffer Descriptor
203bd44300dSCédric Le Goater  */
204bd44300dSCédric Le Goater typedef struct {
205bd44300dSCédric Le Goater     uint32_t        des0;
206bd44300dSCédric Le Goater     uint32_t        des1;
207bd44300dSCédric Le Goater     uint32_t        des2;        /* not used by HW */
208bd44300dSCédric Le Goater     uint32_t        des3;
209bd44300dSCédric Le Goater } FTGMAC100Desc;
210bd44300dSCédric Le Goater 
21155efb365SCédric Le Goater #define FTGMAC100_DESC_ALIGNMENT 16
21255efb365SCédric Le Goater 
213bd44300dSCédric Le Goater /*
214bd44300dSCédric Le Goater  * Specific RTL8211E MII Registers
215bd44300dSCédric Le Goater  */
216bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR        16 /* PHY Specific Control */
217bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR        17 /* PHY Specific Status */
218bd44300dSCédric Le Goater #define RTL8211E_MII_INER         18 /* Interrupt Enable */
219bd44300dSCédric Le Goater #define RTL8211E_MII_INSR         19 /* Interrupt Status */
220bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC        24 /* Receive Error Counter */
221bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR        27 /* Link Down Power Saving */
222bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR       30 /* Extension Page Select */
223bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL       31 /* Page Select */
224bd44300dSCédric Le Goater 
225bd44300dSCédric Le Goater /*
226bd44300dSCédric Le Goater  * RTL8211E Interrupt Status
227bd44300dSCédric Le Goater  */
228bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR       (1 << 15)
229bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV           (1 << 12)
230bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE    (1 << 11)
231bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS         (1 << 10)
232bd44300dSCédric Le Goater #define PHY_INT_ERROR               (1 << 9)
233bd44300dSCédric Le Goater #define PHY_INT_DOWN                (1 << 8)
234bd44300dSCédric Le Goater #define PHY_INT_JABBER              (1 << 0)
235bd44300dSCédric Le Goater 
236bd44300dSCédric Le Goater /*
237bd44300dSCédric Le Goater  * Max frame size for the receiving buffer
238bd44300dSCédric Le Goater  */
239cd679a76SCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE    9220
240bd44300dSCédric Le Goater 
241bd44300dSCédric Le Goater /* Limits depending on the type of the frame
242bd44300dSCédric Le Goater  *
243bd44300dSCédric Le Goater  *   9216 for Jumbo frames (+ 4 for VLAN)
244bd44300dSCédric Le Goater  *   1518 for other frames (+ 4 for VLAN)
245bd44300dSCédric Le Goater  */
246cd679a76SCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s, uint16_t proto)
247bd44300dSCédric Le Goater {
248cd679a76SCédric Le Goater     int max = (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518);
249cd679a76SCédric Le Goater 
250cd679a76SCédric Le Goater     return max + (proto == ETH_P_VLAN ? 4 : 0);
251bd44300dSCédric Le Goater }
252bd44300dSCédric Le Goater 
253bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s)
254bd44300dSCédric Le Goater {
255bd44300dSCédric Le Goater     qemu_set_irq(s->irq, s->isr & s->ier);
256bd44300dSCédric Le Goater }
257bd44300dSCédric Le Goater 
258bd44300dSCédric Le Goater /*
259bd44300dSCédric Le Goater  * The MII phy could raise a GPIO to the processor which in turn
260bd44300dSCédric Le Goater  * could be handled as an interrpt by the OS.
261bd44300dSCédric Le Goater  * For now we don't handle any GPIO/interrupt line, so the OS will
262bd44300dSCédric Le Goater  * have to poll for the PHY status.
263bd44300dSCédric Le Goater  */
264bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s)
265bd44300dSCédric Le Goater {
266bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
267bd44300dSCédric Le Goater }
268bd44300dSCédric Le Goater 
269bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s)
270bd44300dSCédric Le Goater {
271bd44300dSCédric Le Goater     /* Autonegotiation status mirrors link status.  */
272bd44300dSCédric Le Goater     if (qemu_get_queue(s->nic)->link_down) {
273bd44300dSCédric Le Goater         s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
274bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_DOWN;
275bd44300dSCédric Le Goater     } else {
276bd44300dSCédric Le Goater         s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
277bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_AUTONEG_COMPLETE;
278bd44300dSCédric Le Goater     }
279bd44300dSCédric Le Goater     phy_update_irq(s);
280bd44300dSCédric Le Goater }
281bd44300dSCédric Le Goater 
282bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc)
283bd44300dSCédric Le Goater {
284bd44300dSCédric Le Goater     phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc)));
285bd44300dSCédric Le Goater }
286bd44300dSCédric Le Goater 
287bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s)
288bd44300dSCédric Le Goater {
289bd44300dSCédric Le Goater     s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD |
290bd44300dSCédric Le Goater                      MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS |
291bd44300dSCédric Le Goater                      MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST |
292bd44300dSCédric Le Goater                      MII_BMSR_EXTCAP);
293bd44300dSCédric Le Goater     s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000);
294bd44300dSCédric Le Goater     s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD |
295bd44300dSCédric Le Goater                         MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 |
296bd44300dSCédric Le Goater                         MII_ANAR_CSMACD);
297bd44300dSCédric Le Goater     s->phy_int_mask = 0;
298bd44300dSCédric Le Goater     s->phy_int = 0;
299bd44300dSCédric Le Goater }
300bd44300dSCédric Le Goater 
301f16c845aSCédric Le Goater static uint16_t do_phy_read(FTGMAC100State *s, uint8_t reg)
302bd44300dSCédric Le Goater {
303f16c845aSCédric Le Goater     uint16_t val;
304bd44300dSCédric Le Goater 
305bd44300dSCédric Le Goater     switch (reg) {
306bd44300dSCédric Le Goater     case MII_BMCR: /* Basic Control */
307bd44300dSCédric Le Goater         val = s->phy_control;
308bd44300dSCédric Le Goater         break;
309bd44300dSCédric Le Goater     case MII_BMSR: /* Basic Status */
310bd44300dSCédric Le Goater         val = s->phy_status;
311bd44300dSCédric Le Goater         break;
312bd44300dSCédric Le Goater     case MII_PHYID1: /* ID1 */
313bd44300dSCédric Le Goater         val = RTL8211E_PHYID1;
314bd44300dSCédric Le Goater         break;
315bd44300dSCédric Le Goater     case MII_PHYID2: /* ID2 */
316bd44300dSCédric Le Goater         val = RTL8211E_PHYID2;
317bd44300dSCédric Le Goater         break;
318bd44300dSCédric Le Goater     case MII_ANAR: /* Auto-neg advertisement */
319bd44300dSCédric Le Goater         val = s->phy_advertise;
320bd44300dSCédric Le Goater         break;
321bd44300dSCédric Le Goater     case MII_ANLPAR: /* Auto-neg Link Partner Ability */
322bd44300dSCédric Le Goater         val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD |
323bd44300dSCédric Le Goater                MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 |
324bd44300dSCédric Le Goater                MII_ANLPAR_CSMACD);
325bd44300dSCédric Le Goater         break;
326bd44300dSCédric Le Goater     case MII_ANER: /* Auto-neg Expansion */
327bd44300dSCédric Le Goater         val = MII_ANER_NWAY;
328bd44300dSCédric Le Goater         break;
329bd44300dSCédric Le Goater     case MII_CTRL1000: /* 1000BASE-T control  */
330bd44300dSCédric Le Goater         val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL);
331bd44300dSCédric Le Goater         break;
332bd44300dSCédric Le Goater     case MII_STAT1000: /* 1000BASE-T status  */
333bd44300dSCédric Le Goater         val = MII_STAT1000_FULL;
334bd44300dSCédric Le Goater         break;
335bd44300dSCédric Le Goater     case RTL8211E_MII_INSR:  /* Interrupt status.  */
336bd44300dSCédric Le Goater         val = s->phy_int;
337bd44300dSCédric Le Goater         s->phy_int = 0;
338bd44300dSCédric Le Goater         phy_update_irq(s);
339bd44300dSCédric Le Goater         break;
340bd44300dSCédric Le Goater     case RTL8211E_MII_INER:  /* Interrupt enable */
341bd44300dSCédric Le Goater         val = s->phy_int_mask;
342bd44300dSCédric Le Goater         break;
343bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
344bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
345bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
346bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
347bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
348bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
349bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
350bd44300dSCédric Le Goater                       __func__, reg);
351bd44300dSCédric Le Goater         val = 0;
352bd44300dSCédric Le Goater         break;
353bd44300dSCédric Le Goater     default:
354bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
355bd44300dSCédric Le Goater                       __func__, reg);
356bd44300dSCédric Le Goater         val = 0;
357bd44300dSCédric Le Goater         break;
358bd44300dSCédric Le Goater     }
359bd44300dSCédric Le Goater 
360bd44300dSCédric Le Goater     return val;
361bd44300dSCédric Le Goater }
362bd44300dSCédric Le Goater 
363bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 |          \
364bd44300dSCédric Le Goater                        MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \
365bd44300dSCédric Le Goater                        MII_BMCR_FD | MII_BMCR_CTST)
366bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f
367bd44300dSCédric Le Goater 
368f16c845aSCédric Le Goater static void do_phy_write(FTGMAC100State *s, uint8_t reg, uint16_t val)
369bd44300dSCédric Le Goater {
370bd44300dSCédric Le Goater     switch (reg) {
371bd44300dSCédric Le Goater     case MII_BMCR:     /* Basic Control */
372bd44300dSCédric Le Goater         if (val & MII_BMCR_RESET) {
373bd44300dSCédric Le Goater             phy_reset(s);
374bd44300dSCédric Le Goater         } else {
375bd44300dSCédric Le Goater             s->phy_control = val & MII_BMCR_MASK;
376bd44300dSCédric Le Goater             /* Complete autonegotiation immediately.  */
377bd44300dSCédric Le Goater             if (val & MII_BMCR_AUTOEN) {
378bd44300dSCédric Le Goater                 s->phy_status |= MII_BMSR_AN_COMP;
379bd44300dSCédric Le Goater             }
380bd44300dSCédric Le Goater         }
381bd44300dSCédric Le Goater         break;
382bd44300dSCédric Le Goater     case MII_ANAR:     /* Auto-neg advertisement */
383bd44300dSCédric Le Goater         s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX;
384bd44300dSCédric Le Goater         break;
385bd44300dSCédric Le Goater     case RTL8211E_MII_INER: /* Interrupt enable */
386bd44300dSCédric Le Goater         s->phy_int_mask = val & 0xff;
387bd44300dSCédric Le Goater         phy_update_irq(s);
388bd44300dSCédric Le Goater         break;
389bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
390bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
391bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
392bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
393bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
394bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
395bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
396bd44300dSCédric Le Goater                       __func__, reg);
397bd44300dSCédric Le Goater         break;
398bd44300dSCédric Le Goater     default:
399bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
400bd44300dSCédric Le Goater                       __func__, reg);
401bd44300dSCédric Le Goater         break;
402bd44300dSCédric Le Goater     }
403bd44300dSCédric Le Goater }
404bd44300dSCédric Le Goater 
405f16c845aSCédric Le Goater static void do_phy_new_ctl(FTGMAC100State *s)
406f16c845aSCédric Le Goater {
407f16c845aSCédric Le Goater     uint8_t reg;
408f16c845aSCédric Le Goater     uint16_t data;
409f16c845aSCédric Le Goater 
410f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_ST_22)) {
411f16c845aSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
412f16c845aSCédric Le Goater         return;
413f16c845aSCédric Le Goater     }
414f16c845aSCédric Le Goater 
415f16c845aSCédric Le Goater     /* Nothing to do */
416f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_FIRE)) {
417f16c845aSCédric Le Goater         return;
418f16c845aSCédric Le Goater     }
419f16c845aSCédric Le Goater 
420f16c845aSCédric Le Goater     reg = FTGMAC100_PHYCR_NEW_REG(s->phycr);
421f16c845aSCédric Le Goater     data = FTGMAC100_PHYCR_NEW_DATA(s->phycr);
422f16c845aSCédric Le Goater 
423f16c845aSCédric Le Goater     switch (FTGMAC100_PHYCR_NEW_OP(s->phycr)) {
424f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_WRITE:
425f16c845aSCédric Le Goater         do_phy_write(s, reg, data);
426f16c845aSCédric Le Goater         break;
427f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_READ:
428f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) & 0xffff;
429f16c845aSCédric Le Goater         break;
430f16c845aSCédric Le Goater     default:
431f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
432f16c845aSCédric Le Goater                       __func__, s->phycr);
433f16c845aSCédric Le Goater     }
434f16c845aSCédric Le Goater 
435f16c845aSCédric Le Goater     s->phycr &= ~FTGMAC100_PHYCR_NEW_FIRE;
436f16c845aSCédric Le Goater }
437f16c845aSCédric Le Goater 
438f16c845aSCédric Le Goater static void do_phy_ctl(FTGMAC100State *s)
439f16c845aSCédric Le Goater {
440f16c845aSCédric Le Goater     uint8_t reg = FTGMAC100_PHYCR_REG(s->phycr);
441f16c845aSCédric Le Goater 
442f16c845aSCédric Le Goater     if (s->phycr & FTGMAC100_PHYCR_MIIWR) {
443f16c845aSCédric Le Goater         do_phy_write(s, reg, s->phydata & 0xffff);
444f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIWR;
445f16c845aSCédric Le Goater     } else if (s->phycr & FTGMAC100_PHYCR_MIIRD) {
446f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) << 16;
447f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIRD;
448f16c845aSCédric Le Goater     } else {
449f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no OP code %08x\n",
450f16c845aSCédric Le Goater                       __func__, s->phycr);
451f16c845aSCédric Le Goater     }
452f16c845aSCédric Le Goater }
453f16c845aSCédric Le Goater 
454bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr)
455bd44300dSCédric Le Goater {
456bd44300dSCédric Le Goater     if (dma_memory_read(&address_space_memory, addr, bd, sizeof(*bd))) {
457bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%"
458bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
459bd44300dSCédric Le Goater         return -1;
460bd44300dSCédric Le Goater     }
461bd44300dSCédric Le Goater     bd->des0 = le32_to_cpu(bd->des0);
462bd44300dSCédric Le Goater     bd->des1 = le32_to_cpu(bd->des1);
463bd44300dSCédric Le Goater     bd->des2 = le32_to_cpu(bd->des2);
464bd44300dSCédric Le Goater     bd->des3 = le32_to_cpu(bd->des3);
465bd44300dSCédric Le Goater     return 0;
466bd44300dSCédric Le Goater }
467bd44300dSCédric Le Goater 
468bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr)
469bd44300dSCédric Le Goater {
470bd44300dSCédric Le Goater     FTGMAC100Desc lebd;
471bd44300dSCédric Le Goater 
472bd44300dSCédric Le Goater     lebd.des0 = cpu_to_le32(bd->des0);
473bd44300dSCédric Le Goater     lebd.des1 = cpu_to_le32(bd->des1);
474bd44300dSCédric Le Goater     lebd.des2 = cpu_to_le32(bd->des2);
475bd44300dSCédric Le Goater     lebd.des3 = cpu_to_le32(bd->des3);
476bd44300dSCédric Le Goater     if (dma_memory_write(&address_space_memory, addr, &lebd, sizeof(lebd))) {
477bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%"
478bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
479bd44300dSCédric Le Goater         return -1;
480bd44300dSCédric Le Goater     }
481bd44300dSCédric Le Goater     return 0;
482bd44300dSCédric Le Goater }
483bd44300dSCédric Le Goater 
484bd44300dSCédric Le Goater static void ftgmac100_do_tx(FTGMAC100State *s, uint32_t tx_ring,
485bd44300dSCédric Le Goater                             uint32_t tx_descriptor)
486bd44300dSCédric Le Goater {
487bd44300dSCédric Le Goater     int frame_size = 0;
488bd44300dSCédric Le Goater     uint8_t *ptr = s->frame;
489bd44300dSCédric Le Goater     uint32_t addr = tx_descriptor;
490bd44300dSCédric Le Goater     uint32_t flags = 0;
491bd44300dSCédric Le Goater 
492bd44300dSCédric Le Goater     while (1) {
493bd44300dSCédric Le Goater         FTGMAC100Desc bd;
494bd44300dSCédric Le Goater         int len;
495bd44300dSCédric Le Goater 
496bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
497bd44300dSCédric Le Goater             ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) {
498bd44300dSCédric Le Goater             /* Run out of descriptors to transmit.  */
499bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_NPTXBUF;
500bd44300dSCédric Le Goater             break;
501bd44300dSCédric Le Goater         }
502bd44300dSCédric Le Goater 
503bd44300dSCédric Le Goater         /* record transmit flags as they are valid only on the first
504bd44300dSCédric Le Goater          * segment */
505bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_FTS) {
506bd44300dSCédric Le Goater             flags = bd.des1;
507bd44300dSCédric Le Goater         }
508bd44300dSCédric Le Goater 
509cd679a76SCédric Le Goater         len = FTGMAC100_TXDES0_TXBUF_SIZE(bd.des0);
510*af6d66e2SCédric Le Goater         if (!len) {
511*af6d66e2SCédric Le Goater             /*
512*af6d66e2SCédric Le Goater              * 0 is an invalid size, however the HW does not raise any
513*af6d66e2SCédric Le Goater              * interrupt. Flag an error because the guest is buggy.
514*af6d66e2SCédric Le Goater              */
515*af6d66e2SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid segment size\n",
516*af6d66e2SCédric Le Goater                           __func__);
517*af6d66e2SCédric Le Goater         }
518*af6d66e2SCédric Le Goater 
519cd679a76SCédric Le Goater         if (frame_size + len > sizeof(s->frame)) {
520bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n",
521bd44300dSCédric Le Goater                           __func__, len);
522cd679a76SCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_LOST;
523cd679a76SCédric Le Goater             len =  sizeof(s->frame) - frame_size;
524bd44300dSCédric Le Goater         }
525bd44300dSCédric Le Goater 
526bd44300dSCédric Le Goater         if (dma_memory_read(&address_space_memory, bd.des3, ptr, len)) {
527bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n",
528bd44300dSCédric Le Goater                           __func__, bd.des3);
5299c30f092SCédric Le Goater             s->isr |= FTGMAC100_INT_AHB_ERR;
530bd44300dSCédric Le Goater             break;
531bd44300dSCédric Le Goater         }
532bd44300dSCédric Le Goater 
5338576b12dSCédric Le Goater         /* Check for VLAN */
5348576b12dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_FTS &&
5358576b12dSCédric Le Goater             bd.des1 & FTGMAC100_TXDES1_INS_VLANTAG &&
5368576b12dSCédric Le Goater             be16_to_cpu(PKT_GET_ETH_HDR(ptr)->h_proto) != ETH_P_VLAN) {
5378576b12dSCédric Le Goater             if (frame_size + len + 4 > sizeof(s->frame)) {
5388576b12dSCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n",
5398576b12dSCédric Le Goater                               __func__, len);
5408576b12dSCédric Le Goater                 s->isr |= FTGMAC100_INT_XPKT_LOST;
5418576b12dSCédric Le Goater                 len =  sizeof(s->frame) - frame_size - 4;
5428576b12dSCédric Le Goater             }
5438576b12dSCédric Le Goater             memmove(ptr + 16, ptr + 12, len - 12);
5448576b12dSCédric Le Goater             stw_be_p(ptr + 12, ETH_P_VLAN);
5458576b12dSCédric Le Goater             stw_be_p(ptr + 14, bd.des1);
5468576b12dSCédric Le Goater             len += 4;
5478576b12dSCédric Le Goater         }
5488576b12dSCédric Le Goater 
549bd44300dSCédric Le Goater         ptr += len;
550bd44300dSCédric Le Goater         frame_size += len;
551bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_LTS) {
552bd44300dSCédric Le Goater             if (flags & FTGMAC100_TXDES1_IP_CHKSUM) {
553bd44300dSCédric Le Goater                 net_checksum_calculate(s->frame, frame_size);
554bd44300dSCédric Le Goater             }
555bd44300dSCédric Le Goater             /* Last buffer in frame.  */
556bd44300dSCédric Le Goater             qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size);
557bd44300dSCédric Le Goater             ptr = s->frame;
558bd44300dSCédric Le Goater             frame_size = 0;
559bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_ETH;
560bd44300dSCédric Le Goater         }
561bd44300dSCédric Le Goater 
562bd44300dSCédric Le Goater         if (flags & FTGMAC100_TXDES1_TX2FIC) {
563bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_FIFO;
564bd44300dSCédric Le Goater         }
565bd44300dSCédric Le Goater         bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN;
566bd44300dSCédric Le Goater 
567bd44300dSCédric Le Goater         /* Write back the modified descriptor.  */
568bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
569bd44300dSCédric Le Goater         /* Advance to the next descriptor.  */
5701335fe3eSCédric Le Goater         if (bd.des0 & s->txdes0_edotr) {
571bd44300dSCédric Le Goater             addr = tx_ring;
572bd44300dSCédric Le Goater         } else {
573d7a64d00SErik Smit             addr += FTGMAC100_DBLAC_TXDES_SIZE(s->dblac);
574bd44300dSCédric Le Goater         }
575bd44300dSCédric Le Goater     }
576bd44300dSCédric Le Goater 
577bd44300dSCédric Le Goater     s->tx_descriptor = addr;
578bd44300dSCédric Le Goater 
579bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
580bd44300dSCédric Le Goater }
581bd44300dSCédric Le Goater 
582b8c4b67eSPhilippe Mathieu-Daudé static bool ftgmac100_can_receive(NetClientState *nc)
583bd44300dSCédric Le Goater {
584bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
585bd44300dSCédric Le Goater     FTGMAC100Desc bd;
586bd44300dSCédric Le Goater 
587bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
588bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
589b8c4b67eSPhilippe Mathieu-Daudé         return false;
590bd44300dSCédric Le Goater     }
591bd44300dSCédric Le Goater 
592bd44300dSCédric Le Goater     if (ftgmac100_read_bd(&bd, s->rx_descriptor)) {
593b8c4b67eSPhilippe Mathieu-Daudé         return false;
594bd44300dSCédric Le Goater     }
595bd44300dSCédric Le Goater     return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY);
596bd44300dSCédric Le Goater }
597bd44300dSCédric Le Goater 
598bd44300dSCédric Le Goater /*
599bd44300dSCédric Le Goater  * This is purely informative. The HW can poll the RW (and RX) ring
600bd44300dSCédric Le Goater  * buffers for available descriptors but we don't need to trigger a
601bd44300dSCédric Le Goater  * timer for that in qemu.
602bd44300dSCédric Le Goater  */
603bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s)
604bd44300dSCédric Le Goater {
605bd44300dSCédric Le Goater     /* Polling times :
606bd44300dSCédric Le Goater      *
607bd44300dSCédric Le Goater      * Speed      TIME_SEL=0    TIME_SEL=1
608bd44300dSCédric Le Goater      *
609bd44300dSCédric Le Goater      *    10         51.2 ms      819.2 ms
610bd44300dSCédric Le Goater      *   100         5.12 ms      81.92 ms
611bd44300dSCédric Le Goater      *  1000        1.024 ms     16.384 ms
612bd44300dSCédric Le Goater      */
613bd44300dSCédric Le Goater     static const int div[] = { 20, 200, 1000 };
614bd44300dSCédric Le Goater 
615bd44300dSCédric Le Goater     uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr);
616bd44300dSCédric Le Goater     uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0;
617bd44300dSCédric Le Goater 
618bd44300dSCédric Le Goater     if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) {
619bd44300dSCédric Le Goater         cnt <<= 4;
620bd44300dSCédric Le Goater     }
621bd44300dSCédric Le Goater 
622bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) {
623bd44300dSCédric Le Goater         speed = 2;
624bd44300dSCédric Le Goater     }
625bd44300dSCédric Le Goater 
6264a4ff4c5SLaurent Vivier     return cnt / div[speed];
627bd44300dSCédric Le Goater }
628bd44300dSCédric Le Goater 
629bd44300dSCédric Le Goater static void ftgmac100_reset(DeviceState *d)
630bd44300dSCédric Le Goater {
631bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(d);
632bd44300dSCédric Le Goater 
633bd44300dSCédric Le Goater     /* Reset the FTGMAC100 */
634bd44300dSCédric Le Goater     s->isr = 0;
635bd44300dSCédric Le Goater     s->ier = 0;
636bd44300dSCédric Le Goater     s->rx_enabled = 0;
637bd44300dSCédric Le Goater     s->rx_ring = 0;
638bd44300dSCédric Le Goater     s->rbsr = 0x640;
639bd44300dSCédric Le Goater     s->rx_descriptor = 0;
640bd44300dSCédric Le Goater     s->tx_ring = 0;
641bd44300dSCédric Le Goater     s->tx_descriptor = 0;
642bd44300dSCédric Le Goater     s->math[0] = 0;
643bd44300dSCédric Le Goater     s->math[1] = 0;
644bd44300dSCédric Le Goater     s->itc = 0;
645bd44300dSCédric Le Goater     s->aptcr = 1;
646bd44300dSCédric Le Goater     s->dblac = 0x00022f00;
647bd44300dSCédric Le Goater     s->revr = 0;
648bd44300dSCédric Le Goater     s->fear1 = 0;
649bd44300dSCédric Le Goater     s->tpafcr = 0xf1;
650bd44300dSCédric Le Goater 
651bd44300dSCédric Le Goater     s->maccr = 0;
652bd44300dSCédric Le Goater     s->phycr = 0;
653bd44300dSCédric Le Goater     s->phydata = 0;
654bd44300dSCédric Le Goater     s->fcr = 0x400;
655bd44300dSCédric Le Goater 
656bd44300dSCédric Le Goater     /* and the PHY */
657bd44300dSCédric Le Goater     phy_reset(s);
658bd44300dSCédric Le Goater }
659bd44300dSCédric Le Goater 
660bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size)
661bd44300dSCédric Le Goater {
662bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
663bd44300dSCédric Le Goater 
664bd44300dSCédric Le Goater     switch (addr & 0xff) {
665bd44300dSCédric Le Goater     case FTGMAC100_ISR:
666bd44300dSCédric Le Goater         return s->isr;
667bd44300dSCédric Le Goater     case FTGMAC100_IER:
668bd44300dSCédric Le Goater         return s->ier;
669bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR:
670bd44300dSCédric Le Goater         return (s->conf.macaddr.a[0] << 8)  | s->conf.macaddr.a[1];
671bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
672bd44300dSCédric Le Goater         return ((uint32_t) s->conf.macaddr.a[2] << 24) |
673bd44300dSCédric Le Goater             (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) |
674bd44300dSCédric Le Goater             s->conf.macaddr.a[5];
675bd44300dSCédric Le Goater     case FTGMAC100_MATH0:
676bd44300dSCédric Le Goater         return s->math[0];
677bd44300dSCédric Le Goater     case FTGMAC100_MATH1:
678bd44300dSCédric Le Goater         return s->math[1];
67939161476SCédric Le Goater     case FTGMAC100_RXR_BADR:
68039161476SCédric Le Goater         return s->rx_ring;
68139161476SCédric Le Goater     case FTGMAC100_NPTXR_BADR:
68239161476SCédric Le Goater         return s->tx_ring;
683bd44300dSCédric Le Goater     case FTGMAC100_ITC:
684bd44300dSCédric Le Goater         return s->itc;
685bd44300dSCédric Le Goater     case FTGMAC100_DBLAC:
686bd44300dSCédric Le Goater         return s->dblac;
687bd44300dSCédric Le Goater     case FTGMAC100_REVR:
688bd44300dSCédric Le Goater         return s->revr;
689bd44300dSCédric Le Goater     case FTGMAC100_FEAR1:
690bd44300dSCédric Le Goater         return s->fear1;
691bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR:
692bd44300dSCédric Le Goater         return s->tpafcr;
693bd44300dSCédric Le Goater     case FTGMAC100_FCR:
694bd44300dSCédric Le Goater         return s->fcr;
695bd44300dSCédric Le Goater     case FTGMAC100_MACCR:
696bd44300dSCédric Le Goater         return s->maccr;
697bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:
698bd44300dSCédric Le Goater         return s->phycr;
699bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
700bd44300dSCédric Le Goater         return s->phydata;
701bd44300dSCédric Le Goater 
702bd44300dSCédric Le Goater         /* We might want to support these one day */
703bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
704bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
705bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
706bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%"
707bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
708bd44300dSCédric Le Goater         return 0;
709bd44300dSCédric Le Goater     default:
710bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
711bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
712bd44300dSCédric Le Goater         return 0;
713bd44300dSCédric Le Goater     }
714bd44300dSCédric Le Goater }
715bd44300dSCédric Le Goater 
716bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr,
717bd44300dSCédric Le Goater                           uint64_t value, unsigned size)
718bd44300dSCédric Le Goater {
719bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
720bd44300dSCédric Le Goater 
721bd44300dSCédric Le Goater     switch (addr & 0xff) {
722bd44300dSCédric Le Goater     case FTGMAC100_ISR: /* Interrupt status */
723bd44300dSCédric Le Goater         s->isr &= ~value;
724bd44300dSCédric Le Goater         break;
725bd44300dSCédric Le Goater     case FTGMAC100_IER: /* Interrupt control */
726bd44300dSCédric Le Goater         s->ier = value;
727bd44300dSCédric Le Goater         break;
728bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR: /* MAC */
729bd44300dSCédric Le Goater         s->conf.macaddr.a[0] = value >> 8;
730bd44300dSCédric Le Goater         s->conf.macaddr.a[1] = value;
731bd44300dSCédric Le Goater         break;
732bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
733bd44300dSCédric Le Goater         s->conf.macaddr.a[2] = value >> 24;
734bd44300dSCédric Le Goater         s->conf.macaddr.a[3] = value >> 16;
735bd44300dSCédric Le Goater         s->conf.macaddr.a[4] = value >> 8;
736bd44300dSCédric Le Goater         s->conf.macaddr.a[5] = value;
737bd44300dSCédric Le Goater         break;
738bd44300dSCédric Le Goater     case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */
739bd44300dSCédric Le Goater         s->math[0] = value;
740bd44300dSCédric Le Goater         break;
741bd44300dSCédric Le Goater     case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */
742bd44300dSCédric Le Goater         s->math[1] = value;
743bd44300dSCédric Le Goater         break;
744bd44300dSCédric Le Goater     case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */
745bd44300dSCédric Le Goater         s->itc = value;
746bd44300dSCédric Le Goater         break;
747bd44300dSCédric Le Goater     case FTGMAC100_RXR_BADR: /* Ring buffer address */
74855efb365SCédric Le Goater         if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) {
74955efb365SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad RX buffer alignment 0x%"
75055efb365SCédric Le Goater                           HWADDR_PRIx "\n", __func__, value);
75155efb365SCédric Le Goater             return;
75255efb365SCédric Le Goater         }
75355efb365SCédric Le Goater 
754bd44300dSCédric Le Goater         s->rx_ring = value;
755bd44300dSCédric Le Goater         s->rx_descriptor = s->rx_ring;
756bd44300dSCédric Le Goater         break;
757bd44300dSCédric Le Goater 
758bd44300dSCédric Le Goater     case FTGMAC100_RBSR: /* DMA buffer size */
759bd44300dSCédric Le Goater         s->rbsr = value;
760bd44300dSCédric Le Goater         break;
761bd44300dSCédric Le Goater 
762bd44300dSCédric Le Goater     case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */
76355efb365SCédric Le Goater         if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) {
76455efb365SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad TX buffer alignment 0x%"
76555efb365SCédric Le Goater                           HWADDR_PRIx "\n", __func__, value);
76655efb365SCédric Le Goater             return;
76755efb365SCédric Le Goater         }
768bd44300dSCédric Le Goater         s->tx_ring = value;
769bd44300dSCédric Le Goater         s->tx_descriptor = s->tx_ring;
770bd44300dSCédric Le Goater         break;
771bd44300dSCédric Le Goater 
772bd44300dSCédric Le Goater     case FTGMAC100_NPTXPD: /* Trigger transmit */
773bd44300dSCédric Le Goater         if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN))
774bd44300dSCédric Le Goater             == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) {
775bd44300dSCédric Le Goater             /* TODO: high priority tx ring */
776bd44300dSCédric Le Goater             ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor);
777bd44300dSCédric Le Goater         }
778bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
779bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
780bd44300dSCédric Le Goater         }
781bd44300dSCédric Le Goater         break;
782bd44300dSCédric Le Goater 
783bd44300dSCédric Le Goater     case FTGMAC100_RXPD: /* Receive Poll Demand Register */
784bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
785bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
786bd44300dSCédric Le Goater         }
787bd44300dSCédric Le Goater         break;
788bd44300dSCédric Le Goater 
789bd44300dSCédric Le Goater     case FTGMAC100_APTC: /* Automatic polling */
790bd44300dSCédric Le Goater         s->aptcr = value;
791bd44300dSCédric Le Goater 
792bd44300dSCédric Le Goater         if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) {
793bd44300dSCédric Le Goater             ftgmac100_rxpoll(s);
794bd44300dSCédric Le Goater         }
795bd44300dSCédric Le Goater 
796bd44300dSCédric Le Goater         if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) {
797bd44300dSCédric Le Goater             qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__);
798bd44300dSCédric Le Goater         }
799bd44300dSCédric Le Goater         break;
800bd44300dSCédric Le Goater 
801bd44300dSCédric Le Goater     case FTGMAC100_MACCR: /* MAC Device control */
802bd44300dSCédric Le Goater         s->maccr = value;
803bd44300dSCédric Le Goater         if (value & FTGMAC100_MACCR_SW_RST) {
804bd44300dSCédric Le Goater             ftgmac100_reset(DEVICE(s));
805bd44300dSCédric Le Goater         }
806bd44300dSCédric Le Goater 
807bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
808bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
809bd44300dSCédric Le Goater         }
810bd44300dSCédric Le Goater         break;
811bd44300dSCédric Le Goater 
812bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:  /* PHY Device control */
813bd44300dSCédric Le Goater         s->phycr = value;
814f16c845aSCédric Le Goater         if (s->revr & FTGMAC100_REVR_NEW_MDIO_INTERFACE) {
815f16c845aSCédric Le Goater             do_phy_new_ctl(s);
816bd44300dSCédric Le Goater         } else {
817f16c845aSCédric Le Goater             do_phy_ctl(s);
818bd44300dSCédric Le Goater         }
819bd44300dSCédric Le Goater         break;
820bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
821bd44300dSCédric Le Goater         s->phydata = value & 0xffff;
822bd44300dSCédric Le Goater         break;
823bd44300dSCédric Le Goater     case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */
824a134321eSerik-smit         if (FTGMAC100_DBLAC_TXDES_SIZE(value) < sizeof(FTGMAC100Desc)) {
825d7a64d00SErik Smit             qemu_log_mask(LOG_GUEST_ERROR,
826a134321eSerik-smit                           "%s: transmit descriptor too small: %" PRIx64
827a134321eSerik-smit                           " bytes\n", __func__,
828a134321eSerik-smit                           FTGMAC100_DBLAC_TXDES_SIZE(value));
829d7a64d00SErik Smit             break;
830d7a64d00SErik Smit         }
831a134321eSerik-smit         if (FTGMAC100_DBLAC_RXDES_SIZE(value) < sizeof(FTGMAC100Desc)) {
832d7a64d00SErik Smit             qemu_log_mask(LOG_GUEST_ERROR,
833a134321eSerik-smit                           "%s: receive descriptor too small : %" PRIx64
834a134321eSerik-smit                           " bytes\n", __func__,
835a134321eSerik-smit                           FTGMAC100_DBLAC_RXDES_SIZE(value));
836d7a64d00SErik Smit             break;
837d7a64d00SErik Smit         }
838bd44300dSCédric Le Goater         s->dblac = value;
839bd44300dSCédric Le Goater         break;
840bd44300dSCédric Le Goater     case FTGMAC100_REVR:  /* Feature Register */
841f16c845aSCédric Le Goater         s->revr = value;
842bd44300dSCédric Le Goater         break;
843bd44300dSCédric Le Goater     case FTGMAC100_FEAR1: /* Feature Register 1 */
844bd44300dSCédric Le Goater         s->fear1 = value;
845bd44300dSCédric Le Goater         break;
846bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */
847bd44300dSCédric Le Goater         s->tpafcr = value;
848bd44300dSCédric Le Goater         break;
849bd44300dSCédric Le Goater     case FTGMAC100_FCR: /* Flow Control  */
850bd44300dSCédric Le Goater         s->fcr  = value;
851bd44300dSCédric Le Goater         break;
852bd44300dSCédric Le Goater 
853bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
854bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
855bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
856bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%"
857bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
858bd44300dSCédric Le Goater         break;
859bd44300dSCédric Le Goater     default:
860bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
861bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
862bd44300dSCédric Le Goater         break;
863bd44300dSCédric Le Goater     }
864bd44300dSCédric Le Goater 
865bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
866bd44300dSCédric Le Goater }
867bd44300dSCédric Le Goater 
868bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len)
869bd44300dSCédric Le Goater {
870bd44300dSCédric Le Goater     unsigned mcast_idx;
871bd44300dSCédric Le Goater 
872bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_RX_ALL) {
873bd44300dSCédric Le Goater         return 1;
874bd44300dSCédric Le Goater     }
875bd44300dSCédric Le Goater 
876bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
877bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
878bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) {
879bd44300dSCédric Le Goater             return 0;
880bd44300dSCédric Le Goater         }
881bd44300dSCédric Le Goater         break;
882bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
883bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) {
884bd44300dSCédric Le Goater             if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) {
885bd44300dSCédric Le Goater                 return 0;
886bd44300dSCédric Le Goater             }
887bd44300dSCédric Le Goater 
88844effc1fSCédric Le Goater             mcast_idx = net_crc32_le(buf, ETH_ALEN);
88944effc1fSCédric Le Goater             mcast_idx = (~(mcast_idx >> 2)) & 0x3f;
890bd44300dSCédric Le Goater             if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) {
891bd44300dSCédric Le Goater                 return 0;
892bd44300dSCédric Le Goater             }
893bd44300dSCédric Le Goater         }
894bd44300dSCédric Le Goater         break;
895bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
896bd44300dSCédric Le Goater         if (memcmp(s->conf.macaddr.a, buf, 6)) {
897bd44300dSCédric Le Goater             return 0;
898bd44300dSCédric Le Goater         }
899bd44300dSCédric Le Goater         break;
900bd44300dSCédric Le Goater     }
901bd44300dSCédric Le Goater 
902bd44300dSCédric Le Goater     return 1;
903bd44300dSCédric Le Goater }
904bd44300dSCédric Le Goater 
905bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf,
906bd44300dSCédric Le Goater                                  size_t len)
907bd44300dSCédric Le Goater {
908bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
909bd44300dSCédric Le Goater     FTGMAC100Desc bd;
910bd44300dSCédric Le Goater     uint32_t flags = 0;
911bd44300dSCédric Le Goater     uint32_t addr;
912bd44300dSCédric Le Goater     uint32_t crc;
913bd44300dSCédric Le Goater     uint32_t buf_addr;
914bd44300dSCédric Le Goater     uint8_t *crc_ptr;
915bd44300dSCédric Le Goater     uint32_t buf_len;
916bd44300dSCédric Le Goater     size_t size = len;
917bd44300dSCédric Le Goater     uint32_t first = FTGMAC100_RXDES0_FRS;
918cd679a76SCédric Le Goater     uint16_t proto = be16_to_cpu(PKT_GET_ETH_HDR(buf)->h_proto);
919cd679a76SCédric Le Goater     int max_frame_size = ftgmac100_max_frame_size(s, proto);
920bd44300dSCédric Le Goater 
921bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
922bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
923bd44300dSCédric Le Goater         return -1;
924bd44300dSCédric Le Goater     }
925bd44300dSCédric Le Goater 
926bd44300dSCédric Le Goater     /* TODO : Pad to minimum Ethernet frame length */
927bd44300dSCédric Le Goater     /* handle small packets.  */
928bd44300dSCédric Le Goater     if (size < 10) {
929bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: dropped frame of %zd bytes\n",
930bd44300dSCédric Le Goater                       __func__, size);
931bd44300dSCédric Le Goater         return size;
932bd44300dSCédric Le Goater     }
933bd44300dSCédric Le Goater 
934bd44300dSCédric Le Goater     if (!ftgmac100_filter(s, buf, size)) {
935bd44300dSCédric Le Goater         return size;
936bd44300dSCédric Le Goater     }
937bd44300dSCédric Le Goater 
938bd44300dSCédric Le Goater     /* 4 bytes for the CRC.  */
939bd44300dSCédric Le Goater     size += 4;
940bd44300dSCédric Le Goater     crc = cpu_to_be32(crc32(~0, buf, size));
941bd44300dSCédric Le Goater     crc_ptr = (uint8_t *) &crc;
942bd44300dSCédric Le Goater 
943bd44300dSCédric Le Goater     /* Huge frames are truncated.  */
944bd44300dSCédric Le Goater     if (size > max_frame_size) {
945bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n",
946bd44300dSCédric Le Goater                       __func__, size);
947cd679a76SCédric Le Goater         size = max_frame_size;
948bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_FTL;
949bd44300dSCédric Le Goater     }
950bd44300dSCédric Le Goater 
951bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
952bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
953bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_BROADCAST;
954bd44300dSCédric Le Goater         break;
955bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
956bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_MULTICAST;
957bd44300dSCédric Le Goater         break;
958bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
959bd44300dSCédric Le Goater         break;
960bd44300dSCédric Le Goater     }
961bd44300dSCédric Le Goater 
962cf9f48d3SCédric Le Goater     s->isr |= FTGMAC100_INT_RPKT_FIFO;
963bd44300dSCédric Le Goater     addr = s->rx_descriptor;
964bd44300dSCédric Le Goater     while (size > 0) {
965bd44300dSCédric Le Goater         if (!ftgmac100_can_receive(nc)) {
966bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__);
967bd44300dSCédric Le Goater             return -1;
968bd44300dSCédric Le Goater         }
969bd44300dSCédric Le Goater 
970bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
971bd44300dSCédric Le Goater             (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) {
972bd44300dSCédric Le Goater             /* No descriptors available.  Bail out.  */
973bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n",
974bd44300dSCédric Le Goater                           __func__);
975bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_RXBUF;
976bd44300dSCédric Le Goater             break;
977bd44300dSCédric Le Goater         }
978bd44300dSCédric Le Goater         buf_len = (size <= s->rbsr) ? size : s->rbsr;
979bd44300dSCédric Le Goater         bd.des0 |= buf_len & 0x3fff;
980bd44300dSCédric Le Goater         size -= buf_len;
981bd44300dSCédric Le Goater 
982bd44300dSCédric Le Goater         /* The last 4 bytes are the CRC.  */
983bd44300dSCédric Le Goater         if (size < 4) {
984bd44300dSCédric Le Goater             buf_len += size - 4;
985bd44300dSCédric Le Goater         }
986bd44300dSCédric Le Goater         buf_addr = bd.des3;
9878576b12dSCédric Le Goater         if (first && proto == ETH_P_VLAN && buf_len >= 18) {
9888576b12dSCédric Le Goater             bd.des1 = lduw_be_p(buf + 14) | FTGMAC100_RXDES1_VLANTAG_AVAIL;
9898576b12dSCédric Le Goater 
9908576b12dSCédric Le Goater             if (s->maccr & FTGMAC100_MACCR_RM_VLAN) {
9918576b12dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr, buf, 12);
9928576b12dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr + 12, buf + 16,
9938576b12dSCédric Le Goater                                  buf_len - 16);
9948576b12dSCédric Le Goater             } else {
995bd44300dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr, buf, buf_len);
9968576b12dSCédric Le Goater             }
9978576b12dSCédric Le Goater         } else {
9988576b12dSCédric Le Goater             bd.des1 = 0;
9998576b12dSCédric Le Goater             dma_memory_write(&address_space_memory, buf_addr, buf, buf_len);
10008576b12dSCédric Le Goater         }
1001bd44300dSCédric Le Goater         buf += buf_len;
1002bd44300dSCédric Le Goater         if (size < 4) {
1003bd44300dSCédric Le Goater             dma_memory_write(&address_space_memory, buf_addr + buf_len,
1004bd44300dSCédric Le Goater                              crc_ptr, 4 - size);
1005bd44300dSCédric Le Goater             crc_ptr += 4 - size;
1006bd44300dSCédric Le Goater         }
1007bd44300dSCédric Le Goater 
1008bd44300dSCédric Le Goater         bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY;
1009bd44300dSCédric Le Goater         first = 0;
1010bd44300dSCédric Le Goater         if (size == 0) {
1011bd44300dSCédric Le Goater             /* Last buffer in frame.  */
1012bd44300dSCédric Le Goater             bd.des0 |= flags | FTGMAC100_RXDES0_LRS;
1013bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_RPKT_BUF;
1014bd44300dSCédric Le Goater         }
1015bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
10161335fe3eSCédric Le Goater         if (bd.des0 & s->rxdes0_edorr) {
1017bd44300dSCédric Le Goater             addr = s->rx_ring;
1018bd44300dSCédric Le Goater         } else {
1019d7a64d00SErik Smit             addr += FTGMAC100_DBLAC_RXDES_SIZE(s->dblac);
1020bd44300dSCédric Le Goater         }
1021bd44300dSCédric Le Goater     }
1022bd44300dSCédric Le Goater     s->rx_descriptor = addr;
1023bd44300dSCédric Le Goater 
1024bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
1025bd44300dSCédric Le Goater     return len;
1026bd44300dSCédric Le Goater }
1027bd44300dSCédric Le Goater 
1028bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = {
1029bd44300dSCédric Le Goater     .read = ftgmac100_read,
1030bd44300dSCédric Le Goater     .write = ftgmac100_write,
1031bd44300dSCédric Le Goater     .valid.min_access_size = 4,
1032bd44300dSCédric Le Goater     .valid.max_access_size = 4,
1033bd44300dSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
1034bd44300dSCédric Le Goater };
1035bd44300dSCédric Le Goater 
1036bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc)
1037bd44300dSCédric Le Goater {
1038bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
1039bd44300dSCédric Le Goater 
1040bd44300dSCédric Le Goater     s->nic = NULL;
1041bd44300dSCédric Le Goater }
1042bd44300dSCédric Le Goater 
1043bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = {
1044bd44300dSCédric Le Goater     .type = NET_CLIENT_DRIVER_NIC,
1045bd44300dSCédric Le Goater     .size = sizeof(NICState),
1046bd44300dSCédric Le Goater     .can_receive = ftgmac100_can_receive,
1047bd44300dSCédric Le Goater     .receive = ftgmac100_receive,
1048bd44300dSCédric Le Goater     .cleanup = ftgmac100_cleanup,
1049bd44300dSCédric Le Goater     .link_status_changed = ftgmac100_set_link,
1050bd44300dSCédric Le Goater };
1051bd44300dSCédric Le Goater 
1052bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp)
1053bd44300dSCédric Le Goater {
1054bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(dev);
1055bd44300dSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1056bd44300dSCédric Le Goater 
10571335fe3eSCédric Le Goater     if (s->aspeed) {
10581335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED;
10591335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED;
10601335fe3eSCédric Le Goater     } else {
10611335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR;
10621335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR;
10631335fe3eSCédric Le Goater     }
10641335fe3eSCédric Le Goater 
1065bd44300dSCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(dev), &ftgmac100_ops, s,
1066bd44300dSCédric Le Goater                           TYPE_FTGMAC100, 0x2000);
1067bd44300dSCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
1068bd44300dSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
1069bd44300dSCédric Le Goater     qemu_macaddr_default_if_unset(&s->conf.macaddr);
1070bd44300dSCédric Le Goater 
1071bd44300dSCédric Le Goater     s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf,
10728e5c952bSPhilippe Mathieu-Daudé                           object_get_typename(OBJECT(dev)), dev->id, s);
1073bd44300dSCédric Le Goater     qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a);
1074bd44300dSCédric Le Goater }
1075bd44300dSCédric Le Goater 
1076bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = {
1077bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
1078bd44300dSCédric Le Goater     .version_id = 1,
1079bd44300dSCédric Le Goater     .minimum_version_id = 1,
1080bd44300dSCédric Le Goater     .fields = (VMStateField[]) {
1081bd44300dSCédric Le Goater         VMSTATE_UINT32(irq_state, FTGMAC100State),
1082bd44300dSCédric Le Goater         VMSTATE_UINT32(isr, FTGMAC100State),
1083bd44300dSCédric Le Goater         VMSTATE_UINT32(ier, FTGMAC100State),
1084bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_enabled, FTGMAC100State),
1085bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_ring, FTGMAC100State),
1086bd44300dSCédric Le Goater         VMSTATE_UINT32(rbsr, FTGMAC100State),
1087bd44300dSCédric Le Goater         VMSTATE_UINT32(tx_ring, FTGMAC100State),
1088bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_descriptor, FTGMAC100State),
1089bd44300dSCédric Le Goater         VMSTATE_UINT32(tx_descriptor, FTGMAC100State),
1090bd44300dSCédric Le Goater         VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2),
1091bd44300dSCédric Le Goater         VMSTATE_UINT32(itc, FTGMAC100State),
1092bd44300dSCédric Le Goater         VMSTATE_UINT32(aptcr, FTGMAC100State),
1093bd44300dSCédric Le Goater         VMSTATE_UINT32(dblac, FTGMAC100State),
1094bd44300dSCédric Le Goater         VMSTATE_UINT32(revr, FTGMAC100State),
1095bd44300dSCédric Le Goater         VMSTATE_UINT32(fear1, FTGMAC100State),
1096bd44300dSCédric Le Goater         VMSTATE_UINT32(tpafcr, FTGMAC100State),
1097bd44300dSCédric Le Goater         VMSTATE_UINT32(maccr, FTGMAC100State),
1098bd44300dSCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1099bd44300dSCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1100bd44300dSCédric Le Goater         VMSTATE_UINT32(fcr, FTGMAC100State),
1101bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_status, FTGMAC100State),
1102bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_control, FTGMAC100State),
1103bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_advertise, FTGMAC100State),
1104bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int, FTGMAC100State),
1105bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int_mask, FTGMAC100State),
11061335fe3eSCédric Le Goater         VMSTATE_UINT32(txdes0_edotr, FTGMAC100State),
11071335fe3eSCédric Le Goater         VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State),
1108bd44300dSCédric Le Goater         VMSTATE_END_OF_LIST()
1109bd44300dSCédric Le Goater     }
1110bd44300dSCédric Le Goater };
1111bd44300dSCédric Le Goater 
1112bd44300dSCédric Le Goater static Property ftgmac100_properties[] = {
11131335fe3eSCédric Le Goater     DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false),
1114bd44300dSCédric Le Goater     DEFINE_NIC_PROPERTIES(FTGMAC100State, conf),
1115bd44300dSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1116bd44300dSCédric Le Goater };
1117bd44300dSCédric Le Goater 
1118bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data)
1119bd44300dSCédric Le Goater {
1120bd44300dSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1121bd44300dSCédric Le Goater 
1122bd44300dSCédric Le Goater     dc->vmsd = &vmstate_ftgmac100;
1123bd44300dSCédric Le Goater     dc->reset = ftgmac100_reset;
11244f67d30bSMarc-André Lureau     device_class_set_props(dc, ftgmac100_properties);
1125bd44300dSCédric Le Goater     set_bit(DEVICE_CATEGORY_NETWORK, dc->categories);
1126bd44300dSCédric Le Goater     dc->realize = ftgmac100_realize;
1127bd44300dSCédric Le Goater     dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation";
1128bd44300dSCédric Le Goater }
1129bd44300dSCédric Le Goater 
1130bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = {
1131bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
1132bd44300dSCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1133bd44300dSCédric Le Goater     .instance_size = sizeof(FTGMAC100State),
1134bd44300dSCédric Le Goater     .class_init = ftgmac100_class_init,
1135bd44300dSCédric Le Goater };
1136bd44300dSCédric Le Goater 
1137289251b0SCédric Le Goater /*
1138289251b0SCédric Le Goater  * AST2600 MII controller
1139289251b0SCédric Le Goater  */
1140289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_FIRE        BIT(31)
1141289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_ST_22       BIT(28)
1142289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP(x)       ((x) & (ASPEED_MII_PHYCR_OP_WRITE | \
1143289251b0SCédric Le Goater                                              ASPEED_MII_PHYCR_OP_READ))
1144289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_WRITE    BIT(26)
1145289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_READ     BIT(27)
1146289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_DATA(x)     (x & 0xffff)
1147289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_PHY(x)      (((x) >> 21) & 0x1f)
1148289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_REG(x)      (((x) >> 16) & 0x1f)
1149289251b0SCédric Le Goater 
1150289251b0SCédric Le Goater #define ASPEED_MII_PHYDATA_IDLE      BIT(16)
1151289251b0SCédric Le Goater 
1152289251b0SCédric Le Goater static void aspeed_mii_transition(AspeedMiiState *s, bool fire)
1153289251b0SCédric Le Goater {
1154289251b0SCédric Le Goater     if (fire) {
1155289251b0SCédric Le Goater         s->phycr |= ASPEED_MII_PHYCR_FIRE;
1156289251b0SCédric Le Goater         s->phydata &= ~ASPEED_MII_PHYDATA_IDLE;
1157289251b0SCédric Le Goater     } else {
1158289251b0SCédric Le Goater         s->phycr &= ~ASPEED_MII_PHYCR_FIRE;
1159289251b0SCédric Le Goater         s->phydata |= ASPEED_MII_PHYDATA_IDLE;
1160289251b0SCédric Le Goater     }
1161289251b0SCédric Le Goater }
1162289251b0SCédric Le Goater 
1163289251b0SCédric Le Goater static void aspeed_mii_do_phy_ctl(AspeedMiiState *s)
1164289251b0SCédric Le Goater {
1165289251b0SCédric Le Goater     uint8_t reg;
1166289251b0SCédric Le Goater     uint16_t data;
1167289251b0SCédric Le Goater 
1168289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_ST_22)) {
1169289251b0SCédric Le Goater         aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1170289251b0SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
1171289251b0SCédric Le Goater         return;
1172289251b0SCédric Le Goater     }
1173289251b0SCédric Le Goater 
1174289251b0SCédric Le Goater     /* Nothing to do */
1175289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_FIRE)) {
1176289251b0SCédric Le Goater         return;
1177289251b0SCédric Le Goater     }
1178289251b0SCédric Le Goater 
1179289251b0SCédric Le Goater     reg = ASPEED_MII_PHYCR_REG(s->phycr);
1180289251b0SCédric Le Goater     data = ASPEED_MII_PHYCR_DATA(s->phycr);
1181289251b0SCédric Le Goater 
1182289251b0SCédric Le Goater     switch (ASPEED_MII_PHYCR_OP(s->phycr)) {
1183289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_WRITE:
1184289251b0SCédric Le Goater         do_phy_write(s->nic, reg, data);
1185289251b0SCédric Le Goater         break;
1186289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_READ:
1187289251b0SCédric Le Goater         s->phydata = (s->phydata & ~0xffff) | do_phy_read(s->nic, reg);
1188289251b0SCédric Le Goater         break;
1189289251b0SCédric Le Goater     default:
1190289251b0SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
1191289251b0SCédric Le Goater                       __func__, s->phycr);
1192289251b0SCédric Le Goater     }
1193289251b0SCédric Le Goater 
1194289251b0SCédric Le Goater     aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1195289251b0SCédric Le Goater }
1196289251b0SCédric Le Goater 
1197289251b0SCédric Le Goater static uint64_t aspeed_mii_read(void *opaque, hwaddr addr, unsigned size)
1198289251b0SCédric Le Goater {
1199289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1200289251b0SCédric Le Goater 
1201289251b0SCédric Le Goater     switch (addr) {
1202289251b0SCédric Le Goater     case 0x0:
1203289251b0SCédric Le Goater         return s->phycr;
1204289251b0SCédric Le Goater     case 0x4:
1205289251b0SCédric Le Goater         return s->phydata;
1206289251b0SCédric Le Goater     default:
1207289251b0SCédric Le Goater         g_assert_not_reached();
1208289251b0SCédric Le Goater     }
1209289251b0SCédric Le Goater }
1210289251b0SCédric Le Goater 
1211289251b0SCédric Le Goater static void aspeed_mii_write(void *opaque, hwaddr addr,
1212289251b0SCédric Le Goater                              uint64_t value, unsigned size)
1213289251b0SCédric Le Goater {
1214289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1215289251b0SCédric Le Goater 
1216289251b0SCédric Le Goater     switch (addr) {
1217289251b0SCédric Le Goater     case 0x0:
1218289251b0SCédric Le Goater         s->phycr = value & ~(s->phycr & ASPEED_MII_PHYCR_FIRE);
1219289251b0SCédric Le Goater         break;
1220289251b0SCédric Le Goater     case 0x4:
1221289251b0SCédric Le Goater         s->phydata = value & ~(0xffff | ASPEED_MII_PHYDATA_IDLE);
1222289251b0SCédric Le Goater         break;
1223289251b0SCédric Le Goater     default:
1224289251b0SCédric Le Goater         g_assert_not_reached();
1225289251b0SCédric Le Goater     }
1226289251b0SCédric Le Goater 
1227289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1228289251b0SCédric Le Goater     aspeed_mii_do_phy_ctl(s);
1229289251b0SCédric Le Goater }
1230289251b0SCédric Le Goater 
1231289251b0SCédric Le Goater static const MemoryRegionOps aspeed_mii_ops = {
1232289251b0SCédric Le Goater     .read = aspeed_mii_read,
1233289251b0SCédric Le Goater     .write = aspeed_mii_write,
1234289251b0SCédric Le Goater     .valid.min_access_size = 4,
1235289251b0SCédric Le Goater     .valid.max_access_size = 4,
1236289251b0SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
1237289251b0SCédric Le Goater };
1238289251b0SCédric Le Goater 
1239289251b0SCédric Le Goater static void aspeed_mii_reset(DeviceState *dev)
1240289251b0SCédric Le Goater {
1241289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1242289251b0SCédric Le Goater 
1243289251b0SCédric Le Goater     s->phycr = 0;
1244289251b0SCédric Le Goater     s->phydata = 0;
1245289251b0SCédric Le Goater 
1246289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1247289251b0SCédric Le Goater };
1248289251b0SCédric Le Goater 
1249289251b0SCédric Le Goater static void aspeed_mii_realize(DeviceState *dev, Error **errp)
1250289251b0SCédric Le Goater {
1251289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1252289251b0SCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1253289251b0SCédric Le Goater 
1254ccb88bf2SCédric Le Goater     assert(s->nic);
1255289251b0SCédric Le Goater 
1256289251b0SCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(dev), &aspeed_mii_ops, s,
1257289251b0SCédric Le Goater                           TYPE_ASPEED_MII, 0x8);
1258289251b0SCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
1259289251b0SCédric Le Goater }
1260289251b0SCédric Le Goater 
1261289251b0SCédric Le Goater static const VMStateDescription vmstate_aspeed_mii = {
1262289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1263289251b0SCédric Le Goater     .version_id = 1,
1264289251b0SCédric Le Goater     .minimum_version_id = 1,
1265289251b0SCédric Le Goater     .fields = (VMStateField[]) {
1266289251b0SCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1267289251b0SCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1268289251b0SCédric Le Goater         VMSTATE_END_OF_LIST()
1269289251b0SCédric Le Goater     }
1270289251b0SCédric Le Goater };
1271ccb88bf2SCédric Le Goater 
1272ccb88bf2SCédric Le Goater static Property aspeed_mii_properties[] = {
1273ccb88bf2SCédric Le Goater     DEFINE_PROP_LINK("nic", AspeedMiiState, nic, TYPE_FTGMAC100,
1274ccb88bf2SCédric Le Goater                      FTGMAC100State *),
1275ccb88bf2SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1276ccb88bf2SCédric Le Goater };
1277ccb88bf2SCédric Le Goater 
1278289251b0SCédric Le Goater static void aspeed_mii_class_init(ObjectClass *klass, void *data)
1279289251b0SCédric Le Goater {
1280289251b0SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1281289251b0SCédric Le Goater 
1282289251b0SCédric Le Goater     dc->vmsd = &vmstate_aspeed_mii;
1283289251b0SCédric Le Goater     dc->reset = aspeed_mii_reset;
1284289251b0SCédric Le Goater     dc->realize = aspeed_mii_realize;
1285289251b0SCédric Le Goater     dc->desc = "Aspeed MII controller";
12864f67d30bSMarc-André Lureau     device_class_set_props(dc, aspeed_mii_properties);
1287289251b0SCédric Le Goater }
1288289251b0SCédric Le Goater 
1289289251b0SCédric Le Goater static const TypeInfo aspeed_mii_info = {
1290289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1291289251b0SCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1292289251b0SCédric Le Goater     .instance_size = sizeof(AspeedMiiState),
1293289251b0SCédric Le Goater     .class_init = aspeed_mii_class_init,
1294289251b0SCédric Le Goater };
1295289251b0SCédric Le Goater 
1296bd44300dSCédric Le Goater static void ftgmac100_register_types(void)
1297bd44300dSCédric Le Goater {
1298bd44300dSCédric Le Goater     type_register_static(&ftgmac100_info);
1299289251b0SCédric Le Goater     type_register_static(&aspeed_mii_info);
1300bd44300dSCédric Le Goater }
1301bd44300dSCédric Le Goater 
1302bd44300dSCédric Le Goater type_init(ftgmac100_register_types)
1303