xref: /qemu/hw/net/ftgmac100.c (revision 4f67d30b5e74e060b8dbe10528829b47345cd6e8)
1bd44300dSCédric Le Goater /*
2bd44300dSCédric Le Goater  * Faraday FTGMAC100 Gigabit Ethernet
3bd44300dSCédric Le Goater  *
4bd44300dSCédric Le Goater  * Copyright (C) 2016-2017, IBM Corporation.
5bd44300dSCédric Le Goater  *
6bd44300dSCédric Le Goater  * Based on Coldfire Fast Ethernet Controller emulation.
7bd44300dSCédric Le Goater  *
8bd44300dSCédric Le Goater  * Copyright (c) 2007 CodeSourcery.
9bd44300dSCédric Le Goater  *
10bd44300dSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
11bd44300dSCédric Le Goater  * COPYING file in the top-level directory.
12bd44300dSCédric Le Goater  */
13bd44300dSCédric Le Goater 
14bd44300dSCédric Le Goater #include "qemu/osdep.h"
1564552b6bSMarkus Armbruster #include "hw/irq.h"
16bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h"
17bd44300dSCédric Le Goater #include "sysemu/dma.h"
18289251b0SCédric Le Goater #include "qapi/error.h"
19bd44300dSCédric Le Goater #include "qemu/log.h"
200b8fa32fSMarkus Armbruster #include "qemu/module.h"
21bd44300dSCédric Le Goater #include "net/checksum.h"
22bd44300dSCédric Le Goater #include "net/eth.h"
23bd44300dSCédric Le Goater #include "hw/net/mii.h"
24a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
25d6454270SMarkus Armbruster #include "migration/vmstate.h"
26bd44300dSCédric Le Goater 
27bd44300dSCédric Le Goater /* For crc32 */
28bd44300dSCédric Le Goater #include <zlib.h>
29bd44300dSCédric Le Goater 
30bd44300dSCédric Le Goater /*
31bd44300dSCédric Le Goater  * FTGMAC100 registers
32bd44300dSCédric Le Goater  */
33bd44300dSCédric Le Goater #define FTGMAC100_ISR             0x00
34bd44300dSCédric Le Goater #define FTGMAC100_IER             0x04
35bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR        0x08
36bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR        0x0c
37bd44300dSCédric Le Goater #define FTGMAC100_MATH0           0x10
38bd44300dSCédric Le Goater #define FTGMAC100_MATH1           0x14
39bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD          0x18
40bd44300dSCédric Le Goater #define FTGMAC100_RXPD            0x1C
41bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR      0x20
42bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR        0x24
43bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD          0x28
44bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR      0x2c
45bd44300dSCédric Le Goater #define FTGMAC100_ITC             0x30
46bd44300dSCédric Le Goater #define FTGMAC100_APTC            0x34
47bd44300dSCédric Le Goater #define FTGMAC100_DBLAC           0x38
48bd44300dSCédric Le Goater #define FTGMAC100_REVR            0x40
49bd44300dSCédric Le Goater #define FTGMAC100_FEAR1           0x44
50bd44300dSCédric Le Goater #define FTGMAC100_RBSR            0x4c
51bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR          0x48
52bd44300dSCédric Le Goater 
53bd44300dSCédric Le Goater #define FTGMAC100_MACCR           0x50
54bd44300dSCédric Le Goater #define FTGMAC100_MACSR           0x54
55bd44300dSCédric Le Goater #define FTGMAC100_PHYCR           0x60
56bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA         0x64
57bd44300dSCédric Le Goater #define FTGMAC100_FCR             0x68
58bd44300dSCédric Le Goater 
59bd44300dSCédric Le Goater /*
60bd44300dSCédric Le Goater  * Interrupt status register & interrupt enable register
61bd44300dSCédric Le Goater  */
62bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF    (1 << 0)
63bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO   (1 << 1)
64bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF    (1 << 2)
65bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST   (1 << 3)
66bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH    (1 << 4)
67bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO   (1 << 5)
68bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF  (1 << 6)
69bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST   (1 << 7)
70bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR     (1 << 8)
71bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG  (1 << 9)
72bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF  (1 << 10)
73bd44300dSCédric Le Goater 
74bd44300dSCédric Le Goater /*
75bd44300dSCédric Le Goater  * Automatic polling timer control register
76bd44300dSCédric Le Goater  */
77bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x)        ((x) & 0xf)
78bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL      (1 << 4)
79bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x)        (((x) >> 8) & 0xf)
80bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL      (1 << 12)
81bd44300dSCédric Le Goater 
82bd44300dSCédric Le Goater /*
83bd44300dSCédric Le Goater  * PHY control register
84bd44300dSCédric Le Goater  */
85bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD               (1 << 26)
86bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR               (1 << 27)
87bd44300dSCédric Le Goater 
88bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x)              (((x) >> 16) & 0x1f)
89bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x)              (((x) >> 21) & 0x1f)
90bd44300dSCédric Le Goater 
91bd44300dSCédric Le Goater /*
92bd44300dSCédric Le Goater  * PHY data register
93bd44300dSCédric Le Goater  */
94bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x)       ((x) & 0xffff)
95bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x)       (((x) >> 16) & 0xffff)
96bd44300dSCédric Le Goater 
97bd44300dSCédric Le Goater /*
98f16c845aSCédric Le Goater  * PHY control register - New MDC/MDIO interface
99f16c845aSCédric Le Goater  */
100f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DATA(x)     (((x) >> 16) & 0xffff)
101f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_FIRE        (1 << 15)
102f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_ST_22       (1 << 12)
103f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP(x)       (((x) >> 10) & 3)
104f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_WRITE    0x1
105f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_READ     0x2
106f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DEV(x)      (((x) >> 5) & 0x1f)
107f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_REG(x)      ((x) & 0x1f)
108f16c845aSCédric Le Goater 
109f16c845aSCédric Le Goater /*
110bd44300dSCédric Le Goater  * Feature Register
111bd44300dSCédric Le Goater  */
112bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE   (1 << 31)
113bd44300dSCédric Le Goater 
114bd44300dSCédric Le Goater /*
115bd44300dSCédric Le Goater  * MAC control register
116bd44300dSCédric Le Goater  */
117bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN         (1 << 0)
118bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN         (1 << 1)
119bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN         (1 << 2)
120bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN         (1 << 3)
121bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN          (1 << 4)
122bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN         (1 << 5)
123bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN          (1 << 6)
124bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX   (1 << 7)
125bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP          (1 << 8)
126bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE        (1 << 9)
127bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD          (1 << 10) /* not needed */
128bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT          (1 << 12)
129bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF         (1 << 13)
130bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL           (1 << 14)
131bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN      (1 << 15)
132bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT      (1 << 16)
133bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT      (1 << 17)
134bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR   (1 << 18)
135bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE        (1 << 19)
136bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST           (1 << 31)
137bd44300dSCédric Le Goater 
138bd44300dSCédric Le Goater /*
139bd44300dSCédric Le Goater  * Transmit descriptor
140bd44300dSCédric Le Goater  */
141bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x)   ((x) & 0x3fff)
142bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR           (1 << 15)
143bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR         (1 << 19)
144bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS             (1 << 28)
145bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS             (1 << 29)
1461335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED    (1 << 30)
147bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN       (1 << 31)
148bd44300dSCédric Le Goater 
149bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x)   ((x) & 0xffff)
150bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG     (1 << 16)
151bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM      (1 << 17)
152bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM      (1 << 18)
153bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM       (1 << 19)
154bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC             (1 << 22)
155bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC          (1 << 30)
156bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC            (1 << 31)
157bd44300dSCédric Le Goater 
158bd44300dSCédric Le Goater /*
159bd44300dSCédric Le Goater  * Receive descriptor
160bd44300dSCédric Le Goater  */
161bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC            0x3fff
162bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR           (1 << 15)
163bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST       (1 << 16)
164bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST       (1 << 17)
165bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR          (1 << 18)
166bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR         (1 << 19)
167bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL             (1 << 20)
168bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT            (1 << 21)
169bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB       (1 << 22)
170bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL       (1 << 23)
171bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE    (1 << 24)
172bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME     (1 << 25)
173bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS             (1 << 28)
174bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS             (1 << 29)
1751335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED    (1 << 30)
176bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY       (1 << 31)
177bd44300dSCédric Le Goater 
178bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI      0xffff
179bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK       (0x3 << 20)
180bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP      (0x0 << 20)
181bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP         (0x1 << 20)
182bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP      (0x2 << 20)
183bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP      (0x3 << 20)
184bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC             (1 << 22)
185bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF              (1 << 23)
186bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL   (1 << 24)
187bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR  (1 << 25)
188bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR  (1 << 26)
189bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR   (1 << 27)
190bd44300dSCédric Le Goater 
191bd44300dSCédric Le Goater /*
192bd44300dSCédric Le Goater  * Receive and transmit Buffer Descriptor
193bd44300dSCédric Le Goater  */
194bd44300dSCédric Le Goater typedef struct {
195bd44300dSCédric Le Goater     uint32_t        des0;
196bd44300dSCédric Le Goater     uint32_t        des1;
197bd44300dSCédric Le Goater     uint32_t        des2;        /* not used by HW */
198bd44300dSCédric Le Goater     uint32_t        des3;
199bd44300dSCédric Le Goater } FTGMAC100Desc;
200bd44300dSCédric Le Goater 
201bd44300dSCédric Le Goater /*
202bd44300dSCédric Le Goater  * Specific RTL8211E MII Registers
203bd44300dSCédric Le Goater  */
204bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR        16 /* PHY Specific Control */
205bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR        17 /* PHY Specific Status */
206bd44300dSCédric Le Goater #define RTL8211E_MII_INER         18 /* Interrupt Enable */
207bd44300dSCédric Le Goater #define RTL8211E_MII_INSR         19 /* Interrupt Status */
208bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC        24 /* Receive Error Counter */
209bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR        27 /* Link Down Power Saving */
210bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR       30 /* Extension Page Select */
211bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL       31 /* Page Select */
212bd44300dSCédric Le Goater 
213bd44300dSCédric Le Goater /*
214bd44300dSCédric Le Goater  * RTL8211E Interrupt Status
215bd44300dSCédric Le Goater  */
216bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR       (1 << 15)
217bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV           (1 << 12)
218bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE    (1 << 11)
219bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS         (1 << 10)
220bd44300dSCédric Le Goater #define PHY_INT_ERROR               (1 << 9)
221bd44300dSCédric Le Goater #define PHY_INT_DOWN                (1 << 8)
222bd44300dSCédric Le Goater #define PHY_INT_JABBER              (1 << 0)
223bd44300dSCédric Le Goater 
224bd44300dSCédric Le Goater /*
225bd44300dSCédric Le Goater  * Max frame size for the receiving buffer
226bd44300dSCédric Le Goater  */
227cd679a76SCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE    9220
228bd44300dSCédric Le Goater 
229bd44300dSCédric Le Goater /* Limits depending on the type of the frame
230bd44300dSCédric Le Goater  *
231bd44300dSCédric Le Goater  *   9216 for Jumbo frames (+ 4 for VLAN)
232bd44300dSCédric Le Goater  *   1518 for other frames (+ 4 for VLAN)
233bd44300dSCédric Le Goater  */
234cd679a76SCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s, uint16_t proto)
235bd44300dSCédric Le Goater {
236cd679a76SCédric Le Goater     int max = (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518);
237cd679a76SCédric Le Goater 
238cd679a76SCédric Le Goater     return max + (proto == ETH_P_VLAN ? 4 : 0);
239bd44300dSCédric Le Goater }
240bd44300dSCédric Le Goater 
241bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s)
242bd44300dSCédric Le Goater {
243bd44300dSCédric Le Goater     qemu_set_irq(s->irq, s->isr & s->ier);
244bd44300dSCédric Le Goater }
245bd44300dSCédric Le Goater 
246bd44300dSCédric Le Goater /*
247bd44300dSCédric Le Goater  * The MII phy could raise a GPIO to the processor which in turn
248bd44300dSCédric Le Goater  * could be handled as an interrpt by the OS.
249bd44300dSCédric Le Goater  * For now we don't handle any GPIO/interrupt line, so the OS will
250bd44300dSCédric Le Goater  * have to poll for the PHY status.
251bd44300dSCédric Le Goater  */
252bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s)
253bd44300dSCédric Le Goater {
254bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
255bd44300dSCédric Le Goater }
256bd44300dSCédric Le Goater 
257bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s)
258bd44300dSCédric Le Goater {
259bd44300dSCédric Le Goater     /* Autonegotiation status mirrors link status.  */
260bd44300dSCédric Le Goater     if (qemu_get_queue(s->nic)->link_down) {
261bd44300dSCédric Le Goater         s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
262bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_DOWN;
263bd44300dSCédric Le Goater     } else {
264bd44300dSCédric Le Goater         s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
265bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_AUTONEG_COMPLETE;
266bd44300dSCédric Le Goater     }
267bd44300dSCédric Le Goater     phy_update_irq(s);
268bd44300dSCédric Le Goater }
269bd44300dSCédric Le Goater 
270bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc)
271bd44300dSCédric Le Goater {
272bd44300dSCédric Le Goater     phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc)));
273bd44300dSCédric Le Goater }
274bd44300dSCédric Le Goater 
275bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s)
276bd44300dSCédric Le Goater {
277bd44300dSCédric Le Goater     s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD |
278bd44300dSCédric Le Goater                      MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS |
279bd44300dSCédric Le Goater                      MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST |
280bd44300dSCédric Le Goater                      MII_BMSR_EXTCAP);
281bd44300dSCédric Le Goater     s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000);
282bd44300dSCédric Le Goater     s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD |
283bd44300dSCédric Le Goater                         MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 |
284bd44300dSCédric Le Goater                         MII_ANAR_CSMACD);
285bd44300dSCédric Le Goater     s->phy_int_mask = 0;
286bd44300dSCédric Le Goater     s->phy_int = 0;
287bd44300dSCédric Le Goater }
288bd44300dSCédric Le Goater 
289f16c845aSCédric Le Goater static uint16_t do_phy_read(FTGMAC100State *s, uint8_t reg)
290bd44300dSCédric Le Goater {
291f16c845aSCédric Le Goater     uint16_t val;
292bd44300dSCédric Le Goater 
293bd44300dSCédric Le Goater     switch (reg) {
294bd44300dSCédric Le Goater     case MII_BMCR: /* Basic Control */
295bd44300dSCédric Le Goater         val = s->phy_control;
296bd44300dSCédric Le Goater         break;
297bd44300dSCédric Le Goater     case MII_BMSR: /* Basic Status */
298bd44300dSCédric Le Goater         val = s->phy_status;
299bd44300dSCédric Le Goater         break;
300bd44300dSCédric Le Goater     case MII_PHYID1: /* ID1 */
301bd44300dSCédric Le Goater         val = RTL8211E_PHYID1;
302bd44300dSCédric Le Goater         break;
303bd44300dSCédric Le Goater     case MII_PHYID2: /* ID2 */
304bd44300dSCédric Le Goater         val = RTL8211E_PHYID2;
305bd44300dSCédric Le Goater         break;
306bd44300dSCédric Le Goater     case MII_ANAR: /* Auto-neg advertisement */
307bd44300dSCédric Le Goater         val = s->phy_advertise;
308bd44300dSCédric Le Goater         break;
309bd44300dSCédric Le Goater     case MII_ANLPAR: /* Auto-neg Link Partner Ability */
310bd44300dSCédric Le Goater         val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD |
311bd44300dSCédric Le Goater                MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 |
312bd44300dSCédric Le Goater                MII_ANLPAR_CSMACD);
313bd44300dSCédric Le Goater         break;
314bd44300dSCédric Le Goater     case MII_ANER: /* Auto-neg Expansion */
315bd44300dSCédric Le Goater         val = MII_ANER_NWAY;
316bd44300dSCédric Le Goater         break;
317bd44300dSCédric Le Goater     case MII_CTRL1000: /* 1000BASE-T control  */
318bd44300dSCédric Le Goater         val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL);
319bd44300dSCédric Le Goater         break;
320bd44300dSCédric Le Goater     case MII_STAT1000: /* 1000BASE-T status  */
321bd44300dSCédric Le Goater         val = MII_STAT1000_FULL;
322bd44300dSCédric Le Goater         break;
323bd44300dSCédric Le Goater     case RTL8211E_MII_INSR:  /* Interrupt status.  */
324bd44300dSCédric Le Goater         val = s->phy_int;
325bd44300dSCédric Le Goater         s->phy_int = 0;
326bd44300dSCédric Le Goater         phy_update_irq(s);
327bd44300dSCédric Le Goater         break;
328bd44300dSCédric Le Goater     case RTL8211E_MII_INER:  /* Interrupt enable */
329bd44300dSCédric Le Goater         val = s->phy_int_mask;
330bd44300dSCédric Le Goater         break;
331bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
332bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
333bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
334bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
335bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
336bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
337bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
338bd44300dSCédric Le Goater                       __func__, reg);
339bd44300dSCédric Le Goater         val = 0;
340bd44300dSCédric Le Goater         break;
341bd44300dSCédric Le Goater     default:
342bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
343bd44300dSCédric Le Goater                       __func__, reg);
344bd44300dSCédric Le Goater         val = 0;
345bd44300dSCédric Le Goater         break;
346bd44300dSCédric Le Goater     }
347bd44300dSCédric Le Goater 
348bd44300dSCédric Le Goater     return val;
349bd44300dSCédric Le Goater }
350bd44300dSCédric Le Goater 
351bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 |          \
352bd44300dSCédric Le Goater                        MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \
353bd44300dSCédric Le Goater                        MII_BMCR_FD | MII_BMCR_CTST)
354bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f
355bd44300dSCédric Le Goater 
356f16c845aSCédric Le Goater static void do_phy_write(FTGMAC100State *s, uint8_t reg, uint16_t val)
357bd44300dSCédric Le Goater {
358bd44300dSCédric Le Goater     switch (reg) {
359bd44300dSCédric Le Goater     case MII_BMCR:     /* Basic Control */
360bd44300dSCédric Le Goater         if (val & MII_BMCR_RESET) {
361bd44300dSCédric Le Goater             phy_reset(s);
362bd44300dSCédric Le Goater         } else {
363bd44300dSCédric Le Goater             s->phy_control = val & MII_BMCR_MASK;
364bd44300dSCédric Le Goater             /* Complete autonegotiation immediately.  */
365bd44300dSCédric Le Goater             if (val & MII_BMCR_AUTOEN) {
366bd44300dSCédric Le Goater                 s->phy_status |= MII_BMSR_AN_COMP;
367bd44300dSCédric Le Goater             }
368bd44300dSCédric Le Goater         }
369bd44300dSCédric Le Goater         break;
370bd44300dSCédric Le Goater     case MII_ANAR:     /* Auto-neg advertisement */
371bd44300dSCédric Le Goater         s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX;
372bd44300dSCédric Le Goater         break;
373bd44300dSCédric Le Goater     case RTL8211E_MII_INER: /* Interrupt enable */
374bd44300dSCédric Le Goater         s->phy_int_mask = val & 0xff;
375bd44300dSCédric Le Goater         phy_update_irq(s);
376bd44300dSCédric Le Goater         break;
377bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
378bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
379bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
380bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
381bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
382bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
383bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
384bd44300dSCédric Le Goater                       __func__, reg);
385bd44300dSCédric Le Goater         break;
386bd44300dSCédric Le Goater     default:
387bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
388bd44300dSCédric Le Goater                       __func__, reg);
389bd44300dSCédric Le Goater         break;
390bd44300dSCédric Le Goater     }
391bd44300dSCédric Le Goater }
392bd44300dSCédric Le Goater 
393f16c845aSCédric Le Goater static void do_phy_new_ctl(FTGMAC100State *s)
394f16c845aSCédric Le Goater {
395f16c845aSCédric Le Goater     uint8_t reg;
396f16c845aSCédric Le Goater     uint16_t data;
397f16c845aSCédric Le Goater 
398f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_ST_22)) {
399f16c845aSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
400f16c845aSCédric Le Goater         return;
401f16c845aSCédric Le Goater     }
402f16c845aSCédric Le Goater 
403f16c845aSCédric Le Goater     /* Nothing to do */
404f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_FIRE)) {
405f16c845aSCédric Le Goater         return;
406f16c845aSCédric Le Goater     }
407f16c845aSCédric Le Goater 
408f16c845aSCédric Le Goater     reg = FTGMAC100_PHYCR_NEW_REG(s->phycr);
409f16c845aSCédric Le Goater     data = FTGMAC100_PHYCR_NEW_DATA(s->phycr);
410f16c845aSCédric Le Goater 
411f16c845aSCédric Le Goater     switch (FTGMAC100_PHYCR_NEW_OP(s->phycr)) {
412f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_WRITE:
413f16c845aSCédric Le Goater         do_phy_write(s, reg, data);
414f16c845aSCédric Le Goater         break;
415f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_READ:
416f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) & 0xffff;
417f16c845aSCédric Le Goater         break;
418f16c845aSCédric Le Goater     default:
419f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
420f16c845aSCédric Le Goater                       __func__, s->phycr);
421f16c845aSCédric Le Goater     }
422f16c845aSCédric Le Goater 
423f16c845aSCédric Le Goater     s->phycr &= ~FTGMAC100_PHYCR_NEW_FIRE;
424f16c845aSCédric Le Goater }
425f16c845aSCédric Le Goater 
426f16c845aSCédric Le Goater static void do_phy_ctl(FTGMAC100State *s)
427f16c845aSCédric Le Goater {
428f16c845aSCédric Le Goater     uint8_t reg = FTGMAC100_PHYCR_REG(s->phycr);
429f16c845aSCédric Le Goater 
430f16c845aSCédric Le Goater     if (s->phycr & FTGMAC100_PHYCR_MIIWR) {
431f16c845aSCédric Le Goater         do_phy_write(s, reg, s->phydata & 0xffff);
432f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIWR;
433f16c845aSCédric Le Goater     } else if (s->phycr & FTGMAC100_PHYCR_MIIRD) {
434f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) << 16;
435f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIRD;
436f16c845aSCédric Le Goater     } else {
437f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no OP code %08x\n",
438f16c845aSCédric Le Goater                       __func__, s->phycr);
439f16c845aSCédric Le Goater     }
440f16c845aSCédric Le Goater }
441f16c845aSCédric Le Goater 
442bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr)
443bd44300dSCédric Le Goater {
444bd44300dSCédric Le Goater     if (dma_memory_read(&address_space_memory, addr, bd, sizeof(*bd))) {
445bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%"
446bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
447bd44300dSCédric Le Goater         return -1;
448bd44300dSCédric Le Goater     }
449bd44300dSCédric Le Goater     bd->des0 = le32_to_cpu(bd->des0);
450bd44300dSCédric Le Goater     bd->des1 = le32_to_cpu(bd->des1);
451bd44300dSCédric Le Goater     bd->des2 = le32_to_cpu(bd->des2);
452bd44300dSCédric Le Goater     bd->des3 = le32_to_cpu(bd->des3);
453bd44300dSCédric Le Goater     return 0;
454bd44300dSCédric Le Goater }
455bd44300dSCédric Le Goater 
456bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr)
457bd44300dSCédric Le Goater {
458bd44300dSCédric Le Goater     FTGMAC100Desc lebd;
459bd44300dSCédric Le Goater 
460bd44300dSCédric Le Goater     lebd.des0 = cpu_to_le32(bd->des0);
461bd44300dSCédric Le Goater     lebd.des1 = cpu_to_le32(bd->des1);
462bd44300dSCédric Le Goater     lebd.des2 = cpu_to_le32(bd->des2);
463bd44300dSCédric Le Goater     lebd.des3 = cpu_to_le32(bd->des3);
464bd44300dSCédric Le Goater     if (dma_memory_write(&address_space_memory, addr, &lebd, sizeof(lebd))) {
465bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%"
466bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
467bd44300dSCédric Le Goater         return -1;
468bd44300dSCédric Le Goater     }
469bd44300dSCédric Le Goater     return 0;
470bd44300dSCédric Le Goater }
471bd44300dSCédric Le Goater 
472bd44300dSCédric Le Goater static void ftgmac100_do_tx(FTGMAC100State *s, uint32_t tx_ring,
473bd44300dSCédric Le Goater                             uint32_t tx_descriptor)
474bd44300dSCédric Le Goater {
475bd44300dSCédric Le Goater     int frame_size = 0;
476bd44300dSCédric Le Goater     uint8_t *ptr = s->frame;
477bd44300dSCédric Le Goater     uint32_t addr = tx_descriptor;
478bd44300dSCédric Le Goater     uint32_t flags = 0;
479bd44300dSCédric Le Goater 
480bd44300dSCédric Le Goater     while (1) {
481bd44300dSCédric Le Goater         FTGMAC100Desc bd;
482bd44300dSCédric Le Goater         int len;
483bd44300dSCédric Le Goater 
484bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
485bd44300dSCédric Le Goater             ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) {
486bd44300dSCédric Le Goater             /* Run out of descriptors to transmit.  */
487bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_NPTXBUF;
488bd44300dSCédric Le Goater             break;
489bd44300dSCédric Le Goater         }
490bd44300dSCédric Le Goater 
491bd44300dSCédric Le Goater         /* record transmit flags as they are valid only on the first
492bd44300dSCédric Le Goater          * segment */
493bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_FTS) {
494bd44300dSCédric Le Goater             flags = bd.des1;
495bd44300dSCédric Le Goater         }
496bd44300dSCédric Le Goater 
497cd679a76SCédric Le Goater         len = FTGMAC100_TXDES0_TXBUF_SIZE(bd.des0);
498cd679a76SCédric Le Goater         if (frame_size + len > sizeof(s->frame)) {
499bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n",
500bd44300dSCédric Le Goater                           __func__, len);
501cd679a76SCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_LOST;
502cd679a76SCédric Le Goater             len =  sizeof(s->frame) - frame_size;
503bd44300dSCédric Le Goater         }
504bd44300dSCédric Le Goater 
505bd44300dSCédric Le Goater         if (dma_memory_read(&address_space_memory, bd.des3, ptr, len)) {
506bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n",
507bd44300dSCédric Le Goater                           __func__, bd.des3);
508bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_NPTXBUF;
509bd44300dSCédric Le Goater             break;
510bd44300dSCédric Le Goater         }
511bd44300dSCédric Le Goater 
5128576b12dSCédric Le Goater         /* Check for VLAN */
5138576b12dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_FTS &&
5148576b12dSCédric Le Goater             bd.des1 & FTGMAC100_TXDES1_INS_VLANTAG &&
5158576b12dSCédric Le Goater             be16_to_cpu(PKT_GET_ETH_HDR(ptr)->h_proto) != ETH_P_VLAN) {
5168576b12dSCédric Le Goater             if (frame_size + len + 4 > sizeof(s->frame)) {
5178576b12dSCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n",
5188576b12dSCédric Le Goater                               __func__, len);
5198576b12dSCédric Le Goater                 s->isr |= FTGMAC100_INT_XPKT_LOST;
5208576b12dSCédric Le Goater                 len =  sizeof(s->frame) - frame_size - 4;
5218576b12dSCédric Le Goater             }
5228576b12dSCédric Le Goater             memmove(ptr + 16, ptr + 12, len - 12);
5238576b12dSCédric Le Goater             stw_be_p(ptr + 12, ETH_P_VLAN);
5248576b12dSCédric Le Goater             stw_be_p(ptr + 14, bd.des1);
5258576b12dSCédric Le Goater             len += 4;
5268576b12dSCédric Le Goater         }
5278576b12dSCédric Le Goater 
528bd44300dSCédric Le Goater         ptr += len;
529bd44300dSCédric Le Goater         frame_size += len;
530bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_LTS) {
531bd44300dSCédric Le Goater             if (flags & FTGMAC100_TXDES1_IP_CHKSUM) {
532bd44300dSCédric Le Goater                 net_checksum_calculate(s->frame, frame_size);
533bd44300dSCédric Le Goater             }
534bd44300dSCédric Le Goater             /* Last buffer in frame.  */
535bd44300dSCédric Le Goater             qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size);
536bd44300dSCédric Le Goater             ptr = s->frame;
537bd44300dSCédric Le Goater             frame_size = 0;
538bd44300dSCédric Le Goater             if (flags & FTGMAC100_TXDES1_TXIC) {
539bd44300dSCédric Le Goater                 s->isr |= FTGMAC100_INT_XPKT_ETH;
540bd44300dSCédric Le Goater             }
541bd44300dSCédric Le Goater         }
542bd44300dSCédric Le Goater 
543bd44300dSCédric Le Goater         if (flags & FTGMAC100_TXDES1_TX2FIC) {
544bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_FIFO;
545bd44300dSCédric Le Goater         }
546bd44300dSCédric Le Goater         bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN;
547bd44300dSCédric Le Goater 
548bd44300dSCédric Le Goater         /* Write back the modified descriptor.  */
549bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
550bd44300dSCédric Le Goater         /* Advance to the next descriptor.  */
5511335fe3eSCédric Le Goater         if (bd.des0 & s->txdes0_edotr) {
552bd44300dSCédric Le Goater             addr = tx_ring;
553bd44300dSCédric Le Goater         } else {
554bd44300dSCédric Le Goater             addr += sizeof(FTGMAC100Desc);
555bd44300dSCédric Le Goater         }
556bd44300dSCédric Le Goater     }
557bd44300dSCédric Le Goater 
558bd44300dSCédric Le Goater     s->tx_descriptor = addr;
559bd44300dSCédric Le Goater 
560bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
561bd44300dSCédric Le Goater }
562bd44300dSCédric Le Goater 
563bd44300dSCédric Le Goater static int ftgmac100_can_receive(NetClientState *nc)
564bd44300dSCédric Le Goater {
565bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
566bd44300dSCédric Le Goater     FTGMAC100Desc bd;
567bd44300dSCédric Le Goater 
568bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
569bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
570bd44300dSCédric Le Goater         return 0;
571bd44300dSCédric Le Goater     }
572bd44300dSCédric Le Goater 
573bd44300dSCédric Le Goater     if (ftgmac100_read_bd(&bd, s->rx_descriptor)) {
574bd44300dSCédric Le Goater         return 0;
575bd44300dSCédric Le Goater     }
576bd44300dSCédric Le Goater     return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY);
577bd44300dSCédric Le Goater }
578bd44300dSCédric Le Goater 
579bd44300dSCédric Le Goater /*
580bd44300dSCédric Le Goater  * This is purely informative. The HW can poll the RW (and RX) ring
581bd44300dSCédric Le Goater  * buffers for available descriptors but we don't need to trigger a
582bd44300dSCédric Le Goater  * timer for that in qemu.
583bd44300dSCédric Le Goater  */
584bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s)
585bd44300dSCédric Le Goater {
586bd44300dSCédric Le Goater     /* Polling times :
587bd44300dSCédric Le Goater      *
588bd44300dSCédric Le Goater      * Speed      TIME_SEL=0    TIME_SEL=1
589bd44300dSCédric Le Goater      *
590bd44300dSCédric Le Goater      *    10         51.2 ms      819.2 ms
591bd44300dSCédric Le Goater      *   100         5.12 ms      81.92 ms
592bd44300dSCédric Le Goater      *  1000        1.024 ms     16.384 ms
593bd44300dSCédric Le Goater      */
594bd44300dSCédric Le Goater     static const int div[] = { 20, 200, 1000 };
595bd44300dSCédric Le Goater 
596bd44300dSCédric Le Goater     uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr);
597bd44300dSCédric Le Goater     uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0;
598bd44300dSCédric Le Goater 
599bd44300dSCédric Le Goater     if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) {
600bd44300dSCédric Le Goater         cnt <<= 4;
601bd44300dSCédric Le Goater     }
602bd44300dSCédric Le Goater 
603bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) {
604bd44300dSCédric Le Goater         speed = 2;
605bd44300dSCédric Le Goater     }
606bd44300dSCédric Le Goater 
6074a4ff4c5SLaurent Vivier     return cnt / div[speed];
608bd44300dSCédric Le Goater }
609bd44300dSCédric Le Goater 
610bd44300dSCédric Le Goater static void ftgmac100_reset(DeviceState *d)
611bd44300dSCédric Le Goater {
612bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(d);
613bd44300dSCédric Le Goater 
614bd44300dSCédric Le Goater     /* Reset the FTGMAC100 */
615bd44300dSCédric Le Goater     s->isr = 0;
616bd44300dSCédric Le Goater     s->ier = 0;
617bd44300dSCédric Le Goater     s->rx_enabled = 0;
618bd44300dSCédric Le Goater     s->rx_ring = 0;
619bd44300dSCédric Le Goater     s->rbsr = 0x640;
620bd44300dSCédric Le Goater     s->rx_descriptor = 0;
621bd44300dSCédric Le Goater     s->tx_ring = 0;
622bd44300dSCédric Le Goater     s->tx_descriptor = 0;
623bd44300dSCédric Le Goater     s->math[0] = 0;
624bd44300dSCédric Le Goater     s->math[1] = 0;
625bd44300dSCédric Le Goater     s->itc = 0;
626bd44300dSCédric Le Goater     s->aptcr = 1;
627bd44300dSCédric Le Goater     s->dblac = 0x00022f00;
628bd44300dSCédric Le Goater     s->revr = 0;
629bd44300dSCédric Le Goater     s->fear1 = 0;
630bd44300dSCédric Le Goater     s->tpafcr = 0xf1;
631bd44300dSCédric Le Goater 
632bd44300dSCédric Le Goater     s->maccr = 0;
633bd44300dSCédric Le Goater     s->phycr = 0;
634bd44300dSCédric Le Goater     s->phydata = 0;
635bd44300dSCédric Le Goater     s->fcr = 0x400;
636bd44300dSCédric Le Goater 
637bd44300dSCédric Le Goater     /* and the PHY */
638bd44300dSCédric Le Goater     phy_reset(s);
639bd44300dSCédric Le Goater }
640bd44300dSCédric Le Goater 
641bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size)
642bd44300dSCédric Le Goater {
643bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
644bd44300dSCédric Le Goater 
645bd44300dSCédric Le Goater     switch (addr & 0xff) {
646bd44300dSCédric Le Goater     case FTGMAC100_ISR:
647bd44300dSCédric Le Goater         return s->isr;
648bd44300dSCédric Le Goater     case FTGMAC100_IER:
649bd44300dSCédric Le Goater         return s->ier;
650bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR:
651bd44300dSCédric Le Goater         return (s->conf.macaddr.a[0] << 8)  | s->conf.macaddr.a[1];
652bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
653bd44300dSCédric Le Goater         return ((uint32_t) s->conf.macaddr.a[2] << 24) |
654bd44300dSCédric Le Goater             (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) |
655bd44300dSCédric Le Goater             s->conf.macaddr.a[5];
656bd44300dSCédric Le Goater     case FTGMAC100_MATH0:
657bd44300dSCédric Le Goater         return s->math[0];
658bd44300dSCédric Le Goater     case FTGMAC100_MATH1:
659bd44300dSCédric Le Goater         return s->math[1];
660bd44300dSCédric Le Goater     case FTGMAC100_ITC:
661bd44300dSCédric Le Goater         return s->itc;
662bd44300dSCédric Le Goater     case FTGMAC100_DBLAC:
663bd44300dSCédric Le Goater         return s->dblac;
664bd44300dSCédric Le Goater     case FTGMAC100_REVR:
665bd44300dSCédric Le Goater         return s->revr;
666bd44300dSCédric Le Goater     case FTGMAC100_FEAR1:
667bd44300dSCédric Le Goater         return s->fear1;
668bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR:
669bd44300dSCédric Le Goater         return s->tpafcr;
670bd44300dSCédric Le Goater     case FTGMAC100_FCR:
671bd44300dSCédric Le Goater         return s->fcr;
672bd44300dSCédric Le Goater     case FTGMAC100_MACCR:
673bd44300dSCédric Le Goater         return s->maccr;
674bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:
675bd44300dSCédric Le Goater         return s->phycr;
676bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
677bd44300dSCédric Le Goater         return s->phydata;
678bd44300dSCédric Le Goater 
679bd44300dSCédric Le Goater         /* We might want to support these one day */
680bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
681bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
682bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
683bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%"
684bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
685bd44300dSCédric Le Goater         return 0;
686bd44300dSCédric Le Goater     default:
687bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
688bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
689bd44300dSCédric Le Goater         return 0;
690bd44300dSCédric Le Goater     }
691bd44300dSCédric Le Goater }
692bd44300dSCédric Le Goater 
693bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr,
694bd44300dSCédric Le Goater                           uint64_t value, unsigned size)
695bd44300dSCédric Le Goater {
696bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
697bd44300dSCédric Le Goater 
698bd44300dSCédric Le Goater     switch (addr & 0xff) {
699bd44300dSCédric Le Goater     case FTGMAC100_ISR: /* Interrupt status */
700bd44300dSCédric Le Goater         s->isr &= ~value;
701bd44300dSCédric Le Goater         break;
702bd44300dSCédric Le Goater     case FTGMAC100_IER: /* Interrupt control */
703bd44300dSCédric Le Goater         s->ier = value;
704bd44300dSCédric Le Goater         break;
705bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR: /* MAC */
706bd44300dSCédric Le Goater         s->conf.macaddr.a[0] = value >> 8;
707bd44300dSCédric Le Goater         s->conf.macaddr.a[1] = value;
708bd44300dSCédric Le Goater         break;
709bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
710bd44300dSCédric Le Goater         s->conf.macaddr.a[2] = value >> 24;
711bd44300dSCédric Le Goater         s->conf.macaddr.a[3] = value >> 16;
712bd44300dSCédric Le Goater         s->conf.macaddr.a[4] = value >> 8;
713bd44300dSCédric Le Goater         s->conf.macaddr.a[5] = value;
714bd44300dSCédric Le Goater         break;
715bd44300dSCédric Le Goater     case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */
716bd44300dSCédric Le Goater         s->math[0] = value;
717bd44300dSCédric Le Goater         break;
718bd44300dSCédric Le Goater     case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */
719bd44300dSCédric Le Goater         s->math[1] = value;
720bd44300dSCédric Le Goater         break;
721bd44300dSCédric Le Goater     case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */
722bd44300dSCédric Le Goater         s->itc = value;
723bd44300dSCédric Le Goater         break;
724bd44300dSCédric Le Goater     case FTGMAC100_RXR_BADR: /* Ring buffer address */
725bd44300dSCédric Le Goater         s->rx_ring = value;
726bd44300dSCédric Le Goater         s->rx_descriptor = s->rx_ring;
727bd44300dSCédric Le Goater         break;
728bd44300dSCédric Le Goater 
729bd44300dSCédric Le Goater     case FTGMAC100_RBSR: /* DMA buffer size */
730bd44300dSCédric Le Goater         s->rbsr = value;
731bd44300dSCédric Le Goater         break;
732bd44300dSCédric Le Goater 
733bd44300dSCédric Le Goater     case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */
734bd44300dSCédric Le Goater         s->tx_ring = value;
735bd44300dSCédric Le Goater         s->tx_descriptor = s->tx_ring;
736bd44300dSCédric Le Goater         break;
737bd44300dSCédric Le Goater 
738bd44300dSCédric Le Goater     case FTGMAC100_NPTXPD: /* Trigger transmit */
739bd44300dSCédric Le Goater         if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN))
740bd44300dSCédric Le Goater             == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) {
741bd44300dSCédric Le Goater             /* TODO: high priority tx ring */
742bd44300dSCédric Le Goater             ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor);
743bd44300dSCédric Le Goater         }
744bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
745bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
746bd44300dSCédric Le Goater         }
747bd44300dSCédric Le Goater         break;
748bd44300dSCédric Le Goater 
749bd44300dSCédric Le Goater     case FTGMAC100_RXPD: /* Receive Poll Demand Register */
750bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
751bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
752bd44300dSCédric Le Goater         }
753bd44300dSCédric Le Goater         break;
754bd44300dSCédric Le Goater 
755bd44300dSCédric Le Goater     case FTGMAC100_APTC: /* Automatic polling */
756bd44300dSCédric Le Goater         s->aptcr = value;
757bd44300dSCédric Le Goater 
758bd44300dSCédric Le Goater         if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) {
759bd44300dSCédric Le Goater             ftgmac100_rxpoll(s);
760bd44300dSCédric Le Goater         }
761bd44300dSCédric Le Goater 
762bd44300dSCédric Le Goater         if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) {
763bd44300dSCédric Le Goater             qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__);
764bd44300dSCédric Le Goater         }
765bd44300dSCédric Le Goater         break;
766bd44300dSCédric Le Goater 
767bd44300dSCédric Le Goater     case FTGMAC100_MACCR: /* MAC Device control */
768bd44300dSCédric Le Goater         s->maccr = value;
769bd44300dSCédric Le Goater         if (value & FTGMAC100_MACCR_SW_RST) {
770bd44300dSCédric Le Goater             ftgmac100_reset(DEVICE(s));
771bd44300dSCédric Le Goater         }
772bd44300dSCédric Le Goater 
773bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
774bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
775bd44300dSCédric Le Goater         }
776bd44300dSCédric Le Goater         break;
777bd44300dSCédric Le Goater 
778bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:  /* PHY Device control */
779bd44300dSCédric Le Goater         s->phycr = value;
780f16c845aSCédric Le Goater         if (s->revr & FTGMAC100_REVR_NEW_MDIO_INTERFACE) {
781f16c845aSCédric Le Goater             do_phy_new_ctl(s);
782bd44300dSCédric Le Goater         } else {
783f16c845aSCédric Le Goater             do_phy_ctl(s);
784bd44300dSCédric Le Goater         }
785bd44300dSCédric Le Goater         break;
786bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
787bd44300dSCédric Le Goater         s->phydata = value & 0xffff;
788bd44300dSCédric Le Goater         break;
789bd44300dSCédric Le Goater     case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */
790bd44300dSCédric Le Goater         s->dblac = value;
791bd44300dSCédric Le Goater         break;
792bd44300dSCédric Le Goater     case FTGMAC100_REVR:  /* Feature Register */
793f16c845aSCédric Le Goater         s->revr = value;
794bd44300dSCédric Le Goater         break;
795bd44300dSCédric Le Goater     case FTGMAC100_FEAR1: /* Feature Register 1 */
796bd44300dSCédric Le Goater         s->fear1 = value;
797bd44300dSCédric Le Goater         break;
798bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */
799bd44300dSCédric Le Goater         s->tpafcr = value;
800bd44300dSCédric Le Goater         break;
801bd44300dSCédric Le Goater     case FTGMAC100_FCR: /* Flow Control  */
802bd44300dSCédric Le Goater         s->fcr  = value;
803bd44300dSCédric Le Goater         break;
804bd44300dSCédric Le Goater 
805bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
806bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
807bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
808bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%"
809bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
810bd44300dSCédric Le Goater         break;
811bd44300dSCédric Le Goater     default:
812bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
813bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
814bd44300dSCédric Le Goater         break;
815bd44300dSCédric Le Goater     }
816bd44300dSCédric Le Goater 
817bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
818bd44300dSCédric Le Goater }
819bd44300dSCédric Le Goater 
820bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len)
821bd44300dSCédric Le Goater {
822bd44300dSCédric Le Goater     unsigned mcast_idx;
823bd44300dSCédric Le Goater 
824bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_RX_ALL) {
825bd44300dSCédric Le Goater         return 1;
826bd44300dSCédric Le Goater     }
827bd44300dSCédric Le Goater 
828bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
829bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
830bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) {
831bd44300dSCédric Le Goater             return 0;
832bd44300dSCédric Le Goater         }
833bd44300dSCédric Le Goater         break;
834bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
835bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) {
836bd44300dSCédric Le Goater             if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) {
837bd44300dSCédric Le Goater                 return 0;
838bd44300dSCédric Le Goater             }
839bd44300dSCédric Le Goater 
84044effc1fSCédric Le Goater             mcast_idx = net_crc32_le(buf, ETH_ALEN);
84144effc1fSCédric Le Goater             mcast_idx = (~(mcast_idx >> 2)) & 0x3f;
842bd44300dSCédric Le Goater             if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) {
843bd44300dSCédric Le Goater                 return 0;
844bd44300dSCédric Le Goater             }
845bd44300dSCédric Le Goater         }
846bd44300dSCédric Le Goater         break;
847bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
848bd44300dSCédric Le Goater         if (memcmp(s->conf.macaddr.a, buf, 6)) {
849bd44300dSCédric Le Goater             return 0;
850bd44300dSCédric Le Goater         }
851bd44300dSCédric Le Goater         break;
852bd44300dSCédric Le Goater     }
853bd44300dSCédric Le Goater 
854bd44300dSCédric Le Goater     return 1;
855bd44300dSCédric Le Goater }
856bd44300dSCédric Le Goater 
857bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf,
858bd44300dSCédric Le Goater                                  size_t len)
859bd44300dSCédric Le Goater {
860bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
861bd44300dSCédric Le Goater     FTGMAC100Desc bd;
862bd44300dSCédric Le Goater     uint32_t flags = 0;
863bd44300dSCédric Le Goater     uint32_t addr;
864bd44300dSCédric Le Goater     uint32_t crc;
865bd44300dSCédric Le Goater     uint32_t buf_addr;
866bd44300dSCédric Le Goater     uint8_t *crc_ptr;
867bd44300dSCédric Le Goater     uint32_t buf_len;
868bd44300dSCédric Le Goater     size_t size = len;
869bd44300dSCédric Le Goater     uint32_t first = FTGMAC100_RXDES0_FRS;
870cd679a76SCédric Le Goater     uint16_t proto = be16_to_cpu(PKT_GET_ETH_HDR(buf)->h_proto);
871cd679a76SCédric Le Goater     int max_frame_size = ftgmac100_max_frame_size(s, proto);
872bd44300dSCédric Le Goater 
873bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
874bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
875bd44300dSCédric Le Goater         return -1;
876bd44300dSCédric Le Goater     }
877bd44300dSCédric Le Goater 
878bd44300dSCédric Le Goater     /* TODO : Pad to minimum Ethernet frame length */
879bd44300dSCédric Le Goater     /* handle small packets.  */
880bd44300dSCédric Le Goater     if (size < 10) {
881bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: dropped frame of %zd bytes\n",
882bd44300dSCédric Le Goater                       __func__, size);
883bd44300dSCédric Le Goater         return size;
884bd44300dSCédric Le Goater     }
885bd44300dSCédric Le Goater 
886bd44300dSCédric Le Goater     if (!ftgmac100_filter(s, buf, size)) {
887bd44300dSCédric Le Goater         return size;
888bd44300dSCédric Le Goater     }
889bd44300dSCédric Le Goater 
890bd44300dSCédric Le Goater     /* 4 bytes for the CRC.  */
891bd44300dSCédric Le Goater     size += 4;
892bd44300dSCédric Le Goater     crc = cpu_to_be32(crc32(~0, buf, size));
893bd44300dSCédric Le Goater     crc_ptr = (uint8_t *) &crc;
894bd44300dSCédric Le Goater 
895bd44300dSCédric Le Goater     /* Huge frames are truncated.  */
896bd44300dSCédric Le Goater     if (size > max_frame_size) {
897bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n",
898bd44300dSCédric Le Goater                       __func__, size);
899cd679a76SCédric Le Goater         size = max_frame_size;
900bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_FTL;
901bd44300dSCédric Le Goater     }
902bd44300dSCédric Le Goater 
903bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
904bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
905bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_BROADCAST;
906bd44300dSCédric Le Goater         break;
907bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
908bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_MULTICAST;
909bd44300dSCédric Le Goater         break;
910bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
911bd44300dSCédric Le Goater         break;
912bd44300dSCédric Le Goater     }
913bd44300dSCédric Le Goater 
914bd44300dSCédric Le Goater     addr = s->rx_descriptor;
915bd44300dSCédric Le Goater     while (size > 0) {
916bd44300dSCédric Le Goater         if (!ftgmac100_can_receive(nc)) {
917bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__);
918bd44300dSCédric Le Goater             return -1;
919bd44300dSCédric Le Goater         }
920bd44300dSCédric Le Goater 
921bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
922bd44300dSCédric Le Goater             (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) {
923bd44300dSCédric Le Goater             /* No descriptors available.  Bail out.  */
924bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n",
925bd44300dSCédric Le Goater                           __func__);
926bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_RXBUF;
927bd44300dSCédric Le Goater             break;
928bd44300dSCédric Le Goater         }
929bd44300dSCédric Le Goater         buf_len = (size <= s->rbsr) ? size : s->rbsr;
930bd44300dSCédric Le Goater         bd.des0 |= buf_len & 0x3fff;
931bd44300dSCédric Le Goater         size -= buf_len;
932bd44300dSCédric Le Goater 
933bd44300dSCédric Le Goater         /* The last 4 bytes are the CRC.  */
934bd44300dSCédric Le Goater         if (size < 4) {
935bd44300dSCédric Le Goater             buf_len += size - 4;
936bd44300dSCédric Le Goater         }
937bd44300dSCédric Le Goater         buf_addr = bd.des3;
9388576b12dSCédric Le Goater         if (first && proto == ETH_P_VLAN && buf_len >= 18) {
9398576b12dSCédric Le Goater             bd.des1 = lduw_be_p(buf + 14) | FTGMAC100_RXDES1_VLANTAG_AVAIL;
9408576b12dSCédric Le Goater 
9418576b12dSCédric Le Goater             if (s->maccr & FTGMAC100_MACCR_RM_VLAN) {
9428576b12dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr, buf, 12);
9438576b12dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr + 12, buf + 16,
9448576b12dSCédric Le Goater                                  buf_len - 16);
9458576b12dSCédric Le Goater             } else {
946bd44300dSCédric Le Goater                 dma_memory_write(&address_space_memory, buf_addr, buf, buf_len);
9478576b12dSCédric Le Goater             }
9488576b12dSCédric Le Goater         } else {
9498576b12dSCédric Le Goater             bd.des1 = 0;
9508576b12dSCédric Le Goater             dma_memory_write(&address_space_memory, buf_addr, buf, buf_len);
9518576b12dSCédric Le Goater         }
952bd44300dSCédric Le Goater         buf += buf_len;
953bd44300dSCédric Le Goater         if (size < 4) {
954bd44300dSCédric Le Goater             dma_memory_write(&address_space_memory, buf_addr + buf_len,
955bd44300dSCédric Le Goater                              crc_ptr, 4 - size);
956bd44300dSCédric Le Goater             crc_ptr += 4 - size;
957bd44300dSCédric Le Goater         }
958bd44300dSCédric Le Goater 
959bd44300dSCédric Le Goater         bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY;
960bd44300dSCédric Le Goater         first = 0;
961bd44300dSCédric Le Goater         if (size == 0) {
962bd44300dSCédric Le Goater             /* Last buffer in frame.  */
963bd44300dSCédric Le Goater             bd.des0 |= flags | FTGMAC100_RXDES0_LRS;
964bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_RPKT_BUF;
965bd44300dSCédric Le Goater         } else {
966bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_RPKT_FIFO;
967bd44300dSCédric Le Goater         }
968bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
9691335fe3eSCédric Le Goater         if (bd.des0 & s->rxdes0_edorr) {
970bd44300dSCédric Le Goater             addr = s->rx_ring;
971bd44300dSCédric Le Goater         } else {
972bd44300dSCédric Le Goater             addr += sizeof(FTGMAC100Desc);
973bd44300dSCédric Le Goater         }
974bd44300dSCédric Le Goater     }
975bd44300dSCédric Le Goater     s->rx_descriptor = addr;
976bd44300dSCédric Le Goater 
977bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
978bd44300dSCédric Le Goater     return len;
979bd44300dSCédric Le Goater }
980bd44300dSCédric Le Goater 
981bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = {
982bd44300dSCédric Le Goater     .read = ftgmac100_read,
983bd44300dSCédric Le Goater     .write = ftgmac100_write,
984bd44300dSCédric Le Goater     .valid.min_access_size = 4,
985bd44300dSCédric Le Goater     .valid.max_access_size = 4,
986bd44300dSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
987bd44300dSCédric Le Goater };
988bd44300dSCédric Le Goater 
989bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc)
990bd44300dSCédric Le Goater {
991bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
992bd44300dSCédric Le Goater 
993bd44300dSCédric Le Goater     s->nic = NULL;
994bd44300dSCédric Le Goater }
995bd44300dSCédric Le Goater 
996bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = {
997bd44300dSCédric Le Goater     .type = NET_CLIENT_DRIVER_NIC,
998bd44300dSCédric Le Goater     .size = sizeof(NICState),
999bd44300dSCédric Le Goater     .can_receive = ftgmac100_can_receive,
1000bd44300dSCédric Le Goater     .receive = ftgmac100_receive,
1001bd44300dSCédric Le Goater     .cleanup = ftgmac100_cleanup,
1002bd44300dSCédric Le Goater     .link_status_changed = ftgmac100_set_link,
1003bd44300dSCédric Le Goater };
1004bd44300dSCédric Le Goater 
1005bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp)
1006bd44300dSCédric Le Goater {
1007bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(dev);
1008bd44300dSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1009bd44300dSCédric Le Goater 
10101335fe3eSCédric Le Goater     if (s->aspeed) {
10111335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED;
10121335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED;
10131335fe3eSCédric Le Goater     } else {
10141335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR;
10151335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR;
10161335fe3eSCédric Le Goater     }
10171335fe3eSCédric Le Goater 
1018bd44300dSCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(dev), &ftgmac100_ops, s,
1019bd44300dSCédric Le Goater                           TYPE_FTGMAC100, 0x2000);
1020bd44300dSCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
1021bd44300dSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
1022bd44300dSCédric Le Goater     qemu_macaddr_default_if_unset(&s->conf.macaddr);
1023bd44300dSCédric Le Goater 
1024bd44300dSCédric Le Goater     s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf,
1025bd44300dSCédric Le Goater                           object_get_typename(OBJECT(dev)), DEVICE(dev)->id,
1026bd44300dSCédric Le Goater                           s);
1027bd44300dSCédric Le Goater     qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a);
1028bd44300dSCédric Le Goater }
1029bd44300dSCédric Le Goater 
1030bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = {
1031bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
1032bd44300dSCédric Le Goater     .version_id = 1,
1033bd44300dSCédric Le Goater     .minimum_version_id = 1,
1034bd44300dSCédric Le Goater     .fields = (VMStateField[]) {
1035bd44300dSCédric Le Goater         VMSTATE_UINT32(irq_state, FTGMAC100State),
1036bd44300dSCédric Le Goater         VMSTATE_UINT32(isr, FTGMAC100State),
1037bd44300dSCédric Le Goater         VMSTATE_UINT32(ier, FTGMAC100State),
1038bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_enabled, FTGMAC100State),
1039bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_ring, FTGMAC100State),
1040bd44300dSCédric Le Goater         VMSTATE_UINT32(rbsr, FTGMAC100State),
1041bd44300dSCédric Le Goater         VMSTATE_UINT32(tx_ring, FTGMAC100State),
1042bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_descriptor, FTGMAC100State),
1043bd44300dSCédric Le Goater         VMSTATE_UINT32(tx_descriptor, FTGMAC100State),
1044bd44300dSCédric Le Goater         VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2),
1045bd44300dSCédric Le Goater         VMSTATE_UINT32(itc, FTGMAC100State),
1046bd44300dSCédric Le Goater         VMSTATE_UINT32(aptcr, FTGMAC100State),
1047bd44300dSCédric Le Goater         VMSTATE_UINT32(dblac, FTGMAC100State),
1048bd44300dSCédric Le Goater         VMSTATE_UINT32(revr, FTGMAC100State),
1049bd44300dSCédric Le Goater         VMSTATE_UINT32(fear1, FTGMAC100State),
1050bd44300dSCédric Le Goater         VMSTATE_UINT32(tpafcr, FTGMAC100State),
1051bd44300dSCédric Le Goater         VMSTATE_UINT32(maccr, FTGMAC100State),
1052bd44300dSCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1053bd44300dSCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1054bd44300dSCédric Le Goater         VMSTATE_UINT32(fcr, FTGMAC100State),
1055bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_status, FTGMAC100State),
1056bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_control, FTGMAC100State),
1057bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_advertise, FTGMAC100State),
1058bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int, FTGMAC100State),
1059bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int_mask, FTGMAC100State),
10601335fe3eSCédric Le Goater         VMSTATE_UINT32(txdes0_edotr, FTGMAC100State),
10611335fe3eSCédric Le Goater         VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State),
1062bd44300dSCédric Le Goater         VMSTATE_END_OF_LIST()
1063bd44300dSCédric Le Goater     }
1064bd44300dSCédric Le Goater };
1065bd44300dSCédric Le Goater 
1066bd44300dSCédric Le Goater static Property ftgmac100_properties[] = {
10671335fe3eSCédric Le Goater     DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false),
1068bd44300dSCédric Le Goater     DEFINE_NIC_PROPERTIES(FTGMAC100State, conf),
1069bd44300dSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1070bd44300dSCédric Le Goater };
1071bd44300dSCédric Le Goater 
1072bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data)
1073bd44300dSCédric Le Goater {
1074bd44300dSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1075bd44300dSCédric Le Goater 
1076bd44300dSCédric Le Goater     dc->vmsd = &vmstate_ftgmac100;
1077bd44300dSCédric Le Goater     dc->reset = ftgmac100_reset;
1078*4f67d30bSMarc-André Lureau     device_class_set_props(dc, ftgmac100_properties);
1079bd44300dSCédric Le Goater     set_bit(DEVICE_CATEGORY_NETWORK, dc->categories);
1080bd44300dSCédric Le Goater     dc->realize = ftgmac100_realize;
1081bd44300dSCédric Le Goater     dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation";
1082bd44300dSCédric Le Goater }
1083bd44300dSCédric Le Goater 
1084bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = {
1085bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
1086bd44300dSCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1087bd44300dSCédric Le Goater     .instance_size = sizeof(FTGMAC100State),
1088bd44300dSCédric Le Goater     .class_init = ftgmac100_class_init,
1089bd44300dSCédric Le Goater };
1090bd44300dSCédric Le Goater 
1091289251b0SCédric Le Goater /*
1092289251b0SCédric Le Goater  * AST2600 MII controller
1093289251b0SCédric Le Goater  */
1094289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_FIRE        BIT(31)
1095289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_ST_22       BIT(28)
1096289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP(x)       ((x) & (ASPEED_MII_PHYCR_OP_WRITE | \
1097289251b0SCédric Le Goater                                              ASPEED_MII_PHYCR_OP_READ))
1098289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_WRITE    BIT(26)
1099289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_READ     BIT(27)
1100289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_DATA(x)     (x & 0xffff)
1101289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_PHY(x)      (((x) >> 21) & 0x1f)
1102289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_REG(x)      (((x) >> 16) & 0x1f)
1103289251b0SCédric Le Goater 
1104289251b0SCédric Le Goater #define ASPEED_MII_PHYDATA_IDLE      BIT(16)
1105289251b0SCédric Le Goater 
1106289251b0SCédric Le Goater static void aspeed_mii_transition(AspeedMiiState *s, bool fire)
1107289251b0SCédric Le Goater {
1108289251b0SCédric Le Goater     if (fire) {
1109289251b0SCédric Le Goater         s->phycr |= ASPEED_MII_PHYCR_FIRE;
1110289251b0SCédric Le Goater         s->phydata &= ~ASPEED_MII_PHYDATA_IDLE;
1111289251b0SCédric Le Goater     } else {
1112289251b0SCédric Le Goater         s->phycr &= ~ASPEED_MII_PHYCR_FIRE;
1113289251b0SCédric Le Goater         s->phydata |= ASPEED_MII_PHYDATA_IDLE;
1114289251b0SCédric Le Goater     }
1115289251b0SCédric Le Goater }
1116289251b0SCédric Le Goater 
1117289251b0SCédric Le Goater static void aspeed_mii_do_phy_ctl(AspeedMiiState *s)
1118289251b0SCédric Le Goater {
1119289251b0SCédric Le Goater     uint8_t reg;
1120289251b0SCédric Le Goater     uint16_t data;
1121289251b0SCédric Le Goater 
1122289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_ST_22)) {
1123289251b0SCédric Le Goater         aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1124289251b0SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
1125289251b0SCédric Le Goater         return;
1126289251b0SCédric Le Goater     }
1127289251b0SCédric Le Goater 
1128289251b0SCédric Le Goater     /* Nothing to do */
1129289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_FIRE)) {
1130289251b0SCédric Le Goater         return;
1131289251b0SCédric Le Goater     }
1132289251b0SCédric Le Goater 
1133289251b0SCédric Le Goater     reg = ASPEED_MII_PHYCR_REG(s->phycr);
1134289251b0SCédric Le Goater     data = ASPEED_MII_PHYCR_DATA(s->phycr);
1135289251b0SCédric Le Goater 
1136289251b0SCédric Le Goater     switch (ASPEED_MII_PHYCR_OP(s->phycr)) {
1137289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_WRITE:
1138289251b0SCédric Le Goater         do_phy_write(s->nic, reg, data);
1139289251b0SCédric Le Goater         break;
1140289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_READ:
1141289251b0SCédric Le Goater         s->phydata = (s->phydata & ~0xffff) | do_phy_read(s->nic, reg);
1142289251b0SCédric Le Goater         break;
1143289251b0SCédric Le Goater     default:
1144289251b0SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
1145289251b0SCédric Le Goater                       __func__, s->phycr);
1146289251b0SCédric Le Goater     }
1147289251b0SCédric Le Goater 
1148289251b0SCédric Le Goater     aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1149289251b0SCédric Le Goater }
1150289251b0SCédric Le Goater 
1151289251b0SCédric Le Goater static uint64_t aspeed_mii_read(void *opaque, hwaddr addr, unsigned size)
1152289251b0SCédric Le Goater {
1153289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1154289251b0SCédric Le Goater 
1155289251b0SCédric Le Goater     switch (addr) {
1156289251b0SCédric Le Goater     case 0x0:
1157289251b0SCédric Le Goater         return s->phycr;
1158289251b0SCédric Le Goater     case 0x4:
1159289251b0SCédric Le Goater         return s->phydata;
1160289251b0SCédric Le Goater     default:
1161289251b0SCédric Le Goater         g_assert_not_reached();
1162289251b0SCédric Le Goater     }
1163289251b0SCédric Le Goater }
1164289251b0SCédric Le Goater 
1165289251b0SCédric Le Goater static void aspeed_mii_write(void *opaque, hwaddr addr,
1166289251b0SCédric Le Goater                              uint64_t value, unsigned size)
1167289251b0SCédric Le Goater {
1168289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1169289251b0SCédric Le Goater 
1170289251b0SCédric Le Goater     switch (addr) {
1171289251b0SCédric Le Goater     case 0x0:
1172289251b0SCédric Le Goater         s->phycr = value & ~(s->phycr & ASPEED_MII_PHYCR_FIRE);
1173289251b0SCédric Le Goater         break;
1174289251b0SCédric Le Goater     case 0x4:
1175289251b0SCédric Le Goater         s->phydata = value & ~(0xffff | ASPEED_MII_PHYDATA_IDLE);
1176289251b0SCédric Le Goater         break;
1177289251b0SCédric Le Goater     default:
1178289251b0SCédric Le Goater         g_assert_not_reached();
1179289251b0SCédric Le Goater     }
1180289251b0SCédric Le Goater 
1181289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1182289251b0SCédric Le Goater     aspeed_mii_do_phy_ctl(s);
1183289251b0SCédric Le Goater }
1184289251b0SCédric Le Goater 
1185289251b0SCédric Le Goater static const MemoryRegionOps aspeed_mii_ops = {
1186289251b0SCédric Le Goater     .read = aspeed_mii_read,
1187289251b0SCédric Le Goater     .write = aspeed_mii_write,
1188289251b0SCédric Le Goater     .valid.min_access_size = 4,
1189289251b0SCédric Le Goater     .valid.max_access_size = 4,
1190289251b0SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
1191289251b0SCédric Le Goater };
1192289251b0SCédric Le Goater 
1193289251b0SCédric Le Goater static void aspeed_mii_reset(DeviceState *dev)
1194289251b0SCédric Le Goater {
1195289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1196289251b0SCédric Le Goater 
1197289251b0SCédric Le Goater     s->phycr = 0;
1198289251b0SCédric Le Goater     s->phydata = 0;
1199289251b0SCédric Le Goater 
1200289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1201289251b0SCédric Le Goater };
1202289251b0SCédric Le Goater 
1203289251b0SCédric Le Goater static void aspeed_mii_realize(DeviceState *dev, Error **errp)
1204289251b0SCédric Le Goater {
1205289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1206289251b0SCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1207289251b0SCédric Le Goater 
1208ccb88bf2SCédric Le Goater     assert(s->nic);
1209289251b0SCédric Le Goater 
1210289251b0SCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(dev), &aspeed_mii_ops, s,
1211289251b0SCédric Le Goater                           TYPE_ASPEED_MII, 0x8);
1212289251b0SCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
1213289251b0SCédric Le Goater }
1214289251b0SCédric Le Goater 
1215289251b0SCédric Le Goater static const VMStateDescription vmstate_aspeed_mii = {
1216289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1217289251b0SCédric Le Goater     .version_id = 1,
1218289251b0SCédric Le Goater     .minimum_version_id = 1,
1219289251b0SCédric Le Goater     .fields = (VMStateField[]) {
1220289251b0SCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1221289251b0SCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1222289251b0SCédric Le Goater         VMSTATE_END_OF_LIST()
1223289251b0SCédric Le Goater     }
1224289251b0SCédric Le Goater };
1225ccb88bf2SCédric Le Goater 
1226ccb88bf2SCédric Le Goater static Property aspeed_mii_properties[] = {
1227ccb88bf2SCédric Le Goater     DEFINE_PROP_LINK("nic", AspeedMiiState, nic, TYPE_FTGMAC100,
1228ccb88bf2SCédric Le Goater                      FTGMAC100State *),
1229ccb88bf2SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1230ccb88bf2SCédric Le Goater };
1231ccb88bf2SCédric Le Goater 
1232289251b0SCédric Le Goater static void aspeed_mii_class_init(ObjectClass *klass, void *data)
1233289251b0SCédric Le Goater {
1234289251b0SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1235289251b0SCédric Le Goater 
1236289251b0SCédric Le Goater     dc->vmsd = &vmstate_aspeed_mii;
1237289251b0SCédric Le Goater     dc->reset = aspeed_mii_reset;
1238289251b0SCédric Le Goater     dc->realize = aspeed_mii_realize;
1239289251b0SCédric Le Goater     dc->desc = "Aspeed MII controller";
1240*4f67d30bSMarc-André Lureau     device_class_set_props(dc, aspeed_mii_properties);
1241289251b0SCédric Le Goater }
1242289251b0SCédric Le Goater 
1243289251b0SCédric Le Goater static const TypeInfo aspeed_mii_info = {
1244289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1245289251b0SCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1246289251b0SCédric Le Goater     .instance_size = sizeof(AspeedMiiState),
1247289251b0SCédric Le Goater     .class_init = aspeed_mii_class_init,
1248289251b0SCédric Le Goater };
1249289251b0SCédric Le Goater 
1250bd44300dSCédric Le Goater static void ftgmac100_register_types(void)
1251bd44300dSCédric Le Goater {
1252bd44300dSCédric Le Goater     type_register_static(&ftgmac100_info);
1253289251b0SCédric Le Goater     type_register_static(&aspeed_mii_info);
1254bd44300dSCédric Le Goater }
1255bd44300dSCédric Le Goater 
1256bd44300dSCédric Le Goater type_init(ftgmac100_register_types)
1257