1bd44300dSCédric Le Goater /* 2bd44300dSCédric Le Goater * Faraday FTGMAC100 Gigabit Ethernet 3bd44300dSCédric Le Goater * 4bd44300dSCédric Le Goater * Copyright (C) 2016-2017, IBM Corporation. 5bd44300dSCédric Le Goater * 6bd44300dSCédric Le Goater * Based on Coldfire Fast Ethernet Controller emulation. 7bd44300dSCédric Le Goater * 8bd44300dSCédric Le Goater * Copyright (c) 2007 CodeSourcery. 9bd44300dSCédric Le Goater * 10bd44300dSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 11bd44300dSCédric Le Goater * COPYING file in the top-level directory. 12bd44300dSCédric Le Goater */ 13bd44300dSCédric Le Goater 14bd44300dSCédric Le Goater #include "qemu/osdep.h" 15bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h" 16bd44300dSCédric Le Goater #include "sysemu/dma.h" 17bd44300dSCédric Le Goater #include "qemu/log.h" 18bd44300dSCédric Le Goater #include "net/checksum.h" 19bd44300dSCédric Le Goater #include "net/eth.h" 20bd44300dSCédric Le Goater #include "hw/net/mii.h" 21bd44300dSCédric Le Goater 22bd44300dSCédric Le Goater /* For crc32 */ 23bd44300dSCédric Le Goater #include <zlib.h> 24bd44300dSCédric Le Goater 25bd44300dSCédric Le Goater /* 26bd44300dSCédric Le Goater * FTGMAC100 registers 27bd44300dSCédric Le Goater */ 28bd44300dSCédric Le Goater #define FTGMAC100_ISR 0x00 29bd44300dSCédric Le Goater #define FTGMAC100_IER 0x04 30bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR 0x08 31bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR 0x0c 32bd44300dSCédric Le Goater #define FTGMAC100_MATH0 0x10 33bd44300dSCédric Le Goater #define FTGMAC100_MATH1 0x14 34bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD 0x18 35bd44300dSCédric Le Goater #define FTGMAC100_RXPD 0x1C 36bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR 0x20 37bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR 0x24 38bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD 0x28 39bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR 0x2c 40bd44300dSCédric Le Goater #define FTGMAC100_ITC 0x30 41bd44300dSCédric Le Goater #define FTGMAC100_APTC 0x34 42bd44300dSCédric Le Goater #define FTGMAC100_DBLAC 0x38 43bd44300dSCédric Le Goater #define FTGMAC100_REVR 0x40 44bd44300dSCédric Le Goater #define FTGMAC100_FEAR1 0x44 45bd44300dSCédric Le Goater #define FTGMAC100_RBSR 0x4c 46bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR 0x48 47bd44300dSCédric Le Goater 48bd44300dSCédric Le Goater #define FTGMAC100_MACCR 0x50 49bd44300dSCédric Le Goater #define FTGMAC100_MACSR 0x54 50bd44300dSCédric Le Goater #define FTGMAC100_PHYCR 0x60 51bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA 0x64 52bd44300dSCédric Le Goater #define FTGMAC100_FCR 0x68 53bd44300dSCédric Le Goater 54bd44300dSCédric Le Goater /* 55bd44300dSCédric Le Goater * Interrupt status register & interrupt enable register 56bd44300dSCédric Le Goater */ 57bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF (1 << 0) 58bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO (1 << 1) 59bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF (1 << 2) 60bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST (1 << 3) 61bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH (1 << 4) 62bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO (1 << 5) 63bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF (1 << 6) 64bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST (1 << 7) 65bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR (1 << 8) 66bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG (1 << 9) 67bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF (1 << 10) 68bd44300dSCédric Le Goater 69bd44300dSCédric Le Goater /* 70bd44300dSCédric Le Goater * Automatic polling timer control register 71bd44300dSCédric Le Goater */ 72bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x) ((x) & 0xf) 73bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL (1 << 4) 74bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x) (((x) >> 8) & 0xf) 75bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL (1 << 12) 76bd44300dSCédric Le Goater 77bd44300dSCédric Le Goater /* 78bd44300dSCédric Le Goater * PHY control register 79bd44300dSCédric Le Goater */ 80bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD (1 << 26) 81bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR (1 << 27) 82bd44300dSCédric Le Goater 83bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x) (((x) >> 16) & 0x1f) 84bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x) (((x) >> 21) & 0x1f) 85bd44300dSCédric Le Goater 86bd44300dSCédric Le Goater /* 87bd44300dSCédric Le Goater * PHY data register 88bd44300dSCédric Le Goater */ 89bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x) ((x) & 0xffff) 90bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x) (((x) >> 16) & 0xffff) 91bd44300dSCédric Le Goater 92bd44300dSCédric Le Goater /* 93bd44300dSCédric Le Goater * Feature Register 94bd44300dSCédric Le Goater */ 95bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE (1 << 31) 96bd44300dSCédric Le Goater 97bd44300dSCédric Le Goater /* 98bd44300dSCédric Le Goater * MAC control register 99bd44300dSCédric Le Goater */ 100bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN (1 << 0) 101bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN (1 << 1) 102bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN (1 << 2) 103bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN (1 << 3) 104bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN (1 << 4) 105bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN (1 << 5) 106bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN (1 << 6) 107bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX (1 << 7) 108bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP (1 << 8) 109bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE (1 << 9) 110bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD (1 << 10) /* not needed */ 111bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT (1 << 12) 112bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF (1 << 13) 113bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL (1 << 14) 114bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN (1 << 15) 115bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT (1 << 16) 116bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT (1 << 17) 117bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR (1 << 18) 118bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE (1 << 19) 119bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST (1 << 31) 120bd44300dSCédric Le Goater 121bd44300dSCédric Le Goater /* 122bd44300dSCédric Le Goater * Transmit descriptor 123bd44300dSCédric Le Goater */ 124bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x) ((x) & 0x3fff) 125bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR (1 << 15) 126bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR (1 << 19) 127bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS (1 << 28) 128bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS (1 << 29) 129*1335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED (1 << 30) 130bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN (1 << 31) 131bd44300dSCédric Le Goater 132bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x) ((x) & 0xffff) 133bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG (1 << 16) 134bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM (1 << 17) 135bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM (1 << 18) 136bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM (1 << 19) 137bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC (1 << 22) 138bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC (1 << 30) 139bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC (1 << 31) 140bd44300dSCédric Le Goater 141bd44300dSCédric Le Goater /* 142bd44300dSCédric Le Goater * Receive descriptor 143bd44300dSCédric Le Goater */ 144bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC 0x3fff 145bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR (1 << 15) 146bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST (1 << 16) 147bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST (1 << 17) 148bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR (1 << 18) 149bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR (1 << 19) 150bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL (1 << 20) 151bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT (1 << 21) 152bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB (1 << 22) 153bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL (1 << 23) 154bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE (1 << 24) 155bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME (1 << 25) 156bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS (1 << 28) 157bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS (1 << 29) 158*1335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED (1 << 30) 159bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY (1 << 31) 160bd44300dSCédric Le Goater 161bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI 0xffff 162bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK (0x3 << 20) 163bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP (0x0 << 20) 164bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP (0x1 << 20) 165bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP (0x2 << 20) 166bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP (0x3 << 20) 167bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC (1 << 22) 168bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF (1 << 23) 169bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL (1 << 24) 170bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR (1 << 25) 171bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR (1 << 26) 172bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR (1 << 27) 173bd44300dSCédric Le Goater 174bd44300dSCédric Le Goater /* 175bd44300dSCédric Le Goater * Receive and transmit Buffer Descriptor 176bd44300dSCédric Le Goater */ 177bd44300dSCédric Le Goater typedef struct { 178bd44300dSCédric Le Goater uint32_t des0; 179bd44300dSCédric Le Goater uint32_t des1; 180bd44300dSCédric Le Goater uint32_t des2; /* not used by HW */ 181bd44300dSCédric Le Goater uint32_t des3; 182bd44300dSCédric Le Goater } FTGMAC100Desc; 183bd44300dSCédric Le Goater 184bd44300dSCédric Le Goater /* 185bd44300dSCédric Le Goater * Specific RTL8211E MII Registers 186bd44300dSCédric Le Goater */ 187bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR 16 /* PHY Specific Control */ 188bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR 17 /* PHY Specific Status */ 189bd44300dSCédric Le Goater #define RTL8211E_MII_INER 18 /* Interrupt Enable */ 190bd44300dSCédric Le Goater #define RTL8211E_MII_INSR 19 /* Interrupt Status */ 191bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC 24 /* Receive Error Counter */ 192bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR 27 /* Link Down Power Saving */ 193bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR 30 /* Extension Page Select */ 194bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL 31 /* Page Select */ 195bd44300dSCédric Le Goater 196bd44300dSCédric Le Goater /* 197bd44300dSCédric Le Goater * RTL8211E Interrupt Status 198bd44300dSCédric Le Goater */ 199bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR (1 << 15) 200bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV (1 << 12) 201bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE (1 << 11) 202bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS (1 << 10) 203bd44300dSCédric Le Goater #define PHY_INT_ERROR (1 << 9) 204bd44300dSCédric Le Goater #define PHY_INT_DOWN (1 << 8) 205bd44300dSCédric Le Goater #define PHY_INT_JABBER (1 << 0) 206bd44300dSCédric Le Goater 207bd44300dSCédric Le Goater /* 208bd44300dSCédric Le Goater * Max frame size for the receiving buffer 209bd44300dSCédric Le Goater */ 210bd44300dSCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE 10240 211bd44300dSCédric Le Goater 212bd44300dSCédric Le Goater /* Limits depending on the type of the frame 213bd44300dSCédric Le Goater * 214bd44300dSCédric Le Goater * 9216 for Jumbo frames (+ 4 for VLAN) 215bd44300dSCédric Le Goater * 1518 for other frames (+ 4 for VLAN) 216bd44300dSCédric Le Goater */ 217bd44300dSCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s) 218bd44300dSCédric Le Goater { 219bd44300dSCédric Le Goater return (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518) + 4; 220bd44300dSCédric Le Goater } 221bd44300dSCédric Le Goater 222bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s) 223bd44300dSCédric Le Goater { 224bd44300dSCédric Le Goater qemu_set_irq(s->irq, s->isr & s->ier); 225bd44300dSCédric Le Goater } 226bd44300dSCédric Le Goater 227bd44300dSCédric Le Goater /* 228bd44300dSCédric Le Goater * The MII phy could raise a GPIO to the processor which in turn 229bd44300dSCédric Le Goater * could be handled as an interrpt by the OS. 230bd44300dSCédric Le Goater * For now we don't handle any GPIO/interrupt line, so the OS will 231bd44300dSCédric Le Goater * have to poll for the PHY status. 232bd44300dSCédric Le Goater */ 233bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s) 234bd44300dSCédric Le Goater { 235bd44300dSCédric Le Goater ftgmac100_update_irq(s); 236bd44300dSCédric Le Goater } 237bd44300dSCédric Le Goater 238bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s) 239bd44300dSCédric Le Goater { 240bd44300dSCédric Le Goater /* Autonegotiation status mirrors link status. */ 241bd44300dSCédric Le Goater if (qemu_get_queue(s->nic)->link_down) { 242bd44300dSCédric Le Goater s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 243bd44300dSCédric Le Goater s->phy_int |= PHY_INT_DOWN; 244bd44300dSCédric Le Goater } else { 245bd44300dSCédric Le Goater s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 246bd44300dSCédric Le Goater s->phy_int |= PHY_INT_AUTONEG_COMPLETE; 247bd44300dSCédric Le Goater } 248bd44300dSCédric Le Goater phy_update_irq(s); 249bd44300dSCédric Le Goater } 250bd44300dSCédric Le Goater 251bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc) 252bd44300dSCédric Le Goater { 253bd44300dSCédric Le Goater phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc))); 254bd44300dSCédric Le Goater } 255bd44300dSCédric Le Goater 256bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s) 257bd44300dSCédric Le Goater { 258bd44300dSCédric Le Goater s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD | 259bd44300dSCédric Le Goater MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS | 260bd44300dSCédric Le Goater MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST | 261bd44300dSCédric Le Goater MII_BMSR_EXTCAP); 262bd44300dSCédric Le Goater s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000); 263bd44300dSCédric Le Goater s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD | 264bd44300dSCédric Le Goater MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 | 265bd44300dSCédric Le Goater MII_ANAR_CSMACD); 266bd44300dSCédric Le Goater s->phy_int_mask = 0; 267bd44300dSCédric Le Goater s->phy_int = 0; 268bd44300dSCédric Le Goater } 269bd44300dSCédric Le Goater 270bd44300dSCédric Le Goater static uint32_t do_phy_read(FTGMAC100State *s, int reg) 271bd44300dSCédric Le Goater { 272bd44300dSCédric Le Goater uint32_t val; 273bd44300dSCédric Le Goater 274bd44300dSCédric Le Goater switch (reg) { 275bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 276bd44300dSCédric Le Goater val = s->phy_control; 277bd44300dSCédric Le Goater break; 278bd44300dSCédric Le Goater case MII_BMSR: /* Basic Status */ 279bd44300dSCédric Le Goater val = s->phy_status; 280bd44300dSCédric Le Goater break; 281bd44300dSCédric Le Goater case MII_PHYID1: /* ID1 */ 282bd44300dSCédric Le Goater val = RTL8211E_PHYID1; 283bd44300dSCédric Le Goater break; 284bd44300dSCédric Le Goater case MII_PHYID2: /* ID2 */ 285bd44300dSCédric Le Goater val = RTL8211E_PHYID2; 286bd44300dSCédric Le Goater break; 287bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 288bd44300dSCédric Le Goater val = s->phy_advertise; 289bd44300dSCédric Le Goater break; 290bd44300dSCédric Le Goater case MII_ANLPAR: /* Auto-neg Link Partner Ability */ 291bd44300dSCédric Le Goater val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD | 292bd44300dSCédric Le Goater MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 | 293bd44300dSCédric Le Goater MII_ANLPAR_CSMACD); 294bd44300dSCédric Le Goater break; 295bd44300dSCédric Le Goater case MII_ANER: /* Auto-neg Expansion */ 296bd44300dSCédric Le Goater val = MII_ANER_NWAY; 297bd44300dSCédric Le Goater break; 298bd44300dSCédric Le Goater case MII_CTRL1000: /* 1000BASE-T control */ 299bd44300dSCédric Le Goater val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL); 300bd44300dSCédric Le Goater break; 301bd44300dSCédric Le Goater case MII_STAT1000: /* 1000BASE-T status */ 302bd44300dSCédric Le Goater val = MII_STAT1000_FULL; 303bd44300dSCédric Le Goater break; 304bd44300dSCédric Le Goater case RTL8211E_MII_INSR: /* Interrupt status. */ 305bd44300dSCédric Le Goater val = s->phy_int; 306bd44300dSCédric Le Goater s->phy_int = 0; 307bd44300dSCédric Le Goater phy_update_irq(s); 308bd44300dSCédric Le Goater break; 309bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 310bd44300dSCédric Le Goater val = s->phy_int_mask; 311bd44300dSCédric Le Goater break; 312bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 313bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 314bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 315bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 316bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 317bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 318bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 319bd44300dSCédric Le Goater __func__, reg); 320bd44300dSCédric Le Goater val = 0; 321bd44300dSCédric Le Goater break; 322bd44300dSCédric Le Goater default: 323bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 324bd44300dSCédric Le Goater __func__, reg); 325bd44300dSCédric Le Goater val = 0; 326bd44300dSCédric Le Goater break; 327bd44300dSCédric Le Goater } 328bd44300dSCédric Le Goater 329bd44300dSCédric Le Goater return val; 330bd44300dSCédric Le Goater } 331bd44300dSCédric Le Goater 332bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 | \ 333bd44300dSCédric Le Goater MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \ 334bd44300dSCédric Le Goater MII_BMCR_FD | MII_BMCR_CTST) 335bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f 336bd44300dSCédric Le Goater 337bd44300dSCédric Le Goater static void do_phy_write(FTGMAC100State *s, int reg, uint32_t val) 338bd44300dSCédric Le Goater { 339bd44300dSCédric Le Goater switch (reg) { 340bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 341bd44300dSCédric Le Goater if (val & MII_BMCR_RESET) { 342bd44300dSCédric Le Goater phy_reset(s); 343bd44300dSCédric Le Goater } else { 344bd44300dSCédric Le Goater s->phy_control = val & MII_BMCR_MASK; 345bd44300dSCédric Le Goater /* Complete autonegotiation immediately. */ 346bd44300dSCédric Le Goater if (val & MII_BMCR_AUTOEN) { 347bd44300dSCédric Le Goater s->phy_status |= MII_BMSR_AN_COMP; 348bd44300dSCédric Le Goater } 349bd44300dSCédric Le Goater } 350bd44300dSCédric Le Goater break; 351bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 352bd44300dSCédric Le Goater s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX; 353bd44300dSCédric Le Goater break; 354bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 355bd44300dSCédric Le Goater s->phy_int_mask = val & 0xff; 356bd44300dSCédric Le Goater phy_update_irq(s); 357bd44300dSCédric Le Goater break; 358bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 359bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 360bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 361bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 362bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 363bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 364bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 365bd44300dSCédric Le Goater __func__, reg); 366bd44300dSCédric Le Goater break; 367bd44300dSCédric Le Goater default: 368bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 369bd44300dSCédric Le Goater __func__, reg); 370bd44300dSCédric Le Goater break; 371bd44300dSCédric Le Goater } 372bd44300dSCédric Le Goater } 373bd44300dSCédric Le Goater 374bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr) 375bd44300dSCédric Le Goater { 376bd44300dSCédric Le Goater if (dma_memory_read(&address_space_memory, addr, bd, sizeof(*bd))) { 377bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%" 378bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 379bd44300dSCédric Le Goater return -1; 380bd44300dSCédric Le Goater } 381bd44300dSCédric Le Goater bd->des0 = le32_to_cpu(bd->des0); 382bd44300dSCédric Le Goater bd->des1 = le32_to_cpu(bd->des1); 383bd44300dSCédric Le Goater bd->des2 = le32_to_cpu(bd->des2); 384bd44300dSCédric Le Goater bd->des3 = le32_to_cpu(bd->des3); 385bd44300dSCédric Le Goater return 0; 386bd44300dSCédric Le Goater } 387bd44300dSCédric Le Goater 388bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr) 389bd44300dSCédric Le Goater { 390bd44300dSCédric Le Goater FTGMAC100Desc lebd; 391bd44300dSCédric Le Goater 392bd44300dSCédric Le Goater lebd.des0 = cpu_to_le32(bd->des0); 393bd44300dSCédric Le Goater lebd.des1 = cpu_to_le32(bd->des1); 394bd44300dSCédric Le Goater lebd.des2 = cpu_to_le32(bd->des2); 395bd44300dSCédric Le Goater lebd.des3 = cpu_to_le32(bd->des3); 396bd44300dSCédric Le Goater if (dma_memory_write(&address_space_memory, addr, &lebd, sizeof(lebd))) { 397bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%" 398bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 399bd44300dSCédric Le Goater return -1; 400bd44300dSCédric Le Goater } 401bd44300dSCédric Le Goater return 0; 402bd44300dSCédric Le Goater } 403bd44300dSCédric Le Goater 404bd44300dSCédric Le Goater static void ftgmac100_do_tx(FTGMAC100State *s, uint32_t tx_ring, 405bd44300dSCédric Le Goater uint32_t tx_descriptor) 406bd44300dSCédric Le Goater { 407bd44300dSCédric Le Goater int frame_size = 0; 408bd44300dSCédric Le Goater uint8_t *ptr = s->frame; 409bd44300dSCédric Le Goater uint32_t addr = tx_descriptor; 410bd44300dSCédric Le Goater uint32_t flags = 0; 411bd44300dSCédric Le Goater int max_frame_size = ftgmac100_max_frame_size(s); 412bd44300dSCédric Le Goater 413bd44300dSCédric Le Goater while (1) { 414bd44300dSCédric Le Goater FTGMAC100Desc bd; 415bd44300dSCédric Le Goater int len; 416bd44300dSCédric Le Goater 417bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 418bd44300dSCédric Le Goater ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) { 419bd44300dSCédric Le Goater /* Run out of descriptors to transmit. */ 420bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_NPTXBUF; 421bd44300dSCédric Le Goater break; 422bd44300dSCédric Le Goater } 423bd44300dSCédric Le Goater 424bd44300dSCédric Le Goater /* record transmit flags as they are valid only on the first 425bd44300dSCédric Le Goater * segment */ 426bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_FTS) { 427bd44300dSCédric Le Goater flags = bd.des1; 428bd44300dSCédric Le Goater } 429bd44300dSCédric Le Goater 430bd44300dSCédric Le Goater len = bd.des0 & 0x3FFF; 431bd44300dSCédric Le Goater if (frame_size + len > max_frame_size) { 432bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n", 433bd44300dSCédric Le Goater __func__, len); 434bd44300dSCédric Le Goater len = max_frame_size - frame_size; 435bd44300dSCédric Le Goater } 436bd44300dSCédric Le Goater 437bd44300dSCédric Le Goater if (dma_memory_read(&address_space_memory, bd.des3, ptr, len)) { 438bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n", 439bd44300dSCédric Le Goater __func__, bd.des3); 440bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_NPTXBUF; 441bd44300dSCédric Le Goater break; 442bd44300dSCédric Le Goater } 443bd44300dSCédric Le Goater 444bd44300dSCédric Le Goater ptr += len; 445bd44300dSCédric Le Goater frame_size += len; 446bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_LTS) { 447bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_IP_CHKSUM) { 448bd44300dSCédric Le Goater net_checksum_calculate(s->frame, frame_size); 449bd44300dSCédric Le Goater } 450bd44300dSCédric Le Goater /* Last buffer in frame. */ 451bd44300dSCédric Le Goater qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size); 452bd44300dSCédric Le Goater ptr = s->frame; 453bd44300dSCédric Le Goater frame_size = 0; 454bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_TXIC) { 455bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_ETH; 456bd44300dSCédric Le Goater } 457bd44300dSCédric Le Goater } 458bd44300dSCédric Le Goater 459bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_TX2FIC) { 460bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_FIFO; 461bd44300dSCédric Le Goater } 462bd44300dSCédric Le Goater bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN; 463bd44300dSCédric Le Goater 464bd44300dSCédric Le Goater /* Write back the modified descriptor. */ 465bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 466bd44300dSCédric Le Goater /* Advance to the next descriptor. */ 467*1335fe3eSCédric Le Goater if (bd.des0 & s->txdes0_edotr) { 468bd44300dSCédric Le Goater addr = tx_ring; 469bd44300dSCédric Le Goater } else { 470bd44300dSCédric Le Goater addr += sizeof(FTGMAC100Desc); 471bd44300dSCédric Le Goater } 472bd44300dSCédric Le Goater } 473bd44300dSCédric Le Goater 474bd44300dSCédric Le Goater s->tx_descriptor = addr; 475bd44300dSCédric Le Goater 476bd44300dSCédric Le Goater ftgmac100_update_irq(s); 477bd44300dSCédric Le Goater } 478bd44300dSCédric Le Goater 479bd44300dSCédric Le Goater static int ftgmac100_can_receive(NetClientState *nc) 480bd44300dSCédric Le Goater { 481bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 482bd44300dSCédric Le Goater FTGMAC100Desc bd; 483bd44300dSCédric Le Goater 484bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 485bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 486bd44300dSCédric Le Goater return 0; 487bd44300dSCédric Le Goater } 488bd44300dSCédric Le Goater 489bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, s->rx_descriptor)) { 490bd44300dSCédric Le Goater return 0; 491bd44300dSCédric Le Goater } 492bd44300dSCédric Le Goater return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY); 493bd44300dSCédric Le Goater } 494bd44300dSCédric Le Goater 495bd44300dSCédric Le Goater /* 496bd44300dSCédric Le Goater * This is purely informative. The HW can poll the RW (and RX) ring 497bd44300dSCédric Le Goater * buffers for available descriptors but we don't need to trigger a 498bd44300dSCédric Le Goater * timer for that in qemu. 499bd44300dSCédric Le Goater */ 500bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s) 501bd44300dSCédric Le Goater { 502bd44300dSCédric Le Goater /* Polling times : 503bd44300dSCédric Le Goater * 504bd44300dSCédric Le Goater * Speed TIME_SEL=0 TIME_SEL=1 505bd44300dSCédric Le Goater * 506bd44300dSCédric Le Goater * 10 51.2 ms 819.2 ms 507bd44300dSCédric Le Goater * 100 5.12 ms 81.92 ms 508bd44300dSCédric Le Goater * 1000 1.024 ms 16.384 ms 509bd44300dSCédric Le Goater */ 510bd44300dSCédric Le Goater static const int div[] = { 20, 200, 1000 }; 511bd44300dSCédric Le Goater 512bd44300dSCédric Le Goater uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr); 513bd44300dSCédric Le Goater uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0; 514bd44300dSCédric Le Goater uint32_t period; 515bd44300dSCédric Le Goater 516bd44300dSCédric Le Goater if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) { 517bd44300dSCédric Le Goater cnt <<= 4; 518bd44300dSCédric Le Goater } 519bd44300dSCédric Le Goater 520bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) { 521bd44300dSCédric Le Goater speed = 2; 522bd44300dSCédric Le Goater } 523bd44300dSCédric Le Goater 524bd44300dSCédric Le Goater period = cnt / div[speed]; 525bd44300dSCédric Le Goater 526bd44300dSCédric Le Goater return period; 527bd44300dSCédric Le Goater } 528bd44300dSCédric Le Goater 529bd44300dSCédric Le Goater static void ftgmac100_reset(DeviceState *d) 530bd44300dSCédric Le Goater { 531bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(d); 532bd44300dSCédric Le Goater 533bd44300dSCédric Le Goater /* Reset the FTGMAC100 */ 534bd44300dSCédric Le Goater s->isr = 0; 535bd44300dSCédric Le Goater s->ier = 0; 536bd44300dSCédric Le Goater s->rx_enabled = 0; 537bd44300dSCédric Le Goater s->rx_ring = 0; 538bd44300dSCédric Le Goater s->rbsr = 0x640; 539bd44300dSCédric Le Goater s->rx_descriptor = 0; 540bd44300dSCédric Le Goater s->tx_ring = 0; 541bd44300dSCédric Le Goater s->tx_descriptor = 0; 542bd44300dSCédric Le Goater s->math[0] = 0; 543bd44300dSCédric Le Goater s->math[1] = 0; 544bd44300dSCédric Le Goater s->itc = 0; 545bd44300dSCédric Le Goater s->aptcr = 1; 546bd44300dSCédric Le Goater s->dblac = 0x00022f00; 547bd44300dSCédric Le Goater s->revr = 0; 548bd44300dSCédric Le Goater s->fear1 = 0; 549bd44300dSCédric Le Goater s->tpafcr = 0xf1; 550bd44300dSCédric Le Goater 551bd44300dSCédric Le Goater s->maccr = 0; 552bd44300dSCédric Le Goater s->phycr = 0; 553bd44300dSCédric Le Goater s->phydata = 0; 554bd44300dSCédric Le Goater s->fcr = 0x400; 555bd44300dSCédric Le Goater 556bd44300dSCédric Le Goater /* and the PHY */ 557bd44300dSCédric Le Goater phy_reset(s); 558bd44300dSCédric Le Goater } 559bd44300dSCédric Le Goater 560bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size) 561bd44300dSCédric Le Goater { 562bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 563bd44300dSCédric Le Goater 564bd44300dSCédric Le Goater switch (addr & 0xff) { 565bd44300dSCédric Le Goater case FTGMAC100_ISR: 566bd44300dSCédric Le Goater return s->isr; 567bd44300dSCédric Le Goater case FTGMAC100_IER: 568bd44300dSCédric Le Goater return s->ier; 569bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: 570bd44300dSCédric Le Goater return (s->conf.macaddr.a[0] << 8) | s->conf.macaddr.a[1]; 571bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 572bd44300dSCédric Le Goater return ((uint32_t) s->conf.macaddr.a[2] << 24) | 573bd44300dSCédric Le Goater (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) | 574bd44300dSCédric Le Goater s->conf.macaddr.a[5]; 575bd44300dSCédric Le Goater case FTGMAC100_MATH0: 576bd44300dSCédric Le Goater return s->math[0]; 577bd44300dSCédric Le Goater case FTGMAC100_MATH1: 578bd44300dSCédric Le Goater return s->math[1]; 579bd44300dSCédric Le Goater case FTGMAC100_ITC: 580bd44300dSCédric Le Goater return s->itc; 581bd44300dSCédric Le Goater case FTGMAC100_DBLAC: 582bd44300dSCédric Le Goater return s->dblac; 583bd44300dSCédric Le Goater case FTGMAC100_REVR: 584bd44300dSCédric Le Goater return s->revr; 585bd44300dSCédric Le Goater case FTGMAC100_FEAR1: 586bd44300dSCédric Le Goater return s->fear1; 587bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: 588bd44300dSCédric Le Goater return s->tpafcr; 589bd44300dSCédric Le Goater case FTGMAC100_FCR: 590bd44300dSCédric Le Goater return s->fcr; 591bd44300dSCédric Le Goater case FTGMAC100_MACCR: 592bd44300dSCédric Le Goater return s->maccr; 593bd44300dSCédric Le Goater case FTGMAC100_PHYCR: 594bd44300dSCédric Le Goater return s->phycr; 595bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 596bd44300dSCédric Le Goater return s->phydata; 597bd44300dSCédric Le Goater 598bd44300dSCédric Le Goater /* We might want to support these one day */ 599bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 600bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 601bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 602bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%" 603bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 604bd44300dSCédric Le Goater return 0; 605bd44300dSCédric Le Goater default: 606bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 607bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 608bd44300dSCédric Le Goater return 0; 609bd44300dSCédric Le Goater } 610bd44300dSCédric Le Goater } 611bd44300dSCédric Le Goater 612bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr, 613bd44300dSCédric Le Goater uint64_t value, unsigned size) 614bd44300dSCédric Le Goater { 615bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 616bd44300dSCédric Le Goater int reg; 617bd44300dSCédric Le Goater 618bd44300dSCédric Le Goater switch (addr & 0xff) { 619bd44300dSCédric Le Goater case FTGMAC100_ISR: /* Interrupt status */ 620bd44300dSCédric Le Goater s->isr &= ~value; 621bd44300dSCédric Le Goater break; 622bd44300dSCédric Le Goater case FTGMAC100_IER: /* Interrupt control */ 623bd44300dSCédric Le Goater s->ier = value; 624bd44300dSCédric Le Goater break; 625bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: /* MAC */ 626bd44300dSCédric Le Goater s->conf.macaddr.a[0] = value >> 8; 627bd44300dSCédric Le Goater s->conf.macaddr.a[1] = value; 628bd44300dSCédric Le Goater break; 629bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 630bd44300dSCédric Le Goater s->conf.macaddr.a[2] = value >> 24; 631bd44300dSCédric Le Goater s->conf.macaddr.a[3] = value >> 16; 632bd44300dSCédric Le Goater s->conf.macaddr.a[4] = value >> 8; 633bd44300dSCédric Le Goater s->conf.macaddr.a[5] = value; 634bd44300dSCédric Le Goater break; 635bd44300dSCédric Le Goater case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */ 636bd44300dSCédric Le Goater s->math[0] = value; 637bd44300dSCédric Le Goater break; 638bd44300dSCédric Le Goater case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */ 639bd44300dSCédric Le Goater s->math[1] = value; 640bd44300dSCédric Le Goater break; 641bd44300dSCédric Le Goater case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */ 642bd44300dSCédric Le Goater s->itc = value; 643bd44300dSCédric Le Goater break; 644bd44300dSCédric Le Goater case FTGMAC100_RXR_BADR: /* Ring buffer address */ 645bd44300dSCédric Le Goater s->rx_ring = value; 646bd44300dSCédric Le Goater s->rx_descriptor = s->rx_ring; 647bd44300dSCédric Le Goater break; 648bd44300dSCédric Le Goater 649bd44300dSCédric Le Goater case FTGMAC100_RBSR: /* DMA buffer size */ 650bd44300dSCédric Le Goater s->rbsr = value; 651bd44300dSCédric Le Goater break; 652bd44300dSCédric Le Goater 653bd44300dSCédric Le Goater case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */ 654bd44300dSCédric Le Goater s->tx_ring = value; 655bd44300dSCédric Le Goater s->tx_descriptor = s->tx_ring; 656bd44300dSCédric Le Goater break; 657bd44300dSCédric Le Goater 658bd44300dSCédric Le Goater case FTGMAC100_NPTXPD: /* Trigger transmit */ 659bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) 660bd44300dSCédric Le Goater == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) { 661bd44300dSCédric Le Goater /* TODO: high priority tx ring */ 662bd44300dSCédric Le Goater ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor); 663bd44300dSCédric Le Goater } 664bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 665bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 666bd44300dSCédric Le Goater } 667bd44300dSCédric Le Goater break; 668bd44300dSCédric Le Goater 669bd44300dSCédric Le Goater case FTGMAC100_RXPD: /* Receive Poll Demand Register */ 670bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 671bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 672bd44300dSCédric Le Goater } 673bd44300dSCédric Le Goater break; 674bd44300dSCédric Le Goater 675bd44300dSCédric Le Goater case FTGMAC100_APTC: /* Automatic polling */ 676bd44300dSCédric Le Goater s->aptcr = value; 677bd44300dSCédric Le Goater 678bd44300dSCédric Le Goater if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) { 679bd44300dSCédric Le Goater ftgmac100_rxpoll(s); 680bd44300dSCédric Le Goater } 681bd44300dSCédric Le Goater 682bd44300dSCédric Le Goater if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) { 683bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__); 684bd44300dSCédric Le Goater } 685bd44300dSCédric Le Goater break; 686bd44300dSCédric Le Goater 687bd44300dSCédric Le Goater case FTGMAC100_MACCR: /* MAC Device control */ 688bd44300dSCédric Le Goater s->maccr = value; 689bd44300dSCédric Le Goater if (value & FTGMAC100_MACCR_SW_RST) { 690bd44300dSCédric Le Goater ftgmac100_reset(DEVICE(s)); 691bd44300dSCédric Le Goater } 692bd44300dSCédric Le Goater 693bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 694bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 695bd44300dSCédric Le Goater } 696bd44300dSCédric Le Goater break; 697bd44300dSCédric Le Goater 698bd44300dSCédric Le Goater case FTGMAC100_PHYCR: /* PHY Device control */ 699bd44300dSCédric Le Goater reg = FTGMAC100_PHYCR_REG(value); 700bd44300dSCédric Le Goater s->phycr = value; 701bd44300dSCédric Le Goater if (value & FTGMAC100_PHYCR_MIIWR) { 702bd44300dSCédric Le Goater do_phy_write(s, reg, s->phydata & 0xffff); 703bd44300dSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIWR; 704bd44300dSCédric Le Goater } else { 705bd44300dSCédric Le Goater s->phydata = do_phy_read(s, reg) << 16; 706bd44300dSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIRD; 707bd44300dSCédric Le Goater } 708bd44300dSCédric Le Goater break; 709bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 710bd44300dSCédric Le Goater s->phydata = value & 0xffff; 711bd44300dSCédric Le Goater break; 712bd44300dSCédric Le Goater case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */ 713bd44300dSCédric Le Goater s->dblac = value; 714bd44300dSCédric Le Goater break; 715bd44300dSCédric Le Goater case FTGMAC100_REVR: /* Feature Register */ 716bd44300dSCédric Le Goater /* TODO: Only Old MDIO interface is supported */ 717bd44300dSCédric Le Goater s->revr = value & ~FTGMAC100_REVR_NEW_MDIO_INTERFACE; 718bd44300dSCédric Le Goater break; 719bd44300dSCédric Le Goater case FTGMAC100_FEAR1: /* Feature Register 1 */ 720bd44300dSCédric Le Goater s->fear1 = value; 721bd44300dSCédric Le Goater break; 722bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */ 723bd44300dSCédric Le Goater s->tpafcr = value; 724bd44300dSCédric Le Goater break; 725bd44300dSCédric Le Goater case FTGMAC100_FCR: /* Flow Control */ 726bd44300dSCédric Le Goater s->fcr = value; 727bd44300dSCédric Le Goater break; 728bd44300dSCédric Le Goater 729bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 730bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 731bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 732bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%" 733bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 734bd44300dSCédric Le Goater break; 735bd44300dSCédric Le Goater default: 736bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 737bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 738bd44300dSCédric Le Goater break; 739bd44300dSCédric Le Goater } 740bd44300dSCédric Le Goater 741bd44300dSCédric Le Goater ftgmac100_update_irq(s); 742bd44300dSCédric Le Goater } 743bd44300dSCédric Le Goater 744bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len) 745bd44300dSCédric Le Goater { 746bd44300dSCédric Le Goater unsigned mcast_idx; 747bd44300dSCédric Le Goater 748bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_RX_ALL) { 749bd44300dSCédric Le Goater return 1; 750bd44300dSCédric Le Goater } 751bd44300dSCédric Le Goater 752bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 753bd44300dSCédric Le Goater case ETH_PKT_BCAST: 754bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) { 755bd44300dSCédric Le Goater return 0; 756bd44300dSCédric Le Goater } 757bd44300dSCédric Le Goater break; 758bd44300dSCédric Le Goater case ETH_PKT_MCAST: 759bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) { 760bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) { 761bd44300dSCédric Le Goater return 0; 762bd44300dSCédric Le Goater } 763bd44300dSCédric Le Goater 764bd44300dSCédric Le Goater /* TODO: this does not seem to work for ftgmac100 */ 765bd44300dSCédric Le Goater mcast_idx = compute_mcast_idx(buf); 766bd44300dSCédric Le Goater if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) { 767bd44300dSCédric Le Goater return 0; 768bd44300dSCédric Le Goater } 769bd44300dSCédric Le Goater } 770bd44300dSCédric Le Goater break; 771bd44300dSCédric Le Goater case ETH_PKT_UCAST: 772bd44300dSCédric Le Goater if (memcmp(s->conf.macaddr.a, buf, 6)) { 773bd44300dSCédric Le Goater return 0; 774bd44300dSCédric Le Goater } 775bd44300dSCédric Le Goater break; 776bd44300dSCédric Le Goater } 777bd44300dSCédric Le Goater 778bd44300dSCédric Le Goater return 1; 779bd44300dSCédric Le Goater } 780bd44300dSCédric Le Goater 781bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf, 782bd44300dSCédric Le Goater size_t len) 783bd44300dSCédric Le Goater { 784bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 785bd44300dSCédric Le Goater FTGMAC100Desc bd; 786bd44300dSCédric Le Goater uint32_t flags = 0; 787bd44300dSCédric Le Goater uint32_t addr; 788bd44300dSCédric Le Goater uint32_t crc; 789bd44300dSCédric Le Goater uint32_t buf_addr; 790bd44300dSCédric Le Goater uint8_t *crc_ptr; 791bd44300dSCédric Le Goater uint32_t buf_len; 792bd44300dSCédric Le Goater size_t size = len; 793bd44300dSCédric Le Goater uint32_t first = FTGMAC100_RXDES0_FRS; 794bd44300dSCédric Le Goater int max_frame_size = ftgmac100_max_frame_size(s); 795bd44300dSCédric Le Goater 796bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 797bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 798bd44300dSCédric Le Goater return -1; 799bd44300dSCédric Le Goater } 800bd44300dSCédric Le Goater 801bd44300dSCédric Le Goater /* TODO : Pad to minimum Ethernet frame length */ 802bd44300dSCédric Le Goater /* handle small packets. */ 803bd44300dSCédric Le Goater if (size < 10) { 804bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: dropped frame of %zd bytes\n", 805bd44300dSCédric Le Goater __func__, size); 806bd44300dSCédric Le Goater return size; 807bd44300dSCédric Le Goater } 808bd44300dSCédric Le Goater 809bd44300dSCédric Le Goater if (size < 64 && !(s->maccr & FTGMAC100_MACCR_RX_RUNT)) { 810bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: dropped runt frame of %zd bytes\n", 811bd44300dSCédric Le Goater __func__, size); 812bd44300dSCédric Le Goater return size; 813bd44300dSCédric Le Goater } 814bd44300dSCédric Le Goater 815bd44300dSCédric Le Goater if (!ftgmac100_filter(s, buf, size)) { 816bd44300dSCédric Le Goater return size; 817bd44300dSCédric Le Goater } 818bd44300dSCédric Le Goater 819bd44300dSCédric Le Goater /* 4 bytes for the CRC. */ 820bd44300dSCédric Le Goater size += 4; 821bd44300dSCédric Le Goater crc = cpu_to_be32(crc32(~0, buf, size)); 822bd44300dSCédric Le Goater crc_ptr = (uint8_t *) &crc; 823bd44300dSCédric Le Goater 824bd44300dSCédric Le Goater /* Huge frames are truncated. */ 825bd44300dSCédric Le Goater if (size > max_frame_size) { 826bd44300dSCédric Le Goater size = max_frame_size; 827bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n", 828bd44300dSCédric Le Goater __func__, size); 829bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_FTL; 830bd44300dSCédric Le Goater } 831bd44300dSCédric Le Goater 832bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 833bd44300dSCédric Le Goater case ETH_PKT_BCAST: 834bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_BROADCAST; 835bd44300dSCédric Le Goater break; 836bd44300dSCédric Le Goater case ETH_PKT_MCAST: 837bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_MULTICAST; 838bd44300dSCédric Le Goater break; 839bd44300dSCédric Le Goater case ETH_PKT_UCAST: 840bd44300dSCédric Le Goater break; 841bd44300dSCédric Le Goater } 842bd44300dSCédric Le Goater 843bd44300dSCédric Le Goater addr = s->rx_descriptor; 844bd44300dSCédric Le Goater while (size > 0) { 845bd44300dSCédric Le Goater if (!ftgmac100_can_receive(nc)) { 846bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__); 847bd44300dSCédric Le Goater return -1; 848bd44300dSCédric Le Goater } 849bd44300dSCédric Le Goater 850bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 851bd44300dSCédric Le Goater (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) { 852bd44300dSCédric Le Goater /* No descriptors available. Bail out. */ 853bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n", 854bd44300dSCédric Le Goater __func__); 855bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_RXBUF; 856bd44300dSCédric Le Goater break; 857bd44300dSCédric Le Goater } 858bd44300dSCédric Le Goater buf_len = (size <= s->rbsr) ? size : s->rbsr; 859bd44300dSCédric Le Goater bd.des0 |= buf_len & 0x3fff; 860bd44300dSCédric Le Goater size -= buf_len; 861bd44300dSCédric Le Goater 862bd44300dSCédric Le Goater /* The last 4 bytes are the CRC. */ 863bd44300dSCédric Le Goater if (size < 4) { 864bd44300dSCédric Le Goater buf_len += size - 4; 865bd44300dSCédric Le Goater } 866bd44300dSCédric Le Goater buf_addr = bd.des3; 867bd44300dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr, buf, buf_len); 868bd44300dSCédric Le Goater buf += buf_len; 869bd44300dSCédric Le Goater if (size < 4) { 870bd44300dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr + buf_len, 871bd44300dSCédric Le Goater crc_ptr, 4 - size); 872bd44300dSCédric Le Goater crc_ptr += 4 - size; 873bd44300dSCédric Le Goater } 874bd44300dSCédric Le Goater 875bd44300dSCédric Le Goater bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY; 876bd44300dSCédric Le Goater first = 0; 877bd44300dSCédric Le Goater if (size == 0) { 878bd44300dSCédric Le Goater /* Last buffer in frame. */ 879bd44300dSCédric Le Goater bd.des0 |= flags | FTGMAC100_RXDES0_LRS; 880bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_BUF; 881bd44300dSCédric Le Goater } else { 882bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_FIFO; 883bd44300dSCédric Le Goater } 884bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 885*1335fe3eSCédric Le Goater if (bd.des0 & s->rxdes0_edorr) { 886bd44300dSCédric Le Goater addr = s->rx_ring; 887bd44300dSCédric Le Goater } else { 888bd44300dSCédric Le Goater addr += sizeof(FTGMAC100Desc); 889bd44300dSCédric Le Goater } 890bd44300dSCédric Le Goater } 891bd44300dSCédric Le Goater s->rx_descriptor = addr; 892bd44300dSCédric Le Goater 893bd44300dSCédric Le Goater ftgmac100_update_irq(s); 894bd44300dSCédric Le Goater return len; 895bd44300dSCédric Le Goater } 896bd44300dSCédric Le Goater 897bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = { 898bd44300dSCédric Le Goater .read = ftgmac100_read, 899bd44300dSCédric Le Goater .write = ftgmac100_write, 900bd44300dSCédric Le Goater .valid.min_access_size = 4, 901bd44300dSCédric Le Goater .valid.max_access_size = 4, 902bd44300dSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 903bd44300dSCédric Le Goater }; 904bd44300dSCédric Le Goater 905bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc) 906bd44300dSCédric Le Goater { 907bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 908bd44300dSCédric Le Goater 909bd44300dSCédric Le Goater s->nic = NULL; 910bd44300dSCédric Le Goater } 911bd44300dSCédric Le Goater 912bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = { 913bd44300dSCédric Le Goater .type = NET_CLIENT_DRIVER_NIC, 914bd44300dSCédric Le Goater .size = sizeof(NICState), 915bd44300dSCédric Le Goater .can_receive = ftgmac100_can_receive, 916bd44300dSCédric Le Goater .receive = ftgmac100_receive, 917bd44300dSCédric Le Goater .cleanup = ftgmac100_cleanup, 918bd44300dSCédric Le Goater .link_status_changed = ftgmac100_set_link, 919bd44300dSCédric Le Goater }; 920bd44300dSCédric Le Goater 921bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp) 922bd44300dSCédric Le Goater { 923bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(dev); 924bd44300dSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 925bd44300dSCédric Le Goater 926*1335fe3eSCédric Le Goater if (s->aspeed) { 927*1335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED; 928*1335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED; 929*1335fe3eSCédric Le Goater } else { 930*1335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR; 931*1335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR; 932*1335fe3eSCédric Le Goater } 933*1335fe3eSCédric Le Goater 934bd44300dSCédric Le Goater memory_region_init_io(&s->iomem, OBJECT(dev), &ftgmac100_ops, s, 935bd44300dSCédric Le Goater TYPE_FTGMAC100, 0x2000); 936bd44300dSCédric Le Goater sysbus_init_mmio(sbd, &s->iomem); 937bd44300dSCédric Le Goater sysbus_init_irq(sbd, &s->irq); 938bd44300dSCédric Le Goater qemu_macaddr_default_if_unset(&s->conf.macaddr); 939bd44300dSCédric Le Goater 940bd44300dSCédric Le Goater s->conf.peers.ncs[0] = nd_table[0].netdev; 941bd44300dSCédric Le Goater 942bd44300dSCédric Le Goater s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf, 943bd44300dSCédric Le Goater object_get_typename(OBJECT(dev)), DEVICE(dev)->id, 944bd44300dSCédric Le Goater s); 945bd44300dSCédric Le Goater qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a); 946bd44300dSCédric Le Goater 947bd44300dSCédric Le Goater s->frame = g_malloc(FTGMAC100_MAX_FRAME_SIZE); 948bd44300dSCédric Le Goater } 949bd44300dSCédric Le Goater 950bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = { 951bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 952bd44300dSCédric Le Goater .version_id = 1, 953bd44300dSCédric Le Goater .minimum_version_id = 1, 954bd44300dSCédric Le Goater .fields = (VMStateField[]) { 955bd44300dSCédric Le Goater VMSTATE_UINT32(irq_state, FTGMAC100State), 956bd44300dSCédric Le Goater VMSTATE_UINT32(isr, FTGMAC100State), 957bd44300dSCédric Le Goater VMSTATE_UINT32(ier, FTGMAC100State), 958bd44300dSCédric Le Goater VMSTATE_UINT32(rx_enabled, FTGMAC100State), 959bd44300dSCédric Le Goater VMSTATE_UINT32(rx_ring, FTGMAC100State), 960bd44300dSCédric Le Goater VMSTATE_UINT32(rbsr, FTGMAC100State), 961bd44300dSCédric Le Goater VMSTATE_UINT32(tx_ring, FTGMAC100State), 962bd44300dSCédric Le Goater VMSTATE_UINT32(rx_descriptor, FTGMAC100State), 963bd44300dSCédric Le Goater VMSTATE_UINT32(tx_descriptor, FTGMAC100State), 964bd44300dSCédric Le Goater VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2), 965bd44300dSCédric Le Goater VMSTATE_UINT32(itc, FTGMAC100State), 966bd44300dSCédric Le Goater VMSTATE_UINT32(aptcr, FTGMAC100State), 967bd44300dSCédric Le Goater VMSTATE_UINT32(dblac, FTGMAC100State), 968bd44300dSCédric Le Goater VMSTATE_UINT32(revr, FTGMAC100State), 969bd44300dSCédric Le Goater VMSTATE_UINT32(fear1, FTGMAC100State), 970bd44300dSCédric Le Goater VMSTATE_UINT32(tpafcr, FTGMAC100State), 971bd44300dSCédric Le Goater VMSTATE_UINT32(maccr, FTGMAC100State), 972bd44300dSCédric Le Goater VMSTATE_UINT32(phycr, FTGMAC100State), 973bd44300dSCédric Le Goater VMSTATE_UINT32(phydata, FTGMAC100State), 974bd44300dSCédric Le Goater VMSTATE_UINT32(fcr, FTGMAC100State), 975bd44300dSCédric Le Goater VMSTATE_UINT32(phy_status, FTGMAC100State), 976bd44300dSCédric Le Goater VMSTATE_UINT32(phy_control, FTGMAC100State), 977bd44300dSCédric Le Goater VMSTATE_UINT32(phy_advertise, FTGMAC100State), 978bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int, FTGMAC100State), 979bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int_mask, FTGMAC100State), 980*1335fe3eSCédric Le Goater VMSTATE_UINT32(txdes0_edotr, FTGMAC100State), 981*1335fe3eSCédric Le Goater VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State), 982bd44300dSCédric Le Goater VMSTATE_END_OF_LIST() 983bd44300dSCédric Le Goater } 984bd44300dSCédric Le Goater }; 985bd44300dSCédric Le Goater 986bd44300dSCédric Le Goater static Property ftgmac100_properties[] = { 987*1335fe3eSCédric Le Goater DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false), 988bd44300dSCédric Le Goater DEFINE_NIC_PROPERTIES(FTGMAC100State, conf), 989bd44300dSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 990bd44300dSCédric Le Goater }; 991bd44300dSCédric Le Goater 992bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data) 993bd44300dSCédric Le Goater { 994bd44300dSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 995bd44300dSCédric Le Goater 996bd44300dSCédric Le Goater dc->vmsd = &vmstate_ftgmac100; 997bd44300dSCédric Le Goater dc->reset = ftgmac100_reset; 998bd44300dSCédric Le Goater dc->props = ftgmac100_properties; 999bd44300dSCédric Le Goater set_bit(DEVICE_CATEGORY_NETWORK, dc->categories); 1000bd44300dSCédric Le Goater dc->realize = ftgmac100_realize; 1001bd44300dSCédric Le Goater dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation"; 1002bd44300dSCédric Le Goater } 1003bd44300dSCédric Le Goater 1004bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = { 1005bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 1006bd44300dSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 1007bd44300dSCédric Le Goater .instance_size = sizeof(FTGMAC100State), 1008bd44300dSCédric Le Goater .class_init = ftgmac100_class_init, 1009bd44300dSCédric Le Goater }; 1010bd44300dSCédric Le Goater 1011bd44300dSCédric Le Goater static void ftgmac100_register_types(void) 1012bd44300dSCédric Le Goater { 1013bd44300dSCédric Le Goater type_register_static(&ftgmac100_info); 1014bd44300dSCédric Le Goater } 1015bd44300dSCédric Le Goater 1016bd44300dSCédric Le Goater type_init(ftgmac100_register_types) 1017