1bd44300dSCédric Le Goater /* 2bd44300dSCédric Le Goater * Faraday FTGMAC100 Gigabit Ethernet 3bd44300dSCédric Le Goater * 4bd44300dSCédric Le Goater * Copyright (C) 2016-2017, IBM Corporation. 5bd44300dSCédric Le Goater * 6bd44300dSCédric Le Goater * Based on Coldfire Fast Ethernet Controller emulation. 7bd44300dSCédric Le Goater * 8bd44300dSCédric Le Goater * Copyright (c) 2007 CodeSourcery. 9bd44300dSCédric Le Goater * 10bd44300dSCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 11bd44300dSCédric Le Goater * COPYING file in the top-level directory. 12bd44300dSCédric Le Goater */ 13bd44300dSCédric Le Goater 14bd44300dSCédric Le Goater #include "qemu/osdep.h" 1564552b6bSMarkus Armbruster #include "hw/irq.h" 16bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h" 17bd44300dSCédric Le Goater #include "sysemu/dma.h" 18289251b0SCédric Le Goater #include "qapi/error.h" 19bd44300dSCédric Le Goater #include "qemu/log.h" 200b8fa32fSMarkus Armbruster #include "qemu/module.h" 21bd44300dSCédric Le Goater #include "net/checksum.h" 22bd44300dSCédric Le Goater #include "net/eth.h" 23bd44300dSCédric Le Goater #include "hw/net/mii.h" 24a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 25d6454270SMarkus Armbruster #include "migration/vmstate.h" 26bd44300dSCédric Le Goater 27bd44300dSCédric Le Goater /* For crc32 */ 28bd44300dSCédric Le Goater #include <zlib.h> 29bd44300dSCédric Le Goater 30bd44300dSCédric Le Goater /* 31bd44300dSCédric Le Goater * FTGMAC100 registers 32bd44300dSCédric Le Goater */ 33bd44300dSCédric Le Goater #define FTGMAC100_ISR 0x00 34bd44300dSCédric Le Goater #define FTGMAC100_IER 0x04 35bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR 0x08 36bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR 0x0c 37bd44300dSCédric Le Goater #define FTGMAC100_MATH0 0x10 38bd44300dSCédric Le Goater #define FTGMAC100_MATH1 0x14 39bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD 0x18 40bd44300dSCédric Le Goater #define FTGMAC100_RXPD 0x1C 41bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR 0x20 42bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR 0x24 43bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD 0x28 44bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR 0x2c 45bd44300dSCédric Le Goater #define FTGMAC100_ITC 0x30 46bd44300dSCédric Le Goater #define FTGMAC100_APTC 0x34 47bd44300dSCédric Le Goater #define FTGMAC100_DBLAC 0x38 48bd44300dSCédric Le Goater #define FTGMAC100_REVR 0x40 49bd44300dSCédric Le Goater #define FTGMAC100_FEAR1 0x44 50bd44300dSCédric Le Goater #define FTGMAC100_RBSR 0x4c 51bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR 0x48 52bd44300dSCédric Le Goater 53bd44300dSCédric Le Goater #define FTGMAC100_MACCR 0x50 54bd44300dSCédric Le Goater #define FTGMAC100_MACSR 0x54 55bd44300dSCédric Le Goater #define FTGMAC100_PHYCR 0x60 56bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA 0x64 57bd44300dSCédric Le Goater #define FTGMAC100_FCR 0x68 58bd44300dSCédric Le Goater 59bd44300dSCédric Le Goater /* 60bd44300dSCédric Le Goater * Interrupt status register & interrupt enable register 61bd44300dSCédric Le Goater */ 62bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF (1 << 0) 63bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO (1 << 1) 64bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF (1 << 2) 65bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST (1 << 3) 66bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH (1 << 4) 67bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO (1 << 5) 68bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF (1 << 6) 69bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST (1 << 7) 70bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR (1 << 8) 71bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG (1 << 9) 72bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF (1 << 10) 73bd44300dSCédric Le Goater 74bd44300dSCédric Le Goater /* 75bd44300dSCédric Le Goater * Automatic polling timer control register 76bd44300dSCédric Le Goater */ 77bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x) ((x) & 0xf) 78bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL (1 << 4) 79bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x) (((x) >> 8) & 0xf) 80bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL (1 << 12) 81bd44300dSCédric Le Goater 82bd44300dSCédric Le Goater /* 83d7a64d00SErik Smit * DMA burst length and arbitration control register 84d7a64d00SErik Smit */ 85d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXBURST_SIZE(x) (((x) >> 8) & 0x3) 86d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXBURST_SIZE(x) (((x) >> 10) & 0x3) 87d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXDES_SIZE(x) ((((x) >> 12) & 0xf) * 8) 88d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXDES_SIZE(x) ((((x) >> 16) & 0xf) * 8) 89d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_CNT(x) (((x) >> 20) & 0x7) 90d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_INC (1 << 23) 91d7a64d00SErik Smit 92d7a64d00SErik Smit /* 93bd44300dSCédric Le Goater * PHY control register 94bd44300dSCédric Le Goater */ 95bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD (1 << 26) 96bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR (1 << 27) 97bd44300dSCédric Le Goater 98bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x) (((x) >> 16) & 0x1f) 99bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x) (((x) >> 21) & 0x1f) 100bd44300dSCédric Le Goater 101bd44300dSCédric Le Goater /* 102bd44300dSCédric Le Goater * PHY data register 103bd44300dSCédric Le Goater */ 104bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x) ((x) & 0xffff) 105bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x) (((x) >> 16) & 0xffff) 106bd44300dSCédric Le Goater 107bd44300dSCédric Le Goater /* 108f16c845aSCédric Le Goater * PHY control register - New MDC/MDIO interface 109f16c845aSCédric Le Goater */ 110f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DATA(x) (((x) >> 16) & 0xffff) 111f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_FIRE (1 << 15) 112f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_ST_22 (1 << 12) 113f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP(x) (((x) >> 10) & 3) 114f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP_WRITE 0x1 115f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP_READ 0x2 116f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DEV(x) (((x) >> 5) & 0x1f) 117f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_REG(x) ((x) & 0x1f) 118f16c845aSCédric Le Goater 119f16c845aSCédric Le Goater /* 120bd44300dSCédric Le Goater * Feature Register 121bd44300dSCédric Le Goater */ 122bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE (1 << 31) 123bd44300dSCédric Le Goater 124bd44300dSCédric Le Goater /* 125bd44300dSCédric Le Goater * MAC control register 126bd44300dSCédric Le Goater */ 127bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN (1 << 0) 128bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN (1 << 1) 129bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN (1 << 2) 130bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN (1 << 3) 131bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN (1 << 4) 132bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN (1 << 5) 133bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN (1 << 6) 134bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX (1 << 7) 135bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP (1 << 8) 136bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE (1 << 9) 137bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD (1 << 10) /* not needed */ 138bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT (1 << 12) 139bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF (1 << 13) 140bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL (1 << 14) 141bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN (1 << 15) 142bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT (1 << 16) 143bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT (1 << 17) 144bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR (1 << 18) 145bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE (1 << 19) 146bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST (1 << 31) 147bd44300dSCédric Le Goater 148bd44300dSCédric Le Goater /* 149bd44300dSCédric Le Goater * Transmit descriptor 150bd44300dSCédric Le Goater */ 151bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x) ((x) & 0x3fff) 152bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR (1 << 15) 153bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR (1 << 19) 154bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS (1 << 28) 155bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS (1 << 29) 1561335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED (1 << 30) 157bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN (1 << 31) 158bd44300dSCédric Le Goater 159bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x) ((x) & 0xffff) 160bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG (1 << 16) 161bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM (1 << 17) 162bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM (1 << 18) 163bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM (1 << 19) 164bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC (1 << 22) 165bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC (1 << 30) 166bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC (1 << 31) 167bd44300dSCédric Le Goater 168bd44300dSCédric Le Goater /* 169bd44300dSCédric Le Goater * Receive descriptor 170bd44300dSCédric Le Goater */ 171bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC 0x3fff 172bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR (1 << 15) 173bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST (1 << 16) 174bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST (1 << 17) 175bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR (1 << 18) 176bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR (1 << 19) 177bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL (1 << 20) 178bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT (1 << 21) 179bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB (1 << 22) 180bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL (1 << 23) 181bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE (1 << 24) 182bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME (1 << 25) 183bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS (1 << 28) 184bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS (1 << 29) 1851335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED (1 << 30) 186bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY (1 << 31) 187bd44300dSCédric Le Goater 188bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI 0xffff 189bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK (0x3 << 20) 190bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP (0x0 << 20) 191bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP (0x1 << 20) 192bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP (0x2 << 20) 193bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP (0x3 << 20) 194bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC (1 << 22) 195bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF (1 << 23) 196bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL (1 << 24) 197bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR (1 << 25) 198bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR (1 << 26) 199bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR (1 << 27) 200bd44300dSCédric Le Goater 201bd44300dSCédric Le Goater /* 202bd44300dSCédric Le Goater * Receive and transmit Buffer Descriptor 203bd44300dSCédric Le Goater */ 204bd44300dSCédric Le Goater typedef struct { 205bd44300dSCédric Le Goater uint32_t des0; 206bd44300dSCédric Le Goater uint32_t des1; 207bd44300dSCédric Le Goater uint32_t des2; /* not used by HW */ 208bd44300dSCédric Le Goater uint32_t des3; 209bd44300dSCédric Le Goater } FTGMAC100Desc; 210bd44300dSCédric Le Goater 21155efb365SCédric Le Goater #define FTGMAC100_DESC_ALIGNMENT 16 21255efb365SCédric Le Goater 213bd44300dSCédric Le Goater /* 214bd44300dSCédric Le Goater * Specific RTL8211E MII Registers 215bd44300dSCédric Le Goater */ 216bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR 16 /* PHY Specific Control */ 217bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR 17 /* PHY Specific Status */ 218bd44300dSCédric Le Goater #define RTL8211E_MII_INER 18 /* Interrupt Enable */ 219bd44300dSCédric Le Goater #define RTL8211E_MII_INSR 19 /* Interrupt Status */ 220bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC 24 /* Receive Error Counter */ 221bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR 27 /* Link Down Power Saving */ 222bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR 30 /* Extension Page Select */ 223bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL 31 /* Page Select */ 224bd44300dSCédric Le Goater 225bd44300dSCédric Le Goater /* 226bd44300dSCédric Le Goater * RTL8211E Interrupt Status 227bd44300dSCédric Le Goater */ 228bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR (1 << 15) 229bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV (1 << 12) 230bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE (1 << 11) 231bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS (1 << 10) 232bd44300dSCédric Le Goater #define PHY_INT_ERROR (1 << 9) 233bd44300dSCédric Le Goater #define PHY_INT_DOWN (1 << 8) 234bd44300dSCédric Le Goater #define PHY_INT_JABBER (1 << 0) 235bd44300dSCédric Le Goater 236bd44300dSCédric Le Goater /* 237bd44300dSCédric Le Goater * Max frame size for the receiving buffer 238bd44300dSCédric Le Goater */ 239cd679a76SCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE 9220 240bd44300dSCédric Le Goater 2415b0961f7SJamin Lin /* 2425b0961f7SJamin Lin * Limits depending on the type of the frame 243bd44300dSCédric Le Goater * 244bd44300dSCédric Le Goater * 9216 for Jumbo frames (+ 4 for VLAN) 245bd44300dSCédric Le Goater * 1518 for other frames (+ 4 for VLAN) 246bd44300dSCédric Le Goater */ 247cd679a76SCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s, uint16_t proto) 248bd44300dSCédric Le Goater { 249cd679a76SCédric Le Goater int max = (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518); 250cd679a76SCédric Le Goater 251cd679a76SCédric Le Goater return max + (proto == ETH_P_VLAN ? 4 : 0); 252bd44300dSCédric Le Goater } 253bd44300dSCédric Le Goater 254bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s) 255bd44300dSCédric Le Goater { 256bd44300dSCédric Le Goater qemu_set_irq(s->irq, s->isr & s->ier); 257bd44300dSCédric Le Goater } 258bd44300dSCédric Le Goater 259bd44300dSCédric Le Goater /* 260bd44300dSCédric Le Goater * The MII phy could raise a GPIO to the processor which in turn 261bd44300dSCédric Le Goater * could be handled as an interrpt by the OS. 262bd44300dSCédric Le Goater * For now we don't handle any GPIO/interrupt line, so the OS will 263bd44300dSCédric Le Goater * have to poll for the PHY status. 264bd44300dSCédric Le Goater */ 265bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s) 266bd44300dSCédric Le Goater { 267bd44300dSCédric Le Goater ftgmac100_update_irq(s); 268bd44300dSCédric Le Goater } 269bd44300dSCédric Le Goater 270bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s) 271bd44300dSCédric Le Goater { 272bd44300dSCédric Le Goater /* Autonegotiation status mirrors link status. */ 273bd44300dSCédric Le Goater if (qemu_get_queue(s->nic)->link_down) { 274bd44300dSCédric Le Goater s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 275bd44300dSCédric Le Goater s->phy_int |= PHY_INT_DOWN; 276bd44300dSCédric Le Goater } else { 277bd44300dSCédric Le Goater s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP); 278bd44300dSCédric Le Goater s->phy_int |= PHY_INT_AUTONEG_COMPLETE; 279bd44300dSCédric Le Goater } 280bd44300dSCédric Le Goater phy_update_irq(s); 281bd44300dSCédric Le Goater } 282bd44300dSCédric Le Goater 283bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc) 284bd44300dSCédric Le Goater { 285bd44300dSCédric Le Goater phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc))); 286bd44300dSCédric Le Goater } 287bd44300dSCédric Le Goater 288bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s) 289bd44300dSCédric Le Goater { 290bd44300dSCédric Le Goater s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD | 291bd44300dSCédric Le Goater MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS | 292bd44300dSCédric Le Goater MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST | 293bd44300dSCédric Le Goater MII_BMSR_EXTCAP); 294bd44300dSCédric Le Goater s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000); 295bd44300dSCédric Le Goater s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD | 296bd44300dSCédric Le Goater MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 | 297bd44300dSCédric Le Goater MII_ANAR_CSMACD); 298bd44300dSCédric Le Goater s->phy_int_mask = 0; 299bd44300dSCédric Le Goater s->phy_int = 0; 300bd44300dSCédric Le Goater } 301bd44300dSCédric Le Goater 302f16c845aSCédric Le Goater static uint16_t do_phy_read(FTGMAC100State *s, uint8_t reg) 303bd44300dSCédric Le Goater { 304f16c845aSCédric Le Goater uint16_t val; 305bd44300dSCédric Le Goater 306bd44300dSCédric Le Goater switch (reg) { 307bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 308bd44300dSCédric Le Goater val = s->phy_control; 309bd44300dSCédric Le Goater break; 310bd44300dSCédric Le Goater case MII_BMSR: /* Basic Status */ 311bd44300dSCédric Le Goater val = s->phy_status; 312bd44300dSCédric Le Goater break; 313bd44300dSCédric Le Goater case MII_PHYID1: /* ID1 */ 314bd44300dSCédric Le Goater val = RTL8211E_PHYID1; 315bd44300dSCédric Le Goater break; 316bd44300dSCédric Le Goater case MII_PHYID2: /* ID2 */ 317bd44300dSCédric Le Goater val = RTL8211E_PHYID2; 318bd44300dSCédric Le Goater break; 319bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 320bd44300dSCédric Le Goater val = s->phy_advertise; 321bd44300dSCédric Le Goater break; 322bd44300dSCédric Le Goater case MII_ANLPAR: /* Auto-neg Link Partner Ability */ 323bd44300dSCédric Le Goater val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD | 324bd44300dSCédric Le Goater MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 | 325bd44300dSCédric Le Goater MII_ANLPAR_CSMACD); 326bd44300dSCédric Le Goater break; 327bd44300dSCédric Le Goater case MII_ANER: /* Auto-neg Expansion */ 328bd44300dSCédric Le Goater val = MII_ANER_NWAY; 329bd44300dSCédric Le Goater break; 330bd44300dSCédric Le Goater case MII_CTRL1000: /* 1000BASE-T control */ 331bd44300dSCédric Le Goater val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL); 332bd44300dSCédric Le Goater break; 333bd44300dSCédric Le Goater case MII_STAT1000: /* 1000BASE-T status */ 334bd44300dSCédric Le Goater val = MII_STAT1000_FULL; 335bd44300dSCédric Le Goater break; 336bd44300dSCédric Le Goater case RTL8211E_MII_INSR: /* Interrupt status. */ 337bd44300dSCédric Le Goater val = s->phy_int; 338bd44300dSCédric Le Goater s->phy_int = 0; 339bd44300dSCédric Le Goater phy_update_irq(s); 340bd44300dSCédric Le Goater break; 341bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 342bd44300dSCédric Le Goater val = s->phy_int_mask; 343bd44300dSCédric Le Goater break; 344bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 345bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 346bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 347bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 348bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 349bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 350bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 351bd44300dSCédric Le Goater __func__, reg); 352bd44300dSCédric Le Goater val = 0; 353bd44300dSCédric Le Goater break; 354bd44300dSCédric Le Goater default: 355bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 356bd44300dSCédric Le Goater __func__, reg); 357bd44300dSCédric Le Goater val = 0; 358bd44300dSCédric Le Goater break; 359bd44300dSCédric Le Goater } 360bd44300dSCédric Le Goater 361bd44300dSCédric Le Goater return val; 362bd44300dSCédric Le Goater } 363bd44300dSCédric Le Goater 364bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 | \ 365bd44300dSCédric Le Goater MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \ 366bd44300dSCédric Le Goater MII_BMCR_FD | MII_BMCR_CTST) 367bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f 368bd44300dSCédric Le Goater 369f16c845aSCédric Le Goater static void do_phy_write(FTGMAC100State *s, uint8_t reg, uint16_t val) 370bd44300dSCédric Le Goater { 371bd44300dSCédric Le Goater switch (reg) { 372bd44300dSCédric Le Goater case MII_BMCR: /* Basic Control */ 373bd44300dSCédric Le Goater if (val & MII_BMCR_RESET) { 374bd44300dSCédric Le Goater phy_reset(s); 375bd44300dSCédric Le Goater } else { 376bd44300dSCédric Le Goater s->phy_control = val & MII_BMCR_MASK; 377bd44300dSCédric Le Goater /* Complete autonegotiation immediately. */ 378bd44300dSCédric Le Goater if (val & MII_BMCR_AUTOEN) { 379bd44300dSCédric Le Goater s->phy_status |= MII_BMSR_AN_COMP; 380bd44300dSCédric Le Goater } 381bd44300dSCédric Le Goater } 382bd44300dSCédric Le Goater break; 383bd44300dSCédric Le Goater case MII_ANAR: /* Auto-neg advertisement */ 384bd44300dSCédric Le Goater s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX; 385bd44300dSCédric Le Goater break; 386bd44300dSCédric Le Goater case RTL8211E_MII_INER: /* Interrupt enable */ 387bd44300dSCédric Le Goater s->phy_int_mask = val & 0xff; 388bd44300dSCédric Le Goater phy_update_irq(s); 389bd44300dSCédric Le Goater break; 390bd44300dSCédric Le Goater case RTL8211E_MII_PHYCR: 391bd44300dSCédric Le Goater case RTL8211E_MII_PHYSR: 392bd44300dSCédric Le Goater case RTL8211E_MII_RXERC: 393bd44300dSCédric Le Goater case RTL8211E_MII_LDPSR: 394bd44300dSCédric Le Goater case RTL8211E_MII_EPAGSR: 395bd44300dSCédric Le Goater case RTL8211E_MII_PAGSEL: 396bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n", 397bd44300dSCédric Le Goater __func__, reg); 398bd44300dSCédric Le Goater break; 399bd44300dSCédric Le Goater default: 400bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n", 401bd44300dSCédric Le Goater __func__, reg); 402bd44300dSCédric Le Goater break; 403bd44300dSCédric Le Goater } 404bd44300dSCédric Le Goater } 405bd44300dSCédric Le Goater 406f16c845aSCédric Le Goater static void do_phy_new_ctl(FTGMAC100State *s) 407f16c845aSCédric Le Goater { 408f16c845aSCédric Le Goater uint8_t reg; 409f16c845aSCédric Le Goater uint16_t data; 410f16c845aSCédric Le Goater 411f16c845aSCédric Le Goater if (!(s->phycr & FTGMAC100_PHYCR_NEW_ST_22)) { 412f16c845aSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__); 413f16c845aSCédric Le Goater return; 414f16c845aSCédric Le Goater } 415f16c845aSCédric Le Goater 416f16c845aSCédric Le Goater /* Nothing to do */ 417f16c845aSCédric Le Goater if (!(s->phycr & FTGMAC100_PHYCR_NEW_FIRE)) { 418f16c845aSCédric Le Goater return; 419f16c845aSCédric Le Goater } 420f16c845aSCédric Le Goater 421f16c845aSCédric Le Goater reg = FTGMAC100_PHYCR_NEW_REG(s->phycr); 422f16c845aSCédric Le Goater data = FTGMAC100_PHYCR_NEW_DATA(s->phycr); 423f16c845aSCédric Le Goater 424f16c845aSCédric Le Goater switch (FTGMAC100_PHYCR_NEW_OP(s->phycr)) { 425f16c845aSCédric Le Goater case FTGMAC100_PHYCR_NEW_OP_WRITE: 426f16c845aSCédric Le Goater do_phy_write(s, reg, data); 427f16c845aSCédric Le Goater break; 428f16c845aSCédric Le Goater case FTGMAC100_PHYCR_NEW_OP_READ: 429f16c845aSCédric Le Goater s->phydata = do_phy_read(s, reg) & 0xffff; 430f16c845aSCédric Le Goater break; 431f16c845aSCédric Le Goater default: 432f16c845aSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n", 433f16c845aSCédric Le Goater __func__, s->phycr); 434f16c845aSCédric Le Goater } 435f16c845aSCédric Le Goater 436f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_NEW_FIRE; 437f16c845aSCédric Le Goater } 438f16c845aSCédric Le Goater 439f16c845aSCédric Le Goater static void do_phy_ctl(FTGMAC100State *s) 440f16c845aSCédric Le Goater { 441f16c845aSCédric Le Goater uint8_t reg = FTGMAC100_PHYCR_REG(s->phycr); 442f16c845aSCédric Le Goater 443f16c845aSCédric Le Goater if (s->phycr & FTGMAC100_PHYCR_MIIWR) { 444f16c845aSCédric Le Goater do_phy_write(s, reg, s->phydata & 0xffff); 445f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIWR; 446f16c845aSCédric Le Goater } else if (s->phycr & FTGMAC100_PHYCR_MIIRD) { 447f16c845aSCédric Le Goater s->phydata = do_phy_read(s, reg) << 16; 448f16c845aSCédric Le Goater s->phycr &= ~FTGMAC100_PHYCR_MIIRD; 449f16c845aSCédric Le Goater } else { 450f16c845aSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: no OP code %08x\n", 451f16c845aSCédric Le Goater __func__, s->phycr); 452f16c845aSCédric Le Goater } 453f16c845aSCédric Le Goater } 454f16c845aSCédric Le Goater 455bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr) 456bd44300dSCédric Le Goater { 457ba06fe8aSPhilippe Mathieu-Daudé if (dma_memory_read(&address_space_memory, addr, 458ba06fe8aSPhilippe Mathieu-Daudé bd, sizeof(*bd), MEMTXATTRS_UNSPECIFIED)) { 459bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%" 460bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 461bd44300dSCédric Le Goater return -1; 462bd44300dSCédric Le Goater } 463bd44300dSCédric Le Goater bd->des0 = le32_to_cpu(bd->des0); 464bd44300dSCédric Le Goater bd->des1 = le32_to_cpu(bd->des1); 465bd44300dSCédric Le Goater bd->des2 = le32_to_cpu(bd->des2); 466bd44300dSCédric Le Goater bd->des3 = le32_to_cpu(bd->des3); 467bd44300dSCédric Le Goater return 0; 468bd44300dSCédric Le Goater } 469bd44300dSCédric Le Goater 470bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr) 471bd44300dSCédric Le Goater { 472bd44300dSCédric Le Goater FTGMAC100Desc lebd; 473bd44300dSCédric Le Goater 474bd44300dSCédric Le Goater lebd.des0 = cpu_to_le32(bd->des0); 475bd44300dSCédric Le Goater lebd.des1 = cpu_to_le32(bd->des1); 476bd44300dSCédric Le Goater lebd.des2 = cpu_to_le32(bd->des2); 477bd44300dSCédric Le Goater lebd.des3 = cpu_to_le32(bd->des3); 478ba06fe8aSPhilippe Mathieu-Daudé if (dma_memory_write(&address_space_memory, addr, 479ba06fe8aSPhilippe Mathieu-Daudé &lebd, sizeof(lebd), MEMTXATTRS_UNSPECIFIED)) { 480bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%" 481bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 482bd44300dSCédric Le Goater return -1; 483bd44300dSCédric Le Goater } 484bd44300dSCédric Le Goater return 0; 485bd44300dSCédric Le Goater } 486bd44300dSCédric Le Goater 487c2ab73fcSCédric Le Goater static int ftgmac100_insert_vlan(FTGMAC100State *s, int frame_size, 488c2ab73fcSCédric Le Goater uint8_t vlan_tci) 489c2ab73fcSCédric Le Goater { 490c2ab73fcSCédric Le Goater uint8_t *vlan_hdr = s->frame + (ETH_ALEN * 2); 491c2ab73fcSCédric Le Goater uint8_t *payload = vlan_hdr + sizeof(struct vlan_header); 492c2ab73fcSCédric Le Goater 493c2ab73fcSCédric Le Goater if (frame_size < sizeof(struct eth_header)) { 494c2ab73fcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 495c2ab73fcSCédric Le Goater "%s: frame too small for VLAN insertion : %d bytes\n", 496c2ab73fcSCédric Le Goater __func__, frame_size); 497c2ab73fcSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_LOST; 498c2ab73fcSCédric Le Goater goto out; 499c2ab73fcSCédric Le Goater } 500c2ab73fcSCédric Le Goater 501c2ab73fcSCédric Le Goater if (frame_size + sizeof(struct vlan_header) > sizeof(s->frame)) { 502c2ab73fcSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, 503c2ab73fcSCédric Le Goater "%s: frame too big : %d bytes\n", 504c2ab73fcSCédric Le Goater __func__, frame_size); 505c2ab73fcSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_LOST; 506c2ab73fcSCédric Le Goater frame_size -= sizeof(struct vlan_header); 507c2ab73fcSCédric Le Goater } 508c2ab73fcSCédric Le Goater 509c2ab73fcSCédric Le Goater memmove(payload, vlan_hdr, frame_size - (ETH_ALEN * 2)); 510c2ab73fcSCédric Le Goater stw_be_p(vlan_hdr, ETH_P_VLAN); 511c2ab73fcSCédric Le Goater stw_be_p(vlan_hdr + 2, vlan_tci); 512c2ab73fcSCédric Le Goater frame_size += sizeof(struct vlan_header); 513c2ab73fcSCédric Le Goater 514c2ab73fcSCédric Le Goater out: 515c2ab73fcSCédric Le Goater return frame_size; 516c2ab73fcSCédric Le Goater } 517c2ab73fcSCédric Le Goater 518*0b51fd0fSJamin Lin static void ftgmac100_do_tx(FTGMAC100State *s, uint64_t tx_ring, 519*0b51fd0fSJamin Lin uint64_t tx_descriptor) 520bd44300dSCédric Le Goater { 521bd44300dSCédric Le Goater int frame_size = 0; 522bd44300dSCédric Le Goater uint8_t *ptr = s->frame; 523*0b51fd0fSJamin Lin uint64_t addr = tx_descriptor; 524bd44300dSCédric Le Goater uint32_t flags = 0; 525bd44300dSCédric Le Goater 526bd44300dSCédric Le Goater while (1) { 527bd44300dSCédric Le Goater FTGMAC100Desc bd; 528bd44300dSCédric Le Goater int len; 529bd44300dSCédric Le Goater 530bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 531bd44300dSCédric Le Goater ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) { 532bd44300dSCédric Le Goater /* Run out of descriptors to transmit. */ 533bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_NPTXBUF; 534bd44300dSCédric Le Goater break; 535bd44300dSCédric Le Goater } 536bd44300dSCédric Le Goater 5375b0961f7SJamin Lin /* 5385b0961f7SJamin Lin * record transmit flags as they are valid only on the first 5395b0961f7SJamin Lin * segment 5405b0961f7SJamin Lin */ 541bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_FTS) { 542bd44300dSCédric Le Goater flags = bd.des1; 543bd44300dSCédric Le Goater } 544bd44300dSCédric Le Goater 545cd679a76SCédric Le Goater len = FTGMAC100_TXDES0_TXBUF_SIZE(bd.des0); 546af6d66e2SCédric Le Goater if (!len) { 547af6d66e2SCédric Le Goater /* 548af6d66e2SCédric Le Goater * 0 is an invalid size, however the HW does not raise any 549af6d66e2SCédric Le Goater * interrupt. Flag an error because the guest is buggy. 550af6d66e2SCédric Le Goater */ 551af6d66e2SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid segment size\n", 552af6d66e2SCédric Le Goater __func__); 553af6d66e2SCédric Le Goater } 554af6d66e2SCédric Le Goater 555cd679a76SCédric Le Goater if (frame_size + len > sizeof(s->frame)) { 556bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n", 557bd44300dSCédric Le Goater __func__, len); 558cd679a76SCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_LOST; 559cd679a76SCédric Le Goater len = sizeof(s->frame) - frame_size; 560bd44300dSCédric Le Goater } 561bd44300dSCédric Le Goater 562ba06fe8aSPhilippe Mathieu-Daudé if (dma_memory_read(&address_space_memory, bd.des3, 563ba06fe8aSPhilippe Mathieu-Daudé ptr, len, MEMTXATTRS_UNSPECIFIED)) { 564bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n", 565bd44300dSCédric Le Goater __func__, bd.des3); 5669c30f092SCédric Le Goater s->isr |= FTGMAC100_INT_AHB_ERR; 567bd44300dSCédric Le Goater break; 568bd44300dSCédric Le Goater } 569bd44300dSCédric Le Goater 570bd44300dSCédric Le Goater ptr += len; 571bd44300dSCédric Le Goater frame_size += len; 572bd44300dSCédric Le Goater if (bd.des0 & FTGMAC100_TXDES0_LTS) { 573f5746335SBin Meng int csum = 0; 574c2ab73fcSCédric Le Goater 575c2ab73fcSCédric Le Goater /* Check for VLAN */ 576c2ab73fcSCédric Le Goater if (flags & FTGMAC100_TXDES1_INS_VLANTAG && 577c2ab73fcSCédric Le Goater be16_to_cpu(PKT_GET_ETH_HDR(s->frame)->h_proto) != ETH_P_VLAN) { 578c2ab73fcSCédric Le Goater frame_size = ftgmac100_insert_vlan(s, frame_size, 579c2ab73fcSCédric Le Goater FTGMAC100_TXDES1_VLANTAG_CI(flags)); 580c2ab73fcSCédric Le Goater } 581c2ab73fcSCédric Le Goater 582bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_IP_CHKSUM) { 583f5746335SBin Meng csum |= CSUM_IP; 584bd44300dSCédric Le Goater } 585f5746335SBin Meng if (flags & FTGMAC100_TXDES1_TCP_CHKSUM) { 586f5746335SBin Meng csum |= CSUM_TCP; 587f5746335SBin Meng } 588f5746335SBin Meng if (flags & FTGMAC100_TXDES1_UDP_CHKSUM) { 589f5746335SBin Meng csum |= CSUM_UDP; 590f5746335SBin Meng } 591f5746335SBin Meng if (csum) { 592f5746335SBin Meng net_checksum_calculate(s->frame, frame_size, csum); 593f5746335SBin Meng } 594f5746335SBin Meng 595bd44300dSCédric Le Goater /* Last buffer in frame. */ 596bd44300dSCédric Le Goater qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size); 597bd44300dSCédric Le Goater ptr = s->frame; 598bd44300dSCédric Le Goater frame_size = 0; 599bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_ETH; 600bd44300dSCédric Le Goater } 601bd44300dSCédric Le Goater 602bd44300dSCédric Le Goater if (flags & FTGMAC100_TXDES1_TX2FIC) { 603bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_XPKT_FIFO; 604bd44300dSCédric Le Goater } 605bd44300dSCédric Le Goater bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN; 606bd44300dSCédric Le Goater 607bd44300dSCédric Le Goater /* Write back the modified descriptor. */ 608bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 609bd44300dSCédric Le Goater /* Advance to the next descriptor. */ 6101335fe3eSCédric Le Goater if (bd.des0 & s->txdes0_edotr) { 611bd44300dSCédric Le Goater addr = tx_ring; 612bd44300dSCédric Le Goater } else { 613d7a64d00SErik Smit addr += FTGMAC100_DBLAC_TXDES_SIZE(s->dblac); 614bd44300dSCédric Le Goater } 615bd44300dSCédric Le Goater } 616bd44300dSCédric Le Goater 617bd44300dSCédric Le Goater s->tx_descriptor = addr; 618bd44300dSCédric Le Goater 619bd44300dSCédric Le Goater ftgmac100_update_irq(s); 620bd44300dSCédric Le Goater } 621bd44300dSCédric Le Goater 622b8c4b67eSPhilippe Mathieu-Daudé static bool ftgmac100_can_receive(NetClientState *nc) 623bd44300dSCédric Le Goater { 624bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 625bd44300dSCédric Le Goater FTGMAC100Desc bd; 626bd44300dSCédric Le Goater 627bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 628bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 629b8c4b67eSPhilippe Mathieu-Daudé return false; 630bd44300dSCédric Le Goater } 631bd44300dSCédric Le Goater 632bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, s->rx_descriptor)) { 633b8c4b67eSPhilippe Mathieu-Daudé return false; 634bd44300dSCédric Le Goater } 635bd44300dSCédric Le Goater return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY); 636bd44300dSCédric Le Goater } 637bd44300dSCédric Le Goater 638bd44300dSCédric Le Goater /* 639bd44300dSCédric Le Goater * This is purely informative. The HW can poll the RW (and RX) ring 640bd44300dSCédric Le Goater * buffers for available descriptors but we don't need to trigger a 641bd44300dSCédric Le Goater * timer for that in qemu. 642bd44300dSCédric Le Goater */ 643bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s) 644bd44300dSCédric Le Goater { 6455b0961f7SJamin Lin /* 6465b0961f7SJamin Lin * Polling times : 647bd44300dSCédric Le Goater * 648bd44300dSCédric Le Goater * Speed TIME_SEL=0 TIME_SEL=1 649bd44300dSCédric Le Goater * 650bd44300dSCédric Le Goater * 10 51.2 ms 819.2 ms 651bd44300dSCédric Le Goater * 100 5.12 ms 81.92 ms 652bd44300dSCédric Le Goater * 1000 1.024 ms 16.384 ms 653bd44300dSCédric Le Goater */ 654bd44300dSCédric Le Goater static const int div[] = { 20, 200, 1000 }; 655bd44300dSCédric Le Goater 656bd44300dSCédric Le Goater uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr); 657bd44300dSCédric Le Goater uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0; 658bd44300dSCédric Le Goater 659bd44300dSCédric Le Goater if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) { 660bd44300dSCédric Le Goater cnt <<= 4; 661bd44300dSCédric Le Goater } 662bd44300dSCédric Le Goater 663bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) { 664bd44300dSCédric Le Goater speed = 2; 665bd44300dSCédric Le Goater } 666bd44300dSCédric Le Goater 6674a4ff4c5SLaurent Vivier return cnt / div[speed]; 668bd44300dSCédric Le Goater } 669bd44300dSCédric Le Goater 670e0059c88SCédric Le Goater static void ftgmac100_do_reset(FTGMAC100State *s, bool sw_reset) 671bd44300dSCédric Le Goater { 672bd44300dSCédric Le Goater /* Reset the FTGMAC100 */ 673bd44300dSCédric Le Goater s->isr = 0; 674bd44300dSCédric Le Goater s->ier = 0; 675bd44300dSCédric Le Goater s->rx_enabled = 0; 676bd44300dSCédric Le Goater s->rx_ring = 0; 677bd44300dSCédric Le Goater s->rbsr = 0x640; 678bd44300dSCédric Le Goater s->rx_descriptor = 0; 679bd44300dSCédric Le Goater s->tx_ring = 0; 680bd44300dSCédric Le Goater s->tx_descriptor = 0; 681bd44300dSCédric Le Goater s->math[0] = 0; 682bd44300dSCédric Le Goater s->math[1] = 0; 683bd44300dSCédric Le Goater s->itc = 0; 684bd44300dSCédric Le Goater s->aptcr = 1; 685bd44300dSCédric Le Goater s->dblac = 0x00022f00; 686bd44300dSCédric Le Goater s->revr = 0; 687bd44300dSCédric Le Goater s->fear1 = 0; 688bd44300dSCédric Le Goater s->tpafcr = 0xf1; 689bd44300dSCédric Le Goater 690e0059c88SCédric Le Goater if (sw_reset) { 691e0059c88SCédric Le Goater s->maccr &= FTGMAC100_MACCR_GIGA_MODE | FTGMAC100_MACCR_FAST_MODE; 692e0059c88SCédric Le Goater } else { 693bd44300dSCédric Le Goater s->maccr = 0; 694e0059c88SCédric Le Goater } 695e0059c88SCédric Le Goater 696bd44300dSCédric Le Goater s->phycr = 0; 697bd44300dSCédric Le Goater s->phydata = 0; 698bd44300dSCédric Le Goater s->fcr = 0x400; 699bd44300dSCédric Le Goater 700bd44300dSCédric Le Goater /* and the PHY */ 701bd44300dSCédric Le Goater phy_reset(s); 702bd44300dSCédric Le Goater } 703bd44300dSCédric Le Goater 704e0059c88SCédric Le Goater static void ftgmac100_reset(DeviceState *d) 705e0059c88SCédric Le Goater { 706e0059c88SCédric Le Goater ftgmac100_do_reset(FTGMAC100(d), false); 707e0059c88SCédric Le Goater } 708e0059c88SCédric Le Goater 709bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size) 710bd44300dSCédric Le Goater { 711bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 712bd44300dSCédric Le Goater 713bd44300dSCédric Le Goater switch (addr & 0xff) { 714bd44300dSCédric Le Goater case FTGMAC100_ISR: 715bd44300dSCédric Le Goater return s->isr; 716bd44300dSCédric Le Goater case FTGMAC100_IER: 717bd44300dSCédric Le Goater return s->ier; 718bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: 719bd44300dSCédric Le Goater return (s->conf.macaddr.a[0] << 8) | s->conf.macaddr.a[1]; 720bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 721bd44300dSCédric Le Goater return ((uint32_t) s->conf.macaddr.a[2] << 24) | 722bd44300dSCédric Le Goater (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) | 723bd44300dSCédric Le Goater s->conf.macaddr.a[5]; 724bd44300dSCédric Le Goater case FTGMAC100_MATH0: 725bd44300dSCédric Le Goater return s->math[0]; 726bd44300dSCédric Le Goater case FTGMAC100_MATH1: 727bd44300dSCédric Le Goater return s->math[1]; 72839161476SCédric Le Goater case FTGMAC100_RXR_BADR: 729*0b51fd0fSJamin Lin return extract64(s->rx_ring, 0, 32); 73039161476SCédric Le Goater case FTGMAC100_NPTXR_BADR: 731*0b51fd0fSJamin Lin return extract64(s->tx_ring, 0, 32); 732bd44300dSCédric Le Goater case FTGMAC100_ITC: 733bd44300dSCédric Le Goater return s->itc; 734bd44300dSCédric Le Goater case FTGMAC100_DBLAC: 735bd44300dSCédric Le Goater return s->dblac; 736bd44300dSCédric Le Goater case FTGMAC100_REVR: 737bd44300dSCédric Le Goater return s->revr; 738bd44300dSCédric Le Goater case FTGMAC100_FEAR1: 739bd44300dSCédric Le Goater return s->fear1; 740bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: 741bd44300dSCédric Le Goater return s->tpafcr; 742bd44300dSCédric Le Goater case FTGMAC100_FCR: 743bd44300dSCédric Le Goater return s->fcr; 744bd44300dSCédric Le Goater case FTGMAC100_MACCR: 745bd44300dSCédric Le Goater return s->maccr; 746bd44300dSCédric Le Goater case FTGMAC100_PHYCR: 747bd44300dSCédric Le Goater return s->phycr; 748bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 749bd44300dSCédric Le Goater return s->phydata; 750bd44300dSCédric Le Goater 751bd44300dSCédric Le Goater /* We might want to support these one day */ 752bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 753bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 754bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 755bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%" 756bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 757bd44300dSCédric Le Goater return 0; 758bd44300dSCédric Le Goater default: 759bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 760bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 761bd44300dSCédric Le Goater return 0; 762bd44300dSCédric Le Goater } 763bd44300dSCédric Le Goater } 764bd44300dSCédric Le Goater 765bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr, 766bd44300dSCédric Le Goater uint64_t value, unsigned size) 767bd44300dSCédric Le Goater { 768bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(opaque); 769bd44300dSCédric Le Goater 770bd44300dSCédric Le Goater switch (addr & 0xff) { 771bd44300dSCédric Le Goater case FTGMAC100_ISR: /* Interrupt status */ 772bd44300dSCédric Le Goater s->isr &= ~value; 773bd44300dSCédric Le Goater break; 774bd44300dSCédric Le Goater case FTGMAC100_IER: /* Interrupt control */ 775bd44300dSCédric Le Goater s->ier = value; 776bd44300dSCédric Le Goater break; 777bd44300dSCédric Le Goater case FTGMAC100_MAC_MADR: /* MAC */ 778bd44300dSCédric Le Goater s->conf.macaddr.a[0] = value >> 8; 779bd44300dSCédric Le Goater s->conf.macaddr.a[1] = value; 780bd44300dSCédric Le Goater break; 781bd44300dSCédric Le Goater case FTGMAC100_MAC_LADR: 782bd44300dSCédric Le Goater s->conf.macaddr.a[2] = value >> 24; 783bd44300dSCédric Le Goater s->conf.macaddr.a[3] = value >> 16; 784bd44300dSCédric Le Goater s->conf.macaddr.a[4] = value >> 8; 785bd44300dSCédric Le Goater s->conf.macaddr.a[5] = value; 786bd44300dSCédric Le Goater break; 787bd44300dSCédric Le Goater case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */ 788bd44300dSCédric Le Goater s->math[0] = value; 789bd44300dSCédric Le Goater break; 790bd44300dSCédric Le Goater case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */ 791bd44300dSCédric Le Goater s->math[1] = value; 792bd44300dSCédric Le Goater break; 793bd44300dSCédric Le Goater case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */ 794bd44300dSCédric Le Goater s->itc = value; 795bd44300dSCédric Le Goater break; 796bd44300dSCédric Le Goater case FTGMAC100_RXR_BADR: /* Ring buffer address */ 79755efb365SCédric Le Goater if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) { 79855efb365SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad RX buffer alignment 0x%" 79955efb365SCédric Le Goater HWADDR_PRIx "\n", __func__, value); 80055efb365SCédric Le Goater return; 80155efb365SCédric Le Goater } 802*0b51fd0fSJamin Lin s->rx_ring = deposit64(s->rx_ring, 0, 32, value); 803*0b51fd0fSJamin Lin s->rx_descriptor = deposit64(s->rx_descriptor, 0, 32, value); 804bd44300dSCédric Le Goater break; 805bd44300dSCédric Le Goater 806bd44300dSCédric Le Goater case FTGMAC100_RBSR: /* DMA buffer size */ 807bd44300dSCédric Le Goater s->rbsr = value; 808bd44300dSCédric Le Goater break; 809bd44300dSCédric Le Goater 810bd44300dSCédric Le Goater case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */ 81155efb365SCédric Le Goater if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) { 81255efb365SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad TX buffer alignment 0x%" 81355efb365SCédric Le Goater HWADDR_PRIx "\n", __func__, value); 81455efb365SCédric Le Goater return; 81555efb365SCédric Le Goater } 816*0b51fd0fSJamin Lin s->tx_ring = deposit64(s->tx_ring, 0, 32, value); 817*0b51fd0fSJamin Lin s->tx_descriptor = deposit64(s->tx_descriptor, 0, 32, value); 818bd44300dSCédric Le Goater break; 819bd44300dSCédric Le Goater 820bd44300dSCédric Le Goater case FTGMAC100_NPTXPD: /* Trigger transmit */ 821bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) 822bd44300dSCédric Le Goater == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) { 823bd44300dSCédric Le Goater /* TODO: high priority tx ring */ 824bd44300dSCédric Le Goater ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor); 825bd44300dSCédric Le Goater } 826bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 827bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 828bd44300dSCédric Le Goater } 829bd44300dSCédric Le Goater break; 830bd44300dSCédric Le Goater 831bd44300dSCédric Le Goater case FTGMAC100_RXPD: /* Receive Poll Demand Register */ 832bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 833bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 834bd44300dSCédric Le Goater } 835bd44300dSCédric Le Goater break; 836bd44300dSCédric Le Goater 837bd44300dSCédric Le Goater case FTGMAC100_APTC: /* Automatic polling */ 838bd44300dSCédric Le Goater s->aptcr = value; 839bd44300dSCédric Le Goater 840bd44300dSCédric Le Goater if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) { 841bd44300dSCédric Le Goater ftgmac100_rxpoll(s); 842bd44300dSCédric Le Goater } 843bd44300dSCédric Le Goater 844bd44300dSCédric Le Goater if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) { 845bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__); 846bd44300dSCédric Le Goater } 847bd44300dSCédric Le Goater break; 848bd44300dSCédric Le Goater 849bd44300dSCédric Le Goater case FTGMAC100_MACCR: /* MAC Device control */ 850bd44300dSCédric Le Goater s->maccr = value; 851bd44300dSCédric Le Goater if (value & FTGMAC100_MACCR_SW_RST) { 852e0059c88SCédric Le Goater ftgmac100_do_reset(s, true); 853bd44300dSCédric Le Goater } 854bd44300dSCédric Le Goater 855bd44300dSCédric Le Goater if (ftgmac100_can_receive(qemu_get_queue(s->nic))) { 856bd44300dSCédric Le Goater qemu_flush_queued_packets(qemu_get_queue(s->nic)); 857bd44300dSCédric Le Goater } 858bd44300dSCédric Le Goater break; 859bd44300dSCédric Le Goater 860bd44300dSCédric Le Goater case FTGMAC100_PHYCR: /* PHY Device control */ 861bd44300dSCédric Le Goater s->phycr = value; 862f16c845aSCédric Le Goater if (s->revr & FTGMAC100_REVR_NEW_MDIO_INTERFACE) { 863f16c845aSCédric Le Goater do_phy_new_ctl(s); 864bd44300dSCédric Le Goater } else { 865f16c845aSCédric Le Goater do_phy_ctl(s); 866bd44300dSCédric Le Goater } 867bd44300dSCédric Le Goater break; 868bd44300dSCédric Le Goater case FTGMAC100_PHYDATA: 869bd44300dSCédric Le Goater s->phydata = value & 0xffff; 870bd44300dSCédric Le Goater break; 871bd44300dSCédric Le Goater case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */ 872a134321eSerik-smit if (FTGMAC100_DBLAC_TXDES_SIZE(value) < sizeof(FTGMAC100Desc)) { 873d7a64d00SErik Smit qemu_log_mask(LOG_GUEST_ERROR, 874a134321eSerik-smit "%s: transmit descriptor too small: %" PRIx64 875a134321eSerik-smit " bytes\n", __func__, 876a134321eSerik-smit FTGMAC100_DBLAC_TXDES_SIZE(value)); 877d7a64d00SErik Smit break; 878d7a64d00SErik Smit } 879a134321eSerik-smit if (FTGMAC100_DBLAC_RXDES_SIZE(value) < sizeof(FTGMAC100Desc)) { 880d7a64d00SErik Smit qemu_log_mask(LOG_GUEST_ERROR, 881a134321eSerik-smit "%s: receive descriptor too small : %" PRIx64 882a134321eSerik-smit " bytes\n", __func__, 883a134321eSerik-smit FTGMAC100_DBLAC_RXDES_SIZE(value)); 884d7a64d00SErik Smit break; 885d7a64d00SErik Smit } 886bd44300dSCédric Le Goater s->dblac = value; 887bd44300dSCédric Le Goater break; 888bd44300dSCédric Le Goater case FTGMAC100_REVR: /* Feature Register */ 889f16c845aSCédric Le Goater s->revr = value; 890bd44300dSCédric Le Goater break; 891bd44300dSCédric Le Goater case FTGMAC100_FEAR1: /* Feature Register 1 */ 892bd44300dSCédric Le Goater s->fear1 = value; 893bd44300dSCédric Le Goater break; 894bd44300dSCédric Le Goater case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */ 895bd44300dSCédric Le Goater s->tpafcr = value; 896bd44300dSCédric Le Goater break; 897bd44300dSCédric Le Goater case FTGMAC100_FCR: /* Flow Control */ 898bd44300dSCédric Le Goater s->fcr = value; 899bd44300dSCédric Le Goater break; 900bd44300dSCédric Le Goater 901bd44300dSCédric Le Goater case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */ 902bd44300dSCédric Le Goater case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */ 903bd44300dSCédric Le Goater case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */ 904bd44300dSCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%" 905bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 906bd44300dSCédric Le Goater break; 907bd44300dSCédric Le Goater default: 908bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%" 909bd44300dSCédric Le Goater HWADDR_PRIx "\n", __func__, addr); 910bd44300dSCédric Le Goater break; 911bd44300dSCédric Le Goater } 912bd44300dSCédric Le Goater 913bd44300dSCédric Le Goater ftgmac100_update_irq(s); 914bd44300dSCédric Le Goater } 915bd44300dSCédric Le Goater 916bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len) 917bd44300dSCédric Le Goater { 918bd44300dSCédric Le Goater unsigned mcast_idx; 919bd44300dSCédric Le Goater 920bd44300dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_RX_ALL) { 921bd44300dSCédric Le Goater return 1; 922bd44300dSCédric Le Goater } 923bd44300dSCédric Le Goater 924bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 925bd44300dSCédric Le Goater case ETH_PKT_BCAST: 926bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) { 927bd44300dSCédric Le Goater return 0; 928bd44300dSCédric Le Goater } 929bd44300dSCédric Le Goater break; 930bd44300dSCédric Le Goater case ETH_PKT_MCAST: 931bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) { 932bd44300dSCédric Le Goater if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) { 933bd44300dSCédric Le Goater return 0; 934bd44300dSCédric Le Goater } 935bd44300dSCédric Le Goater 93644effc1fSCédric Le Goater mcast_idx = net_crc32_le(buf, ETH_ALEN); 93744effc1fSCédric Le Goater mcast_idx = (~(mcast_idx >> 2)) & 0x3f; 938bd44300dSCédric Le Goater if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) { 939bd44300dSCédric Le Goater return 0; 940bd44300dSCédric Le Goater } 941bd44300dSCédric Le Goater } 942bd44300dSCédric Le Goater break; 943bd44300dSCédric Le Goater case ETH_PKT_UCAST: 944bd44300dSCédric Le Goater if (memcmp(s->conf.macaddr.a, buf, 6)) { 945bd44300dSCédric Le Goater return 0; 946bd44300dSCédric Le Goater } 947bd44300dSCédric Le Goater break; 948bd44300dSCédric Le Goater } 949bd44300dSCédric Le Goater 950bd44300dSCédric Le Goater return 1; 951bd44300dSCédric Le Goater } 952bd44300dSCédric Le Goater 953bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf, 954bd44300dSCédric Le Goater size_t len) 955bd44300dSCédric Le Goater { 956bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 957bd44300dSCédric Le Goater FTGMAC100Desc bd; 958bd44300dSCédric Le Goater uint32_t flags = 0; 959*0b51fd0fSJamin Lin uint64_t addr; 960bd44300dSCédric Le Goater uint32_t crc; 961bd44300dSCédric Le Goater uint32_t buf_addr; 962bd44300dSCédric Le Goater uint8_t *crc_ptr; 963bd44300dSCédric Le Goater uint32_t buf_len; 964bd44300dSCédric Le Goater size_t size = len; 965bd44300dSCédric Le Goater uint32_t first = FTGMAC100_RXDES0_FRS; 966cd679a76SCédric Le Goater uint16_t proto = be16_to_cpu(PKT_GET_ETH_HDR(buf)->h_proto); 967cd679a76SCédric Le Goater int max_frame_size = ftgmac100_max_frame_size(s, proto); 968bd44300dSCédric Le Goater 969bd44300dSCédric Le Goater if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) 970bd44300dSCédric Le Goater != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) { 971bd44300dSCédric Le Goater return -1; 972bd44300dSCédric Le Goater } 973bd44300dSCédric Le Goater 974bd44300dSCédric Le Goater if (!ftgmac100_filter(s, buf, size)) { 975bd44300dSCédric Le Goater return size; 976bd44300dSCédric Le Goater } 977bd44300dSCédric Le Goater 978bd44300dSCédric Le Goater crc = cpu_to_be32(crc32(~0, buf, size)); 979036e98e5SStephen Longfield /* Increase size by 4, loop below reads the last 4 bytes from crc_ptr. */ 980036e98e5SStephen Longfield size += 4; 981bd44300dSCédric Le Goater crc_ptr = (uint8_t *) &crc; 982bd44300dSCédric Le Goater 983bd44300dSCédric Le Goater /* Huge frames are truncated. */ 984bd44300dSCédric Le Goater if (size > max_frame_size) { 985bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n", 986bd44300dSCédric Le Goater __func__, size); 987cd679a76SCédric Le Goater size = max_frame_size; 988bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_FTL; 989bd44300dSCédric Le Goater } 990bd44300dSCédric Le Goater 991bd44300dSCédric Le Goater switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) { 992bd44300dSCédric Le Goater case ETH_PKT_BCAST: 993bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_BROADCAST; 994bd44300dSCédric Le Goater break; 995bd44300dSCédric Le Goater case ETH_PKT_MCAST: 996bd44300dSCédric Le Goater flags |= FTGMAC100_RXDES0_MULTICAST; 997bd44300dSCédric Le Goater break; 998bd44300dSCédric Le Goater case ETH_PKT_UCAST: 999bd44300dSCédric Le Goater break; 1000bd44300dSCédric Le Goater } 1001bd44300dSCédric Le Goater 1002cf9f48d3SCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_FIFO; 1003bd44300dSCédric Le Goater addr = s->rx_descriptor; 1004bd44300dSCédric Le Goater while (size > 0) { 1005bd44300dSCédric Le Goater if (!ftgmac100_can_receive(nc)) { 1006bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__); 1007bd44300dSCédric Le Goater return -1; 1008bd44300dSCédric Le Goater } 1009bd44300dSCédric Le Goater 1010bd44300dSCédric Le Goater if (ftgmac100_read_bd(&bd, addr) || 1011bd44300dSCédric Le Goater (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) { 1012bd44300dSCédric Le Goater /* No descriptors available. Bail out. */ 1013bd44300dSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n", 1014bd44300dSCédric Le Goater __func__); 1015bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_NO_RXBUF; 1016bd44300dSCédric Le Goater break; 1017bd44300dSCédric Le Goater } 1018bd44300dSCédric Le Goater buf_len = (size <= s->rbsr) ? size : s->rbsr; 1019bd44300dSCédric Le Goater bd.des0 |= buf_len & 0x3fff; 1020bd44300dSCédric Le Goater size -= buf_len; 1021bd44300dSCédric Le Goater 1022bd44300dSCédric Le Goater /* The last 4 bytes are the CRC. */ 1023bd44300dSCédric Le Goater if (size < 4) { 1024bd44300dSCédric Le Goater buf_len += size - 4; 1025bd44300dSCédric Le Goater } 1026bd44300dSCédric Le Goater buf_addr = bd.des3; 10278576b12dSCédric Le Goater if (first && proto == ETH_P_VLAN && buf_len >= 18) { 10288576b12dSCédric Le Goater bd.des1 = lduw_be_p(buf + 14) | FTGMAC100_RXDES1_VLANTAG_AVAIL; 10298576b12dSCédric Le Goater 10308576b12dSCédric Le Goater if (s->maccr & FTGMAC100_MACCR_RM_VLAN) { 1031ba06fe8aSPhilippe Mathieu-Daudé dma_memory_write(&address_space_memory, buf_addr, buf, 12, 1032ba06fe8aSPhilippe Mathieu-Daudé MEMTXATTRS_UNSPECIFIED); 1033ba06fe8aSPhilippe Mathieu-Daudé dma_memory_write(&address_space_memory, buf_addr + 12, 1034ba06fe8aSPhilippe Mathieu-Daudé buf + 16, buf_len - 16, 1035ba06fe8aSPhilippe Mathieu-Daudé MEMTXATTRS_UNSPECIFIED); 10368576b12dSCédric Le Goater } else { 1037ba06fe8aSPhilippe Mathieu-Daudé dma_memory_write(&address_space_memory, buf_addr, buf, 1038ba06fe8aSPhilippe Mathieu-Daudé buf_len, MEMTXATTRS_UNSPECIFIED); 10398576b12dSCédric Le Goater } 10408576b12dSCédric Le Goater } else { 10418576b12dSCédric Le Goater bd.des1 = 0; 1042ba06fe8aSPhilippe Mathieu-Daudé dma_memory_write(&address_space_memory, buf_addr, buf, buf_len, 1043ba06fe8aSPhilippe Mathieu-Daudé MEMTXATTRS_UNSPECIFIED); 10448576b12dSCédric Le Goater } 1045bd44300dSCédric Le Goater buf += buf_len; 1046bd44300dSCédric Le Goater if (size < 4) { 1047bd44300dSCédric Le Goater dma_memory_write(&address_space_memory, buf_addr + buf_len, 1048ba06fe8aSPhilippe Mathieu-Daudé crc_ptr, 4 - size, MEMTXATTRS_UNSPECIFIED); 1049bd44300dSCédric Le Goater crc_ptr += 4 - size; 1050bd44300dSCédric Le Goater } 1051bd44300dSCédric Le Goater 1052bd44300dSCédric Le Goater bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY; 1053bd44300dSCédric Le Goater first = 0; 1054bd44300dSCédric Le Goater if (size == 0) { 1055bd44300dSCédric Le Goater /* Last buffer in frame. */ 1056bd44300dSCédric Le Goater bd.des0 |= flags | FTGMAC100_RXDES0_LRS; 1057bd44300dSCédric Le Goater s->isr |= FTGMAC100_INT_RPKT_BUF; 1058bd44300dSCédric Le Goater } 1059bd44300dSCédric Le Goater ftgmac100_write_bd(&bd, addr); 10601335fe3eSCédric Le Goater if (bd.des0 & s->rxdes0_edorr) { 1061bd44300dSCédric Le Goater addr = s->rx_ring; 1062bd44300dSCédric Le Goater } else { 1063d7a64d00SErik Smit addr += FTGMAC100_DBLAC_RXDES_SIZE(s->dblac); 1064bd44300dSCédric Le Goater } 1065bd44300dSCédric Le Goater } 1066bd44300dSCédric Le Goater s->rx_descriptor = addr; 1067bd44300dSCédric Le Goater 1068bd44300dSCédric Le Goater ftgmac100_update_irq(s); 1069bd44300dSCédric Le Goater return len; 1070bd44300dSCédric Le Goater } 1071bd44300dSCédric Le Goater 1072bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = { 1073bd44300dSCédric Le Goater .read = ftgmac100_read, 1074bd44300dSCédric Le Goater .write = ftgmac100_write, 1075bd44300dSCédric Le Goater .valid.min_access_size = 4, 1076bd44300dSCédric Le Goater .valid.max_access_size = 4, 1077bd44300dSCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 1078bd44300dSCédric Le Goater }; 1079bd44300dSCédric Le Goater 1080bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc) 1081bd44300dSCédric Le Goater { 1082bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc)); 1083bd44300dSCédric Le Goater 1084bd44300dSCédric Le Goater s->nic = NULL; 1085bd44300dSCédric Le Goater } 1086bd44300dSCédric Le Goater 1087bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = { 1088bd44300dSCédric Le Goater .type = NET_CLIENT_DRIVER_NIC, 1089bd44300dSCédric Le Goater .size = sizeof(NICState), 1090bd44300dSCédric Le Goater .can_receive = ftgmac100_can_receive, 1091bd44300dSCédric Le Goater .receive = ftgmac100_receive, 1092bd44300dSCédric Le Goater .cleanup = ftgmac100_cleanup, 1093bd44300dSCédric Le Goater .link_status_changed = ftgmac100_set_link, 1094bd44300dSCédric Le Goater }; 1095bd44300dSCédric Le Goater 1096bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp) 1097bd44300dSCédric Le Goater { 1098bd44300dSCédric Le Goater FTGMAC100State *s = FTGMAC100(dev); 1099bd44300dSCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 1100bd44300dSCédric Le Goater 11011335fe3eSCédric Le Goater if (s->aspeed) { 11021335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED; 11031335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED; 11041335fe3eSCédric Le Goater } else { 11051335fe3eSCédric Le Goater s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR; 11061335fe3eSCédric Le Goater s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR; 11071335fe3eSCédric Le Goater } 11081335fe3eSCédric Le Goater 1109eec2f9ccSJamin Lin memory_region_init(&s->iomem_container, OBJECT(s), 1110eec2f9ccSJamin Lin TYPE_FTGMAC100 ".container", FTGMAC100_MEM_SIZE); 1111eec2f9ccSJamin Lin sysbus_init_mmio(sbd, &s->iomem_container); 1112eec2f9ccSJamin Lin 1113eec2f9ccSJamin Lin memory_region_init_io(&s->iomem, OBJECT(s), &ftgmac100_ops, s, 1114eec2f9ccSJamin Lin TYPE_FTGMAC100 ".regs", FTGMAC100_REG_MEM_SIZE); 1115eec2f9ccSJamin Lin memory_region_add_subregion(&s->iomem_container, 0x0, &s->iomem); 1116eec2f9ccSJamin Lin 1117bd44300dSCédric Le Goater sysbus_init_irq(sbd, &s->irq); 1118bd44300dSCédric Le Goater qemu_macaddr_default_if_unset(&s->conf.macaddr); 1119bd44300dSCédric Le Goater 1120bd44300dSCédric Le Goater s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf, 11217d0fefdfSAkihiko Odaki object_get_typename(OBJECT(dev)), dev->id, 11227d0fefdfSAkihiko Odaki &dev->mem_reentrancy_guard, s); 1123bd44300dSCédric Le Goater qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a); 1124bd44300dSCédric Le Goater } 1125bd44300dSCédric Le Goater 1126bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = { 1127bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 1128*0b51fd0fSJamin Lin .version_id = 2, 1129*0b51fd0fSJamin Lin .minimum_version_id = 2, 11301de81b42SRichard Henderson .fields = (const VMStateField[]) { 1131bd44300dSCédric Le Goater VMSTATE_UINT32(irq_state, FTGMAC100State), 1132bd44300dSCédric Le Goater VMSTATE_UINT32(isr, FTGMAC100State), 1133bd44300dSCédric Le Goater VMSTATE_UINT32(ier, FTGMAC100State), 1134bd44300dSCédric Le Goater VMSTATE_UINT32(rx_enabled, FTGMAC100State), 1135bd44300dSCédric Le Goater VMSTATE_UINT32(rbsr, FTGMAC100State), 1136bd44300dSCédric Le Goater VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2), 1137bd44300dSCédric Le Goater VMSTATE_UINT32(itc, FTGMAC100State), 1138bd44300dSCédric Le Goater VMSTATE_UINT32(aptcr, FTGMAC100State), 1139bd44300dSCédric Le Goater VMSTATE_UINT32(dblac, FTGMAC100State), 1140bd44300dSCédric Le Goater VMSTATE_UINT32(revr, FTGMAC100State), 1141bd44300dSCédric Le Goater VMSTATE_UINT32(fear1, FTGMAC100State), 1142bd44300dSCédric Le Goater VMSTATE_UINT32(tpafcr, FTGMAC100State), 1143bd44300dSCédric Le Goater VMSTATE_UINT32(maccr, FTGMAC100State), 1144bd44300dSCédric Le Goater VMSTATE_UINT32(phycr, FTGMAC100State), 1145bd44300dSCédric Le Goater VMSTATE_UINT32(phydata, FTGMAC100State), 1146bd44300dSCédric Le Goater VMSTATE_UINT32(fcr, FTGMAC100State), 1147bd44300dSCédric Le Goater VMSTATE_UINT32(phy_status, FTGMAC100State), 1148bd44300dSCédric Le Goater VMSTATE_UINT32(phy_control, FTGMAC100State), 1149bd44300dSCédric Le Goater VMSTATE_UINT32(phy_advertise, FTGMAC100State), 1150bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int, FTGMAC100State), 1151bd44300dSCédric Le Goater VMSTATE_UINT32(phy_int_mask, FTGMAC100State), 11521335fe3eSCédric Le Goater VMSTATE_UINT32(txdes0_edotr, FTGMAC100State), 11531335fe3eSCédric Le Goater VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State), 1154*0b51fd0fSJamin Lin VMSTATE_UINT64(rx_ring, FTGMAC100State), 1155*0b51fd0fSJamin Lin VMSTATE_UINT64(tx_ring, FTGMAC100State), 1156*0b51fd0fSJamin Lin VMSTATE_UINT64(rx_descriptor, FTGMAC100State), 1157*0b51fd0fSJamin Lin VMSTATE_UINT64(tx_descriptor, FTGMAC100State), 1158bd44300dSCédric Le Goater VMSTATE_END_OF_LIST() 1159bd44300dSCédric Le Goater } 1160bd44300dSCédric Le Goater }; 1161bd44300dSCédric Le Goater 1162bd44300dSCédric Le Goater static Property ftgmac100_properties[] = { 11631335fe3eSCédric Le Goater DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false), 1164bd44300dSCédric Le Goater DEFINE_NIC_PROPERTIES(FTGMAC100State, conf), 1165bd44300dSCédric Le Goater DEFINE_PROP_END_OF_LIST(), 1166bd44300dSCédric Le Goater }; 1167bd44300dSCédric Le Goater 1168bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data) 1169bd44300dSCédric Le Goater { 1170bd44300dSCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 1171bd44300dSCédric Le Goater 1172bd44300dSCédric Le Goater dc->vmsd = &vmstate_ftgmac100; 1173bd44300dSCédric Le Goater dc->reset = ftgmac100_reset; 11744f67d30bSMarc-André Lureau device_class_set_props(dc, ftgmac100_properties); 1175bd44300dSCédric Le Goater set_bit(DEVICE_CATEGORY_NETWORK, dc->categories); 1176bd44300dSCédric Le Goater dc->realize = ftgmac100_realize; 1177bd44300dSCédric Le Goater dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation"; 1178bd44300dSCédric Le Goater } 1179bd44300dSCédric Le Goater 1180bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = { 1181bd44300dSCédric Le Goater .name = TYPE_FTGMAC100, 1182bd44300dSCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 1183bd44300dSCédric Le Goater .instance_size = sizeof(FTGMAC100State), 1184bd44300dSCédric Le Goater .class_init = ftgmac100_class_init, 1185bd44300dSCédric Le Goater }; 1186bd44300dSCédric Le Goater 1187289251b0SCédric Le Goater /* 1188289251b0SCédric Le Goater * AST2600 MII controller 1189289251b0SCédric Le Goater */ 1190289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_FIRE BIT(31) 1191289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_ST_22 BIT(28) 1192289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP(x) ((x) & (ASPEED_MII_PHYCR_OP_WRITE | \ 1193289251b0SCédric Le Goater ASPEED_MII_PHYCR_OP_READ)) 1194289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_WRITE BIT(26) 1195289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_READ BIT(27) 1196289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_DATA(x) (x & 0xffff) 1197289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_PHY(x) (((x) >> 21) & 0x1f) 1198289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_REG(x) (((x) >> 16) & 0x1f) 1199289251b0SCédric Le Goater 1200289251b0SCédric Le Goater #define ASPEED_MII_PHYDATA_IDLE BIT(16) 1201289251b0SCédric Le Goater 1202289251b0SCédric Le Goater static void aspeed_mii_transition(AspeedMiiState *s, bool fire) 1203289251b0SCédric Le Goater { 1204289251b0SCédric Le Goater if (fire) { 1205289251b0SCédric Le Goater s->phycr |= ASPEED_MII_PHYCR_FIRE; 1206289251b0SCédric Le Goater s->phydata &= ~ASPEED_MII_PHYDATA_IDLE; 1207289251b0SCédric Le Goater } else { 1208289251b0SCédric Le Goater s->phycr &= ~ASPEED_MII_PHYCR_FIRE; 1209289251b0SCédric Le Goater s->phydata |= ASPEED_MII_PHYDATA_IDLE; 1210289251b0SCédric Le Goater } 1211289251b0SCédric Le Goater } 1212289251b0SCédric Le Goater 1213289251b0SCédric Le Goater static void aspeed_mii_do_phy_ctl(AspeedMiiState *s) 1214289251b0SCédric Le Goater { 1215289251b0SCédric Le Goater uint8_t reg; 1216289251b0SCédric Le Goater uint16_t data; 1217289251b0SCédric Le Goater 1218289251b0SCédric Le Goater if (!(s->phycr & ASPEED_MII_PHYCR_ST_22)) { 1219289251b0SCédric Le Goater aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE); 1220289251b0SCédric Le Goater qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__); 1221289251b0SCédric Le Goater return; 1222289251b0SCédric Le Goater } 1223289251b0SCédric Le Goater 1224289251b0SCédric Le Goater /* Nothing to do */ 1225289251b0SCédric Le Goater if (!(s->phycr & ASPEED_MII_PHYCR_FIRE)) { 1226289251b0SCédric Le Goater return; 1227289251b0SCédric Le Goater } 1228289251b0SCédric Le Goater 1229289251b0SCédric Le Goater reg = ASPEED_MII_PHYCR_REG(s->phycr); 1230289251b0SCédric Le Goater data = ASPEED_MII_PHYCR_DATA(s->phycr); 1231289251b0SCédric Le Goater 1232289251b0SCédric Le Goater switch (ASPEED_MII_PHYCR_OP(s->phycr)) { 1233289251b0SCédric Le Goater case ASPEED_MII_PHYCR_OP_WRITE: 1234289251b0SCédric Le Goater do_phy_write(s->nic, reg, data); 1235289251b0SCédric Le Goater break; 1236289251b0SCédric Le Goater case ASPEED_MII_PHYCR_OP_READ: 1237289251b0SCédric Le Goater s->phydata = (s->phydata & ~0xffff) | do_phy_read(s->nic, reg); 1238289251b0SCédric Le Goater break; 1239289251b0SCédric Le Goater default: 1240289251b0SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n", 1241289251b0SCédric Le Goater __func__, s->phycr); 1242289251b0SCédric Le Goater } 1243289251b0SCédric Le Goater 1244289251b0SCédric Le Goater aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE); 1245289251b0SCédric Le Goater } 1246289251b0SCédric Le Goater 1247289251b0SCédric Le Goater static uint64_t aspeed_mii_read(void *opaque, hwaddr addr, unsigned size) 1248289251b0SCédric Le Goater { 1249289251b0SCédric Le Goater AspeedMiiState *s = ASPEED_MII(opaque); 1250289251b0SCédric Le Goater 1251289251b0SCédric Le Goater switch (addr) { 1252289251b0SCédric Le Goater case 0x0: 1253289251b0SCédric Le Goater return s->phycr; 1254289251b0SCédric Le Goater case 0x4: 1255289251b0SCédric Le Goater return s->phydata; 1256289251b0SCédric Le Goater default: 1257289251b0SCédric Le Goater g_assert_not_reached(); 1258289251b0SCédric Le Goater } 1259289251b0SCédric Le Goater } 1260289251b0SCédric Le Goater 1261289251b0SCédric Le Goater static void aspeed_mii_write(void *opaque, hwaddr addr, 1262289251b0SCédric Le Goater uint64_t value, unsigned size) 1263289251b0SCédric Le Goater { 1264289251b0SCédric Le Goater AspeedMiiState *s = ASPEED_MII(opaque); 1265289251b0SCédric Le Goater 1266289251b0SCédric Le Goater switch (addr) { 1267289251b0SCédric Le Goater case 0x0: 1268289251b0SCédric Le Goater s->phycr = value & ~(s->phycr & ASPEED_MII_PHYCR_FIRE); 1269289251b0SCédric Le Goater break; 1270289251b0SCédric Le Goater case 0x4: 1271289251b0SCédric Le Goater s->phydata = value & ~(0xffff | ASPEED_MII_PHYDATA_IDLE); 1272289251b0SCédric Le Goater break; 1273289251b0SCédric Le Goater default: 1274289251b0SCédric Le Goater g_assert_not_reached(); 1275289251b0SCédric Le Goater } 1276289251b0SCédric Le Goater 1277289251b0SCédric Le Goater aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE)); 1278289251b0SCédric Le Goater aspeed_mii_do_phy_ctl(s); 1279289251b0SCédric Le Goater } 1280289251b0SCédric Le Goater 1281289251b0SCédric Le Goater static const MemoryRegionOps aspeed_mii_ops = { 1282289251b0SCédric Le Goater .read = aspeed_mii_read, 1283289251b0SCédric Le Goater .write = aspeed_mii_write, 1284289251b0SCédric Le Goater .valid.min_access_size = 4, 1285289251b0SCédric Le Goater .valid.max_access_size = 4, 1286289251b0SCédric Le Goater .endianness = DEVICE_LITTLE_ENDIAN, 1287289251b0SCédric Le Goater }; 1288289251b0SCédric Le Goater 1289289251b0SCédric Le Goater static void aspeed_mii_reset(DeviceState *dev) 1290289251b0SCédric Le Goater { 1291289251b0SCédric Le Goater AspeedMiiState *s = ASPEED_MII(dev); 1292289251b0SCédric Le Goater 1293289251b0SCédric Le Goater s->phycr = 0; 1294289251b0SCédric Le Goater s->phydata = 0; 1295289251b0SCédric Le Goater 1296289251b0SCédric Le Goater aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE)); 1297289251b0SCédric Le Goater }; 1298289251b0SCédric Le Goater 1299289251b0SCédric Le Goater static void aspeed_mii_realize(DeviceState *dev, Error **errp) 1300289251b0SCédric Le Goater { 1301289251b0SCédric Le Goater AspeedMiiState *s = ASPEED_MII(dev); 1302289251b0SCédric Le Goater SysBusDevice *sbd = SYS_BUS_DEVICE(dev); 1303289251b0SCédric Le Goater 1304ccb88bf2SCédric Le Goater assert(s->nic); 1305289251b0SCédric Le Goater 1306289251b0SCédric Le Goater memory_region_init_io(&s->iomem, OBJECT(dev), &aspeed_mii_ops, s, 1307289251b0SCédric Le Goater TYPE_ASPEED_MII, 0x8); 1308289251b0SCédric Le Goater sysbus_init_mmio(sbd, &s->iomem); 1309289251b0SCédric Le Goater } 1310289251b0SCédric Le Goater 1311289251b0SCédric Le Goater static const VMStateDescription vmstate_aspeed_mii = { 1312289251b0SCédric Le Goater .name = TYPE_ASPEED_MII, 1313289251b0SCédric Le Goater .version_id = 1, 1314289251b0SCédric Le Goater .minimum_version_id = 1, 13151de81b42SRichard Henderson .fields = (const VMStateField[]) { 1316289251b0SCédric Le Goater VMSTATE_UINT32(phycr, FTGMAC100State), 1317289251b0SCédric Le Goater VMSTATE_UINT32(phydata, FTGMAC100State), 1318289251b0SCédric Le Goater VMSTATE_END_OF_LIST() 1319289251b0SCédric Le Goater } 1320289251b0SCédric Le Goater }; 1321ccb88bf2SCédric Le Goater 1322ccb88bf2SCédric Le Goater static Property aspeed_mii_properties[] = { 1323ccb88bf2SCédric Le Goater DEFINE_PROP_LINK("nic", AspeedMiiState, nic, TYPE_FTGMAC100, 1324ccb88bf2SCédric Le Goater FTGMAC100State *), 1325ccb88bf2SCédric Le Goater DEFINE_PROP_END_OF_LIST(), 1326ccb88bf2SCédric Le Goater }; 1327ccb88bf2SCédric Le Goater 1328289251b0SCédric Le Goater static void aspeed_mii_class_init(ObjectClass *klass, void *data) 1329289251b0SCédric Le Goater { 1330289251b0SCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 1331289251b0SCédric Le Goater 1332289251b0SCédric Le Goater dc->vmsd = &vmstate_aspeed_mii; 1333289251b0SCédric Le Goater dc->reset = aspeed_mii_reset; 1334289251b0SCédric Le Goater dc->realize = aspeed_mii_realize; 1335289251b0SCédric Le Goater dc->desc = "Aspeed MII controller"; 13364f67d30bSMarc-André Lureau device_class_set_props(dc, aspeed_mii_properties); 1337289251b0SCédric Le Goater } 1338289251b0SCédric Le Goater 1339289251b0SCédric Le Goater static const TypeInfo aspeed_mii_info = { 1340289251b0SCédric Le Goater .name = TYPE_ASPEED_MII, 1341289251b0SCédric Le Goater .parent = TYPE_SYS_BUS_DEVICE, 1342289251b0SCédric Le Goater .instance_size = sizeof(AspeedMiiState), 1343289251b0SCédric Le Goater .class_init = aspeed_mii_class_init, 1344289251b0SCédric Le Goater }; 1345289251b0SCédric Le Goater 1346bd44300dSCédric Le Goater static void ftgmac100_register_types(void) 1347bd44300dSCédric Le Goater { 1348bd44300dSCédric Le Goater type_register_static(&ftgmac100_info); 1349289251b0SCédric Le Goater type_register_static(&aspeed_mii_info); 1350bd44300dSCédric Le Goater } 1351bd44300dSCédric Le Goater 1352bd44300dSCédric Le Goater type_init(ftgmac100_register_types) 1353