1eb1e7c3eSFabien Chouteau /* 2eb1e7c3eSFabien Chouteau * QEMU Freescale eTSEC Emulator 3eb1e7c3eSFabien Chouteau * 4eb1e7c3eSFabien Chouteau * Copyright (c) 2011-2013 AdaCore 5eb1e7c3eSFabien Chouteau * 6eb1e7c3eSFabien Chouteau * Permission is hereby granted, free of charge, to any person obtaining a copy 7eb1e7c3eSFabien Chouteau * of this software and associated documentation files (the "Software"), to deal 8eb1e7c3eSFabien Chouteau * in the Software without restriction, including without limitation the rights 9eb1e7c3eSFabien Chouteau * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell 10eb1e7c3eSFabien Chouteau * copies of the Software, and to permit persons to whom the Software is 11eb1e7c3eSFabien Chouteau * furnished to do so, subject to the following conditions: 12eb1e7c3eSFabien Chouteau * 13eb1e7c3eSFabien Chouteau * The above copyright notice and this permission notice shall be included in 14eb1e7c3eSFabien Chouteau * all copies or substantial portions of the Software. 15eb1e7c3eSFabien Chouteau * 16eb1e7c3eSFabien Chouteau * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 17eb1e7c3eSFabien Chouteau * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 18eb1e7c3eSFabien Chouteau * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 19eb1e7c3eSFabien Chouteau * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER 20eb1e7c3eSFabien Chouteau * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, 21eb1e7c3eSFabien Chouteau * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN 22eb1e7c3eSFabien Chouteau * THE SOFTWARE. 23eb1e7c3eSFabien Chouteau */ 24e8d40465SPeter Maydell #include "qemu/osdep.h" 25eb1e7c3eSFabien Chouteau #include "net/checksum.h" 26*03dd024fSPaolo Bonzini #include "qemu/log.h" 27eb1e7c3eSFabien Chouteau #include "etsec.h" 28eb1e7c3eSFabien Chouteau #include "registers.h" 29eb1e7c3eSFabien Chouteau 30eb1e7c3eSFabien Chouteau /* #define ETSEC_RING_DEBUG */ 31eb1e7c3eSFabien Chouteau /* #define HEX_DUMP */ 32eb1e7c3eSFabien Chouteau /* #define DEBUG_BD */ 33eb1e7c3eSFabien Chouteau 34eb1e7c3eSFabien Chouteau #ifdef ETSEC_RING_DEBUG 35eb1e7c3eSFabien Chouteau static const int debug_etsec = 1; 36eb1e7c3eSFabien Chouteau #else 37eb1e7c3eSFabien Chouteau static const int debug_etsec; 38eb1e7c3eSFabien Chouteau #endif 39eb1e7c3eSFabien Chouteau 40eb1e7c3eSFabien Chouteau #define RING_DEBUG(fmt, ...) do { \ 41eb1e7c3eSFabien Chouteau if (debug_etsec) { \ 42eb1e7c3eSFabien Chouteau qemu_log(fmt , ## __VA_ARGS__); \ 43eb1e7c3eSFabien Chouteau } \ 44eb1e7c3eSFabien Chouteau } while (0) 45eb1e7c3eSFabien Chouteau 46eb1e7c3eSFabien Chouteau #ifdef DEBUG_BD 47eb1e7c3eSFabien Chouteau 48eb1e7c3eSFabien Chouteau static void print_tx_bd_flags(uint16_t flags) 49eb1e7c3eSFabien Chouteau { 50eb1e7c3eSFabien Chouteau qemu_log(" Ready: %d\n", !!(flags & BD_TX_READY)); 51eb1e7c3eSFabien Chouteau qemu_log(" PAD/CRC: %d\n", !!(flags & BD_TX_PADCRC)); 52eb1e7c3eSFabien Chouteau qemu_log(" Wrap: %d\n", !!(flags & BD_WRAP)); 53eb1e7c3eSFabien Chouteau qemu_log(" Interrupt: %d\n", !!(flags & BD_INTERRUPT)); 54eb1e7c3eSFabien Chouteau qemu_log(" Last in frame: %d\n", !!(flags & BD_LAST)); 55eb1e7c3eSFabien Chouteau qemu_log(" Tx CRC: %d\n", !!(flags & BD_TX_TC)); 56eb1e7c3eSFabien Chouteau qemu_log(" User-defined preamble / defer: %d\n", 57eb1e7c3eSFabien Chouteau !!(flags & BD_TX_PREDEF)); 58eb1e7c3eSFabien Chouteau qemu_log(" Huge frame enable / Late collision: %d\n", 59eb1e7c3eSFabien Chouteau !!(flags & BD_TX_HFELC)); 60eb1e7c3eSFabien Chouteau qemu_log(" Control frame / Retransmission Limit: %d\n", 61eb1e7c3eSFabien Chouteau !!(flags & BD_TX_CFRL)); 62eb1e7c3eSFabien Chouteau qemu_log(" Retry count: %d\n", 63eb1e7c3eSFabien Chouteau (flags >> BD_TX_RC_OFFSET) & BD_TX_RC_MASK); 64eb1e7c3eSFabien Chouteau qemu_log(" Underrun / TCP/IP off-load enable: %d\n", 65eb1e7c3eSFabien Chouteau !!(flags & BD_TX_TOEUN)); 66eb1e7c3eSFabien Chouteau qemu_log(" Truncation: %d\n", !!(flags & BD_TX_TR)); 67eb1e7c3eSFabien Chouteau } 68eb1e7c3eSFabien Chouteau 69eb1e7c3eSFabien Chouteau static void print_rx_bd_flags(uint16_t flags) 70eb1e7c3eSFabien Chouteau { 71eb1e7c3eSFabien Chouteau qemu_log(" Empty: %d\n", !!(flags & BD_RX_EMPTY)); 72eb1e7c3eSFabien Chouteau qemu_log(" Receive software ownership: %d\n", !!(flags & BD_RX_RO1)); 73eb1e7c3eSFabien Chouteau qemu_log(" Wrap: %d\n", !!(flags & BD_WRAP)); 74eb1e7c3eSFabien Chouteau qemu_log(" Interrupt: %d\n", !!(flags & BD_INTERRUPT)); 75eb1e7c3eSFabien Chouteau qemu_log(" Last in frame: %d\n", !!(flags & BD_LAST)); 76eb1e7c3eSFabien Chouteau qemu_log(" First in frame: %d\n", !!(flags & BD_RX_FIRST)); 77eb1e7c3eSFabien Chouteau qemu_log(" Miss: %d\n", !!(flags & BD_RX_MISS)); 78eb1e7c3eSFabien Chouteau qemu_log(" Broadcast: %d\n", !!(flags & BD_RX_BROADCAST)); 79eb1e7c3eSFabien Chouteau qemu_log(" Multicast: %d\n", !!(flags & BD_RX_MULTICAST)); 80eb1e7c3eSFabien Chouteau qemu_log(" Rx frame length violation: %d\n", !!(flags & BD_RX_LG)); 81eb1e7c3eSFabien Chouteau qemu_log(" Rx non-octet aligned frame: %d\n", !!(flags & BD_RX_NO)); 82eb1e7c3eSFabien Chouteau qemu_log(" Short frame: %d\n", !!(flags & BD_RX_SH)); 83eb1e7c3eSFabien Chouteau qemu_log(" Rx CRC Error: %d\n", !!(flags & BD_RX_CR)); 84eb1e7c3eSFabien Chouteau qemu_log(" Overrun: %d\n", !!(flags & BD_RX_OV)); 85eb1e7c3eSFabien Chouteau qemu_log(" Truncation: %d\n", !!(flags & BD_RX_TR)); 86eb1e7c3eSFabien Chouteau } 87eb1e7c3eSFabien Chouteau 88eb1e7c3eSFabien Chouteau 89eb1e7c3eSFabien Chouteau static void print_bd(eTSEC_rxtx_bd bd, int mode, uint32_t index) 90eb1e7c3eSFabien Chouteau { 91eb1e7c3eSFabien Chouteau qemu_log("eTSEC %s Data Buffer Descriptor (%u)\n", 92eb1e7c3eSFabien Chouteau mode == eTSEC_TRANSMIT ? "Transmit" : "Receive", 93eb1e7c3eSFabien Chouteau index); 94eb1e7c3eSFabien Chouteau qemu_log(" Flags : 0x%04x\n", bd.flags); 95eb1e7c3eSFabien Chouteau if (mode == eTSEC_TRANSMIT) { 96eb1e7c3eSFabien Chouteau print_tx_bd_flags(bd.flags); 97eb1e7c3eSFabien Chouteau } else { 98eb1e7c3eSFabien Chouteau print_rx_bd_flags(bd.flags); 99eb1e7c3eSFabien Chouteau } 100eb1e7c3eSFabien Chouteau qemu_log(" Length : 0x%04x\n", bd.length); 101eb1e7c3eSFabien Chouteau qemu_log(" Pointer : 0x%08x\n", bd.bufptr); 102eb1e7c3eSFabien Chouteau } 103eb1e7c3eSFabien Chouteau 104eb1e7c3eSFabien Chouteau #endif /* DEBUG_BD */ 105eb1e7c3eSFabien Chouteau 106eb1e7c3eSFabien Chouteau static void read_buffer_descriptor(eTSEC *etsec, 107eb1e7c3eSFabien Chouteau hwaddr addr, 108eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd *bd) 109eb1e7c3eSFabien Chouteau { 110eb1e7c3eSFabien Chouteau assert(bd != NULL); 111eb1e7c3eSFabien Chouteau 112eb1e7c3eSFabien Chouteau RING_DEBUG("READ Buffer Descriptor @ 0x" TARGET_FMT_plx"\n", addr); 113eb1e7c3eSFabien Chouteau cpu_physical_memory_read(addr, 114eb1e7c3eSFabien Chouteau bd, 115eb1e7c3eSFabien Chouteau sizeof(eTSEC_rxtx_bd)); 116eb1e7c3eSFabien Chouteau 117eb1e7c3eSFabien Chouteau if (etsec->regs[DMACTRL].value & DMACTRL_LE) { 118eb1e7c3eSFabien Chouteau bd->flags = lduw_le_p(&bd->flags); 119eb1e7c3eSFabien Chouteau bd->length = lduw_le_p(&bd->length); 120eb1e7c3eSFabien Chouteau bd->bufptr = ldl_le_p(&bd->bufptr); 121eb1e7c3eSFabien Chouteau } else { 122eb1e7c3eSFabien Chouteau bd->flags = lduw_be_p(&bd->flags); 123eb1e7c3eSFabien Chouteau bd->length = lduw_be_p(&bd->length); 124eb1e7c3eSFabien Chouteau bd->bufptr = ldl_be_p(&bd->bufptr); 125eb1e7c3eSFabien Chouteau } 126eb1e7c3eSFabien Chouteau } 127eb1e7c3eSFabien Chouteau 128eb1e7c3eSFabien Chouteau static void write_buffer_descriptor(eTSEC *etsec, 129eb1e7c3eSFabien Chouteau hwaddr addr, 130eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd *bd) 131eb1e7c3eSFabien Chouteau { 132eb1e7c3eSFabien Chouteau assert(bd != NULL); 133eb1e7c3eSFabien Chouteau 134eb1e7c3eSFabien Chouteau if (etsec->regs[DMACTRL].value & DMACTRL_LE) { 135eb1e7c3eSFabien Chouteau stw_le_p(&bd->flags, bd->flags); 136eb1e7c3eSFabien Chouteau stw_le_p(&bd->length, bd->length); 137eb1e7c3eSFabien Chouteau stl_le_p(&bd->bufptr, bd->bufptr); 138eb1e7c3eSFabien Chouteau } else { 139eb1e7c3eSFabien Chouteau stw_be_p(&bd->flags, bd->flags); 140eb1e7c3eSFabien Chouteau stw_be_p(&bd->length, bd->length); 141eb1e7c3eSFabien Chouteau stl_be_p(&bd->bufptr, bd->bufptr); 142eb1e7c3eSFabien Chouteau } 143eb1e7c3eSFabien Chouteau 144eb1e7c3eSFabien Chouteau RING_DEBUG("Write Buffer Descriptor @ 0x" TARGET_FMT_plx"\n", addr); 145eb1e7c3eSFabien Chouteau cpu_physical_memory_write(addr, 146eb1e7c3eSFabien Chouteau bd, 147eb1e7c3eSFabien Chouteau sizeof(eTSEC_rxtx_bd)); 148eb1e7c3eSFabien Chouteau } 149eb1e7c3eSFabien Chouteau 150eb1e7c3eSFabien Chouteau static void ievent_set(eTSEC *etsec, 151eb1e7c3eSFabien Chouteau uint32_t flags) 152eb1e7c3eSFabien Chouteau { 153eb1e7c3eSFabien Chouteau etsec->regs[IEVENT].value |= flags; 154eb1e7c3eSFabien Chouteau 155eb1e7c3eSFabien Chouteau if ((flags & IEVENT_TXB && etsec->regs[IMASK].value & IMASK_TXBEN) 156eb1e7c3eSFabien Chouteau || (flags & IEVENT_TXF && etsec->regs[IMASK].value & IMASK_TXFEN)) { 157eb1e7c3eSFabien Chouteau qemu_irq_raise(etsec->tx_irq); 158eb1e7c3eSFabien Chouteau RING_DEBUG("%s Raise Tx IRQ\n", __func__); 159eb1e7c3eSFabien Chouteau } 160eb1e7c3eSFabien Chouteau 161eb1e7c3eSFabien Chouteau if ((flags & IEVENT_RXB && etsec->regs[IMASK].value & IMASK_RXBEN) 162eb1e7c3eSFabien Chouteau || (flags & IEVENT_RXF && etsec->regs[IMASK].value & IMASK_RXFEN)) { 163d5843485SFabien Chouteau qemu_irq_raise(etsec->rx_irq); 164eb1e7c3eSFabien Chouteau RING_DEBUG("%s Raise Rx IRQ\n", __func__); 165eb1e7c3eSFabien Chouteau } 166eb1e7c3eSFabien Chouteau } 167eb1e7c3eSFabien Chouteau 168eb1e7c3eSFabien Chouteau static void tx_padding_and_crc(eTSEC *etsec, uint32_t min_frame_len) 169eb1e7c3eSFabien Chouteau { 170eb1e7c3eSFabien Chouteau int add = min_frame_len - etsec->tx_buffer_len; 171eb1e7c3eSFabien Chouteau 172eb1e7c3eSFabien Chouteau /* Padding */ 173eb1e7c3eSFabien Chouteau if (add > 0) { 174eb1e7c3eSFabien Chouteau RING_DEBUG("pad:%u\n", add); 175eb1e7c3eSFabien Chouteau etsec->tx_buffer = g_realloc(etsec->tx_buffer, 176eb1e7c3eSFabien Chouteau etsec->tx_buffer_len + add); 177eb1e7c3eSFabien Chouteau 178eb1e7c3eSFabien Chouteau memset(etsec->tx_buffer + etsec->tx_buffer_len, 0x0, add); 179eb1e7c3eSFabien Chouteau etsec->tx_buffer_len += add; 180eb1e7c3eSFabien Chouteau } 181eb1e7c3eSFabien Chouteau 182eb1e7c3eSFabien Chouteau /* Never add CRC in QEMU */ 183eb1e7c3eSFabien Chouteau } 184eb1e7c3eSFabien Chouteau 185eb1e7c3eSFabien Chouteau static void process_tx_fcb(eTSEC *etsec) 186eb1e7c3eSFabien Chouteau { 187eb1e7c3eSFabien Chouteau uint8_t flags = (uint8_t)(*etsec->tx_buffer); 188eb1e7c3eSFabien Chouteau /* L3 header offset from start of frame */ 189eb1e7c3eSFabien Chouteau uint8_t l3_header_offset = (uint8_t)*(etsec->tx_buffer + 3); 190eb1e7c3eSFabien Chouteau /* L4 header offset from start of L3 header */ 191eb1e7c3eSFabien Chouteau uint8_t l4_header_offset = (uint8_t)*(etsec->tx_buffer + 2); 192eb1e7c3eSFabien Chouteau /* L3 header */ 193eb1e7c3eSFabien Chouteau uint8_t *l3_header = etsec->tx_buffer + 8 + l3_header_offset; 194eb1e7c3eSFabien Chouteau /* L4 header */ 195eb1e7c3eSFabien Chouteau uint8_t *l4_header = l3_header + l4_header_offset; 196eb1e7c3eSFabien Chouteau 197eb1e7c3eSFabien Chouteau /* if packet is IP4 and IP checksum is requested */ 198eb1e7c3eSFabien Chouteau if (flags & FCB_TX_IP && flags & FCB_TX_CIP) { 1993b163b01SStefan Weil /* do IP4 checksum (TODO This function does TCP/UDP checksum 2003b163b01SStefan Weil * but not sure if it also does IP4 checksum.) */ 201eb1e7c3eSFabien Chouteau net_checksum_calculate(etsec->tx_buffer + 8, 202eb1e7c3eSFabien Chouteau etsec->tx_buffer_len - 8); 203eb1e7c3eSFabien Chouteau } 204eb1e7c3eSFabien Chouteau /* TODO Check the correct usage of the PHCS field of the FCB in case the NPH 205eb1e7c3eSFabien Chouteau * flag is on */ 206eb1e7c3eSFabien Chouteau 207eb1e7c3eSFabien Chouteau /* if packet is IP4 and TCP or UDP */ 208eb1e7c3eSFabien Chouteau if (flags & FCB_TX_IP && flags & FCB_TX_TUP) { 209eb1e7c3eSFabien Chouteau /* if UDP */ 210eb1e7c3eSFabien Chouteau if (flags & FCB_TX_UDP) { 211eb1e7c3eSFabien Chouteau /* if checksum is requested */ 212eb1e7c3eSFabien Chouteau if (flags & FCB_TX_CTU) { 213eb1e7c3eSFabien Chouteau /* do UDP checksum */ 214eb1e7c3eSFabien Chouteau 215eb1e7c3eSFabien Chouteau net_checksum_calculate(etsec->tx_buffer + 8, 216eb1e7c3eSFabien Chouteau etsec->tx_buffer_len - 8); 217eb1e7c3eSFabien Chouteau } else { 218eb1e7c3eSFabien Chouteau /* set checksum field to 0 */ 219eb1e7c3eSFabien Chouteau l4_header[6] = 0; 220eb1e7c3eSFabien Chouteau l4_header[7] = 0; 221eb1e7c3eSFabien Chouteau } 222eb1e7c3eSFabien Chouteau } else if (flags & FCB_TX_CTU) { /* if TCP and checksum is requested */ 223eb1e7c3eSFabien Chouteau /* do TCP checksum */ 224eb1e7c3eSFabien Chouteau net_checksum_calculate(etsec->tx_buffer + 8, 225eb1e7c3eSFabien Chouteau etsec->tx_buffer_len - 8); 226eb1e7c3eSFabien Chouteau } 227eb1e7c3eSFabien Chouteau } 228eb1e7c3eSFabien Chouteau } 229eb1e7c3eSFabien Chouteau 230eb1e7c3eSFabien Chouteau static void process_tx_bd(eTSEC *etsec, 231eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd *bd) 232eb1e7c3eSFabien Chouteau { 233eb1e7c3eSFabien Chouteau uint8_t *tmp_buff = NULL; 234eb1e7c3eSFabien Chouteau hwaddr tbdbth = (hwaddr)(etsec->regs[TBDBPH].value & 0xF) << 32; 235eb1e7c3eSFabien Chouteau 236eb1e7c3eSFabien Chouteau if (bd->length == 0) { 237eb1e7c3eSFabien Chouteau /* ERROR */ 238eb1e7c3eSFabien Chouteau return; 239eb1e7c3eSFabien Chouteau } 240eb1e7c3eSFabien Chouteau 241eb1e7c3eSFabien Chouteau if (etsec->tx_buffer_len == 0) { 242eb1e7c3eSFabien Chouteau /* It's the first BD */ 243eb1e7c3eSFabien Chouteau etsec->first_bd = *bd; 244eb1e7c3eSFabien Chouteau } 245eb1e7c3eSFabien Chouteau 246eb1e7c3eSFabien Chouteau /* TODO: if TxBD[TOE/UN] skip the Tx Frame Control Block*/ 247eb1e7c3eSFabien Chouteau 248eb1e7c3eSFabien Chouteau /* Load this Data Buffer */ 249eb1e7c3eSFabien Chouteau etsec->tx_buffer = g_realloc(etsec->tx_buffer, 250eb1e7c3eSFabien Chouteau etsec->tx_buffer_len + bd->length); 251eb1e7c3eSFabien Chouteau tmp_buff = etsec->tx_buffer + etsec->tx_buffer_len; 252eb1e7c3eSFabien Chouteau cpu_physical_memory_read(bd->bufptr + tbdbth, tmp_buff, bd->length); 253eb1e7c3eSFabien Chouteau 254eb1e7c3eSFabien Chouteau /* Update buffer length */ 255eb1e7c3eSFabien Chouteau etsec->tx_buffer_len += bd->length; 256eb1e7c3eSFabien Chouteau 257eb1e7c3eSFabien Chouteau 258eb1e7c3eSFabien Chouteau if (etsec->tx_buffer_len != 0 && (bd->flags & BD_LAST)) { 259eb1e7c3eSFabien Chouteau if (etsec->regs[MACCFG1].value & MACCFG1_TX_EN) { 260eb1e7c3eSFabien Chouteau /* MAC Transmit enabled */ 261eb1e7c3eSFabien Chouteau 262eb1e7c3eSFabien Chouteau /* Process offload Tx FCB */ 263eb1e7c3eSFabien Chouteau if (etsec->first_bd.flags & BD_TX_TOEUN) { 264eb1e7c3eSFabien Chouteau process_tx_fcb(etsec); 265eb1e7c3eSFabien Chouteau } 266eb1e7c3eSFabien Chouteau 267eb1e7c3eSFabien Chouteau if (etsec->first_bd.flags & BD_TX_PADCRC 268eb1e7c3eSFabien Chouteau || etsec->regs[MACCFG2].value & MACCFG2_PADCRC) { 269eb1e7c3eSFabien Chouteau 270eb1e7c3eSFabien Chouteau /* Padding and CRC (Padding implies CRC) */ 271eb1e7c3eSFabien Chouteau tx_padding_and_crc(etsec, 64); 272eb1e7c3eSFabien Chouteau 273eb1e7c3eSFabien Chouteau } else if (etsec->first_bd.flags & BD_TX_TC 274eb1e7c3eSFabien Chouteau || etsec->regs[MACCFG2].value & MACCFG2_CRC_EN) { 275eb1e7c3eSFabien Chouteau 276eb1e7c3eSFabien Chouteau /* Only CRC */ 277eb1e7c3eSFabien Chouteau /* Never add CRC in QEMU */ 278eb1e7c3eSFabien Chouteau } 279eb1e7c3eSFabien Chouteau 280eb1e7c3eSFabien Chouteau #if defined(HEX_DUMP) 281eb1e7c3eSFabien Chouteau qemu_log("eTSEC Send packet size:%d\n", etsec->tx_buffer_len); 282eb1e7c3eSFabien Chouteau qemu_hexdump(etsec->tx_buffer, stderr, "", etsec->tx_buffer_len); 283eb1e7c3eSFabien Chouteau #endif /* ETSEC_RING_DEBUG */ 284eb1e7c3eSFabien Chouteau 285eb1e7c3eSFabien Chouteau if (etsec->first_bd.flags & BD_TX_TOEUN) { 286eb1e7c3eSFabien Chouteau qemu_send_packet(qemu_get_queue(etsec->nic), 287eb1e7c3eSFabien Chouteau etsec->tx_buffer + 8, 288eb1e7c3eSFabien Chouteau etsec->tx_buffer_len - 8); 289eb1e7c3eSFabien Chouteau } else { 290eb1e7c3eSFabien Chouteau qemu_send_packet(qemu_get_queue(etsec->nic), 291eb1e7c3eSFabien Chouteau etsec->tx_buffer, 292eb1e7c3eSFabien Chouteau etsec->tx_buffer_len); 293eb1e7c3eSFabien Chouteau } 294eb1e7c3eSFabien Chouteau 295eb1e7c3eSFabien Chouteau } 296eb1e7c3eSFabien Chouteau 297eb1e7c3eSFabien Chouteau etsec->tx_buffer_len = 0; 298eb1e7c3eSFabien Chouteau 299eb1e7c3eSFabien Chouteau if (bd->flags & BD_INTERRUPT) { 300eb1e7c3eSFabien Chouteau ievent_set(etsec, IEVENT_TXF); 301eb1e7c3eSFabien Chouteau } 302eb1e7c3eSFabien Chouteau } else { 303eb1e7c3eSFabien Chouteau if (bd->flags & BD_INTERRUPT) { 304eb1e7c3eSFabien Chouteau ievent_set(etsec, IEVENT_TXB); 305eb1e7c3eSFabien Chouteau } 306eb1e7c3eSFabien Chouteau } 307eb1e7c3eSFabien Chouteau 308eb1e7c3eSFabien Chouteau /* Update DB flags */ 309eb1e7c3eSFabien Chouteau 310eb1e7c3eSFabien Chouteau /* Clear Ready */ 311eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_READY; 312eb1e7c3eSFabien Chouteau 313eb1e7c3eSFabien Chouteau /* Clear Defer */ 314eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_PREDEF; 315eb1e7c3eSFabien Chouteau 316eb1e7c3eSFabien Chouteau /* Clear Late Collision */ 317eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_HFELC; 318eb1e7c3eSFabien Chouteau 319eb1e7c3eSFabien Chouteau /* Clear Retransmission Limit */ 320eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_CFRL; 321eb1e7c3eSFabien Chouteau 322eb1e7c3eSFabien Chouteau /* Clear Retry Count */ 323eb1e7c3eSFabien Chouteau bd->flags &= ~(BD_TX_RC_MASK << BD_TX_RC_OFFSET); 324eb1e7c3eSFabien Chouteau 325eb1e7c3eSFabien Chouteau /* Clear Underrun */ 326eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_TOEUN; 327eb1e7c3eSFabien Chouteau 328eb1e7c3eSFabien Chouteau /* Clear Truncation */ 329eb1e7c3eSFabien Chouteau bd->flags &= ~BD_TX_TR; 330eb1e7c3eSFabien Chouteau } 331eb1e7c3eSFabien Chouteau 332eb1e7c3eSFabien Chouteau void etsec_walk_tx_ring(eTSEC *etsec, int ring_nbr) 333eb1e7c3eSFabien Chouteau { 334eb1e7c3eSFabien Chouteau hwaddr ring_base = 0; 335eb1e7c3eSFabien Chouteau hwaddr bd_addr = 0; 336eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd bd; 337eb1e7c3eSFabien Chouteau uint16_t bd_flags; 338eb1e7c3eSFabien Chouteau 339eb1e7c3eSFabien Chouteau if (!(etsec->regs[MACCFG1].value & MACCFG1_TX_EN)) { 340eb1e7c3eSFabien Chouteau RING_DEBUG("%s: MAC Transmit not enabled\n", __func__); 341eb1e7c3eSFabien Chouteau return; 342eb1e7c3eSFabien Chouteau } 343eb1e7c3eSFabien Chouteau 344eb1e7c3eSFabien Chouteau ring_base = (hwaddr)(etsec->regs[TBASEH].value & 0xF) << 32; 345eb1e7c3eSFabien Chouteau ring_base += etsec->regs[TBASE0 + ring_nbr].value & ~0x7; 346eb1e7c3eSFabien Chouteau bd_addr = etsec->regs[TBPTR0 + ring_nbr].value & ~0x7; 347eb1e7c3eSFabien Chouteau 348eb1e7c3eSFabien Chouteau do { 349eb1e7c3eSFabien Chouteau read_buffer_descriptor(etsec, bd_addr, &bd); 350eb1e7c3eSFabien Chouteau 351eb1e7c3eSFabien Chouteau #ifdef DEBUG_BD 352eb1e7c3eSFabien Chouteau print_bd(bd, 353eb1e7c3eSFabien Chouteau eTSEC_TRANSMIT, 354eb1e7c3eSFabien Chouteau (bd_addr - ring_base) / sizeof(eTSEC_rxtx_bd)); 355eb1e7c3eSFabien Chouteau 356eb1e7c3eSFabien Chouteau #endif /* DEBUG_BD */ 357eb1e7c3eSFabien Chouteau 358eb1e7c3eSFabien Chouteau /* Save flags before BD update */ 359eb1e7c3eSFabien Chouteau bd_flags = bd.flags; 360eb1e7c3eSFabien Chouteau 361eb1e7c3eSFabien Chouteau if (bd_flags & BD_TX_READY) { 362eb1e7c3eSFabien Chouteau process_tx_bd(etsec, &bd); 363eb1e7c3eSFabien Chouteau 364eb1e7c3eSFabien Chouteau /* Write back BD after update */ 365eb1e7c3eSFabien Chouteau write_buffer_descriptor(etsec, bd_addr, &bd); 366eb1e7c3eSFabien Chouteau } 367eb1e7c3eSFabien Chouteau 368eb1e7c3eSFabien Chouteau /* Wrap or next BD */ 369eb1e7c3eSFabien Chouteau if (bd_flags & BD_WRAP) { 370eb1e7c3eSFabien Chouteau bd_addr = ring_base; 371eb1e7c3eSFabien Chouteau } else { 372eb1e7c3eSFabien Chouteau bd_addr += sizeof(eTSEC_rxtx_bd); 373eb1e7c3eSFabien Chouteau } 374eb1e7c3eSFabien Chouteau 375eb1e7c3eSFabien Chouteau } while (bd_addr != ring_base); 376eb1e7c3eSFabien Chouteau 377eb1e7c3eSFabien Chouteau bd_addr = ring_base; 378eb1e7c3eSFabien Chouteau 379eb1e7c3eSFabien Chouteau /* Save the Buffer Descriptor Pointers to current bd */ 380eb1e7c3eSFabien Chouteau etsec->regs[TBPTR0 + ring_nbr].value = bd_addr; 381eb1e7c3eSFabien Chouteau 382eb1e7c3eSFabien Chouteau /* Set transmit halt THLTx */ 383eb1e7c3eSFabien Chouteau etsec->regs[TSTAT].value |= 1 << (31 - ring_nbr); 384eb1e7c3eSFabien Chouteau } 385eb1e7c3eSFabien Chouteau 386eb1e7c3eSFabien Chouteau static void fill_rx_bd(eTSEC *etsec, 387eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd *bd, 388eb1e7c3eSFabien Chouteau const uint8_t **buf, 389eb1e7c3eSFabien Chouteau size_t *size) 390eb1e7c3eSFabien Chouteau { 391eb1e7c3eSFabien Chouteau uint16_t to_write; 392eb1e7c3eSFabien Chouteau hwaddr bufptr = bd->bufptr + 393eb1e7c3eSFabien Chouteau ((hwaddr)(etsec->regs[TBDBPH].value & 0xF) << 32); 394eb1e7c3eSFabien Chouteau uint8_t padd[etsec->rx_padding]; 395eb1e7c3eSFabien Chouteau uint8_t rem; 396eb1e7c3eSFabien Chouteau 397eb1e7c3eSFabien Chouteau RING_DEBUG("eTSEC fill Rx buffer @ 0x%016" HWADDR_PRIx 398eb1e7c3eSFabien Chouteau " size:%zu(padding + crc:%u) + fcb:%u\n", 399eb1e7c3eSFabien Chouteau bufptr, *size, etsec->rx_padding, etsec->rx_fcb_size); 400eb1e7c3eSFabien Chouteau 401eb1e7c3eSFabien Chouteau bd->length = 0; 402eb1e7c3eSFabien Chouteau 403eb1e7c3eSFabien Chouteau /* This operation will only write FCB */ 404eb1e7c3eSFabien Chouteau if (etsec->rx_fcb_size != 0) { 405eb1e7c3eSFabien Chouteau 406eb1e7c3eSFabien Chouteau cpu_physical_memory_write(bufptr, etsec->rx_fcb, etsec->rx_fcb_size); 407eb1e7c3eSFabien Chouteau 408eb1e7c3eSFabien Chouteau bufptr += etsec->rx_fcb_size; 409eb1e7c3eSFabien Chouteau bd->length += etsec->rx_fcb_size; 410eb1e7c3eSFabien Chouteau etsec->rx_fcb_size = 0; 411eb1e7c3eSFabien Chouteau 412eb1e7c3eSFabien Chouteau } 413eb1e7c3eSFabien Chouteau 414eb1e7c3eSFabien Chouteau /* We remove padding from the computation of to_write because it is not 415eb1e7c3eSFabien Chouteau * allocated in the buffer. 416eb1e7c3eSFabien Chouteau */ 417eb1e7c3eSFabien Chouteau to_write = MIN(*size - etsec->rx_padding, 418eb1e7c3eSFabien Chouteau etsec->regs[MRBLR].value - etsec->rx_fcb_size); 419eb1e7c3eSFabien Chouteau 420eb1e7c3eSFabien Chouteau /* This operation can only write packet data and no padding */ 421eb1e7c3eSFabien Chouteau if (to_write > 0) { 422eb1e7c3eSFabien Chouteau cpu_physical_memory_write(bufptr, *buf, to_write); 423eb1e7c3eSFabien Chouteau 424eb1e7c3eSFabien Chouteau *buf += to_write; 425eb1e7c3eSFabien Chouteau bufptr += to_write; 426eb1e7c3eSFabien Chouteau *size -= to_write; 427eb1e7c3eSFabien Chouteau 428eb1e7c3eSFabien Chouteau bd->flags &= ~BD_RX_EMPTY; 429eb1e7c3eSFabien Chouteau bd->length += to_write; 430eb1e7c3eSFabien Chouteau } 431eb1e7c3eSFabien Chouteau 432eb1e7c3eSFabien Chouteau if (*size == etsec->rx_padding) { 433eb1e7c3eSFabien Chouteau /* The remaining bytes are only for padding which is not actually 434eb1e7c3eSFabien Chouteau * allocated in the data buffer. 435eb1e7c3eSFabien Chouteau */ 436eb1e7c3eSFabien Chouteau 437eb1e7c3eSFabien Chouteau rem = MIN(etsec->regs[MRBLR].value - bd->length, etsec->rx_padding); 438eb1e7c3eSFabien Chouteau 439eb1e7c3eSFabien Chouteau if (rem > 0) { 440eb1e7c3eSFabien Chouteau memset(padd, 0x0, sizeof(padd)); 441eb1e7c3eSFabien Chouteau etsec->rx_padding -= rem; 442eb1e7c3eSFabien Chouteau *size -= rem; 443eb1e7c3eSFabien Chouteau bd->length += rem; 444eb1e7c3eSFabien Chouteau cpu_physical_memory_write(bufptr, padd, rem); 445eb1e7c3eSFabien Chouteau } 446eb1e7c3eSFabien Chouteau } 447eb1e7c3eSFabien Chouteau } 448eb1e7c3eSFabien Chouteau 449eb1e7c3eSFabien Chouteau static void rx_init_frame(eTSEC *etsec, const uint8_t *buf, size_t size) 450eb1e7c3eSFabien Chouteau { 451eb1e7c3eSFabien Chouteau uint32_t fcb_size = 0; 452eb1e7c3eSFabien Chouteau uint8_t prsdep = (etsec->regs[RCTRL].value >> RCTRL_PRSDEP_OFFSET) 453eb1e7c3eSFabien Chouteau & RCTRL_PRSDEP_MASK; 454eb1e7c3eSFabien Chouteau 455eb1e7c3eSFabien Chouteau if (prsdep != 0) { 456eb1e7c3eSFabien Chouteau /* Prepend FCB (FCB size + RCTRL[PAL]) */ 457eb1e7c3eSFabien Chouteau fcb_size = 8 + ((etsec->regs[RCTRL].value >> 16) & 0x1F); 458eb1e7c3eSFabien Chouteau 459eb1e7c3eSFabien Chouteau etsec->rx_fcb_size = fcb_size; 460eb1e7c3eSFabien Chouteau 461eb1e7c3eSFabien Chouteau /* TODO: fill_FCB(etsec); */ 462eb1e7c3eSFabien Chouteau memset(etsec->rx_fcb, 0x0, sizeof(etsec->rx_fcb)); 463eb1e7c3eSFabien Chouteau 464eb1e7c3eSFabien Chouteau } else { 465eb1e7c3eSFabien Chouteau etsec->rx_fcb_size = 0; 466eb1e7c3eSFabien Chouteau } 467eb1e7c3eSFabien Chouteau 468eb1e7c3eSFabien Chouteau g_free(etsec->rx_buffer); 469eb1e7c3eSFabien Chouteau 470eb1e7c3eSFabien Chouteau /* Do not copy the frame for now */ 471eb1e7c3eSFabien Chouteau etsec->rx_buffer = (uint8_t *)buf; 472eb1e7c3eSFabien Chouteau etsec->rx_buffer_len = size; 473eb1e7c3eSFabien Chouteau 474eb1e7c3eSFabien Chouteau /* CRC padding (We don't have to compute the CRC) */ 475eb1e7c3eSFabien Chouteau etsec->rx_padding = 4; 476eb1e7c3eSFabien Chouteau 477eb1e7c3eSFabien Chouteau etsec->rx_first_in_frame = 1; 478eb1e7c3eSFabien Chouteau etsec->rx_remaining_data = etsec->rx_buffer_len; 479eb1e7c3eSFabien Chouteau RING_DEBUG("%s: rx_buffer_len:%u rx_padding+crc:%u\n", __func__, 480eb1e7c3eSFabien Chouteau etsec->rx_buffer_len, etsec->rx_padding); 481eb1e7c3eSFabien Chouteau } 482eb1e7c3eSFabien Chouteau 483b6cb6610SFam Zheng ssize_t etsec_rx_ring_write(eTSEC *etsec, const uint8_t *buf, size_t size) 484eb1e7c3eSFabien Chouteau { 485eb1e7c3eSFabien Chouteau int ring_nbr = 0; /* Always use ring0 (no filer) */ 486eb1e7c3eSFabien Chouteau 487eb1e7c3eSFabien Chouteau if (etsec->rx_buffer_len != 0) { 488eb1e7c3eSFabien Chouteau RING_DEBUG("%s: We can't receive now," 489eb1e7c3eSFabien Chouteau " a buffer is already in the pipe\n", __func__); 490b6cb6610SFam Zheng return 0; 491eb1e7c3eSFabien Chouteau } 492eb1e7c3eSFabien Chouteau 493eb1e7c3eSFabien Chouteau if (etsec->regs[RSTAT].value & 1 << (23 - ring_nbr)) { 494eb1e7c3eSFabien Chouteau RING_DEBUG("%s: The ring is halted\n", __func__); 495b6cb6610SFam Zheng return -1; 496eb1e7c3eSFabien Chouteau } 497eb1e7c3eSFabien Chouteau 498eb1e7c3eSFabien Chouteau if (etsec->regs[DMACTRL].value & DMACTRL_GRS) { 499eb1e7c3eSFabien Chouteau RING_DEBUG("%s: Graceful receive stop\n", __func__); 500b6cb6610SFam Zheng return -1; 501eb1e7c3eSFabien Chouteau } 502eb1e7c3eSFabien Chouteau 503eb1e7c3eSFabien Chouteau if (!(etsec->regs[MACCFG1].value & MACCFG1_RX_EN)) { 504eb1e7c3eSFabien Chouteau RING_DEBUG("%s: MAC Receive not enabled\n", __func__); 505b6cb6610SFam Zheng return -1; 506eb1e7c3eSFabien Chouteau } 507eb1e7c3eSFabien Chouteau 508eb1e7c3eSFabien Chouteau if ((etsec->regs[RCTRL].value & RCTRL_RSF) && (size < 60)) { 509eb1e7c3eSFabien Chouteau /* CRC is not in the packet yet, so short frame is below 60 bytes */ 510eb1e7c3eSFabien Chouteau RING_DEBUG("%s: Drop short frame\n", __func__); 511b6cb6610SFam Zheng return -1; 512eb1e7c3eSFabien Chouteau } 513eb1e7c3eSFabien Chouteau 514eb1e7c3eSFabien Chouteau rx_init_frame(etsec, buf, size); 515eb1e7c3eSFabien Chouteau 516eb1e7c3eSFabien Chouteau etsec_walk_rx_ring(etsec, ring_nbr); 517b6cb6610SFam Zheng 518b6cb6610SFam Zheng return size; 519eb1e7c3eSFabien Chouteau } 520eb1e7c3eSFabien Chouteau 521eb1e7c3eSFabien Chouteau void etsec_walk_rx_ring(eTSEC *etsec, int ring_nbr) 522eb1e7c3eSFabien Chouteau { 523eb1e7c3eSFabien Chouteau hwaddr ring_base = 0; 524eb1e7c3eSFabien Chouteau hwaddr bd_addr = 0; 525eb1e7c3eSFabien Chouteau hwaddr start_bd_addr = 0; 526eb1e7c3eSFabien Chouteau eTSEC_rxtx_bd bd; 527eb1e7c3eSFabien Chouteau uint16_t bd_flags; 528eb1e7c3eSFabien Chouteau size_t remaining_data; 529eb1e7c3eSFabien Chouteau const uint8_t *buf; 530eb1e7c3eSFabien Chouteau uint8_t *tmp_buf; 531eb1e7c3eSFabien Chouteau size_t size; 532eb1e7c3eSFabien Chouteau 533eb1e7c3eSFabien Chouteau if (etsec->rx_buffer_len == 0) { 534eb1e7c3eSFabien Chouteau /* No frame to send */ 535eb1e7c3eSFabien Chouteau RING_DEBUG("No frame to send\n"); 536eb1e7c3eSFabien Chouteau return; 537eb1e7c3eSFabien Chouteau } 538eb1e7c3eSFabien Chouteau 539eb1e7c3eSFabien Chouteau remaining_data = etsec->rx_remaining_data + etsec->rx_padding; 540eb1e7c3eSFabien Chouteau buf = etsec->rx_buffer 541eb1e7c3eSFabien Chouteau + (etsec->rx_buffer_len - etsec->rx_remaining_data); 542eb1e7c3eSFabien Chouteau size = etsec->rx_buffer_len + etsec->rx_padding; 543eb1e7c3eSFabien Chouteau 544eb1e7c3eSFabien Chouteau ring_base = (hwaddr)(etsec->regs[RBASEH].value & 0xF) << 32; 545eb1e7c3eSFabien Chouteau ring_base += etsec->regs[RBASE0 + ring_nbr].value & ~0x7; 546eb1e7c3eSFabien Chouteau start_bd_addr = bd_addr = etsec->regs[RBPTR0 + ring_nbr].value & ~0x7; 547eb1e7c3eSFabien Chouteau 548eb1e7c3eSFabien Chouteau do { 549eb1e7c3eSFabien Chouteau read_buffer_descriptor(etsec, bd_addr, &bd); 550eb1e7c3eSFabien Chouteau 551eb1e7c3eSFabien Chouteau #ifdef DEBUG_BD 552eb1e7c3eSFabien Chouteau print_bd(bd, 553eb1e7c3eSFabien Chouteau eTSEC_RECEIVE, 554eb1e7c3eSFabien Chouteau (bd_addr - ring_base) / sizeof(eTSEC_rxtx_bd)); 555eb1e7c3eSFabien Chouteau 556eb1e7c3eSFabien Chouteau #endif /* DEBUG_BD */ 557eb1e7c3eSFabien Chouteau 558eb1e7c3eSFabien Chouteau /* Save flags before BD update */ 559eb1e7c3eSFabien Chouteau bd_flags = bd.flags; 560eb1e7c3eSFabien Chouteau 561eb1e7c3eSFabien Chouteau if (bd_flags & BD_RX_EMPTY) { 562eb1e7c3eSFabien Chouteau fill_rx_bd(etsec, &bd, &buf, &remaining_data); 563eb1e7c3eSFabien Chouteau 564eb1e7c3eSFabien Chouteau if (etsec->rx_first_in_frame) { 565eb1e7c3eSFabien Chouteau bd.flags |= BD_RX_FIRST; 566eb1e7c3eSFabien Chouteau etsec->rx_first_in_frame = 0; 567eb1e7c3eSFabien Chouteau etsec->rx_first_bd = bd; 568eb1e7c3eSFabien Chouteau } 569eb1e7c3eSFabien Chouteau 570eb1e7c3eSFabien Chouteau /* Last in frame */ 571eb1e7c3eSFabien Chouteau if (remaining_data == 0) { 572eb1e7c3eSFabien Chouteau 573eb1e7c3eSFabien Chouteau /* Clear flags */ 574eb1e7c3eSFabien Chouteau 575eb1e7c3eSFabien Chouteau bd.flags &= ~0x7ff; 576eb1e7c3eSFabien Chouteau 577eb1e7c3eSFabien Chouteau bd.flags |= BD_LAST; 578eb1e7c3eSFabien Chouteau 579eb1e7c3eSFabien Chouteau /* NOTE: non-octet aligned frame is impossible in qemu */ 580eb1e7c3eSFabien Chouteau 581eb1e7c3eSFabien Chouteau if (size >= etsec->regs[MAXFRM].value) { 582eb1e7c3eSFabien Chouteau /* frame length violation */ 583eb1e7c3eSFabien Chouteau qemu_log("%s frame length violation: size:%zu MAXFRM:%d\n", 584eb1e7c3eSFabien Chouteau __func__, size, etsec->regs[MAXFRM].value); 585eb1e7c3eSFabien Chouteau 586eb1e7c3eSFabien Chouteau bd.flags |= BD_RX_LG; 587eb1e7c3eSFabien Chouteau } 588eb1e7c3eSFabien Chouteau 589eb1e7c3eSFabien Chouteau if (size < 64) { 590eb1e7c3eSFabien Chouteau /* Short frame */ 591eb1e7c3eSFabien Chouteau bd.flags |= BD_RX_SH; 592eb1e7c3eSFabien Chouteau } 593eb1e7c3eSFabien Chouteau 594eb1e7c3eSFabien Chouteau /* TODO: Broadcast and Multicast */ 595eb1e7c3eSFabien Chouteau 5969c749e4dSFabien Chouteau if (bd.flags & BD_INTERRUPT) { 597eb1e7c3eSFabien Chouteau /* Set RXFx */ 598eb1e7c3eSFabien Chouteau etsec->regs[RSTAT].value |= 1 << (7 - ring_nbr); 599eb1e7c3eSFabien Chouteau 600eb1e7c3eSFabien Chouteau /* Set IEVENT */ 601eb1e7c3eSFabien Chouteau ievent_set(etsec, IEVENT_RXF); 602eb1e7c3eSFabien Chouteau } 603eb1e7c3eSFabien Chouteau 604eb1e7c3eSFabien Chouteau } else { 6059c749e4dSFabien Chouteau if (bd.flags & BD_INTERRUPT) { 606eb1e7c3eSFabien Chouteau /* Set IEVENT */ 607eb1e7c3eSFabien Chouteau ievent_set(etsec, IEVENT_RXB); 608eb1e7c3eSFabien Chouteau } 609eb1e7c3eSFabien Chouteau } 610eb1e7c3eSFabien Chouteau 611eb1e7c3eSFabien Chouteau /* Write back BD after update */ 612eb1e7c3eSFabien Chouteau write_buffer_descriptor(etsec, bd_addr, &bd); 613eb1e7c3eSFabien Chouteau } 614eb1e7c3eSFabien Chouteau 615eb1e7c3eSFabien Chouteau /* Wrap or next BD */ 616eb1e7c3eSFabien Chouteau if (bd_flags & BD_WRAP) { 617eb1e7c3eSFabien Chouteau bd_addr = ring_base; 618eb1e7c3eSFabien Chouteau } else { 619eb1e7c3eSFabien Chouteau bd_addr += sizeof(eTSEC_rxtx_bd); 620eb1e7c3eSFabien Chouteau } 621eb1e7c3eSFabien Chouteau } while (remaining_data != 0 622eb1e7c3eSFabien Chouteau && (bd_flags & BD_RX_EMPTY) 623eb1e7c3eSFabien Chouteau && bd_addr != start_bd_addr); 624eb1e7c3eSFabien Chouteau 625eb1e7c3eSFabien Chouteau /* Reset ring ptr */ 626eb1e7c3eSFabien Chouteau etsec->regs[RBPTR0 + ring_nbr].value = bd_addr; 627eb1e7c3eSFabien Chouteau 628eb1e7c3eSFabien Chouteau /* The frame is too large to fit in the Rx ring */ 629eb1e7c3eSFabien Chouteau if (remaining_data > 0) { 630eb1e7c3eSFabien Chouteau 631eb1e7c3eSFabien Chouteau /* Set RSTAT[QHLTx] */ 632eb1e7c3eSFabien Chouteau etsec->regs[RSTAT].value |= 1 << (23 - ring_nbr); 633eb1e7c3eSFabien Chouteau 634eb1e7c3eSFabien Chouteau /* Save remaining data to send the end of the frame when the ring will 635eb1e7c3eSFabien Chouteau * be restarted 636eb1e7c3eSFabien Chouteau */ 637eb1e7c3eSFabien Chouteau etsec->rx_remaining_data = remaining_data; 638eb1e7c3eSFabien Chouteau 639eb1e7c3eSFabien Chouteau /* Copy the frame */ 640eb1e7c3eSFabien Chouteau tmp_buf = g_malloc(size); 641eb1e7c3eSFabien Chouteau memcpy(tmp_buf, etsec->rx_buffer, size); 642eb1e7c3eSFabien Chouteau etsec->rx_buffer = tmp_buf; 643eb1e7c3eSFabien Chouteau 644eb1e7c3eSFabien Chouteau RING_DEBUG("no empty RxBD available any more\n"); 645eb1e7c3eSFabien Chouteau } else { 646eb1e7c3eSFabien Chouteau etsec->rx_buffer_len = 0; 647eb1e7c3eSFabien Chouteau etsec->rx_buffer = NULL; 648575bafd1SFam Zheng if (etsec->need_flush) { 649575bafd1SFam Zheng qemu_flush_queued_packets(qemu_get_queue(etsec->nic)); 650575bafd1SFam Zheng } 651eb1e7c3eSFabien Chouteau } 652eb1e7c3eSFabien Chouteau 653eb1e7c3eSFabien Chouteau RING_DEBUG("eTSEC End of ring_write: remaining_data:%zu\n", remaining_data); 654eb1e7c3eSFabien Chouteau } 655