xref: /qemu/hw/net/cadence_gem.c (revision 8ef94f0bc9167f246b41cb1188bf80dcd84b49fe)
1e9f186e5SPeter A. G. Crosthwaite /*
2116d5546SPeter Crosthwaite  * QEMU Cadence GEM emulation
3e9f186e5SPeter A. G. Crosthwaite  *
4e9f186e5SPeter A. G. Crosthwaite  * Copyright (c) 2011 Xilinx, Inc.
5e9f186e5SPeter A. G. Crosthwaite  *
6e9f186e5SPeter A. G. Crosthwaite  * Permission is hereby granted, free of charge, to any person obtaining a copy
7e9f186e5SPeter A. G. Crosthwaite  * of this software and associated documentation files (the "Software"), to deal
8e9f186e5SPeter A. G. Crosthwaite  * in the Software without restriction, including without limitation the rights
9e9f186e5SPeter A. G. Crosthwaite  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10e9f186e5SPeter A. G. Crosthwaite  * copies of the Software, and to permit persons to whom the Software is
11e9f186e5SPeter A. G. Crosthwaite  * furnished to do so, subject to the following conditions:
12e9f186e5SPeter A. G. Crosthwaite  *
13e9f186e5SPeter A. G. Crosthwaite  * The above copyright notice and this permission notice shall be included in
14e9f186e5SPeter A. G. Crosthwaite  * all copies or substantial portions of the Software.
15e9f186e5SPeter A. G. Crosthwaite  *
16e9f186e5SPeter A. G. Crosthwaite  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17e9f186e5SPeter A. G. Crosthwaite  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18e9f186e5SPeter A. G. Crosthwaite  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19e9f186e5SPeter A. G. Crosthwaite  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20e9f186e5SPeter A. G. Crosthwaite  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21e9f186e5SPeter A. G. Crosthwaite  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22e9f186e5SPeter A. G. Crosthwaite  * THE SOFTWARE.
23e9f186e5SPeter A. G. Crosthwaite  */
24e9f186e5SPeter A. G. Crosthwaite 
25*8ef94f0bSPeter Maydell #include "qemu/osdep.h"
26e9f186e5SPeter A. G. Crosthwaite #include <zlib.h> /* For crc32 */
27e9f186e5SPeter A. G. Crosthwaite 
28f49856d4SPeter Crosthwaite #include "hw/net/cadence_gem.h"
29e9f186e5SPeter A. G. Crosthwaite #include "net/checksum.h"
30e9f186e5SPeter A. G. Crosthwaite 
31e9f186e5SPeter A. G. Crosthwaite #ifdef CADENCE_GEM_ERR_DEBUG
32e9f186e5SPeter A. G. Crosthwaite #define DB_PRINT(...) do { \
33e9f186e5SPeter A. G. Crosthwaite     fprintf(stderr,  ": %s: ", __func__); \
34e9f186e5SPeter A. G. Crosthwaite     fprintf(stderr, ## __VA_ARGS__); \
35e9f186e5SPeter A. G. Crosthwaite     } while (0);
36e9f186e5SPeter A. G. Crosthwaite #else
37e9f186e5SPeter A. G. Crosthwaite     #define DB_PRINT(...)
38e9f186e5SPeter A. G. Crosthwaite #endif
39e9f186e5SPeter A. G. Crosthwaite 
40e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCTRL        (0x00000000/4) /* Network Control reg */
41e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG         (0x00000004/4) /* Network Config reg */
42e9f186e5SPeter A. G. Crosthwaite #define GEM_NWSTATUS      (0x00000008/4) /* Network Status reg */
43e9f186e5SPeter A. G. Crosthwaite #define GEM_USERIO        (0x0000000C/4) /* User IO reg */
44e9f186e5SPeter A. G. Crosthwaite #define GEM_DMACFG        (0x00000010/4) /* DMA Control reg */
45e9f186e5SPeter A. G. Crosthwaite #define GEM_TXSTATUS      (0x00000014/4) /* TX Status reg */
46e9f186e5SPeter A. G. Crosthwaite #define GEM_RXQBASE       (0x00000018/4) /* RX Q Base address reg */
47e9f186e5SPeter A. G. Crosthwaite #define GEM_TXQBASE       (0x0000001C/4) /* TX Q Base address reg */
48e9f186e5SPeter A. G. Crosthwaite #define GEM_RXSTATUS      (0x00000020/4) /* RX Status reg */
49e9f186e5SPeter A. G. Crosthwaite #define GEM_ISR           (0x00000024/4) /* Interrupt Status reg */
50e9f186e5SPeter A. G. Crosthwaite #define GEM_IER           (0x00000028/4) /* Interrupt Enable reg */
51e9f186e5SPeter A. G. Crosthwaite #define GEM_IDR           (0x0000002C/4) /* Interrupt Disable reg */
52e9f186e5SPeter A. G. Crosthwaite #define GEM_IMR           (0x00000030/4) /* Interrupt Mask reg */
533048ed6aSPeter Crosthwaite #define GEM_PHYMNTNC      (0x00000034/4) /* Phy Maintenance reg */
54e9f186e5SPeter A. G. Crosthwaite #define GEM_RXPAUSE       (0x00000038/4) /* RX Pause Time reg */
55e9f186e5SPeter A. G. Crosthwaite #define GEM_TXPAUSE       (0x0000003C/4) /* TX Pause Time reg */
56e9f186e5SPeter A. G. Crosthwaite #define GEM_TXPARTIALSF   (0x00000040/4) /* TX Partial Store and Forward */
57e9f186e5SPeter A. G. Crosthwaite #define GEM_RXPARTIALSF   (0x00000044/4) /* RX Partial Store and Forward */
58e9f186e5SPeter A. G. Crosthwaite #define GEM_HASHLO        (0x00000080/4) /* Hash Low address reg */
59e9f186e5SPeter A. G. Crosthwaite #define GEM_HASHHI        (0x00000084/4) /* Hash High address reg */
60e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR1LO     (0x00000088/4) /* Specific addr 1 low reg */
61e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR1HI     (0x0000008C/4) /* Specific addr 1 high reg */
62e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR2LO     (0x00000090/4) /* Specific addr 2 low reg */
63e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR2HI     (0x00000094/4) /* Specific addr 2 high reg */
64e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR3LO     (0x00000098/4) /* Specific addr 3 low reg */
65e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR3HI     (0x0000009C/4) /* Specific addr 3 high reg */
66e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR4LO     (0x000000A0/4) /* Specific addr 4 low reg */
67e9f186e5SPeter A. G. Crosthwaite #define GEM_SPADDR4HI     (0x000000A4/4) /* Specific addr 4 high reg */
68e9f186e5SPeter A. G. Crosthwaite #define GEM_TIDMATCH1     (0x000000A8/4) /* Type ID1 Match reg */
69e9f186e5SPeter A. G. Crosthwaite #define GEM_TIDMATCH2     (0x000000AC/4) /* Type ID2 Match reg */
70e9f186e5SPeter A. G. Crosthwaite #define GEM_TIDMATCH3     (0x000000B0/4) /* Type ID3 Match reg */
71e9f186e5SPeter A. G. Crosthwaite #define GEM_TIDMATCH4     (0x000000B4/4) /* Type ID4 Match reg */
72e9f186e5SPeter A. G. Crosthwaite #define GEM_WOLAN         (0x000000B8/4) /* Wake on LAN reg */
73e9f186e5SPeter A. G. Crosthwaite #define GEM_IPGSTRETCH    (0x000000BC/4) /* IPG Stretch reg */
74e9f186e5SPeter A. G. Crosthwaite #define GEM_SVLAN         (0x000000C0/4) /* Stacked VLAN reg */
75e9f186e5SPeter A. G. Crosthwaite #define GEM_MODID         (0x000000FC/4) /* Module ID reg */
76e9f186e5SPeter A. G. Crosthwaite #define GEM_OCTTXLO       (0x00000100/4) /* Octects transmitted Low reg */
77e9f186e5SPeter A. G. Crosthwaite #define GEM_OCTTXHI       (0x00000104/4) /* Octects transmitted High reg */
78e9f186e5SPeter A. G. Crosthwaite #define GEM_TXCNT         (0x00000108/4) /* Error-free Frames transmitted */
79e9f186e5SPeter A. G. Crosthwaite #define GEM_TXBCNT        (0x0000010C/4) /* Error-free Broadcast Frames */
80e9f186e5SPeter A. G. Crosthwaite #define GEM_TXMCNT        (0x00000110/4) /* Error-free Multicast Frame */
81e9f186e5SPeter A. G. Crosthwaite #define GEM_TXPAUSECNT    (0x00000114/4) /* Pause Frames Transmitted */
82e9f186e5SPeter A. G. Crosthwaite #define GEM_TX64CNT       (0x00000118/4) /* Error-free 64 TX */
83e9f186e5SPeter A. G. Crosthwaite #define GEM_TX65CNT       (0x0000011C/4) /* Error-free 65-127 TX */
84e9f186e5SPeter A. G. Crosthwaite #define GEM_TX128CNT      (0x00000120/4) /* Error-free 128-255 TX */
85e9f186e5SPeter A. G. Crosthwaite #define GEM_TX256CNT      (0x00000124/4) /* Error-free 256-511 */
86e9f186e5SPeter A. G. Crosthwaite #define GEM_TX512CNT      (0x00000128/4) /* Error-free 512-1023 TX */
87e9f186e5SPeter A. G. Crosthwaite #define GEM_TX1024CNT     (0x0000012C/4) /* Error-free 1024-1518 TX */
88e9f186e5SPeter A. G. Crosthwaite #define GEM_TX1519CNT     (0x00000130/4) /* Error-free larger than 1519 TX */
89e9f186e5SPeter A. G. Crosthwaite #define GEM_TXURUNCNT     (0x00000134/4) /* TX under run error counter */
90e9f186e5SPeter A. G. Crosthwaite #define GEM_SINGLECOLLCNT (0x00000138/4) /* Single Collision Frames */
91e9f186e5SPeter A. G. Crosthwaite #define GEM_MULTCOLLCNT   (0x0000013C/4) /* Multiple Collision Frames */
92e9f186e5SPeter A. G. Crosthwaite #define GEM_EXCESSCOLLCNT (0x00000140/4) /* Excessive Collision Frames */
93e9f186e5SPeter A. G. Crosthwaite #define GEM_LATECOLLCNT   (0x00000144/4) /* Late Collision Frames */
94e9f186e5SPeter A. G. Crosthwaite #define GEM_DEFERTXCNT    (0x00000148/4) /* Deferred Transmission Frames */
95e9f186e5SPeter A. G. Crosthwaite #define GEM_CSENSECNT     (0x0000014C/4) /* Carrier Sense Error Counter */
96e9f186e5SPeter A. G. Crosthwaite #define GEM_OCTRXLO       (0x00000150/4) /* Octects Received register Low */
97e9f186e5SPeter A. G. Crosthwaite #define GEM_OCTRXHI       (0x00000154/4) /* Octects Received register High */
98e9f186e5SPeter A. G. Crosthwaite #define GEM_RXCNT         (0x00000158/4) /* Error-free Frames Received */
99e9f186e5SPeter A. G. Crosthwaite #define GEM_RXBROADCNT    (0x0000015C/4) /* Error-free Broadcast Frames RX */
100e9f186e5SPeter A. G. Crosthwaite #define GEM_RXMULTICNT    (0x00000160/4) /* Error-free Multicast Frames RX */
101e9f186e5SPeter A. G. Crosthwaite #define GEM_RXPAUSECNT    (0x00000164/4) /* Pause Frames Received Counter */
102e9f186e5SPeter A. G. Crosthwaite #define GEM_RX64CNT       (0x00000168/4) /* Error-free 64 byte Frames RX */
103e9f186e5SPeter A. G. Crosthwaite #define GEM_RX65CNT       (0x0000016C/4) /* Error-free 65-127B Frames RX */
104e9f186e5SPeter A. G. Crosthwaite #define GEM_RX128CNT      (0x00000170/4) /* Error-free 128-255B Frames RX */
105e9f186e5SPeter A. G. Crosthwaite #define GEM_RX256CNT      (0x00000174/4) /* Error-free 256-512B Frames RX */
106e9f186e5SPeter A. G. Crosthwaite #define GEM_RX512CNT      (0x00000178/4) /* Error-free 512-1023B Frames RX */
107e9f186e5SPeter A. G. Crosthwaite #define GEM_RX1024CNT     (0x0000017C/4) /* Error-free 1024-1518B Frames RX */
108e9f186e5SPeter A. G. Crosthwaite #define GEM_RX1519CNT     (0x00000180/4) /* Error-free 1519-max Frames RX */
109e9f186e5SPeter A. G. Crosthwaite #define GEM_RXUNDERCNT    (0x00000184/4) /* Undersize Frames Received */
110e9f186e5SPeter A. G. Crosthwaite #define GEM_RXOVERCNT     (0x00000188/4) /* Oversize Frames Received */
111e9f186e5SPeter A. G. Crosthwaite #define GEM_RXJABCNT      (0x0000018C/4) /* Jabbers Received Counter */
112e9f186e5SPeter A. G. Crosthwaite #define GEM_RXFCSCNT      (0x00000190/4) /* Frame Check seq. Error Counter */
113e9f186e5SPeter A. G. Crosthwaite #define GEM_RXLENERRCNT   (0x00000194/4) /* Length Field Error Counter */
114e9f186e5SPeter A. G. Crosthwaite #define GEM_RXSYMERRCNT   (0x00000198/4) /* Symbol Error Counter */
115e9f186e5SPeter A. G. Crosthwaite #define GEM_RXALIGNERRCNT (0x0000019C/4) /* Alignment Error Counter */
116e9f186e5SPeter A. G. Crosthwaite #define GEM_RXRSCERRCNT   (0x000001A0/4) /* Receive Resource Error Counter */
117e9f186e5SPeter A. G. Crosthwaite #define GEM_RXORUNCNT     (0x000001A4/4) /* Receive Overrun Counter */
118e9f186e5SPeter A. G. Crosthwaite #define GEM_RXIPCSERRCNT  (0x000001A8/4) /* IP header Checksum Error Counter */
119e9f186e5SPeter A. G. Crosthwaite #define GEM_RXTCPCCNT     (0x000001AC/4) /* TCP Checksum Error Counter */
120e9f186e5SPeter A. G. Crosthwaite #define GEM_RXUDPCCNT     (0x000001B0/4) /* UDP Checksum Error Counter */
121e9f186e5SPeter A. G. Crosthwaite 
122e9f186e5SPeter A. G. Crosthwaite #define GEM_1588S         (0x000001D0/4) /* 1588 Timer Seconds */
123e9f186e5SPeter A. G. Crosthwaite #define GEM_1588NS        (0x000001D4/4) /* 1588 Timer Nanoseconds */
124e9f186e5SPeter A. G. Crosthwaite #define GEM_1588ADJ       (0x000001D8/4) /* 1588 Timer Adjust */
125e9f186e5SPeter A. G. Crosthwaite #define GEM_1588INC       (0x000001DC/4) /* 1588 Timer Increment */
126e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPETXS       (0x000001E0/4) /* PTP Event Frame Transmitted (s) */
127e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPETXNS      (0x000001E4/4) /* PTP Event Frame Transmitted (ns) */
128e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPERXS       (0x000001E8/4) /* PTP Event Frame Received (s) */
129e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPERXNS      (0x000001EC/4) /* PTP Event Frame Received (ns) */
130e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPPTXS       (0x000001E0/4) /* PTP Peer Frame Transmitted (s) */
131e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPPTXNS      (0x000001E4/4) /* PTP Peer Frame Transmitted (ns) */
132e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPPRXS       (0x000001E8/4) /* PTP Peer Frame Received (s) */
133e9f186e5SPeter A. G. Crosthwaite #define GEM_PTPPRXNS      (0x000001EC/4) /* PTP Peer Frame Received (ns) */
134e9f186e5SPeter A. G. Crosthwaite 
135e9f186e5SPeter A. G. Crosthwaite /* Design Configuration Registers */
136e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF       (0x00000280/4)
137e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF2      (0x00000284/4)
138e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF3      (0x00000288/4)
139e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF4      (0x0000028C/4)
140e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF5      (0x00000290/4)
141e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF6      (0x00000294/4)
142e9f186e5SPeter A. G. Crosthwaite #define GEM_DESCONF7      (0x00000298/4)
143e9f186e5SPeter A. G. Crosthwaite 
144e9f186e5SPeter A. G. Crosthwaite /*****************************************/
145e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCTRL_TXSTART     0x00000200 /* Transmit Enable */
146e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCTRL_TXENA       0x00000008 /* Transmit Enable */
147e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCTRL_RXENA       0x00000004 /* Receive Enable */
148e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCTRL_LOCALLOOP   0x00000002 /* Local Loopback */
149e9f186e5SPeter A. G. Crosthwaite 
150e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_STRIP_FCS    0x00020000 /* Strip FCS field */
1513048ed6aSPeter Crosthwaite #define GEM_NWCFG_LERR_DISC    0x00010000 /* Discard RX frames with len err */
152e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_BUFF_OFST_M  0x0000C000 /* Receive buffer offset mask */
153e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_BUFF_OFST_S  14         /* Receive buffer offset shift */
154e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_UCAST_HASH   0x00000080 /* accept unicast if hash match */
155e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_MCAST_HASH   0x00000040 /* accept multicast if hash match */
156e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_BCAST_REJ    0x00000020 /* Reject broadcast packets */
157e9f186e5SPeter A. G. Crosthwaite #define GEM_NWCFG_PROMISC      0x00000010 /* Accept all packets */
158e9f186e5SPeter A. G. Crosthwaite 
1592801339fSSai Pavan Boddu #define GEM_DMACFG_RBUFSZ_M    0x00FF0000 /* DMA RX Buffer Size mask */
160e9f186e5SPeter A. G. Crosthwaite #define GEM_DMACFG_RBUFSZ_S    16         /* DMA RX Buffer Size shift */
161e9f186e5SPeter A. G. Crosthwaite #define GEM_DMACFG_RBUFSZ_MUL  64         /* DMA RX Buffer Size multiplier */
162e9f186e5SPeter A. G. Crosthwaite #define GEM_DMACFG_TXCSUM_OFFL 0x00000800 /* Transmit checksum offload */
163e9f186e5SPeter A. G. Crosthwaite 
164e9f186e5SPeter A. G. Crosthwaite #define GEM_TXSTATUS_TXCMPL    0x00000020 /* Transmit Complete */
165e9f186e5SPeter A. G. Crosthwaite #define GEM_TXSTATUS_USED      0x00000001 /* sw owned descriptor encountered */
166e9f186e5SPeter A. G. Crosthwaite 
167e9f186e5SPeter A. G. Crosthwaite #define GEM_RXSTATUS_FRMRCVD   0x00000002 /* Frame received */
168e9f186e5SPeter A. G. Crosthwaite #define GEM_RXSTATUS_NOBUF     0x00000001 /* Buffer unavailable */
169e9f186e5SPeter A. G. Crosthwaite 
170e9f186e5SPeter A. G. Crosthwaite /* GEM_ISR GEM_IER GEM_IDR GEM_IMR */
171e9f186e5SPeter A. G. Crosthwaite #define GEM_INT_TXCMPL        0x00000080 /* Transmit Complete */
172e9f186e5SPeter A. G. Crosthwaite #define GEM_INT_TXUSED         0x00000008
173e9f186e5SPeter A. G. Crosthwaite #define GEM_INT_RXUSED         0x00000004
174e9f186e5SPeter A. G. Crosthwaite #define GEM_INT_RXCMPL        0x00000002
175e9f186e5SPeter A. G. Crosthwaite 
176e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_OP_R      0x20000000 /* read operation */
177e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_OP_W      0x10000000 /* write operation */
178e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_ADDR      0x0F800000 /* Address bits */
179e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_ADDR_SHFT 23
180e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_REG       0x007C0000 /* register bits */
181e9f186e5SPeter A. G. Crosthwaite #define GEM_PHYMNTNC_REG_SHIFT 18
182e9f186e5SPeter A. G. Crosthwaite 
183e9f186e5SPeter A. G. Crosthwaite /* Marvell PHY definitions */
184e9f186e5SPeter A. G. Crosthwaite #define BOARD_PHY_ADDRESS    23 /* PHY address we will emulate a device at */
185e9f186e5SPeter A. G. Crosthwaite 
186e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_CONTROL      0
187e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_STATUS       1
188e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_PHYID1       2
189e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_PHYID2       3
190e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_ANEGADV      4
191e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_LINKPABIL    5
192e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_ANEGEXP      6
193e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_NEXTP        7
194e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_LINKPNEXTP   8
195e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_100BTCTRL    9
196e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_1000BTSTAT   10
197e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_EXTSTAT      15
198e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_PHYSPCFC_CTL 16
199e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_PHYSPCFC_ST  17
200e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_INT_EN       18
201e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_INT_ST       19
202e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_EXT_PHYSPCFC_CTL  20
203e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_RXERR        21
204e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_EACD         22
205e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_LED          24
206e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_LED_OVRD     25
207e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_EXT_PHYSPCFC_CTL2 26
208e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_EXT_PHYSPCFC_ST   27
209e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_CABLE_DIAG   28
210e9f186e5SPeter A. G. Crosthwaite 
211e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_CONTROL_RST  0x8000
212e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_CONTROL_LOOP 0x4000
213e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_CONTROL_ANEG 0x1000
214e9f186e5SPeter A. G. Crosthwaite 
215e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_STATUS_LINK     0x0004
216e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_STATUS_ANEGCMPL 0x0020
217e9f186e5SPeter A. G. Crosthwaite 
218e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_INT_ST_ANEGCMPL 0x0800
219e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_INT_ST_LINKC    0x0400
220e9f186e5SPeter A. G. Crosthwaite #define PHY_REG_INT_ST_ENERGY   0x0010
221e9f186e5SPeter A. G. Crosthwaite 
222e9f186e5SPeter A. G. Crosthwaite /***********************************************************************/
22363af1e0cSPeter Crosthwaite #define GEM_RX_REJECT                   (-1)
22463af1e0cSPeter Crosthwaite #define GEM_RX_PROMISCUOUS_ACCEPT       (-2)
22563af1e0cSPeter Crosthwaite #define GEM_RX_BROADCAST_ACCEPT         (-3)
22663af1e0cSPeter Crosthwaite #define GEM_RX_MULTICAST_HASH_ACCEPT    (-4)
22763af1e0cSPeter Crosthwaite #define GEM_RX_UNICAST_HASH_ACCEPT      (-5)
22863af1e0cSPeter Crosthwaite 
22963af1e0cSPeter Crosthwaite #define GEM_RX_SAR_ACCEPT               0
230e9f186e5SPeter A. G. Crosthwaite 
231e9f186e5SPeter A. G. Crosthwaite /***********************************************************************/
232e9f186e5SPeter A. G. Crosthwaite 
233e9f186e5SPeter A. G. Crosthwaite #define DESC_1_USED 0x80000000
234e9f186e5SPeter A. G. Crosthwaite #define DESC_1_LENGTH 0x00001FFF
235e9f186e5SPeter A. G. Crosthwaite 
236e9f186e5SPeter A. G. Crosthwaite #define DESC_1_TX_WRAP 0x40000000
237e9f186e5SPeter A. G. Crosthwaite #define DESC_1_TX_LAST 0x00008000
238e9f186e5SPeter A. G. Crosthwaite 
239e9f186e5SPeter A. G. Crosthwaite #define DESC_0_RX_WRAP 0x00000002
240e9f186e5SPeter A. G. Crosthwaite #define DESC_0_RX_OWNERSHIP 0x00000001
241e9f186e5SPeter A. G. Crosthwaite 
24263af1e0cSPeter Crosthwaite #define R_DESC_1_RX_SAR_SHIFT           25
24363af1e0cSPeter Crosthwaite #define R_DESC_1_RX_SAR_LENGTH          2
244a03f7429SPeter Crosthwaite #define R_DESC_1_RX_SAR_MATCH           (1 << 27)
24563af1e0cSPeter Crosthwaite #define R_DESC_1_RX_UNICAST_HASH        (1 << 29)
24663af1e0cSPeter Crosthwaite #define R_DESC_1_RX_MULTICAST_HASH      (1 << 30)
24763af1e0cSPeter Crosthwaite #define R_DESC_1_RX_BROADCAST           (1 << 31)
24863af1e0cSPeter Crosthwaite 
249e9f186e5SPeter A. G. Crosthwaite #define DESC_1_RX_SOF 0x00004000
250e9f186e5SPeter A. G. Crosthwaite #define DESC_1_RX_EOF 0x00008000
251e9f186e5SPeter A. G. Crosthwaite 
252e9f186e5SPeter A. G. Crosthwaite static inline unsigned tx_desc_get_buffer(unsigned *desc)
253e9f186e5SPeter A. G. Crosthwaite {
254e9f186e5SPeter A. G. Crosthwaite     return desc[0];
255e9f186e5SPeter A. G. Crosthwaite }
256e9f186e5SPeter A. G. Crosthwaite 
257e9f186e5SPeter A. G. Crosthwaite static inline unsigned tx_desc_get_used(unsigned *desc)
258e9f186e5SPeter A. G. Crosthwaite {
259e9f186e5SPeter A. G. Crosthwaite     return (desc[1] & DESC_1_USED) ? 1 : 0;
260e9f186e5SPeter A. G. Crosthwaite }
261e9f186e5SPeter A. G. Crosthwaite 
262e9f186e5SPeter A. G. Crosthwaite static inline void tx_desc_set_used(unsigned *desc)
263e9f186e5SPeter A. G. Crosthwaite {
264e9f186e5SPeter A. G. Crosthwaite     desc[1] |= DESC_1_USED;
265e9f186e5SPeter A. G. Crosthwaite }
266e9f186e5SPeter A. G. Crosthwaite 
267e9f186e5SPeter A. G. Crosthwaite static inline unsigned tx_desc_get_wrap(unsigned *desc)
268e9f186e5SPeter A. G. Crosthwaite {
269e9f186e5SPeter A. G. Crosthwaite     return (desc[1] & DESC_1_TX_WRAP) ? 1 : 0;
270e9f186e5SPeter A. G. Crosthwaite }
271e9f186e5SPeter A. G. Crosthwaite 
272e9f186e5SPeter A. G. Crosthwaite static inline unsigned tx_desc_get_last(unsigned *desc)
273e9f186e5SPeter A. G. Crosthwaite {
274e9f186e5SPeter A. G. Crosthwaite     return (desc[1] & DESC_1_TX_LAST) ? 1 : 0;
275e9f186e5SPeter A. G. Crosthwaite }
276e9f186e5SPeter A. G. Crosthwaite 
277e9f186e5SPeter A. G. Crosthwaite static inline unsigned tx_desc_get_length(unsigned *desc)
278e9f186e5SPeter A. G. Crosthwaite {
279e9f186e5SPeter A. G. Crosthwaite     return desc[1] & DESC_1_LENGTH;
280e9f186e5SPeter A. G. Crosthwaite }
281e9f186e5SPeter A. G. Crosthwaite 
282e9f186e5SPeter A. G. Crosthwaite static inline void print_gem_tx_desc(unsigned *desc)
283e9f186e5SPeter A. G. Crosthwaite {
284e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("TXDESC:\n");
285e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("bufaddr: 0x%08x\n", *desc);
286e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("used_hw: %d\n", tx_desc_get_used(desc));
287e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("wrap:    %d\n", tx_desc_get_wrap(desc));
288e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("last:    %d\n", tx_desc_get_last(desc));
289e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("length:  %d\n", tx_desc_get_length(desc));
290e9f186e5SPeter A. G. Crosthwaite }
291e9f186e5SPeter A. G. Crosthwaite 
292e9f186e5SPeter A. G. Crosthwaite static inline unsigned rx_desc_get_buffer(unsigned *desc)
293e9f186e5SPeter A. G. Crosthwaite {
294e9f186e5SPeter A. G. Crosthwaite     return desc[0] & ~0x3UL;
295e9f186e5SPeter A. G. Crosthwaite }
296e9f186e5SPeter A. G. Crosthwaite 
297e9f186e5SPeter A. G. Crosthwaite static inline unsigned rx_desc_get_wrap(unsigned *desc)
298e9f186e5SPeter A. G. Crosthwaite {
299e9f186e5SPeter A. G. Crosthwaite     return desc[0] & DESC_0_RX_WRAP ? 1 : 0;
300e9f186e5SPeter A. G. Crosthwaite }
301e9f186e5SPeter A. G. Crosthwaite 
302e9f186e5SPeter A. G. Crosthwaite static inline unsigned rx_desc_get_ownership(unsigned *desc)
303e9f186e5SPeter A. G. Crosthwaite {
304e9f186e5SPeter A. G. Crosthwaite     return desc[0] & DESC_0_RX_OWNERSHIP ? 1 : 0;
305e9f186e5SPeter A. G. Crosthwaite }
306e9f186e5SPeter A. G. Crosthwaite 
307e9f186e5SPeter A. G. Crosthwaite static inline void rx_desc_set_ownership(unsigned *desc)
308e9f186e5SPeter A. G. Crosthwaite {
309e9f186e5SPeter A. G. Crosthwaite     desc[0] |= DESC_0_RX_OWNERSHIP;
310e9f186e5SPeter A. G. Crosthwaite }
311e9f186e5SPeter A. G. Crosthwaite 
312e9f186e5SPeter A. G. Crosthwaite static inline void rx_desc_set_sof(unsigned *desc)
313e9f186e5SPeter A. G. Crosthwaite {
314e9f186e5SPeter A. G. Crosthwaite     desc[1] |= DESC_1_RX_SOF;
315e9f186e5SPeter A. G. Crosthwaite }
316e9f186e5SPeter A. G. Crosthwaite 
317e9f186e5SPeter A. G. Crosthwaite static inline void rx_desc_set_eof(unsigned *desc)
318e9f186e5SPeter A. G. Crosthwaite {
319e9f186e5SPeter A. G. Crosthwaite     desc[1] |= DESC_1_RX_EOF;
320e9f186e5SPeter A. G. Crosthwaite }
321e9f186e5SPeter A. G. Crosthwaite 
322e9f186e5SPeter A. G. Crosthwaite static inline void rx_desc_set_length(unsigned *desc, unsigned len)
323e9f186e5SPeter A. G. Crosthwaite {
324e9f186e5SPeter A. G. Crosthwaite     desc[1] &= ~DESC_1_LENGTH;
325e9f186e5SPeter A. G. Crosthwaite     desc[1] |= len;
326e9f186e5SPeter A. G. Crosthwaite }
327e9f186e5SPeter A. G. Crosthwaite 
32863af1e0cSPeter Crosthwaite static inline void rx_desc_set_broadcast(unsigned *desc)
32963af1e0cSPeter Crosthwaite {
33063af1e0cSPeter Crosthwaite     desc[1] |= R_DESC_1_RX_BROADCAST;
33163af1e0cSPeter Crosthwaite }
33263af1e0cSPeter Crosthwaite 
33363af1e0cSPeter Crosthwaite static inline void rx_desc_set_unicast_hash(unsigned *desc)
33463af1e0cSPeter Crosthwaite {
33563af1e0cSPeter Crosthwaite     desc[1] |= R_DESC_1_RX_UNICAST_HASH;
33663af1e0cSPeter Crosthwaite }
33763af1e0cSPeter Crosthwaite 
33863af1e0cSPeter Crosthwaite static inline void rx_desc_set_multicast_hash(unsigned *desc)
33963af1e0cSPeter Crosthwaite {
34063af1e0cSPeter Crosthwaite     desc[1] |= R_DESC_1_RX_MULTICAST_HASH;
34163af1e0cSPeter Crosthwaite }
34263af1e0cSPeter Crosthwaite 
34363af1e0cSPeter Crosthwaite static inline void rx_desc_set_sar(unsigned *desc, int sar_idx)
34463af1e0cSPeter Crosthwaite {
34563af1e0cSPeter Crosthwaite     desc[1] = deposit32(desc[1], R_DESC_1_RX_SAR_SHIFT, R_DESC_1_RX_SAR_LENGTH,
34663af1e0cSPeter Crosthwaite                         sar_idx);
347a03f7429SPeter Crosthwaite     desc[1] |= R_DESC_1_RX_SAR_MATCH;
34863af1e0cSPeter Crosthwaite }
34963af1e0cSPeter Crosthwaite 
350e9f186e5SPeter A. G. Crosthwaite /* The broadcast MAC address: 0xFFFFFFFFFFFF */
3516a0a70b0SStefan Weil static const uint8_t broadcast_addr[] = { 0xFF, 0xFF, 0xFF, 0xFF, 0xFF, 0xFF };
352e9f186e5SPeter A. G. Crosthwaite 
353e9f186e5SPeter A. G. Crosthwaite /*
354e9f186e5SPeter A. G. Crosthwaite  * gem_init_register_masks:
355e9f186e5SPeter A. G. Crosthwaite  * One time initialization.
356e9f186e5SPeter A. G. Crosthwaite  * Set masks to identify which register bits have magical clear properties
357e9f186e5SPeter A. G. Crosthwaite  */
358448f19e2SPeter Crosthwaite static void gem_init_register_masks(CadenceGEMState *s)
359e9f186e5SPeter A. G. Crosthwaite {
360e9f186e5SPeter A. G. Crosthwaite     /* Mask of register bits which are read only */
361e9f186e5SPeter A. G. Crosthwaite     memset(&s->regs_ro[0], 0, sizeof(s->regs_ro));
362e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_NWCTRL]   = 0xFFF80000;
363e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_NWSTATUS] = 0xFFFFFFFF;
364e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_DMACFG]   = 0xFE00F000;
365e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_TXSTATUS] = 0xFFFFFE08;
366e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_RXQBASE]  = 0x00000003;
367e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_TXQBASE]  = 0x00000003;
368e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_RXSTATUS] = 0xFFFFFFF0;
369e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_ISR]      = 0xFFFFFFFF;
370e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_IMR]      = 0xFFFFFFFF;
371e9f186e5SPeter A. G. Crosthwaite     s->regs_ro[GEM_MODID]    = 0xFFFFFFFF;
372e9f186e5SPeter A. G. Crosthwaite 
373e9f186e5SPeter A. G. Crosthwaite     /* Mask of register bits which are clear on read */
374e9f186e5SPeter A. G. Crosthwaite     memset(&s->regs_rtc[0], 0, sizeof(s->regs_rtc));
375e9f186e5SPeter A. G. Crosthwaite     s->regs_rtc[GEM_ISR]      = 0xFFFFFFFF;
376e9f186e5SPeter A. G. Crosthwaite 
377e9f186e5SPeter A. G. Crosthwaite     /* Mask of register bits which are write 1 to clear */
378e9f186e5SPeter A. G. Crosthwaite     memset(&s->regs_w1c[0], 0, sizeof(s->regs_w1c));
379e9f186e5SPeter A. G. Crosthwaite     s->regs_w1c[GEM_TXSTATUS] = 0x000001F7;
380e9f186e5SPeter A. G. Crosthwaite     s->regs_w1c[GEM_RXSTATUS] = 0x0000000F;
381e9f186e5SPeter A. G. Crosthwaite 
382e9f186e5SPeter A. G. Crosthwaite     /* Mask of register bits which are write only */
383e9f186e5SPeter A. G. Crosthwaite     memset(&s->regs_wo[0], 0, sizeof(s->regs_wo));
384e9f186e5SPeter A. G. Crosthwaite     s->regs_wo[GEM_NWCTRL]   = 0x00073E60;
385e9f186e5SPeter A. G. Crosthwaite     s->regs_wo[GEM_IER]      = 0x07FFFFFF;
386e9f186e5SPeter A. G. Crosthwaite     s->regs_wo[GEM_IDR]      = 0x07FFFFFF;
387e9f186e5SPeter A. G. Crosthwaite }
388e9f186e5SPeter A. G. Crosthwaite 
389e9f186e5SPeter A. G. Crosthwaite /*
390e9f186e5SPeter A. G. Crosthwaite  * phy_update_link:
391e9f186e5SPeter A. G. Crosthwaite  * Make the emulated PHY link state match the QEMU "interface" state.
392e9f186e5SPeter A. G. Crosthwaite  */
393448f19e2SPeter Crosthwaite static void phy_update_link(CadenceGEMState *s)
394e9f186e5SPeter A. G. Crosthwaite {
395b356f76dSJason Wang     DB_PRINT("down %d\n", qemu_get_queue(s->nic)->link_down);
396e9f186e5SPeter A. G. Crosthwaite 
397e9f186e5SPeter A. G. Crosthwaite     /* Autonegotiation status mirrors link status.  */
398b356f76dSJason Wang     if (qemu_get_queue(s->nic)->link_down) {
399e9f186e5SPeter A. G. Crosthwaite         s->phy_regs[PHY_REG_STATUS] &= ~(PHY_REG_STATUS_ANEGCMPL |
400e9f186e5SPeter A. G. Crosthwaite                                          PHY_REG_STATUS_LINK);
401e9f186e5SPeter A. G. Crosthwaite         s->phy_regs[PHY_REG_INT_ST] |= PHY_REG_INT_ST_LINKC;
402e9f186e5SPeter A. G. Crosthwaite     } else {
403e9f186e5SPeter A. G. Crosthwaite         s->phy_regs[PHY_REG_STATUS] |= (PHY_REG_STATUS_ANEGCMPL |
404e9f186e5SPeter A. G. Crosthwaite                                          PHY_REG_STATUS_LINK);
405e9f186e5SPeter A. G. Crosthwaite         s->phy_regs[PHY_REG_INT_ST] |= (PHY_REG_INT_ST_LINKC |
406e9f186e5SPeter A. G. Crosthwaite                                         PHY_REG_INT_ST_ANEGCMPL |
407e9f186e5SPeter A. G. Crosthwaite                                         PHY_REG_INT_ST_ENERGY);
408e9f186e5SPeter A. G. Crosthwaite     }
409e9f186e5SPeter A. G. Crosthwaite }
410e9f186e5SPeter A. G. Crosthwaite 
4114e68f7a0SStefan Hajnoczi static int gem_can_receive(NetClientState *nc)
412e9f186e5SPeter A. G. Crosthwaite {
413448f19e2SPeter Crosthwaite     CadenceGEMState *s;
414e9f186e5SPeter A. G. Crosthwaite 
415cc1f0f45SJason Wang     s = qemu_get_nic_opaque(nc);
416e9f186e5SPeter A. G. Crosthwaite 
417e9f186e5SPeter A. G. Crosthwaite     /* Do nothing if receive is not enabled. */
418e9f186e5SPeter A. G. Crosthwaite     if (!(s->regs[GEM_NWCTRL] & GEM_NWCTRL_RXENA)) {
4193ae5725fSPeter Crosthwaite         if (s->can_rx_state != 1) {
4203ae5725fSPeter Crosthwaite             s->can_rx_state = 1;
4213ae5725fSPeter Crosthwaite             DB_PRINT("can't receive - no enable\n");
4223ae5725fSPeter Crosthwaite         }
423e9f186e5SPeter A. G. Crosthwaite         return 0;
424e9f186e5SPeter A. G. Crosthwaite     }
425e9f186e5SPeter A. G. Crosthwaite 
4268202aa53SPeter Crosthwaite     if (rx_desc_get_ownership(s->rx_desc) == 1) {
4278202aa53SPeter Crosthwaite         if (s->can_rx_state != 2) {
4288202aa53SPeter Crosthwaite             s->can_rx_state = 2;
4298202aa53SPeter Crosthwaite             DB_PRINT("can't receive - busy buffer descriptor 0x%x\n",
4308202aa53SPeter Crosthwaite                      s->rx_desc_addr);
4318202aa53SPeter Crosthwaite         }
4328202aa53SPeter Crosthwaite         return 0;
4338202aa53SPeter Crosthwaite     }
4348202aa53SPeter Crosthwaite 
4353ae5725fSPeter Crosthwaite     if (s->can_rx_state != 0) {
4363ae5725fSPeter Crosthwaite         s->can_rx_state = 0;
4373ae5725fSPeter Crosthwaite         DB_PRINT("can receive 0x%x\n", s->rx_desc_addr);
4383ae5725fSPeter Crosthwaite     }
439e9f186e5SPeter A. G. Crosthwaite     return 1;
440e9f186e5SPeter A. G. Crosthwaite }
441e9f186e5SPeter A. G. Crosthwaite 
442e9f186e5SPeter A. G. Crosthwaite /*
443e9f186e5SPeter A. G. Crosthwaite  * gem_update_int_status:
444e9f186e5SPeter A. G. Crosthwaite  * Raise or lower interrupt based on current status.
445e9f186e5SPeter A. G. Crosthwaite  */
446448f19e2SPeter Crosthwaite static void gem_update_int_status(CadenceGEMState *s)
447e9f186e5SPeter A. G. Crosthwaite {
448e9f186e5SPeter A. G. Crosthwaite     if (s->regs[GEM_ISR]) {
449e9f186e5SPeter A. G. Crosthwaite         DB_PRINT("asserting int. (0x%08x)\n", s->regs[GEM_ISR]);
450e9f186e5SPeter A. G. Crosthwaite         qemu_set_irq(s->irq, 1);
451e9f186e5SPeter A. G. Crosthwaite     }
452e9f186e5SPeter A. G. Crosthwaite }
453e9f186e5SPeter A. G. Crosthwaite 
454e9f186e5SPeter A. G. Crosthwaite /*
455e9f186e5SPeter A. G. Crosthwaite  * gem_receive_updatestats:
456e9f186e5SPeter A. G. Crosthwaite  * Increment receive statistics.
457e9f186e5SPeter A. G. Crosthwaite  */
458448f19e2SPeter Crosthwaite static void gem_receive_updatestats(CadenceGEMState *s, const uint8_t *packet,
459e9f186e5SPeter A. G. Crosthwaite                                     unsigned bytes)
460e9f186e5SPeter A. G. Crosthwaite {
461e9f186e5SPeter A. G. Crosthwaite     uint64_t octets;
462e9f186e5SPeter A. G. Crosthwaite 
463e9f186e5SPeter A. G. Crosthwaite     /* Total octets (bytes) received */
464e9f186e5SPeter A. G. Crosthwaite     octets = ((uint64_t)(s->regs[GEM_OCTRXLO]) << 32) |
465e9f186e5SPeter A. G. Crosthwaite              s->regs[GEM_OCTRXHI];
466e9f186e5SPeter A. G. Crosthwaite     octets += bytes;
467e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_OCTRXLO] = octets >> 32;
468e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_OCTRXHI] = octets;
469e9f186e5SPeter A. G. Crosthwaite 
470e9f186e5SPeter A. G. Crosthwaite     /* Error-free Frames received */
471e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_RXCNT]++;
472e9f186e5SPeter A. G. Crosthwaite 
473e9f186e5SPeter A. G. Crosthwaite     /* Error-free Broadcast Frames counter */
474e9f186e5SPeter A. G. Crosthwaite     if (!memcmp(packet, broadcast_addr, 6)) {
475e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RXBROADCNT]++;
476e9f186e5SPeter A. G. Crosthwaite     }
477e9f186e5SPeter A. G. Crosthwaite 
478e9f186e5SPeter A. G. Crosthwaite     /* Error-free Multicast Frames counter */
479e9f186e5SPeter A. G. Crosthwaite     if (packet[0] == 0x01) {
480e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RXMULTICNT]++;
481e9f186e5SPeter A. G. Crosthwaite     }
482e9f186e5SPeter A. G. Crosthwaite 
483e9f186e5SPeter A. G. Crosthwaite     if (bytes <= 64) {
484e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX64CNT]++;
485e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 127) {
486e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX65CNT]++;
487e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 255) {
488e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX128CNT]++;
489e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 511) {
490e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX256CNT]++;
491e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 1023) {
492e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX512CNT]++;
493e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 1518) {
494e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX1024CNT]++;
495e9f186e5SPeter A. G. Crosthwaite     } else {
496e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_RX1519CNT]++;
497e9f186e5SPeter A. G. Crosthwaite     }
498e9f186e5SPeter A. G. Crosthwaite }
499e9f186e5SPeter A. G. Crosthwaite 
500e9f186e5SPeter A. G. Crosthwaite /*
501e9f186e5SPeter A. G. Crosthwaite  * Get the MAC Address bit from the specified position
502e9f186e5SPeter A. G. Crosthwaite  */
503e9f186e5SPeter A. G. Crosthwaite static unsigned get_bit(const uint8_t *mac, unsigned bit)
504e9f186e5SPeter A. G. Crosthwaite {
505e9f186e5SPeter A. G. Crosthwaite     unsigned byte;
506e9f186e5SPeter A. G. Crosthwaite 
507e9f186e5SPeter A. G. Crosthwaite     byte = mac[bit / 8];
508e9f186e5SPeter A. G. Crosthwaite     byte >>= (bit & 0x7);
509e9f186e5SPeter A. G. Crosthwaite     byte &= 1;
510e9f186e5SPeter A. G. Crosthwaite 
511e9f186e5SPeter A. G. Crosthwaite     return byte;
512e9f186e5SPeter A. G. Crosthwaite }
513e9f186e5SPeter A. G. Crosthwaite 
514e9f186e5SPeter A. G. Crosthwaite /*
515e9f186e5SPeter A. G. Crosthwaite  * Calculate a GEM MAC Address hash index
516e9f186e5SPeter A. G. Crosthwaite  */
517e9f186e5SPeter A. G. Crosthwaite static unsigned calc_mac_hash(const uint8_t *mac)
518e9f186e5SPeter A. G. Crosthwaite {
519e9f186e5SPeter A. G. Crosthwaite     int index_bit, mac_bit;
520e9f186e5SPeter A. G. Crosthwaite     unsigned hash_index;
521e9f186e5SPeter A. G. Crosthwaite 
522e9f186e5SPeter A. G. Crosthwaite     hash_index = 0;
523e9f186e5SPeter A. G. Crosthwaite     mac_bit = 5;
524e9f186e5SPeter A. G. Crosthwaite     for (index_bit = 5; index_bit >= 0; index_bit--) {
525e9f186e5SPeter A. G. Crosthwaite         hash_index |= (get_bit(mac,  mac_bit) ^
526e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 6) ^
527e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 12) ^
528e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 18) ^
529e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 24) ^
530e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 30) ^
531e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 36) ^
532e9f186e5SPeter A. G. Crosthwaite                                get_bit(mac, mac_bit + 42)) << index_bit;
533e9f186e5SPeter A. G. Crosthwaite         mac_bit--;
534e9f186e5SPeter A. G. Crosthwaite     }
535e9f186e5SPeter A. G. Crosthwaite 
536e9f186e5SPeter A. G. Crosthwaite     return hash_index;
537e9f186e5SPeter A. G. Crosthwaite }
538e9f186e5SPeter A. G. Crosthwaite 
539e9f186e5SPeter A. G. Crosthwaite /*
540e9f186e5SPeter A. G. Crosthwaite  * gem_mac_address_filter:
541e9f186e5SPeter A. G. Crosthwaite  * Accept or reject this destination address?
542e9f186e5SPeter A. G. Crosthwaite  * Returns:
543e9f186e5SPeter A. G. Crosthwaite  * GEM_RX_REJECT: reject
54463af1e0cSPeter Crosthwaite  * >= 0: Specific address accept (which matched SAR is returned)
54563af1e0cSPeter Crosthwaite  * others for various other modes of accept:
54663af1e0cSPeter Crosthwaite  * GEM_RM_PROMISCUOUS_ACCEPT, GEM_RX_BROADCAST_ACCEPT,
54763af1e0cSPeter Crosthwaite  * GEM_RX_MULTICAST_HASH_ACCEPT or GEM_RX_UNICAST_HASH_ACCEPT
548e9f186e5SPeter A. G. Crosthwaite  */
549448f19e2SPeter Crosthwaite static int gem_mac_address_filter(CadenceGEMState *s, const uint8_t *packet)
550e9f186e5SPeter A. G. Crosthwaite {
551e9f186e5SPeter A. G. Crosthwaite     uint8_t *gem_spaddr;
552e9f186e5SPeter A. G. Crosthwaite     int i;
553e9f186e5SPeter A. G. Crosthwaite 
554e9f186e5SPeter A. G. Crosthwaite     /* Promiscuous mode? */
555e9f186e5SPeter A. G. Crosthwaite     if (s->regs[GEM_NWCFG] & GEM_NWCFG_PROMISC) {
55663af1e0cSPeter Crosthwaite         return GEM_RX_PROMISCUOUS_ACCEPT;
557e9f186e5SPeter A. G. Crosthwaite     }
558e9f186e5SPeter A. G. Crosthwaite 
559e9f186e5SPeter A. G. Crosthwaite     if (!memcmp(packet, broadcast_addr, 6)) {
560e9f186e5SPeter A. G. Crosthwaite         /* Reject broadcast packets? */
561e9f186e5SPeter A. G. Crosthwaite         if (s->regs[GEM_NWCFG] & GEM_NWCFG_BCAST_REJ) {
562e9f186e5SPeter A. G. Crosthwaite             return GEM_RX_REJECT;
563e9f186e5SPeter A. G. Crosthwaite         }
56463af1e0cSPeter Crosthwaite         return GEM_RX_BROADCAST_ACCEPT;
565e9f186e5SPeter A. G. Crosthwaite     }
566e9f186e5SPeter A. G. Crosthwaite 
567e9f186e5SPeter A. G. Crosthwaite     /* Accept packets -w- hash match? */
568e9f186e5SPeter A. G. Crosthwaite     if ((packet[0] == 0x01 && (s->regs[GEM_NWCFG] & GEM_NWCFG_MCAST_HASH)) ||
569e9f186e5SPeter A. G. Crosthwaite         (packet[0] != 0x01 && (s->regs[GEM_NWCFG] & GEM_NWCFG_UCAST_HASH))) {
570e9f186e5SPeter A. G. Crosthwaite         unsigned hash_index;
571e9f186e5SPeter A. G. Crosthwaite 
572e9f186e5SPeter A. G. Crosthwaite         hash_index = calc_mac_hash(packet);
573e9f186e5SPeter A. G. Crosthwaite         if (hash_index < 32) {
574e9f186e5SPeter A. G. Crosthwaite             if (s->regs[GEM_HASHLO] & (1<<hash_index)) {
57563af1e0cSPeter Crosthwaite                 return packet[0] == 0x01 ? GEM_RX_MULTICAST_HASH_ACCEPT :
57663af1e0cSPeter Crosthwaite                                            GEM_RX_UNICAST_HASH_ACCEPT;
577e9f186e5SPeter A. G. Crosthwaite             }
578e9f186e5SPeter A. G. Crosthwaite         } else {
579e9f186e5SPeter A. G. Crosthwaite             hash_index -= 32;
580e9f186e5SPeter A. G. Crosthwaite             if (s->regs[GEM_HASHHI] & (1<<hash_index)) {
58163af1e0cSPeter Crosthwaite                 return packet[0] == 0x01 ? GEM_RX_MULTICAST_HASH_ACCEPT :
58263af1e0cSPeter Crosthwaite                                            GEM_RX_UNICAST_HASH_ACCEPT;
583e9f186e5SPeter A. G. Crosthwaite             }
584e9f186e5SPeter A. G. Crosthwaite         }
585e9f186e5SPeter A. G. Crosthwaite     }
586e9f186e5SPeter A. G. Crosthwaite 
587e9f186e5SPeter A. G. Crosthwaite     /* Check all 4 specific addresses */
588e9f186e5SPeter A. G. Crosthwaite     gem_spaddr = (uint8_t *)&(s->regs[GEM_SPADDR1LO]);
58963af1e0cSPeter Crosthwaite     for (i = 3; i >= 0; i--) {
59064eb9301SPeter Crosthwaite         if (s->sar_active[i] && !memcmp(packet, gem_spaddr + 8 * i, 6)) {
59163af1e0cSPeter Crosthwaite             return GEM_RX_SAR_ACCEPT + i;
592e9f186e5SPeter A. G. Crosthwaite         }
593e9f186e5SPeter A. G. Crosthwaite     }
594e9f186e5SPeter A. G. Crosthwaite 
595e9f186e5SPeter A. G. Crosthwaite     /* No address match; reject the packet */
596e9f186e5SPeter A. G. Crosthwaite     return GEM_RX_REJECT;
597e9f186e5SPeter A. G. Crosthwaite }
598e9f186e5SPeter A. G. Crosthwaite 
599448f19e2SPeter Crosthwaite static void gem_get_rx_desc(CadenceGEMState *s)
60006c2fe95SPeter Crosthwaite {
60106c2fe95SPeter Crosthwaite     DB_PRINT("read descriptor 0x%x\n", (unsigned)s->rx_desc_addr);
60206c2fe95SPeter Crosthwaite     /* read current descriptor */
60306c2fe95SPeter Crosthwaite     cpu_physical_memory_read(s->rx_desc_addr,
60406c2fe95SPeter Crosthwaite                              (uint8_t *)s->rx_desc, sizeof(s->rx_desc));
60506c2fe95SPeter Crosthwaite 
60606c2fe95SPeter Crosthwaite     /* Descriptor owned by software ? */
60706c2fe95SPeter Crosthwaite     if (rx_desc_get_ownership(s->rx_desc) == 1) {
60806c2fe95SPeter Crosthwaite         DB_PRINT("descriptor 0x%x owned by sw.\n",
60906c2fe95SPeter Crosthwaite                  (unsigned)s->rx_desc_addr);
61006c2fe95SPeter Crosthwaite         s->regs[GEM_RXSTATUS] |= GEM_RXSTATUS_NOBUF;
61106c2fe95SPeter Crosthwaite         s->regs[GEM_ISR] |= GEM_INT_RXUSED & ~(s->regs[GEM_IMR]);
61206c2fe95SPeter Crosthwaite         /* Handle interrupt consequences */
61306c2fe95SPeter Crosthwaite         gem_update_int_status(s);
61406c2fe95SPeter Crosthwaite     }
61506c2fe95SPeter Crosthwaite }
61606c2fe95SPeter Crosthwaite 
617e9f186e5SPeter A. G. Crosthwaite /*
618e9f186e5SPeter A. G. Crosthwaite  * gem_receive:
619e9f186e5SPeter A. G. Crosthwaite  * Fit a packet handed to us by QEMU into the receive descriptor ring.
620e9f186e5SPeter A. G. Crosthwaite  */
6214e68f7a0SStefan Hajnoczi static ssize_t gem_receive(NetClientState *nc, const uint8_t *buf, size_t size)
622e9f186e5SPeter A. G. Crosthwaite {
623448f19e2SPeter Crosthwaite     CadenceGEMState *s;
624e9f186e5SPeter A. G. Crosthwaite     unsigned   rxbufsize, bytes_to_copy;
625e9f186e5SPeter A. G. Crosthwaite     unsigned   rxbuf_offset;
626e9f186e5SPeter A. G. Crosthwaite     uint8_t    rxbuf[2048];
627e9f186e5SPeter A. G. Crosthwaite     uint8_t   *rxbuf_ptr;
6283b2c97f9SEdgar E. Iglesias     bool first_desc = true;
62963af1e0cSPeter Crosthwaite     int maf;
630e9f186e5SPeter A. G. Crosthwaite 
631cc1f0f45SJason Wang     s = qemu_get_nic_opaque(nc);
632e9f186e5SPeter A. G. Crosthwaite 
633e9f186e5SPeter A. G. Crosthwaite     /* Is this destination MAC address "for us" ? */
63463af1e0cSPeter Crosthwaite     maf = gem_mac_address_filter(s, buf);
63563af1e0cSPeter Crosthwaite     if (maf == GEM_RX_REJECT) {
636e9f186e5SPeter A. G. Crosthwaite         return -1;
637e9f186e5SPeter A. G. Crosthwaite     }
638e9f186e5SPeter A. G. Crosthwaite 
639e9f186e5SPeter A. G. Crosthwaite     /* Discard packets with receive length error enabled ? */
640e9f186e5SPeter A. G. Crosthwaite     if (s->regs[GEM_NWCFG] & GEM_NWCFG_LERR_DISC) {
641e9f186e5SPeter A. G. Crosthwaite         unsigned type_len;
642e9f186e5SPeter A. G. Crosthwaite 
643e9f186e5SPeter A. G. Crosthwaite         /* Fish the ethertype / length field out of the RX packet */
644e9f186e5SPeter A. G. Crosthwaite         type_len = buf[12] << 8 | buf[13];
645e9f186e5SPeter A. G. Crosthwaite         /* It is a length field, not an ethertype */
646e9f186e5SPeter A. G. Crosthwaite         if (type_len < 0x600) {
647e9f186e5SPeter A. G. Crosthwaite             if (size < type_len) {
648e9f186e5SPeter A. G. Crosthwaite                 /* discard */
649e9f186e5SPeter A. G. Crosthwaite                 return -1;
650e9f186e5SPeter A. G. Crosthwaite             }
651e9f186e5SPeter A. G. Crosthwaite         }
652e9f186e5SPeter A. G. Crosthwaite     }
653e9f186e5SPeter A. G. Crosthwaite 
654e9f186e5SPeter A. G. Crosthwaite     /*
655e9f186e5SPeter A. G. Crosthwaite      * Determine configured receive buffer offset (probably 0)
656e9f186e5SPeter A. G. Crosthwaite      */
657e9f186e5SPeter A. G. Crosthwaite     rxbuf_offset = (s->regs[GEM_NWCFG] & GEM_NWCFG_BUFF_OFST_M) >>
658e9f186e5SPeter A. G. Crosthwaite                    GEM_NWCFG_BUFF_OFST_S;
659e9f186e5SPeter A. G. Crosthwaite 
660e9f186e5SPeter A. G. Crosthwaite     /* The configure size of each receive buffer.  Determines how many
661e9f186e5SPeter A. G. Crosthwaite      * buffers needed to hold this packet.
662e9f186e5SPeter A. G. Crosthwaite      */
663e9f186e5SPeter A. G. Crosthwaite     rxbufsize = ((s->regs[GEM_DMACFG] & GEM_DMACFG_RBUFSZ_M) >>
664e9f186e5SPeter A. G. Crosthwaite                  GEM_DMACFG_RBUFSZ_S) * GEM_DMACFG_RBUFSZ_MUL;
665e9f186e5SPeter A. G. Crosthwaite     bytes_to_copy = size;
666e9f186e5SPeter A. G. Crosthwaite 
667191946c5SPeter Crosthwaite     /* Pad to minimum length. Assume FCS field is stripped, logic
668191946c5SPeter Crosthwaite      * below will increment it to the real minimum of 64 when
669191946c5SPeter Crosthwaite      * not FCS stripping
670191946c5SPeter Crosthwaite      */
671191946c5SPeter Crosthwaite     if (size < 60) {
672191946c5SPeter Crosthwaite         size = 60;
673191946c5SPeter Crosthwaite     }
674191946c5SPeter Crosthwaite 
675e9f186e5SPeter A. G. Crosthwaite     /* Strip of FCS field ? (usually yes) */
676e9f186e5SPeter A. G. Crosthwaite     if (s->regs[GEM_NWCFG] & GEM_NWCFG_STRIP_FCS) {
677e9f186e5SPeter A. G. Crosthwaite         rxbuf_ptr = (void *)buf;
678e9f186e5SPeter A. G. Crosthwaite     } else {
679e9f186e5SPeter A. G. Crosthwaite         unsigned crc_val;
680e9f186e5SPeter A. G. Crosthwaite 
681e9f186e5SPeter A. G. Crosthwaite         /* The application wants the FCS field, which QEMU does not provide.
6823048ed6aSPeter Crosthwaite          * We must try and calculate one.
683e9f186e5SPeter A. G. Crosthwaite          */
684e9f186e5SPeter A. G. Crosthwaite 
685e9f186e5SPeter A. G. Crosthwaite         memcpy(rxbuf, buf, size);
6865fbe02e8SJim Meyering         memset(rxbuf + size, 0, sizeof(rxbuf) - size);
687e9f186e5SPeter A. G. Crosthwaite         rxbuf_ptr = rxbuf;
688e9f186e5SPeter A. G. Crosthwaite         crc_val = cpu_to_le32(crc32(0, rxbuf, MAX(size, 60)));
689c94239feSPeter Maydell         memcpy(rxbuf + size, &crc_val, sizeof(crc_val));
690e9f186e5SPeter A. G. Crosthwaite 
691e9f186e5SPeter A. G. Crosthwaite         bytes_to_copy += 4;
692e9f186e5SPeter A. G. Crosthwaite         size += 4;
693e9f186e5SPeter A. G. Crosthwaite     }
694e9f186e5SPeter A. G. Crosthwaite 
695e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("config bufsize: %d packet size: %ld\n", rxbufsize, size);
696e9f186e5SPeter A. G. Crosthwaite 
6977cfd65e4SPeter Crosthwaite     while (bytes_to_copy) {
69806c2fe95SPeter Crosthwaite         /* Do nothing if receive is not enabled. */
69906c2fe95SPeter Crosthwaite         if (!gem_can_receive(nc)) {
70006c2fe95SPeter Crosthwaite             assert(!first_desc);
701e9f186e5SPeter A. G. Crosthwaite             return -1;
702e9f186e5SPeter A. G. Crosthwaite         }
703e9f186e5SPeter A. G. Crosthwaite 
704e9f186e5SPeter A. G. Crosthwaite         DB_PRINT("copy %d bytes to 0x%x\n", MIN(bytes_to_copy, rxbufsize),
70506c2fe95SPeter Crosthwaite                 rx_desc_get_buffer(s->rx_desc));
706e9f186e5SPeter A. G. Crosthwaite 
707e9f186e5SPeter A. G. Crosthwaite         /* Copy packet data to emulated DMA buffer */
70806c2fe95SPeter Crosthwaite         cpu_physical_memory_write(rx_desc_get_buffer(s->rx_desc) + rxbuf_offset,
709e9f186e5SPeter A. G. Crosthwaite                                   rxbuf_ptr, MIN(bytes_to_copy, rxbufsize));
710e9f186e5SPeter A. G. Crosthwaite         rxbuf_ptr += MIN(bytes_to_copy, rxbufsize);
71130570698SPeter Crosthwaite         bytes_to_copy -= MIN(bytes_to_copy, rxbufsize);
7123b2c97f9SEdgar E. Iglesias 
7133b2c97f9SEdgar E. Iglesias         /* Update the descriptor.  */
7143b2c97f9SEdgar E. Iglesias         if (first_desc) {
71506c2fe95SPeter Crosthwaite             rx_desc_set_sof(s->rx_desc);
7163b2c97f9SEdgar E. Iglesias             first_desc = false;
7173b2c97f9SEdgar E. Iglesias         }
7183b2c97f9SEdgar E. Iglesias         if (bytes_to_copy == 0) {
71906c2fe95SPeter Crosthwaite             rx_desc_set_eof(s->rx_desc);
72006c2fe95SPeter Crosthwaite             rx_desc_set_length(s->rx_desc, size);
7213b2c97f9SEdgar E. Iglesias         }
72206c2fe95SPeter Crosthwaite         rx_desc_set_ownership(s->rx_desc);
72363af1e0cSPeter Crosthwaite 
72463af1e0cSPeter Crosthwaite         switch (maf) {
72563af1e0cSPeter Crosthwaite         case GEM_RX_PROMISCUOUS_ACCEPT:
72663af1e0cSPeter Crosthwaite             break;
72763af1e0cSPeter Crosthwaite         case GEM_RX_BROADCAST_ACCEPT:
72863af1e0cSPeter Crosthwaite             rx_desc_set_broadcast(s->rx_desc);
72963af1e0cSPeter Crosthwaite             break;
73063af1e0cSPeter Crosthwaite         case GEM_RX_UNICAST_HASH_ACCEPT:
73163af1e0cSPeter Crosthwaite             rx_desc_set_unicast_hash(s->rx_desc);
73263af1e0cSPeter Crosthwaite             break;
73363af1e0cSPeter Crosthwaite         case GEM_RX_MULTICAST_HASH_ACCEPT:
73463af1e0cSPeter Crosthwaite             rx_desc_set_multicast_hash(s->rx_desc);
73563af1e0cSPeter Crosthwaite             break;
73663af1e0cSPeter Crosthwaite         case GEM_RX_REJECT:
73763af1e0cSPeter Crosthwaite             abort();
73863af1e0cSPeter Crosthwaite         default: /* SAR */
73963af1e0cSPeter Crosthwaite             rx_desc_set_sar(s->rx_desc, maf);
74063af1e0cSPeter Crosthwaite         }
74163af1e0cSPeter Crosthwaite 
7423b2c97f9SEdgar E. Iglesias         /* Descriptor write-back.  */
7437cfd65e4SPeter Crosthwaite         cpu_physical_memory_write(s->rx_desc_addr,
74406c2fe95SPeter Crosthwaite                                   (uint8_t *)s->rx_desc, sizeof(s->rx_desc));
7453b2c97f9SEdgar E. Iglesias 
746e9f186e5SPeter A. G. Crosthwaite         /* Next descriptor */
74706c2fe95SPeter Crosthwaite         if (rx_desc_get_wrap(s->rx_desc)) {
748288f1e3fSPeter Crosthwaite             DB_PRINT("wrapping RX descriptor list\n");
7497cfd65e4SPeter Crosthwaite             s->rx_desc_addr = s->regs[GEM_RXQBASE];
750e9f186e5SPeter A. G. Crosthwaite         } else {
751288f1e3fSPeter Crosthwaite             DB_PRINT("incrementing RX descriptor list\n");
752e9f186e5SPeter A. G. Crosthwaite             s->rx_desc_addr += 8;
753e9f186e5SPeter A. G. Crosthwaite         }
75406c2fe95SPeter Crosthwaite         gem_get_rx_desc(s);
7557cfd65e4SPeter Crosthwaite     }
756e9f186e5SPeter A. G. Crosthwaite 
757e9f186e5SPeter A. G. Crosthwaite     /* Count it */
758e9f186e5SPeter A. G. Crosthwaite     gem_receive_updatestats(s, buf, size);
759e9f186e5SPeter A. G. Crosthwaite 
760e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_RXSTATUS] |= GEM_RXSTATUS_FRMRCVD;
761ae80a354SPeter Crosthwaite     s->regs[GEM_ISR] |= GEM_INT_RXCMPL & ~(s->regs[GEM_IMR]);
762e9f186e5SPeter A. G. Crosthwaite 
763e9f186e5SPeter A. G. Crosthwaite     /* Handle interrupt consequences */
764e9f186e5SPeter A. G. Crosthwaite     gem_update_int_status(s);
765e9f186e5SPeter A. G. Crosthwaite 
766e9f186e5SPeter A. G. Crosthwaite     return size;
767e9f186e5SPeter A. G. Crosthwaite }
768e9f186e5SPeter A. G. Crosthwaite 
769e9f186e5SPeter A. G. Crosthwaite /*
770e9f186e5SPeter A. G. Crosthwaite  * gem_transmit_updatestats:
771e9f186e5SPeter A. G. Crosthwaite  * Increment transmit statistics.
772e9f186e5SPeter A. G. Crosthwaite  */
773448f19e2SPeter Crosthwaite static void gem_transmit_updatestats(CadenceGEMState *s, const uint8_t *packet,
774e9f186e5SPeter A. G. Crosthwaite                                      unsigned bytes)
775e9f186e5SPeter A. G. Crosthwaite {
776e9f186e5SPeter A. G. Crosthwaite     uint64_t octets;
777e9f186e5SPeter A. G. Crosthwaite 
778e9f186e5SPeter A. G. Crosthwaite     /* Total octets (bytes) transmitted */
779e9f186e5SPeter A. G. Crosthwaite     octets = ((uint64_t)(s->regs[GEM_OCTTXLO]) << 32) |
780e9f186e5SPeter A. G. Crosthwaite              s->regs[GEM_OCTTXHI];
781e9f186e5SPeter A. G. Crosthwaite     octets += bytes;
782e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_OCTTXLO] = octets >> 32;
783e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_OCTTXHI] = octets;
784e9f186e5SPeter A. G. Crosthwaite 
785e9f186e5SPeter A. G. Crosthwaite     /* Error-free Frames transmitted */
786e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_TXCNT]++;
787e9f186e5SPeter A. G. Crosthwaite 
788e9f186e5SPeter A. G. Crosthwaite     /* Error-free Broadcast Frames counter */
789e9f186e5SPeter A. G. Crosthwaite     if (!memcmp(packet, broadcast_addr, 6)) {
790e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TXBCNT]++;
791e9f186e5SPeter A. G. Crosthwaite     }
792e9f186e5SPeter A. G. Crosthwaite 
793e9f186e5SPeter A. G. Crosthwaite     /* Error-free Multicast Frames counter */
794e9f186e5SPeter A. G. Crosthwaite     if (packet[0] == 0x01) {
795e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TXMCNT]++;
796e9f186e5SPeter A. G. Crosthwaite     }
797e9f186e5SPeter A. G. Crosthwaite 
798e9f186e5SPeter A. G. Crosthwaite     if (bytes <= 64) {
799e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX64CNT]++;
800e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 127) {
801e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX65CNT]++;
802e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 255) {
803e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX128CNT]++;
804e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 511) {
805e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX256CNT]++;
806e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 1023) {
807e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX512CNT]++;
808e9f186e5SPeter A. G. Crosthwaite     } else if (bytes <= 1518) {
809e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX1024CNT]++;
810e9f186e5SPeter A. G. Crosthwaite     } else {
811e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TX1519CNT]++;
812e9f186e5SPeter A. G. Crosthwaite     }
813e9f186e5SPeter A. G. Crosthwaite }
814e9f186e5SPeter A. G. Crosthwaite 
815e9f186e5SPeter A. G. Crosthwaite /*
816e9f186e5SPeter A. G. Crosthwaite  * gem_transmit:
817e9f186e5SPeter A. G. Crosthwaite  * Fish packets out of the descriptor ring and feed them to QEMU
818e9f186e5SPeter A. G. Crosthwaite  */
819448f19e2SPeter Crosthwaite static void gem_transmit(CadenceGEMState *s)
820e9f186e5SPeter A. G. Crosthwaite {
821e9f186e5SPeter A. G. Crosthwaite     unsigned    desc[2];
822a8170e5eSAvi Kivity     hwaddr packet_desc_addr;
823e9f186e5SPeter A. G. Crosthwaite     uint8_t     tx_packet[2048];
824e9f186e5SPeter A. G. Crosthwaite     uint8_t     *p;
825e9f186e5SPeter A. G. Crosthwaite     unsigned    total_bytes;
826e9f186e5SPeter A. G. Crosthwaite 
827e9f186e5SPeter A. G. Crosthwaite     /* Do nothing if transmit is not enabled. */
828e9f186e5SPeter A. G. Crosthwaite     if (!(s->regs[GEM_NWCTRL] & GEM_NWCTRL_TXENA)) {
829e9f186e5SPeter A. G. Crosthwaite         return;
830e9f186e5SPeter A. G. Crosthwaite     }
831e9f186e5SPeter A. G. Crosthwaite 
832e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("\n");
833e9f186e5SPeter A. G. Crosthwaite 
8343048ed6aSPeter Crosthwaite     /* The packet we will hand off to QEMU.
835e9f186e5SPeter A. G. Crosthwaite      * Packets scattered across multiple descriptors are gathered to this
836e9f186e5SPeter A. G. Crosthwaite      * one contiguous buffer first.
837e9f186e5SPeter A. G. Crosthwaite      */
838e9f186e5SPeter A. G. Crosthwaite     p = tx_packet;
839e9f186e5SPeter A. G. Crosthwaite     total_bytes = 0;
840e9f186e5SPeter A. G. Crosthwaite 
841e9f186e5SPeter A. G. Crosthwaite     /* read current descriptor */
842e9f186e5SPeter A. G. Crosthwaite     packet_desc_addr = s->tx_desc_addr;
843fa15286aSPeter Crosthwaite 
844fa15286aSPeter Crosthwaite     DB_PRINT("read descriptor 0x%" HWADDR_PRIx "\n", packet_desc_addr);
845e9f186e5SPeter A. G. Crosthwaite     cpu_physical_memory_read(packet_desc_addr,
846ef18c2f5SPeter Crosthwaite                              (uint8_t *)desc, sizeof(desc));
847e9f186e5SPeter A. G. Crosthwaite     /* Handle all descriptors owned by hardware */
848e9f186e5SPeter A. G. Crosthwaite     while (tx_desc_get_used(desc) == 0) {
849e9f186e5SPeter A. G. Crosthwaite 
850e9f186e5SPeter A. G. Crosthwaite         /* Do nothing if transmit is not enabled. */
851e9f186e5SPeter A. G. Crosthwaite         if (!(s->regs[GEM_NWCTRL] & GEM_NWCTRL_TXENA)) {
852e9f186e5SPeter A. G. Crosthwaite             return;
853e9f186e5SPeter A. G. Crosthwaite         }
854e9f186e5SPeter A. G. Crosthwaite         print_gem_tx_desc(desc);
855e9f186e5SPeter A. G. Crosthwaite 
856e9f186e5SPeter A. G. Crosthwaite         /* The real hardware would eat this (and possibly crash).
857e9f186e5SPeter A. G. Crosthwaite          * For QEMU let's lend a helping hand.
858e9f186e5SPeter A. G. Crosthwaite          */
859e9f186e5SPeter A. G. Crosthwaite         if ((tx_desc_get_buffer(desc) == 0) ||
860e9f186e5SPeter A. G. Crosthwaite             (tx_desc_get_length(desc) == 0)) {
861080251a4SPeter Crosthwaite             DB_PRINT("Invalid TX descriptor @ 0x%x\n",
862080251a4SPeter Crosthwaite                      (unsigned)packet_desc_addr);
863e9f186e5SPeter A. G. Crosthwaite             break;
864e9f186e5SPeter A. G. Crosthwaite         }
865e9f186e5SPeter A. G. Crosthwaite 
866e9f186e5SPeter A. G. Crosthwaite         /* Gather this fragment of the packet from "dma memory" to our contig.
867e9f186e5SPeter A. G. Crosthwaite          * buffer.
868e9f186e5SPeter A. G. Crosthwaite          */
869e9f186e5SPeter A. G. Crosthwaite         cpu_physical_memory_read(tx_desc_get_buffer(desc), p,
870e9f186e5SPeter A. G. Crosthwaite                                  tx_desc_get_length(desc));
871e9f186e5SPeter A. G. Crosthwaite         p += tx_desc_get_length(desc);
872e9f186e5SPeter A. G. Crosthwaite         total_bytes += tx_desc_get_length(desc);
873e9f186e5SPeter A. G. Crosthwaite 
874e9f186e5SPeter A. G. Crosthwaite         /* Last descriptor for this packet; hand the whole thing off */
875e9f186e5SPeter A. G. Crosthwaite         if (tx_desc_get_last(desc)) {
8766ab57a6bSPeter Crosthwaite             unsigned    desc_first[2];
8776ab57a6bSPeter Crosthwaite 
878e9f186e5SPeter A. G. Crosthwaite             /* Modify the 1st descriptor of this packet to be owned by
879e9f186e5SPeter A. G. Crosthwaite              * the processor.
880e9f186e5SPeter A. G. Crosthwaite              */
8816ab57a6bSPeter Crosthwaite             cpu_physical_memory_read(s->tx_desc_addr, (uint8_t *)desc_first,
8826ab57a6bSPeter Crosthwaite                                      sizeof(desc_first));
8836ab57a6bSPeter Crosthwaite             tx_desc_set_used(desc_first);
8846ab57a6bSPeter Crosthwaite             cpu_physical_memory_write(s->tx_desc_addr, (uint8_t *)desc_first,
8856ab57a6bSPeter Crosthwaite                                       sizeof(desc_first));
8863048ed6aSPeter Crosthwaite             /* Advance the hardware current descriptor past this packet */
887e9f186e5SPeter A. G. Crosthwaite             if (tx_desc_get_wrap(desc)) {
888e9f186e5SPeter A. G. Crosthwaite                 s->tx_desc_addr = s->regs[GEM_TXQBASE];
889e9f186e5SPeter A. G. Crosthwaite             } else {
890e9f186e5SPeter A. G. Crosthwaite                 s->tx_desc_addr = packet_desc_addr + 8;
891e9f186e5SPeter A. G. Crosthwaite             }
892e9f186e5SPeter A. G. Crosthwaite             DB_PRINT("TX descriptor next: 0x%08x\n", s->tx_desc_addr);
893e9f186e5SPeter A. G. Crosthwaite 
894e9f186e5SPeter A. G. Crosthwaite             s->regs[GEM_TXSTATUS] |= GEM_TXSTATUS_TXCMPL;
895ae80a354SPeter Crosthwaite             s->regs[GEM_ISR] |= GEM_INT_TXCMPL & ~(s->regs[GEM_IMR]);
896e9f186e5SPeter A. G. Crosthwaite 
897e9f186e5SPeter A. G. Crosthwaite             /* Handle interrupt consequences */
898e9f186e5SPeter A. G. Crosthwaite             gem_update_int_status(s);
899e9f186e5SPeter A. G. Crosthwaite 
900e9f186e5SPeter A. G. Crosthwaite             /* Is checksum offload enabled? */
901e9f186e5SPeter A. G. Crosthwaite             if (s->regs[GEM_DMACFG] & GEM_DMACFG_TXCSUM_OFFL) {
902e9f186e5SPeter A. G. Crosthwaite                 net_checksum_calculate(tx_packet, total_bytes);
903e9f186e5SPeter A. G. Crosthwaite             }
904e9f186e5SPeter A. G. Crosthwaite 
905e9f186e5SPeter A. G. Crosthwaite             /* Update MAC statistics */
906e9f186e5SPeter A. G. Crosthwaite             gem_transmit_updatestats(s, tx_packet, total_bytes);
907e9f186e5SPeter A. G. Crosthwaite 
908e9f186e5SPeter A. G. Crosthwaite             /* Send the packet somewhere */
90924e822eaSPeter Crosthwaite             if (s->phy_loop || (s->regs[GEM_NWCTRL] & GEM_NWCTRL_LOCALLOOP)) {
910b356f76dSJason Wang                 gem_receive(qemu_get_queue(s->nic), tx_packet, total_bytes);
911e9f186e5SPeter A. G. Crosthwaite             } else {
912b356f76dSJason Wang                 qemu_send_packet(qemu_get_queue(s->nic), tx_packet,
913b356f76dSJason Wang                                  total_bytes);
914e9f186e5SPeter A. G. Crosthwaite             }
915e9f186e5SPeter A. G. Crosthwaite 
916e9f186e5SPeter A. G. Crosthwaite             /* Prepare for next packet */
917e9f186e5SPeter A. G. Crosthwaite             p = tx_packet;
918e9f186e5SPeter A. G. Crosthwaite             total_bytes = 0;
919e9f186e5SPeter A. G. Crosthwaite         }
920e9f186e5SPeter A. G. Crosthwaite 
921e9f186e5SPeter A. G. Crosthwaite         /* read next descriptor */
922e9f186e5SPeter A. G. Crosthwaite         if (tx_desc_get_wrap(desc)) {
923e9f186e5SPeter A. G. Crosthwaite             packet_desc_addr = s->regs[GEM_TXQBASE];
924e9f186e5SPeter A. G. Crosthwaite         } else {
925e9f186e5SPeter A. G. Crosthwaite             packet_desc_addr += 8;
926e9f186e5SPeter A. G. Crosthwaite         }
927fa15286aSPeter Crosthwaite         DB_PRINT("read descriptor 0x%" HWADDR_PRIx "\n", packet_desc_addr);
928e9f186e5SPeter A. G. Crosthwaite         cpu_physical_memory_read(packet_desc_addr,
929ef18c2f5SPeter Crosthwaite                                  (uint8_t *)desc, sizeof(desc));
930e9f186e5SPeter A. G. Crosthwaite     }
931e9f186e5SPeter A. G. Crosthwaite 
932e9f186e5SPeter A. G. Crosthwaite     if (tx_desc_get_used(desc)) {
933e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_TXSTATUS] |= GEM_TXSTATUS_USED;
934ae80a354SPeter Crosthwaite         s->regs[GEM_ISR] |= GEM_INT_TXUSED & ~(s->regs[GEM_IMR]);
935e9f186e5SPeter A. G. Crosthwaite         gem_update_int_status(s);
936e9f186e5SPeter A. G. Crosthwaite     }
937e9f186e5SPeter A. G. Crosthwaite }
938e9f186e5SPeter A. G. Crosthwaite 
939448f19e2SPeter Crosthwaite static void gem_phy_reset(CadenceGEMState *s)
940e9f186e5SPeter A. G. Crosthwaite {
941e9f186e5SPeter A. G. Crosthwaite     memset(&s->phy_regs[0], 0, sizeof(s->phy_regs));
942e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_CONTROL] = 0x1140;
943e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_STATUS] = 0x7969;
944e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_PHYID1] = 0x0141;
945e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_PHYID2] = 0x0CC2;
946e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_ANEGADV] = 0x01E1;
947e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_LINKPABIL] = 0xCDE1;
948e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_ANEGEXP] = 0x000F;
949e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_NEXTP] = 0x2001;
950e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_LINKPNEXTP] = 0x40E6;
951e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_100BTCTRL] = 0x0300;
952e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_1000BTSTAT] = 0x7C00;
953e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_EXTSTAT] = 0x3000;
954e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_PHYSPCFC_CTL] = 0x0078;
9557777b7a0SAlistair Francis     s->phy_regs[PHY_REG_PHYSPCFC_ST] = 0x7C00;
956e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_EXT_PHYSPCFC_CTL] = 0x0C60;
957e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_LED] = 0x4100;
958e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_EXT_PHYSPCFC_CTL2] = 0x000A;
959e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[PHY_REG_EXT_PHYSPCFC_ST] = 0x848B;
960e9f186e5SPeter A. G. Crosthwaite 
961e9f186e5SPeter A. G. Crosthwaite     phy_update_link(s);
962e9f186e5SPeter A. G. Crosthwaite }
963e9f186e5SPeter A. G. Crosthwaite 
964e9f186e5SPeter A. G. Crosthwaite static void gem_reset(DeviceState *d)
965e9f186e5SPeter A. G. Crosthwaite {
96664eb9301SPeter Crosthwaite     int i;
967448f19e2SPeter Crosthwaite     CadenceGEMState *s = CADENCE_GEM(d);
968afb4c51fSSebastian Huber     const uint8_t *a;
969e9f186e5SPeter A. G. Crosthwaite 
970e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("\n");
971e9f186e5SPeter A. G. Crosthwaite 
972e9f186e5SPeter A. G. Crosthwaite     /* Set post reset register values */
973e9f186e5SPeter A. G. Crosthwaite     memset(&s->regs[0], 0, sizeof(s->regs));
974e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_NWCFG] = 0x00080000;
975e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_NWSTATUS] = 0x00000006;
976e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_DMACFG] = 0x00020784;
977e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_IMR] = 0x07ffffff;
978e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_TXPAUSE] = 0x0000ffff;
979e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_TXPARTIALSF] = 0x000003ff;
980e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_RXPARTIALSF] = 0x000003ff;
981e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_MODID] = 0x00020118;
982e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_DESCONF] = 0x02500111;
983e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_DESCONF2] = 0x2ab13fff;
984e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_DESCONF5] = 0x002f2145;
985e9f186e5SPeter A. G. Crosthwaite     s->regs[GEM_DESCONF6] = 0x00000200;
986e9f186e5SPeter A. G. Crosthwaite 
987afb4c51fSSebastian Huber     /* Set MAC address */
988afb4c51fSSebastian Huber     a = &s->conf.macaddr.a[0];
989afb4c51fSSebastian Huber     s->regs[GEM_SPADDR1LO] = a[0] | (a[1] << 8) | (a[2] << 16) | (a[3] << 24);
990afb4c51fSSebastian Huber     s->regs[GEM_SPADDR1HI] = a[4] | (a[5] << 8);
991afb4c51fSSebastian Huber 
99264eb9301SPeter Crosthwaite     for (i = 0; i < 4; i++) {
99364eb9301SPeter Crosthwaite         s->sar_active[i] = false;
99464eb9301SPeter Crosthwaite     }
99564eb9301SPeter Crosthwaite 
996e9f186e5SPeter A. G. Crosthwaite     gem_phy_reset(s);
997e9f186e5SPeter A. G. Crosthwaite 
998e9f186e5SPeter A. G. Crosthwaite     gem_update_int_status(s);
999e9f186e5SPeter A. G. Crosthwaite }
1000e9f186e5SPeter A. G. Crosthwaite 
1001448f19e2SPeter Crosthwaite static uint16_t gem_phy_read(CadenceGEMState *s, unsigned reg_num)
1002e9f186e5SPeter A. G. Crosthwaite {
1003e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("reg: %d value: 0x%04x\n", reg_num, s->phy_regs[reg_num]);
1004e9f186e5SPeter A. G. Crosthwaite     return s->phy_regs[reg_num];
1005e9f186e5SPeter A. G. Crosthwaite }
1006e9f186e5SPeter A. G. Crosthwaite 
1007448f19e2SPeter Crosthwaite static void gem_phy_write(CadenceGEMState *s, unsigned reg_num, uint16_t val)
1008e9f186e5SPeter A. G. Crosthwaite {
1009e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("reg: %d value: 0x%04x\n", reg_num, val);
1010e9f186e5SPeter A. G. Crosthwaite 
1011e9f186e5SPeter A. G. Crosthwaite     switch (reg_num) {
1012e9f186e5SPeter A. G. Crosthwaite     case PHY_REG_CONTROL:
1013e9f186e5SPeter A. G. Crosthwaite         if (val & PHY_REG_CONTROL_RST) {
1014e9f186e5SPeter A. G. Crosthwaite             /* Phy reset */
1015e9f186e5SPeter A. G. Crosthwaite             gem_phy_reset(s);
1016e9f186e5SPeter A. G. Crosthwaite             val &= ~(PHY_REG_CONTROL_RST | PHY_REG_CONTROL_LOOP);
1017e9f186e5SPeter A. G. Crosthwaite             s->phy_loop = 0;
1018e9f186e5SPeter A. G. Crosthwaite         }
1019e9f186e5SPeter A. G. Crosthwaite         if (val & PHY_REG_CONTROL_ANEG) {
1020e9f186e5SPeter A. G. Crosthwaite             /* Complete autonegotiation immediately */
1021e9f186e5SPeter A. G. Crosthwaite             val &= ~PHY_REG_CONTROL_ANEG;
1022e9f186e5SPeter A. G. Crosthwaite             s->phy_regs[PHY_REG_STATUS] |= PHY_REG_STATUS_ANEGCMPL;
1023e9f186e5SPeter A. G. Crosthwaite         }
1024e9f186e5SPeter A. G. Crosthwaite         if (val & PHY_REG_CONTROL_LOOP) {
1025e9f186e5SPeter A. G. Crosthwaite             DB_PRINT("PHY placed in loopback\n");
1026e9f186e5SPeter A. G. Crosthwaite             s->phy_loop = 1;
1027e9f186e5SPeter A. G. Crosthwaite         } else {
1028e9f186e5SPeter A. G. Crosthwaite             s->phy_loop = 0;
1029e9f186e5SPeter A. G. Crosthwaite         }
1030e9f186e5SPeter A. G. Crosthwaite         break;
1031e9f186e5SPeter A. G. Crosthwaite     }
1032e9f186e5SPeter A. G. Crosthwaite     s->phy_regs[reg_num] = val;
1033e9f186e5SPeter A. G. Crosthwaite }
1034e9f186e5SPeter A. G. Crosthwaite 
1035e9f186e5SPeter A. G. Crosthwaite /*
1036e9f186e5SPeter A. G. Crosthwaite  * gem_read32:
1037e9f186e5SPeter A. G. Crosthwaite  * Read a GEM register.
1038e9f186e5SPeter A. G. Crosthwaite  */
1039a8170e5eSAvi Kivity static uint64_t gem_read(void *opaque, hwaddr offset, unsigned size)
1040e9f186e5SPeter A. G. Crosthwaite {
1041448f19e2SPeter Crosthwaite     CadenceGEMState *s;
1042e9f186e5SPeter A. G. Crosthwaite     uint32_t retval;
1043e9f186e5SPeter A. G. Crosthwaite 
1044448f19e2SPeter Crosthwaite     s = (CadenceGEMState *)opaque;
1045e9f186e5SPeter A. G. Crosthwaite 
1046e9f186e5SPeter A. G. Crosthwaite     offset >>= 2;
1047e9f186e5SPeter A. G. Crosthwaite     retval = s->regs[offset];
1048e9f186e5SPeter A. G. Crosthwaite 
1049080251a4SPeter Crosthwaite     DB_PRINT("offset: 0x%04x read: 0x%08x\n", (unsigned)offset*4, retval);
1050e9f186e5SPeter A. G. Crosthwaite 
1051e9f186e5SPeter A. G. Crosthwaite     switch (offset) {
1052e9f186e5SPeter A. G. Crosthwaite     case GEM_ISR:
1053080251a4SPeter Crosthwaite         DB_PRINT("lowering irq on ISR read\n");
1054e9f186e5SPeter A. G. Crosthwaite         qemu_set_irq(s->irq, 0);
1055e9f186e5SPeter A. G. Crosthwaite         break;
1056e9f186e5SPeter A. G. Crosthwaite     case GEM_PHYMNTNC:
1057e9f186e5SPeter A. G. Crosthwaite         if (retval & GEM_PHYMNTNC_OP_R) {
1058e9f186e5SPeter A. G. Crosthwaite             uint32_t phy_addr, reg_num;
1059e9f186e5SPeter A. G. Crosthwaite 
1060e9f186e5SPeter A. G. Crosthwaite             phy_addr = (retval & GEM_PHYMNTNC_ADDR) >> GEM_PHYMNTNC_ADDR_SHFT;
106155389373SPeter Crosthwaite             if (phy_addr == BOARD_PHY_ADDRESS || phy_addr == 0) {
1062e9f186e5SPeter A. G. Crosthwaite                 reg_num = (retval & GEM_PHYMNTNC_REG) >> GEM_PHYMNTNC_REG_SHIFT;
1063e9f186e5SPeter A. G. Crosthwaite                 retval &= 0xFFFF0000;
1064e9f186e5SPeter A. G. Crosthwaite                 retval |= gem_phy_read(s, reg_num);
1065e9f186e5SPeter A. G. Crosthwaite             } else {
1066e9f186e5SPeter A. G. Crosthwaite                 retval |= 0xFFFF; /* No device at this address */
1067e9f186e5SPeter A. G. Crosthwaite             }
1068e9f186e5SPeter A. G. Crosthwaite         }
1069e9f186e5SPeter A. G. Crosthwaite         break;
1070e9f186e5SPeter A. G. Crosthwaite     }
1071e9f186e5SPeter A. G. Crosthwaite 
1072e9f186e5SPeter A. G. Crosthwaite     /* Squash read to clear bits */
1073e9f186e5SPeter A. G. Crosthwaite     s->regs[offset] &= ~(s->regs_rtc[offset]);
1074e9f186e5SPeter A. G. Crosthwaite 
1075e9f186e5SPeter A. G. Crosthwaite     /* Do not provide write only bits */
1076e9f186e5SPeter A. G. Crosthwaite     retval &= ~(s->regs_wo[offset]);
1077e9f186e5SPeter A. G. Crosthwaite 
1078e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("0x%08x\n", retval);
1079e9f186e5SPeter A. G. Crosthwaite     return retval;
1080e9f186e5SPeter A. G. Crosthwaite }
1081e9f186e5SPeter A. G. Crosthwaite 
1082e9f186e5SPeter A. G. Crosthwaite /*
1083e9f186e5SPeter A. G. Crosthwaite  * gem_write32:
1084e9f186e5SPeter A. G. Crosthwaite  * Write a GEM register.
1085e9f186e5SPeter A. G. Crosthwaite  */
1086a8170e5eSAvi Kivity static void gem_write(void *opaque, hwaddr offset, uint64_t val,
1087e9f186e5SPeter A. G. Crosthwaite         unsigned size)
1088e9f186e5SPeter A. G. Crosthwaite {
1089448f19e2SPeter Crosthwaite     CadenceGEMState *s = (CadenceGEMState *)opaque;
1090e9f186e5SPeter A. G. Crosthwaite     uint32_t readonly;
1091e9f186e5SPeter A. G. Crosthwaite 
1092080251a4SPeter Crosthwaite     DB_PRINT("offset: 0x%04x write: 0x%08x ", (unsigned)offset, (unsigned)val);
1093e9f186e5SPeter A. G. Crosthwaite     offset >>= 2;
1094e9f186e5SPeter A. G. Crosthwaite 
1095e9f186e5SPeter A. G. Crosthwaite     /* Squash bits which are read only in write value */
1096e9f186e5SPeter A. G. Crosthwaite     val &= ~(s->regs_ro[offset]);
1097e2314fdaSPeter Crosthwaite     /* Preserve (only) bits which are read only and wtc in register */
1098e2314fdaSPeter Crosthwaite     readonly = s->regs[offset] & (s->regs_ro[offset] | s->regs_w1c[offset]);
1099e9f186e5SPeter A. G. Crosthwaite 
1100e9f186e5SPeter A. G. Crosthwaite     /* Copy register write to backing store */
1101e2314fdaSPeter Crosthwaite     s->regs[offset] = (val & ~s->regs_w1c[offset]) | readonly;
1102e2314fdaSPeter Crosthwaite 
1103e2314fdaSPeter Crosthwaite     /* do w1c */
1104e2314fdaSPeter Crosthwaite     s->regs[offset] &= ~(s->regs_w1c[offset] & val);
1105e9f186e5SPeter A. G. Crosthwaite 
1106e9f186e5SPeter A. G. Crosthwaite     /* Handle register write side effects */
1107e9f186e5SPeter A. G. Crosthwaite     switch (offset) {
1108e9f186e5SPeter A. G. Crosthwaite     case GEM_NWCTRL:
110906c2fe95SPeter Crosthwaite         if (val & GEM_NWCTRL_RXENA) {
111006c2fe95SPeter Crosthwaite             gem_get_rx_desc(s);
111106c2fe95SPeter Crosthwaite         }
1112e9f186e5SPeter A. G. Crosthwaite         if (val & GEM_NWCTRL_TXSTART) {
1113e9f186e5SPeter A. G. Crosthwaite             gem_transmit(s);
1114e9f186e5SPeter A. G. Crosthwaite         }
1115e9f186e5SPeter A. G. Crosthwaite         if (!(val & GEM_NWCTRL_TXENA)) {
1116e9f186e5SPeter A. G. Crosthwaite             /* Reset to start of Q when transmit disabled. */
1117e9f186e5SPeter A. G. Crosthwaite             s->tx_desc_addr = s->regs[GEM_TXQBASE];
1118e9f186e5SPeter A. G. Crosthwaite         }
11198202aa53SPeter Crosthwaite         if (gem_can_receive(qemu_get_queue(s->nic))) {
1120e3f9d31cSPeter Crosthwaite             qemu_flush_queued_packets(qemu_get_queue(s->nic));
1121e3f9d31cSPeter Crosthwaite         }
1122e9f186e5SPeter A. G. Crosthwaite         break;
1123e9f186e5SPeter A. G. Crosthwaite 
1124e9f186e5SPeter A. G. Crosthwaite     case GEM_TXSTATUS:
1125e9f186e5SPeter A. G. Crosthwaite         gem_update_int_status(s);
1126e9f186e5SPeter A. G. Crosthwaite         break;
1127e9f186e5SPeter A. G. Crosthwaite     case GEM_RXQBASE:
1128e9f186e5SPeter A. G. Crosthwaite         s->rx_desc_addr = val;
1129e9f186e5SPeter A. G. Crosthwaite         break;
1130e9f186e5SPeter A. G. Crosthwaite     case GEM_TXQBASE:
1131e9f186e5SPeter A. G. Crosthwaite         s->tx_desc_addr = val;
1132e9f186e5SPeter A. G. Crosthwaite         break;
1133e9f186e5SPeter A. G. Crosthwaite     case GEM_RXSTATUS:
1134e9f186e5SPeter A. G. Crosthwaite         gem_update_int_status(s);
1135e9f186e5SPeter A. G. Crosthwaite         break;
1136e9f186e5SPeter A. G. Crosthwaite     case GEM_IER:
1137e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_IMR] &= ~val;
1138e9f186e5SPeter A. G. Crosthwaite         gem_update_int_status(s);
1139e9f186e5SPeter A. G. Crosthwaite         break;
1140e9f186e5SPeter A. G. Crosthwaite     case GEM_IDR:
1141e9f186e5SPeter A. G. Crosthwaite         s->regs[GEM_IMR] |= val;
1142e9f186e5SPeter A. G. Crosthwaite         gem_update_int_status(s);
1143e9f186e5SPeter A. G. Crosthwaite         break;
114464eb9301SPeter Crosthwaite     case GEM_SPADDR1LO:
114564eb9301SPeter Crosthwaite     case GEM_SPADDR2LO:
114664eb9301SPeter Crosthwaite     case GEM_SPADDR3LO:
114764eb9301SPeter Crosthwaite     case GEM_SPADDR4LO:
114864eb9301SPeter Crosthwaite         s->sar_active[(offset - GEM_SPADDR1LO) / 2] = false;
114964eb9301SPeter Crosthwaite         break;
115064eb9301SPeter Crosthwaite     case GEM_SPADDR1HI:
115164eb9301SPeter Crosthwaite     case GEM_SPADDR2HI:
115264eb9301SPeter Crosthwaite     case GEM_SPADDR3HI:
115364eb9301SPeter Crosthwaite     case GEM_SPADDR4HI:
115464eb9301SPeter Crosthwaite         s->sar_active[(offset - GEM_SPADDR1HI) / 2] = true;
115564eb9301SPeter Crosthwaite         break;
1156e9f186e5SPeter A. G. Crosthwaite     case GEM_PHYMNTNC:
1157e9f186e5SPeter A. G. Crosthwaite         if (val & GEM_PHYMNTNC_OP_W) {
1158e9f186e5SPeter A. G. Crosthwaite             uint32_t phy_addr, reg_num;
1159e9f186e5SPeter A. G. Crosthwaite 
1160e9f186e5SPeter A. G. Crosthwaite             phy_addr = (val & GEM_PHYMNTNC_ADDR) >> GEM_PHYMNTNC_ADDR_SHFT;
116155389373SPeter Crosthwaite             if (phy_addr == BOARD_PHY_ADDRESS || phy_addr == 0) {
1162e9f186e5SPeter A. G. Crosthwaite                 reg_num = (val & GEM_PHYMNTNC_REG) >> GEM_PHYMNTNC_REG_SHIFT;
1163e9f186e5SPeter A. G. Crosthwaite                 gem_phy_write(s, reg_num, val);
1164e9f186e5SPeter A. G. Crosthwaite             }
1165e9f186e5SPeter A. G. Crosthwaite         }
1166e9f186e5SPeter A. G. Crosthwaite         break;
1167e9f186e5SPeter A. G. Crosthwaite     }
1168e9f186e5SPeter A. G. Crosthwaite 
1169e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("newval: 0x%08x\n", s->regs[offset]);
1170e9f186e5SPeter A. G. Crosthwaite }
1171e9f186e5SPeter A. G. Crosthwaite 
1172e9f186e5SPeter A. G. Crosthwaite static const MemoryRegionOps gem_ops = {
1173e9f186e5SPeter A. G. Crosthwaite     .read = gem_read,
1174e9f186e5SPeter A. G. Crosthwaite     .write = gem_write,
1175e9f186e5SPeter A. G. Crosthwaite     .endianness = DEVICE_LITTLE_ENDIAN,
1176e9f186e5SPeter A. G. Crosthwaite };
1177e9f186e5SPeter A. G. Crosthwaite 
11784e68f7a0SStefan Hajnoczi static void gem_set_link(NetClientState *nc)
1179e9f186e5SPeter A. G. Crosthwaite {
1180e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("\n");
1181cc1f0f45SJason Wang     phy_update_link(qemu_get_nic_opaque(nc));
1182e9f186e5SPeter A. G. Crosthwaite }
1183e9f186e5SPeter A. G. Crosthwaite 
1184e9f186e5SPeter A. G. Crosthwaite static NetClientInfo net_gem_info = {
11852be64a68SLaszlo Ersek     .type = NET_CLIENT_OPTIONS_KIND_NIC,
1186e9f186e5SPeter A. G. Crosthwaite     .size = sizeof(NICState),
1187e9f186e5SPeter A. G. Crosthwaite     .can_receive = gem_can_receive,
1188e9f186e5SPeter A. G. Crosthwaite     .receive = gem_receive,
1189e9f186e5SPeter A. G. Crosthwaite     .link_status_changed = gem_set_link,
1190e9f186e5SPeter A. G. Crosthwaite };
1191e9f186e5SPeter A. G. Crosthwaite 
1192318643beSAndreas Färber static int gem_init(SysBusDevice *sbd)
1193e9f186e5SPeter A. G. Crosthwaite {
1194318643beSAndreas Färber     DeviceState *dev = DEVICE(sbd);
1195448f19e2SPeter Crosthwaite     CadenceGEMState *s = CADENCE_GEM(dev);
1196e9f186e5SPeter A. G. Crosthwaite 
1197e9f186e5SPeter A. G. Crosthwaite     DB_PRINT("\n");
1198e9f186e5SPeter A. G. Crosthwaite 
1199e9f186e5SPeter A. G. Crosthwaite     gem_init_register_masks(s);
1200eedfac6fSPaolo Bonzini     memory_region_init_io(&s->iomem, OBJECT(s), &gem_ops, s,
1201eedfac6fSPaolo Bonzini                           "enet", sizeof(s->regs));
1202318643beSAndreas Färber     sysbus_init_mmio(sbd, &s->iomem);
1203318643beSAndreas Färber     sysbus_init_irq(sbd, &s->irq);
1204e9f186e5SPeter A. G. Crosthwaite     qemu_macaddr_default_if_unset(&s->conf.macaddr);
1205e9f186e5SPeter A. G. Crosthwaite 
1206e9f186e5SPeter A. G. Crosthwaite     s->nic = qemu_new_nic(&net_gem_info, &s->conf,
1207318643beSAndreas Färber             object_get_typename(OBJECT(dev)), dev->id, s);
1208e9f186e5SPeter A. G. Crosthwaite 
1209e9f186e5SPeter A. G. Crosthwaite     return 0;
1210e9f186e5SPeter A. G. Crosthwaite }
1211e9f186e5SPeter A. G. Crosthwaite 
1212e9f186e5SPeter A. G. Crosthwaite static const VMStateDescription vmstate_cadence_gem = {
1213e9f186e5SPeter A. G. Crosthwaite     .name = "cadence_gem",
121464eb9301SPeter Crosthwaite     .version_id = 2,
121564eb9301SPeter Crosthwaite     .minimum_version_id = 2,
1216e9f186e5SPeter A. G. Crosthwaite     .fields = (VMStateField[]) {
1217448f19e2SPeter Crosthwaite         VMSTATE_UINT32_ARRAY(regs, CadenceGEMState, CADENCE_GEM_MAXREG),
1218448f19e2SPeter Crosthwaite         VMSTATE_UINT16_ARRAY(phy_regs, CadenceGEMState, 32),
1219448f19e2SPeter Crosthwaite         VMSTATE_UINT8(phy_loop, CadenceGEMState),
1220448f19e2SPeter Crosthwaite         VMSTATE_UINT32(rx_desc_addr, CadenceGEMState),
1221448f19e2SPeter Crosthwaite         VMSTATE_UINT32(tx_desc_addr, CadenceGEMState),
1222448f19e2SPeter Crosthwaite         VMSTATE_BOOL_ARRAY(sar_active, CadenceGEMState, 4),
122317cf2c76SPeter Crosthwaite         VMSTATE_END_OF_LIST(),
1224e9f186e5SPeter A. G. Crosthwaite     }
1225e9f186e5SPeter A. G. Crosthwaite };
1226e9f186e5SPeter A. G. Crosthwaite 
1227e9f186e5SPeter A. G. Crosthwaite static Property gem_properties[] = {
1228448f19e2SPeter Crosthwaite     DEFINE_NIC_PROPERTIES(CadenceGEMState, conf),
1229e9f186e5SPeter A. G. Crosthwaite     DEFINE_PROP_END_OF_LIST(),
1230e9f186e5SPeter A. G. Crosthwaite };
1231e9f186e5SPeter A. G. Crosthwaite 
1232e9f186e5SPeter A. G. Crosthwaite static void gem_class_init(ObjectClass *klass, void *data)
1233e9f186e5SPeter A. G. Crosthwaite {
1234e9f186e5SPeter A. G. Crosthwaite     DeviceClass *dc = DEVICE_CLASS(klass);
1235e9f186e5SPeter A. G. Crosthwaite     SysBusDeviceClass *sdc = SYS_BUS_DEVICE_CLASS(klass);
1236e9f186e5SPeter A. G. Crosthwaite 
1237e9f186e5SPeter A. G. Crosthwaite     sdc->init = gem_init;
1238e9f186e5SPeter A. G. Crosthwaite     dc->props = gem_properties;
1239e9f186e5SPeter A. G. Crosthwaite     dc->vmsd = &vmstate_cadence_gem;
1240e9f186e5SPeter A. G. Crosthwaite     dc->reset = gem_reset;
1241e9f186e5SPeter A. G. Crosthwaite }
1242e9f186e5SPeter A. G. Crosthwaite 
12438c43a6f0SAndreas Färber static const TypeInfo gem_info = {
1244318643beSAndreas Färber     .name  = TYPE_CADENCE_GEM,
1245e9f186e5SPeter A. G. Crosthwaite     .parent = TYPE_SYS_BUS_DEVICE,
1246448f19e2SPeter Crosthwaite     .instance_size  = sizeof(CadenceGEMState),
1247318643beSAndreas Färber     .class_init = gem_class_init,
1248e9f186e5SPeter A. G. Crosthwaite };
1249e9f186e5SPeter A. G. Crosthwaite 
1250e9f186e5SPeter A. G. Crosthwaite static void gem_register_types(void)
1251e9f186e5SPeter A. G. Crosthwaite {
1252e9f186e5SPeter A. G. Crosthwaite     type_register_static(&gem_info);
1253e9f186e5SPeter A. G. Crosthwaite }
1254e9f186e5SPeter A. G. Crosthwaite 
1255e9f186e5SPeter A. G. Crosthwaite type_init(gem_register_types)
1256